数字电路PCB的EMI控制技术

合集下载

EMI PCB设计

EMI PCB设计

第二篇抗干扰3(部分)3 提高敏感器件的抗干扰性能提高敏感器件的抗干扰性能是指从敏感器件这边考虑尽量减少对干扰噪声的拾取,以及从不正常状态尽快恢复的方法。

提高敏感器件抗干扰性能的常用措施如下:(1)布线时尽量减少回路环的面积,以降低感应噪声。

(2)布线时,电源线和地线要尽量粗。

除减小压降外,更重要的是降低耦合噪声。

(3)对于单片机闲置的I/O口,不要悬空,要接地或接电源。

其它IC的闲置端在不改变系统逻辑的情况下接地或接电源。

(4)对单片机使用电源监控及看门狗电路,如:IMP809,IMP706,IMP813,X25043,X25045等,可大幅度提高整个电路的抗干扰性能。

(5)在速度能满足要求的前提下,尽量降低单片机的晶振和选用低速数字电路。

(6)IC器件尽量直接焊在电路板上,少用IC座。

第三篇印制电路板的可靠性设计-去耦电容配置在直流电源回路中,负载的变化会引起电源噪声。

例如在数字电路中,当电路从一个状态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。

配置去耦电容可以抑制因负载变化而产生的噪声,是印制电路板的可靠性设计的一种常规做法,配置原则如下:●电源输入端跨接一个10~100uF的电解电容器,如果印制电路板的位置允许,采用100uF以上的电解电容器的抗干扰效果会更好。

●为每个集成电路芯片配置一个0.01uF的陶瓷电容器。

如遇到印制电路板空间小而装不下时,可每4~10个芯片配置一个1~10uF钽电解电容器,这种器件的高频阻抗特别小,在500kHz~20MHz范围内阻抗小于1Ω,而且漏电流很小(0.5uA以下)。

●对于噪声能力弱、关断时电流变化大的器件和ROM、RAM等存储型器件,应在芯片的电源线(Vcc)和地线(GND)间直接接入去耦电容。

●去耦电容的引线不能过长,特别是高频旁路电容不能带引线。

第四篇电磁兼容性和PCB设计约束(缺具体数据)PCB布线对PCB的电磁兼容性影响很大,为了使PCB上的电路正常工作,应根据本文所述的约束条件来优化布线以及元器件/接头和某些IC所用去耦电路的布局(一)、PCB材料的选择通过合理选择PCB的材料和印刷线路的布线路径,可以做出对其它线路耦合低的传输线。

EMI控制技术简介

EMI控制技术简介

1、EMI 的产生及抑制原理EMI 的产生是由于电磁干扰源通过耦合路径将能量传递给敏感系统造成的。

它包括经由导线或公共地线的传导、通过空间辐射或通过近场耦合三种基本形式。

EMI 的危害表现为降低传输信号质量,对电路或设备造成干扰甚至破坏,使设备不能满足电磁兼容标准所规定的技术指标要求。

为抑制EMI,数字电路的EMI 设计应按下列原则进行:* 根据相关EMC/EMI 技术规范,将指标分解到单板电路,分级控制。

* 从EMI 的三要素即干扰源、能量耦合途径和敏感系统这三个方面来控制,使电路有平坦的频响,保证电路正常、稳定工作。

* 从设备前端设计入手,关注EMC/EMI 设计,降低设计成本。

2、数字电路PCB 的EMI 控制技术在处理各种形式的EMI 时,必须具体问题具体分析。

在数字电路的PCB 设计中,可以从下列几个方面进行EMI 控制。

2.1 器件选型在进行EMI 设计时,首先要考虑选用器件的速率。

任何电路,如果把上升时间为5ns 的器件换成上升时间为2.5ns 的器件,EMI 会提高约4倍。

EMI 的辐射强度与频率的平方成正比,最高EMI 频率(fknee)也称为EMI 发射带宽,它是信号上升时间而不是信号频率的函数:fknee =0.35/Tr (其中Tr 为器件的信号上升时间)这种辐射型EMI 的频率范围为30MHz 到几个GHz,在这个频段上,波长很短,电路板上即使非常短的布线也可能成为发射天线。

当EMI 较高时,电路容易丧失正常的功能。

因此,在器件选型上,在保证电路性能要求的前提下,应尽量使用低速芯片,采用合适的驱动/接收电路。

另外,由于器件的引线管脚都具有寄生电感和寄生电容,因此在高速设计中,器件封装形式对信号的影响也是不可忽视的,因为它也是产生EMI 辐射的重要因素。

一般地,贴片器件的寄生参数小于插装器件,BGA 封装的寄生参数小于QFP 封装。

2.2 连接器的选择与信号端子定义连接器是高速信号传输的关键环节,也是易产生EMI 的薄弱环节。

板级设计中控制共模辐射EMI的主要步骤

板级设计中控制共模辐射EMI的主要步骤
升 或下降 时 间窄到 1n , 则将 产 生 0到 3 MH s 1 O z范 E 抑制器件在 E MI SD和 雷 电 进 入 系 统 之前 予 以 围 内的各种 谐波 , 因而产 生 很强的 EMI 射 。 辐 消除, 防止 由 此导 致 的 系统 工 作异 常 或损 坏 对 传 P CB寄 生参 数 导 型 或低 频 E , 论是 接 收 还是 发送 , 要 在 电 MI不 都 PC B上 的每 一 条布 线 及 其 返 回路 径 可 以用 三 源 线 上和 电 路板 输 入 /输 出 口的 传 输 线 路上 采 取 个 基本 模 型 来 描 述 , 电阻 、 容 和 电 感 在 E 即 电 MI
电容数值就会升高。 机械 屏 蔽技 术 对 EMI 制 很有 效 ,在 实 践 中 也 很 或与回路之间的距离变近时, 抑 电感 是 电路板 导 体储 存 周 围磁 能的 元件 。 场 磁 常 用 ,但 这 两 种 方 法 通 常是 控制 辐 射 型 E 的 第 MI
磁 二道 防线 。由 于需 要 附加 器件和 增 加 安装 时 间, 电 是 由流 过 导体 的 电流 产 生或 感 生 , 能阻 碍 电流 的 电感的 阻抗 就 越 子滤 波技 术 成本 较 高 。另外 , 户 常常 打 开设 备 的 变化 。通 过 电感 的信 号频 率 越 高 , 用 大, 因此 , 当输 出 信 号 的 上 升 和 下 降沿 谐 波 频 率 落 屏 蔽 门 ,或 取 下 背 板 以 方 便 内部 器 件 或 P 板 的 C
共 模表 现形 式 。
体 分 析 。对 于 ES 和 雷 电 引起 的 E , 须 利 用 D MI必
5 s的 器 件换 成 上 升 时 间 为 25 s的 器件 , MI n . n E 会

PCB设计中EMC-EMI的仿真

PCB设计中EMC-EMI的仿真

PCB设计中EMC/EMI的仿真由于PCB 板上的电子器件密度越来越大,走线越来越窄,走线密度也越来越高,信号的频率也越来越高,不可避免地会引入EMC(电磁兼容)和EMI(电磁干扰)的问题,所以对电子产品的电磁兼容分析以及应用就非常重要了。

但目前国内国际的普遍情况是,与IC 设计相比,PCB 设计过程中的EMC 分析和模拟仿真是一个薄弱环节。

同时,EMC 仿真分析目前在PCB 设计中逐渐占据越来越重要的角色。

PCB 设计中的对EMC/EMI 的分析目标信号完整性分析包括同一布线网络上同一信号的反射分析,阻抗匹配分析,信号过冲分析,信号时序分析等等;对于邻近布线网络上不同信号之间的串扰分析。

在信号完整性分析时还必须考虑布线网络的物理拓扑结构,PCB 介质层的电介质特性和介电常数以及每一布线层的电气特性。

现在已经有了抑制电子设备和仪表的EMI 的国际标准,统称为电磁兼容(EMC)标准,它们可以作为PCB 设计者布线和布局时抑制电磁辐射和干扰的规则,对于军用电子产品设计者来说,标准会更严格,要求更苛刻。

对于由多块PCB 板通过总线连接而成的系统,还必须分析不同PCB 板之间的电磁兼容性能以及接口电路和连接器的EMC/EMI性能。

EMC/EMI 的仿真需要用到仿真模型EMC/EMI 分析要了解所用到的元器件的电气特性,之后才能更好地具体模拟仿真。

目前应用较多的有IBIS 和SPICE 模型。

IBIS(I/O Buffer Interface Specification),即ANSI/EIA-656,是一种通过测量或电路仿真得到,基于V/I 曲线的I/O 缓冲器的快速而精确描述电气性能的模型。

1990 年由INTEL 牵头、联合数家著名的半导体厂商共同制定了IBIS V1.0 的行业标准,经过不断的完善和发展,于1997 年更新为IBIS V3.0.现在此标准已被NS、Motorola、TI、IDT、Xilinx、Siemens、Cypress、VLSI 等数百家半导体厂。

PCB电路板 EMI设计规范及步骤

PCB电路板 EMI设计规范及步骤

PCB电路板 EMI设计规范及步骤来源:华强PCB1 、IC的电源处理1.1)保证每个IC的电源PIN都有一个0.1UF的去耦电容,对于BGA CHIP,要求在BGA 的四角分别有0.1UF、0.01UF的电容共8个。

对PCB走线的电源尤其要注意加滤波电容,如VTT等。

这不仅对稳定性有影响,对EMI也有很大的影响。

2、时钟线的处理2.1)建议先走时钟线。

2.2)频率大于等于66M的时钟线,每条过孔数不要超过2个,平均不得超过1.5个。

2.3)频率小于66M的时钟线,每条过孔数不要超过3个,平均不得超过2.5个2.4)长度超过12inch的时钟线,如果频率大于20M,过孔数不得超过2个。

2.5)如果时钟线有过孔,在过孔的相邻位置,在第二层(地层)和第三层(电源层)之间加一个旁路电容,以确保时钟线换层后,参考层(相邻层)的高频电流的回路连续。

旁路电容所在的电源层必须是过孔穿过的电源层,并尽可能地靠近过孔,旁路电容与过孔的间距最大不超过300MIL。

图2.5-1过孔处的旁路电容2.6)所有时钟线原则上不可以穿岛。

下面列举了穿岛的四种情形。

2.6.1) 跨岛出现在电源岛与电源岛之间。

此时时钟线在第四层的背面PCB走线,第三层(电源层)有两个电源岛,且第四层的PCB走线必须跨过这两个岛。

2.6.2) 跨岛出现在电源岛与地岛之间。

此时时钟线在第四层的背面PCB走线,第三层(电源层)的一个电源岛中间有一块地岛,且第四层的PCB走线必须跨过这两个岛。

如图2.6-2所示。

2.6.3) 跨岛出现在地岛与地层之间。

此时时钟线在第一层PCB走线,第二层(地层)的中间有一块地岛,且第一层的PCB走线必须跨过地岛,相当于地线被中断。

如图2.6-3所示。

2.6.4) 时钟线下面没有铺铜。

若条件限制实在做不到不穿岛,保证频率大于等于66M的时钟线不穿岛,频率小于66M的时钟线若穿岛,必须加一个去耦电容形成镜像通路。

在两个电源岛之间并靠近跨岛的时钟线,放置一个0.1UF的电容。

PCB设计:在真实世界里的EMI控制

PCB设计:在真实世界里的EMI控制
印刷電路板設計--在真實世界裡的 EMI 控制
印刷電路板設計 在真實世界裡的 EMI 控制 PCB Design for Real-World EMI Control
By Bruce R. t
Dr. Archambeault 為 IBM 之資深 EMI 工程師,在 EMI 之分析上有非常深入之 研究。我曾於 2002 年初參加過其於馬里蘭大學開辦之一短期課程,受益良 多。同年 8 月間於 IEEE 研討會尋得並購買本書,特將之整理編譯以與大家 分享。 Bruce 上課之費用極為高昂,但確有其價值。我參加過其課程後曾與其聯繫 希望能促成其至台北開課,惜因時間、費用等因素未能實現,殊為可惜。但 花些時間研讀其著作,相信也可讓大家獲益不少。 本書內容闡述許多 EMI 之基本觀念,對於 EMI 工程師是很好的教科書。同 時對於相關之產品設計工程師,如電子、Layout、機構工程師,也是建立正 確 EMI 觀念之教材。畢竟,好的 EMI 產品設計是要各部分配合的。閱讀本 書可以知道要如何做好 EMI 設計,更重要的是知道其原理為何,讓你不僅 可以知其然,更知其所以然。 張蘭光
Raymond Chang 編譯
2003/6/23 Ver1
第 1 頁 / 共 137 頁
印刷電路板設計--在真實世界裡的 EMI 控制
目錄
第一章 印刷電路板之 EMI/EMC 設計簡介 .............. 3 第一節 EMI/EMC 介紹......................................3 第二節 EMI 干擾源 ...........................................4 第三節 電感 Inductance .....................................5 第四節 接

简述EMI的概念

简述EMI的概念

简述EMI的概念EMI(电磁干扰)是指在电子设备及其系统集成过程中由于电路之间的相互作用,使一个电器的正常工作受到无线电设备、电子设备或其他电源的干扰所产生的电磁波信号。

这种信号包含了多个频率的信号,它们产生的原因主要分为三种类型:1)导线辐射,2)接地引入,3)并行耦合干扰。

在现代电子通讯技术日新月异的今天,飞速发展的电子通讯技术已经带来了许多便利与好处,但同时也给我们的生产和生活带来了一些麻烦。

电磁干扰,就是其中最常见的麻烦之一。

产生EMI的原因有很多,如电流突变或滞后、电磁波辐射等。

如今,所有高端设备都非常注重EMI,至关重要的原因是如果EMI不能得到很好的控制,很有可能带来电气危险以及设备损坏,从而极大地威胁到人们的安全。

为了更好地控制Emission(电磁辐射,即产生EMI的源),它应该在设计阶段开始着眼。

设计方案的正确采取,有助于避免一些错误和不必要的Emission。

例如:1. 典型案例-电源穿越说明:针对当前普遍的问题,Electromagnetic Compatibility Expert Group (ECEG)在日常维护中针对这类问题进行了总结。

首先,电源穿越是一种“动态EMI问题”。

在现实生活中,很难通过实验测试来找出电路中的电源微镜积累精雕细作的过程。

因此,如果不正确地预测电源穿越的情况,就会在设计后出现感知电源漏电的电磁问题。

为了避免人们感知到这种漏电情况,若想避免电源穿越带来的电磁问题,应采取以下措施:使用环形电感器、添加屏蔽、最大限度地减小电源穿越等。

2.编写脚本有时我们需要编写一些有关EMI的脚本。

这些脚本通常在印刷电路板(PCB)等场景下使用。

开发者需要通过这些脚本实现对印刷电路板中的信号线的控制和管理,以防止EMI的产生。

这些脚本主要包括如下信息:*设备布局、绘图方法以及PCB原理;*针对信号线的特定要求,如特定线材;*线路电磁耦合的预测和调节。

所以,在开发板的设计下期时间,编写脚本是一种有力的方法。

PCB设计中的电磁干扰问题

PCB设计中的电磁干扰问题

PCB设计中的电磁干扰问题电磁干扰(Electromagnetic Interference,简称EMI)是在电路和系统中常见的问题,特别是在PCB(Printed Circuit Board)设计中。

PCB设计中的电磁干扰问题具有重要意义,因为电磁干扰可能导致电路性能下降,甚至造成设备故障。

本文将探讨PCB设计中电磁干扰的原因、影响以及解决方法。

一、电磁干扰的原因在开始讨论电磁干扰问题之前,我们需要了解电磁干扰的产生原因。

电磁干扰主要由两个方面引起:辐射和传导。

1. 辐射干扰辐射干扰是指电路或设备本身产生的电磁波辐射,干扰了周围的电路或设备。

辐射干扰的主要原因包括信号线的高频振荡、电源电压的突变、PCB布局和接地设计不当等。

2. 传导干扰传导干扰是指电磁波通过电路连接导线(如供电线、信号线等)进入电路或设备,干扰了正常的电路信号传输。

传导干扰的主要原因包括电源线和信号线的布局不当、共模干扰、地线回路不完整等。

二、电磁干扰的影响电磁干扰对PCB设计和整个电子系统带来了多方面的影响。

1. 性能下降电磁干扰可能导致电路性能下降,例如信号失真、噪声增加、抖动等。

这些问题会严重影响电路的可靠性和稳定性。

2. 系统故障严重的电磁干扰可能导致电子系统的故障。

例如,电磁辐射干扰可能导致无线通信设备的接收机无法正常接收信号,传导干扰可能导致模拟信号与数字信号互相干扰,从而导致数据错误或丢失。

三、解决电磁干扰的方法为了解决PCB设计中的电磁干扰问题,工程师可以采取一系列的措施。

1. 合理布局合理的PCB布局对于减小电磁干扰影响至关重要。

首先,信号线和电源线应分开布局,信号线和地线应尽量平行布局。

其次,应将高频信号线与低频信号线分开布局,以避免它们之间的相互干扰。

另外,还需要注意电路板的尺寸和形状,合理设计电路板的大小以及内部元件的摆放位置。

2. 适当屏蔽对于一些特别敏感的电路或设备,可以考虑使用屏蔽罩或屏蔽材料来降低电磁辐射干扰。

信号完整性和PCB板EMI规则完美版PPT

信号完整性和PCB板EMI规则完美版PPT

• (2)戴维宁(Thevenin)端接即分
压器型端接,如右图示。它采用上
拉电阻R1和下拉电阻R2构成端接电
阻,通过R1和R2吸收反射。R1和
R2阻值的选取由下面条件决定。
R1的最大值由可接受的信号的最大上升时间(是RC充放 电时间常数的函数)决定,R1的最小值由驱动源的吸电流 数值决定。R2的选择应满足当传输线断开时电路逻辑高电 平的要求。戴维宁等效阻抗可表示为 RT=R1R2/R1+R2,
• 在高速数字系统中,传输线上阻抗不匹配会引起
信号反射,那么减小和消除反射的方法是根据传 输线的特性阻抗在其发送端或接收端进行终端阻 抗匹配,从而使源反射系数或负载反射系数为零
• 传输线的长度符合下式的条件应使用端接技术。
L tr 2 t pdL
• 式中,L为传输线线长,tr为源端信号的上升时间,
尽管二极管的价格要高于电阻,
但系统整体的布局布线开销也
许会减少,因为不再需要考虑
精确控制传输线的阻抗匹配。
二极管端接的缺点在于:二极管的开关速度一般很难做到很 快,因此对于较高速的系统不适用。
• (2)串行端接
• 串行端接是通过在尽量靠近源端的位置串行插入一个电阻
这里要求RT等于传输线阻抗Z0以达到最佳匹配。此端接 方案虽然降低了对源端器件驱动能力的要求,但却由于在 VCC和GROUND之间连接的电阻R1和R2从而一直在从系 统电源吸收电流,因此直流功耗较大
• 并行AC端接如右图所示,
并行AC端接使用电阻和 电容网络(串联RC)作 为端接阻抗。端接电阻R 要小于等于传输线阻抗Z0, 电容C必须大于100pF,推 荐使用0.1uF的多层陶瓷电 容。电容有阻低频通高频
成为当今PCB设计业界中的一个热门课题.

PCB板设计的EMI和EMS问题分析

PCB板设计的EMI和EMS问题分析

PCB 板设计的EMI 和EMS 问题分析PCB 板的接口连接线及电缆的电磁兼容性问题;
分别来看EMI 和EMS 这两个方面;
EMI-辐射发射的问题:
在下示意图中与电路板相连的电缆也是产生辐射问题的原因之一,因为高速信号电流在电缆中流动由于环路和阻抗不匹配等原因;很易对外产生共模或差模的电磁辐射。

EMS-对于抗干扰问题:(EFT 的设计问题)
注意:排线电缆对参考接地有分布电容;我们进行耦合群脉冲试验时;高频的干扰信号耦合进来了。

这时候要检查GPIO 控制的输入接口要滤波(最简单用RC)和系统的供电的电源要进行干扰滤波;。

PCB设计中降低EMI

PCB设计中降低EMI

package supply voltage SS% operating current REFout PownDown Standby current
Revision 0.60
ASM3P218XA 性能
Fs
SS
Deviation %
Jeter Cycle
1
0
1.4%
77.8080 ps
Revision 0.60
Revision 0.60
SSC 原理 (cont.)
图 A - 40 MHz 非扩频的信号
图B - 40 MHz 扩频的信号
调制在39MHz和41 MHz之间 和 调制在 之间 频普分析仪 频普分析仪
45 40 35 30 25 20 15
`
45 40 35 30 25 20 15
20
40
60
80
ASM3P218XA 性能
Fs
SS
Deviation %
Jeter Cycle
1
0
1.4%
77.8080 ps
Revision 0.60
低功耗 EMI系列 EMI系列
ALSC Part Number ASM3P2759AF ASM3P2760AF ASM3P2870AF ASM3P2872AF ASM3P2780AF ASM3P2590AF
EMI Reduction 产品
Revision 0.60是非常危害的 不同的电子设备产生的电磁干扰互相影响 从而引起这些电子设备工作的不稳定 电磁干扰是非常危害的, 不同的电子设备产生的电磁干扰互相影响, 从而引起这些电子设备工作的不稳定, 同一电子设备系统内部,不同部件间的也会产生干扰 也会造成设备的不稳定和功能的降级. 不同部件间的也会产生干扰, 同一电子设备系统内部 不同部件间的也会产生干扰 也会造成设备的不稳定和功能的降级 EMI的危害远 的危害远 不止这些, 会使飞机导航系统失灵,从而导致重大空难 影响医疗设备,导致医疗事故 从而导致重大空难; 导致医疗事故;EMI会对人体造成直 不止这些 会使飞机导航系统失灵 从而导致重大空难 影响医疗设备 导致医疗事故 会对人体造成直 接伤害;

避免 pcb 设计中出现 emc 和 emi 的 9 个技巧

避免 pcb 设计中出现 emc 和 emi 的 9 个技巧

避免 pcb 设计中出现 emc 和 emi 的 9 个技巧:
避免PCB设计中出现EMC和EMI的9个技巧:
1.合理的分区:根据电路的功能,将PCB划分为不同的区域,如模拟区域、数字区域、
电源区域等。

在不同的区域之间设置适当的隔离,以减少信号之间的干扰。

2.合适的布局:在PCB布局时,应将高电流、高电压、高速数字信号等区域进行适当
的分离,避免相互干扰。

同时,要考虑到电源和地的分配,保证电源和地网络的连续性。

3.良好的接地设计:接地是解决EMC和EMI问题的关键。

设计合理的接地网络,可以
有效地抑制干扰信号,提高电路的稳定性。

4.使用适当的屏蔽技术:对于关键的电路部分,可以采用屏蔽措施,如电磁屏蔽罩、
导电衬垫等,以减少外界对电路的干扰。

5.合理的布线:在布线时,应避免使用过长的信号线、90度折线、突然的线宽变化等
不良布线方式。

合理的布线可以降低信号的传输阻抗,减少信号之间的干扰。

6.使用适当的滤波技术:在电路中加入适当的滤波器,可以有效地滤除高频噪声信号,
提高电路的抗干扰能力。

7.合理的元件布局:在元件布局时,应将元件按照功能进行分组,并保持合适的间距。

这样可以减少信号之间的耦合和干扰。

8.使用合适的去耦电容:在电路中加入适当的去耦电容,可以减小电源和地之间的噪
声,提高电路的稳定性。

9.进行充分的仿真和测试:在完成PCB设计后,应进行充分的仿真和测试,以确保设
计的可行性和可靠性。

同时,也可以通过测试来优化设计,提高电路的性能。

基于EMI分析的数模混合PCB设计

基于EMI分析的数模混合PCB设计
第 2 第 5期 7卷
21 0 0年 5月




Vo . 7 N . 12 o 5 Ma 01 v2 0
Jun l fMe h ncl& Elcrc n ie r g o r a c a ia o e t a E gn e n il i
基 于 E 分 析 的 数 模 混 合 P B设 计 M1 C
A s at T ef u n i cl f i dp ne i u or( C bt c : h c s dd f ut o x r t c cibad P B)ds ni e c om gei it f ec( MI u pes n iig r o a f y m e i d r t i ei l t a t e e n e E )sp rsi .Am n g s e r n c n rr o a tepolm,h i E o r sadcu l gp ts e i usda dd s r cp so i t -n o yr C eep psd th rbe te n MI uc n opi a r ds se ei p nil f ga aa ghb dP Bw r r oe ma s e n hw e c n n g i e di l l i o
tr u h a ay i g te s l t n o d c n MI y e gn e n r ci e ,h e i p r a h a d p o e u e y u ig d sg ue d smu h o g n zn o ui fr u i g E .B n i e r g p a t s t e d sg a p o c n rc d r sb sn e in r l sa i - l h o e i c n n

开关电源PCB板的EMI抑制与抗干扰设计

开关电源PCB板的EMI抑制与抗干扰设计
p r o d u c t s P C B p l a t e a r e d i s c u s s e d . T h e c o mmo n t e c h n o l o g y o f i n h i b i t i o n a n d t h e a n t i . . i n t e r f e r e n c e d e s i g n
存在于通讯设备或者计算机操作设备中 , 有部



第1 6 卷
第6 期
奄涤艘 石闵
P 0 W ER S UP P L Y T E CHNOL OGl E S AND AP P L l C ATl ONS
Vo 1 . 1 6 No . 6 J u n e . 2 0 1 3
p r o b l e ms t h a t s h o u l d b e p a i d a t t e n t i o n t o w h e n d e s i g n i n g P C B b o a r d g r o u n d a r e a r a l y z e d
( 1 ) 辐 射 干扰
接 的提 供者 。而 所有 开关 电源 设计 的最 后一 步就 是 P C B线路 设 计 , 如果这部分设计不 当, 也会 导致 电 源 工作不 稳定 , 产 生过 量 的 E MI ( 电磁 干扰 ) 。
收 稿 日期 : 2 0 1 3 — 0 3 — 2 8
De s i g n o f S wi t c h i n g P o we r S u p p l y
F ANG L i — t i n g , XU Xi a o — q i a n g
Ab s t r a c t : T h e e l e c t r o m a g n e t i c i n t e r f e r e n c e( E MI )a n d t h e c a u s e s o f t h e c l a s s i f i c a t i o n o f e l e c t r o n i c

EMI相关PCB布局布线规则

EMI相关PCB布局布线规则

EMI相关PCB布局布线规则引言电磁干扰(Electromagnetic Interference,简称EMI)是在电路板(PCB)设计中常遇到的问题。

它可能导致信号质量下降,甚至对整个电子系统造成严重的损坏。

为了有效减少EMI对电子系统的干扰,我们需要遵循一定的PCB布局布线规则。

EMI的来源首先,我们需要了解EMI的来源。

EMI可能来自以下几个方面:1.高频信号:在高频信号传输过程中,电流和电压变化迅速,容易产生电磁辐射。

2.快速开关:当快速开关的电源或信号线上出现较大的电流变化时,也会产生较强的辐射。

3.地线回流:当大电流通过地线返回电源时,也会产生较强的辐射。

4.辐射天线:射频电路中的辐射天线可能会通过电磁波和其他设备进行干扰。

PCB布局布线规则为了有效降低EMI的干扰,我们可以遵循以下几个PCB布局布线规则:1. 地线规划地线是减少EMI的关键。

正确规划地线布局可以提供低阻抗回路,减少回流噪音。

以下是地线布局的一些建议:•使用星型接地:将所有地线连接到一个共同的地点,以避免形成环路。

•保持短接:最小化地线的长度,避免地线成为天线。

•分离模拟和数字地线:为模拟和数字电路分别设计独立的地线,以减少干扰交叉。

•分层地线:根据电路需求,将地线分为不同的层次,以减少干扰。

2. 信号与电源线分离将信号线和电源线分离布局可以降低互相干扰的可能性。

以下是一些建议:•远离电源线:尽量将信号线远离电源线,以减少电磁干扰。

•使用屏蔽线:对于高频信号线,使用屏蔽线可以有效减少互相干扰。

•增加地隔离:在电源和信号地之间增加地隔离层,以减少共地干扰。

3. 电源和地面平面电源和地面平面是减少EMI的重要设计元素。

以下是一些建议:•使用整片平面:在PCB设计中尽量使用整片电源与地面平面,减少回流干扰。

•分离模拟和数字平面:为模拟和数字电路分别设计独立的电源平面,以减少干扰交叉。

•避免孔渗透:在电源和地面平面上避免使用过多的孔,以防止干扰的穿透。

快点PCB∣多层PCB设计时的EMI问题怎么办?

快点PCB∣多层PCB设计时的EMI问题怎么办?

快点PCB∣多层PCB设计时的EMI问题怎么办?解决EMI问题的方法无数,现代的EMI抑制办法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI设计等。

本文从最基本的布板动身,研究PCB分层堆叠在控制EMI辐射中的作用和设计技巧。

电源汇流排在 IC的电源引脚附近合理地安置适当容量的,可使IC输出的跳变来得更快。

然而,问题并非到此为止。

因为电容呈有限频率响应的特性,这使得电容无法在全频带上生成整洁地驱动IC输出所需要的谐波功率。

除此之外,电源汇流排上形成的瞬态电压在去耦路径的两端会形成电压降,这些瞬态电压就是主要的共模EMI干扰源。

我们应当怎么解决这些问题?就我们板上的IC而言,IC周围的电源层可以看成是优良的高频,它可以收集为整洁输出提供高频能量的分立电容器所泄漏的那部份能量。

此外,优良的电源层的电感要小,从而电感所合成的瞬态信号也小,进而降低共模EMI。

固然,电源层到IC电源引脚的连线必需尽可能短,由于数位信号的升高沿越来越快,最好是挺直连到IC电源引脚所在的焊盘上,这要另外研究。

为了控制共模EMI,电源层要有助于去耦和具有足够低的电感,这个电源层必需是一个设计相当好的电源层的配对。

有人可能会问,好到什么程度才算好?问题的答案取决于电源的分层、层间的材料以及工作频率(即IC升高时光的函数)。

通常,电源分层的间距是6mil,夹层是FR4材料,则每平方英寸电源层的等效电容约为75pF。

明显,层间距越小电容越大。

升高时光为100到300ps的器件并不多,但是根据目前IC的进展速度,升高时光在100到300ps范围的器件将占有很高的比例。

对于100到300ps升高时光的电路,3mil层间距对大多数应用将不再适用。

那时,第1页共4页。

PCBlayout EMI设计(检查)规则

PCBlayout EMI设计(检查)规则
Page 16
五、每条规则详细说明
2.不连续的信号回路检查的案例一:
换层电容
通过放置换层电容,实现信号连续回路。(同规则一) 剪裁于40-LCNP90-MAD4XG
Page 17
五、每条规则详细说明
2.不连续的信号回路检查的案例二:
信号回路
走线过孔太集中,镜像层形成槽孔,造成参考平面不连续
Page 18
Page 29
五、每条规则详细说明
6.PCB布线长度检查: 这里指的频率包括两方面信号:一、信号频率足够高;
二、信号边沿足够小;
我们知道,高速开关信号的EMI 发射带宽的计算公式:
f=1/πTr, f为开关电路产生的最高 EMI频率,单位为 GHz
Tr 为信号的上升时间或者下降时间,单位为 ns。 如上升时间为1ns ,它所产生的最高EMI 频率为350MHz,而降为 为500ps,那么最高EMI 频率为700MHz。
实际情况的信号回流
对信号回流不能认为必须在走线正下方的参考平面。回流的途径 是多方面:参考地平面,电源平面,相邻的地线,介质,甚至空气。
我们知道,交流信号会自动选阻抗最小路径返回驱动端。但究竟 哪个占主,要看它和信号走线的耦合程度,耦合最强的将为信号提供 最主要回流途径。如在多层PCB,参考平面很近,耦合了绝大部分的 电磁场,99%以上信号能量将集中在最近的参考平面回流。
我们总结多年的经验,得出13条经典的设计规则。希 望通过理解和运用13条经典 EMI规则,并在PCB layout 过程中进行控制,减少PCB 多次修改,缩短layout的时 间。
本规则针对高速数字信号PCB设计,适用于2层和多 层板,但2层板更难实现部分的要求。
Page 3

EMI-RFI

EMI-RFI

EMI/RFI随着电子系统的日益精密、复杂及多功能化,电子干扰问题日趋严重,它可使系统的性能发生变化、减弱,甚至导致系统完全失灵。

特别是EMI/RFI(电磁干扰/射频干扰)问题,已成为近几年电子产业的热点。

为此,不少国家的专业委员会相继制定了法规,对电子产品的电磁波不泄露、抗干扰能力提出了严格规定,并强制执行。

美国联邦通信委员会(FCC)于1983年颁布了20780文件,对计算机类器件的EMI进行限制;德国有关部门颁布了限制EMI的VDE规范,在放射和辐射方面的约束比FCC规范更严格;欧洲共同体又在VDE规范中增加了RF抗扰性、静电泄放和电源线抗扰性等指标。

FCC、VDE规范将电子设备分为A(工业类设备)和B(消费类设备)两类,具体限制如表1所示。

此外,还有一系列适用于电子EMI/RFI防护的标准文件:MIL-STD-461、MIL-STD -462、MIL-STD-463、MIL-STD-826、MIL-E-6051、MIL-I-6181、MIL-I-11748、MIL-I-26600、MSFC-SPEC279等,所有这些法规性文件对电子系统的干扰防护起到了重大的作用。

本文详细讨论了电子线路及系统中EMI/RFI的特征及其抑制措施。

2EMI/RFI特性分析电子系统的干扰主要有电磁干扰(EMI)、射频干扰(RFI)和电磁脉冲(EMP)三种,根据其来源可分为外界和内部两种,每个电子电气设备均可看作干扰源,这种干扰源不胜枚举。

EMI是在电子设备中产生的不需要的响应;RFI则从属于EMI;EMP是一种瞬态现象,它可由系统内部原因(电压冲击、电源中断、电感负载转换等)或外部原因(闪电、核爆炸等)引起,能耦合到任何导线上,如电源线和电话线等,而与这些导线相连的电子系统将受到瞬时严重干扰或使系统内的电子电路受到永久性损坏。

图1给出了常见EMI/RFI的干扰源及其频率范围。

2.1干扰途径任何干扰问题可分解为干扰源、干扰接收器和干扰的耦合途径三个方面,即所谓的干扰三要素。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电路PCB的EMI控制技术
随着IC器件集成度的提高、设备的逐步小型化和器件的速度愈来愈高,电子产品中的EMI问题也更加严重。

从系统设备EMC/EMI设计的观点来看,在设备的PCB设计阶段处理好EMC/EMI问题,是使系统设备达到电磁兼容标准最有效、成本最低的手段。

本文介绍数字电路PCB设计中的EMI控制技术。

一、EMI的产生及抑制原理
EMI的产生是由于电磁干扰源通过耦合路径将能量传递给敏感系统造成的。

它包括经由导线或公共地线的传导、通过空间辐射或通过近场耦合三种基本形式。

EMI的危害表现为降低传输信号质量,对电路或设备造成干扰甚至破坏,使设备不能满足电磁兼容标准所规定的技术指标要求。

为抑制EMI,数字电路的EMI设计应按下列原则进行:
●根据相关EMC/EMI技术规范,将指标分解到单板电路,分级控制。

●从EMI的三要素即干扰源、能量耦合途径和敏感系统这三个方面来控制,使电路有平坦的频响,保证电路正常、稳定工作。

●从设备前端设计入手,关注EMC/EMI设计,降低设计成本。

二、数字电路PCB的 EMI控制技术
在处理各种形式的EMI时,必须具体问题具体分析。

在数字电路的PCB设计中,可以从下列几个方面进行EMI控制。

1.器件选型
在进行EMI设计时,首先要考虑选用器件的速率。

任何电路,如果把上升时间为5ns 的器件换成上升时间为2.5ns的器件,EMI会提高约4倍。

EMI的辐射强度与频率的平方成正比,最高EMI频率(fknee)也称为EMI发射带宽,它是信号上升时间而不是信号频
率的函数:fknee =0.35/Tr (其中Tr为器件的信号上升时间)
这种辐射型EMI的频率范围为30MHz到几个GHz,在这个频段上,波长很短,电路板上即使非常短的布线也可能成为发射天线。

当EMI较高时,电路容易丧失正常的功能。

因此,在器件选型上,在保证电路性能要求的前提下,应尽量使用低速芯片,采用合适的驱动/接收电路。

另外,由于器件的引线管脚都具有寄生电感和寄生电容,因此在高速设计中,器件封装形式对信号的影响也是不可忽视的,因为它也是产生EMI辐射的重要因素。

一般地,贴片器件的寄生参数小于插装器件,BGA封装的寄生参数小于QFP封装。

2.连接器的选择与信号端子定义
连接器是高速信号传输的关键环节,也是易产生EMI的薄弱环节。

在连接器的端子设计上可多安排地针,减小信号与地的间距,减小连接器中产生辐射的有效信号环路面积,提供低阻抗回流通路。

必要时,要考虑将一些关键信号用地针隔离。

3.叠层设计
在成本许可的前提下,增加地线层数量,将信号层紧邻地平面层可以减少EMI辐射。

对于高速PCB,电源层和地线层紧邻耦合,可降低电源阻抗,从而降低EMI。

4.布局
根据信号电流流向,进行合理的布局,可减小信号间的干扰。

合理布局是控制EMI的关键。

布局的基本原则是:
●模拟信号易受数字信号的干扰,模拟电路应与数字电路隔开;
●时钟线是主要的干扰和辐射源,要远离敏感电路,并使时钟走线最短;
●大电流、大功耗电路尽量避免布置在板中心区域,同时应考虑散热和辐射的影响;
●连接器尽量安排在板的一边,并远离高频电路;
●输入/输出电路靠近相应连接器,去耦电容靠近相应电源管脚;
●充分考虑布局对电源分割的可行性,多电源器件要跨在电源分割区域边界布放,以有效降低平面分割对EMI的影响;
●回流平面(路径)不分割。

5.布线
●阻抗控制:高速信号线会呈现传输线的特性,需要进行阻抗控制,以避免信号的反射、过冲和振铃,降低EMI辐射。

●将信号进行分类,按照不同信号(模拟信号、时钟信号、I/O信号、总线、电源等)的EMI辐射强度及敏感程度,使干扰源与敏感系统尽可能分离,减小耦合。

●严格控制时钟信号(特别是高速时钟信号)的走线长度、过孔数、跨分割区、端接、布线层、回流路径等。

●信号环路,即信号流出至信号流入形成的回路,是PCB设计中EMI控制的关键,在布线时必须加以控制。

要了解每一关键信号的流向,对于关键信号要靠近回流路径布线,确保其环路面积最小。

对低频信号,要使电流流经电阻最小的路径;对高频信号,要使高频电流流经电感最小的路径,而非电阻最小的路径(见图1)。

对于差模辐射,EMI辐射强度(E)正比于电流、电流环路的面积以及频率的平方。

(其中I是电流、A是环路面积、f是频率、r是到环路中心的距离,k为常数。

)
因此当最小电感回流路径恰好在信号导线下面时,可以减小电流环路面积,从而减少EMI辐射能量。

●关键信号不得跨越分割区域。

●高速差分信号走线尽可能采用紧耦合方式。

●确保带状线、微带线及其参考平面符合要求。

●去耦电容的引出线应短而宽。

●所有信号走线应尽量远离板边缘。

●对于多点连接网络,选择合适的拓扑结构,以减小信号反射,降低EMI辐射。

6.电源平面的分割处理
●电源层的分割
在一个主电源平面上有一个或多个子电源时,要保证各电源区域的连贯性及足够的铜箔宽度。

分割线不必太宽,一般为20~50mil线宽即可,以减少缝隙辐射。

●地线层的分割
地平面层应保持完整性,避免分割。

若必须分割,要区分数字地、模拟地和噪声地,并在出口处通过一个公共接地点与外部地相连。

为了减小电源的边缘辐射,电源/地平面应遵循20H设计原则,即地平面尺寸比电源平面尺寸大20H(见图2),这样边缘场辐射强度可下降70% 。

三、EMI的其它控制手段
1. 电源系统设计
●设计低阻抗电源系统,确保在低于fknee频率范围内的电源分配系统的阻抗低于目标阻抗。

●使用滤波器,控制传导干扰。

●电源去耦。

在EMI设计中,提供合理的去耦电容,能使芯片可靠工作,并降低电源中的高频噪声,减少EMI。

由于导线电感及其它寄生参数的影响,电源及其供电导线响应速度慢,从而会使高速电路中驱动器所需要的瞬时电流不足。

合理地设计旁路或去耦电容以及电源层的分布电容,能在电源响应之前,利用电容的储能作用迅速为器件提供电流。

正确的电容去耦可以提供一个低阻抗电源路径,这是降低共模 EMI的关键。

2. 接地
接地设计是减少整板EMI的关键。

●确定采用单点接地、多点接地或者混合接地方式。

●数字地、模拟地、噪声地要分开,并确定一个合适的公共接地点。

●双面板设计若无地线层,则合理设计地线网格很重要,应保证地线宽度>电源线宽度>信号线宽度。

也可采用大面积铺地的方式,但要注意在同一层上的大面积地的连贯性要好。

●对于多层板设计,应确保有地平面层,减小共地阻抗。

3. 串接阻尼电阻
在电路时序要求允许的前提下,抑制干扰源的基本技术是在关键信号输出端串入小阻值的电阻,通常采用22~33Ω的电阻。

这些输出端串联小电阻能减慢上升/下降时间并能使过冲及下冲信号变得较平滑,从而减小输出波形的高频谐波幅度,达到有效地抑制EMI的目的。

4.屏蔽
●关键器件可以使用EMI屏蔽材料或屏蔽网。

●对关键信号的屏蔽,可以设计成带状线或在关键信号的两侧以地线相隔离。

5.扩频
扩展频谱(扩频)的方法是一种新的降低EMI的有效方法。

扩展频谱是将信号进行调制,把信号能量扩展到一个比较宽的频率范围上。

实际上,该方法是对时钟信号的一种受控的调制,这种方法不会明显增加时钟信号的抖动。

实际应用证明扩展频谱技术是有效的,可以将辐射降低7到20dB。

6.EMI分析与测试
●仿真分析
完成PCB布线后,可以利用EM I仿真软件及专家系统进行仿真分析,模拟
EMC/EMI环境,以评估产品是否满足相关电磁兼容标准要求。

●扫描测试
利用电磁辐射扫描仪,对装联并上电后的机盘扫描,得到PCB中电磁场分布图(如图3,图中红色、绿色、青白色区域表示电磁辐射能量由低到高),根据测试结果改进PCB 设计。

四、结语
随着新的高速芯片的不断开发与应用,信号频率也越来越高,而承载它们的PCB 板可能会越来越小。

PCB设计将面临更加严峻的EMI挑战,唯有不断探索、不断创新,才能使PCB板的EMC/EMI设计取得成功。

相关文档
最新文档