湖南工程学院计算机组成原理期末考试卷

合集下载

湖南工程学院计算机组成原理期末考试卷

湖南工程学院计算机组成原理期末考试卷

课程名称计算机组成原理考试 B 卷适用专业班级计算机xxxxxxxx 考试形式闭卷一、选择题(每小题2分,共18分)1、计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是______。

A. 巴贝奇B。

冯。

诺依曼C。

帕斯卡 D.贝尔2、定点16位字长的字,采用模2的补码表示时,一个字所能表示的整数范围是______.A.—215 ─215—1 B.—215—1─215—1 C.-215+1─215 D.—215─2153、指令周期是指______。

A.CPU从主存取出一条指令的时间 B.CPU执行一条指令的时间C.CPU从主存取出一条指令加上执行这条指令的时间 D.时钟周期时间4、现代中央处理器(CPU)是指______。

A。

运算器B。

控制器C。

运算器、控制器和cache D。

运算器、控制器和主存储器5、请在以下叙述中选出两个正确描述的句子___(多选题)。

A。

一条机器指令对应于一个微程序.B. 一条机器指令对应于一个微指令C。

一条机器指令对应于一微操作D。

一条机器指令是一系列微指令的有序集合.6、在主存和CPU之间增加cache存储器的目的是______。

A。

增加内存容量 B。

提高内存可靠性C。

解决CPU和主存之间的速度匹配问题 D。

增加内存容量,同时加快存取速度7、双端口存储器______情况下会发生读/写冲突.A.左端口与右端口的地址码不同 B.左端口与右端口的地址码相同C.左端口与右端口的数据码不同 D.左端口与右端口的数据码相同8、某SRAM芯片,其存储容量为128Kⅹ16位,该芯片的地址线和数据线数目为______。

A. 128,16B. 16,128C. 17,8D. 17,169、信息可以在两个方向上同时传送的总线属于______。

A。

单工总路线B。

半双工总路线C。

全双工总路线D。

单向总线二、填空题(每空3分,共27 分)1、根据连接线的数量,总线可分为A。

计算机组成原理期末考试及答案

计算机组成原理期末考试及答案

计算机组成原理期末考试及答案A卷基础知识(50分)1、名词解释(10分)机器字长SRAMEPROM指令系统微指令2、选择题(10分)1)设字长32位,使⽤IEEE格式,则阶码采⽤______表⽰。

A.补码B. 原码C. 移码D. 反码2) 四⽚74181ALU和⼀⽚74182CLA器件相配合,具有如下进位传递功能______。

A.形波进位B. 组内先⾏进位,组间先⾏进位C.组内先⾏进位,组间⾏波进位D. 组内形波进位,组间先⾏进位3) 某SARM芯⽚,其存储容量为64K×16位,该芯⽚的地址线数⽬和数据线数⽬分别是___。

A. 16, 16 B .16, 64, C. 64, 8 D. 64, 164)单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个数常需采⽤______。

A. 堆栈寻址⽅式B. ⽴即寻址⽅式C. 隐含寻址⽅式D. 间接寻址⽅式微5)程序控制器中,机器指令与微指令的关系是______。

A.每⼀条机器指令由⼀条微指令来执⾏B.⼀段机器指令组成的程序可由⼀条微指令执⾏C.⼀条微指令由若⼲条机器指令组成D. 每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏3、填空题(10分)1)存储___①___并按__②____顺序执⾏,这是冯?诺依曼型计算机的⼯作原理。

2)相联存储器是按③访问的存储器。

3) 主存与cache的地址映射有__④___、⑤、⑥三种⽅式。

4)通常指令编码的第⼀个字段是⑦。

5) 异步通信⽅式可分为⑧、⑨、⑩三种类型。

4、问答题(20分)1)在计算机中,为什么要采⽤多级结构的存储器系统2)简述CPU的功能.3)试⽐较⽔平型微指令与垂直型微指令。

4)简述总线集中控制的优先权仲裁⽅式。

⼆、综合应⽤(50分)1、已知X=-0.1101,Y=0.1011,试⽤补码⼀位乘法计算X×Y (15分)2、指令格式如下所⽰。

OP为操作码字段,试分析指令格式特点。

最新计算机组成原理期末考试试题及答案(五套)

最新计算机组成原理期末考试试题及答案(五套)

计算机组成原理试题(一)选择题(共 20 分,每题 1 分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自 ______________________________________________________________________ 。

A •立即数和栈顶;B •暂存器;C .栈顶和次栈顶;D •累加器。

2. ____ 可区分存储单元中存放的是指令还是数据。

A •存储器;B •运算器;C .控制器;D .用户。

3 •所谓三总线结构的计算机是指 _______ 。

A •地址线、数据线和控制线三组传输线。

B • I/O 总线、主存总统和 DMA 总线三组传输线;C .I/O 总线、主存总线和系统总线三组传输线;D •设备总线、主存总线和控制总线三组传输线. 。

4.某计算机字长是 32位,它的存储容量是 256KB ,按字编址,它的寻址范围是 _________A . 128K ;B .64K ;C . 64KB ;D . 128KB 。

5.主机与设备传送数据时,采用 ________ ,主机与设备是串行工作的。

A .程序查询方式;B .中断方式;C .DMA 方式;D .通道。

6.在整数定点机中,下述第A .原码和反码不能表示B .三种机器数均可表示C ・三种机器数均可表示D .三种机器数均不可表示7.变址寻址方式中,操作数的有效地址是 __________A .基址寄存器内容加上形式地址(位移量) ;B .程序计数器内容加上形式地址;C .变址寄存器内容加上形式地址;D .以上都不对。

8.向量中断是 ______A •外设提出中断;______ 种说法是正确的。

- 1,补码可以表示 - 1; -1;-1,且三种机器数的表示范围相同;-1。

B •由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D .以上都不对。

9•一个节拍信号的宽度是指 ________ 。

计算机组成原理期末试卷及答案(1-6套)

计算机组成原理期末试卷及答案(1-6套)

本科生期末试卷一一.选择题(每小题1分,共10分)1.计算机系统中的存贮器系统是指______。

A RAM存贮器B ROM存贮器C 主存贮器D cache、主存贮器和外存贮器2.某机字长32位,其中1位符号位,31位表示尾数。

若用定点小数表示,则最大正小数为______。

A +(1 – 2-32)B +(1 – 2-31)C 2-32D 2-313.算术/ 逻辑运算单元74181ALU可完成______。

A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4位乘法运算和除法运算功能4.存储单元是指______。

A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;5.相联存贮器是按______进行寻址的存贮器。

A 地址方式B 堆栈方式C 容指定方式D 地址方式与堆栈方式6.变址寻址方式中,操作数的有效地址等于______。

A 基值寄存器容加上形式地址(位移量)B 堆栈指示器容加上形式地址(位移量)C 变址寄存器容加上形式地址(位移量)D 程序记数器容加上形式地址(位移量)7.以下叙述中正确描述的句子是:______。

A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作8.计算机使用总线结构的主要优点是便于实现积木化,同时______。

A 减少了信息传输量B 提高了信息传输的速度C 减少了信息传输线的条数D 加重了CPU的工作量9.带有处理器的设备一般称为______设备。

A 智能化B 交互式C 远程通信D 过程控制10.某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区。

2021年湖南工程职业技术学院计算机应用技术专业《计算机组成原理》科目期末试卷B(有答案)

2021年湖南工程职业技术学院计算机应用技术专业《计算机组成原理》科目期末试卷B(有答案)

2021年湖南工程职业技术学院计算机应用技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10ms,主存的存取周期为50ms。

在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache一主存系统的效率是()。

【注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问】A.0.833B.0.856C.0.95 8D.0.8622、某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是()。

A.19B.22C.30D.363、常用的(n,k)海明码中,冗余位的位数为()。

A.n+kB.n-kC.nD.k4、下列编码中,能检测出所有长度小于或等于校验位(检测位)长度的突发错的校验码是()。

A.循环冗余校验码B.海明码C.奇校验码D.偶校验码5、组成一个运算器需要多个部件,但下面所列()不是组成运算器的部件。

A.通用寄存器组B.数据总线C.ALUD.地址寄存器6、在链式查询方式下,若有N个设备,则()。

A.只需一条总线请求线B.需要N条总线请求线C.视情况而定,可能一条,也可能N条D.以上说法都不对7、下列关于总线说法中,正确的是()I.使用总线结构减少了信息传输量II.使用总线的优点是数据信息和地址信息可以同时传送III.使用总结结构可以提高信息的传输速度IV.使用总线结构可以减少信息传输线的条数A.I,II,IIIB.II,III,IVC.III,IVD.只有I8、指令寄存器的位数取决()。

A.存储器的容量B.指令字长C.机器字长人D.存储字长9、计算机()负责指令译码。

A.算术逻辑单元B.控制单元(或者操作码译码器)C.存储器电路D.输入/输出译码电路10、流水线计算机中,下列语句发生的数据相关类型是()。

2021年湖南工程职业技术学院计算机应用技术专业《计算机组成原理》科目期末试卷B(有答案)

2021年湖南工程职业技术学院计算机应用技术专业《计算机组成原理》科目期末试卷B(有答案)

2021年湖南工程职业技术学院计算机应用技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。

A.8MB.16MBC.16MD.8MB2、采用指令Cache与数据Cache分离的主要目的是()。

A.降低Cache的缺失损失B.提高Cache的命中率C.降低CPU平均访存时间D.减少指令流水线资源冲突3、若x=103,y=-25,则下列表达式采用8位定点补码运算时,会发生溢出的是()。

A.x+yB.-x+yC.x-yD.x-y4、在补码一位乘中,若判断位Y n Y n+1=01,则应执行的操作为()。

A.原部分积加[-x]补,然后右移一位B.原部分积加[x]补,然后右移一位C.原部分积加[-x] 补,然后左移一位D.原部分积加[x]补,然后左移一位5、假设有7位信息码010101,则低位增设偶校验位后的代码和低位增设奇校验位后的代码分别为()。

A.01101010 01101010B.0101010 01101011C.01101011 01101010D.01101011 011010116、总线的半同步通信方式是()。

A.既不采用时钟信号,也不采用握手信号B.只采用时钟信号,不采用握手信号C.不采用时钟信号,只采用握手信号D.既采用时钟信号,又采用握手信号7、中断判优逻辑和总线仲裁方式相类似,下列说法中,正确的是()。

I.在总线仲裁方式中,独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.在总线仲裁方式中计数器查询方式,若每次计数都从“0”开始,则所有设备使用总线的优先级相等III.总线仲裁方式一般是指I/O设备争用总线的判优方式,而中断判优方式一般是指I/O设备争用CPU的判优方式IV.中断判优逻辑既可以通过硬件实现,也可以通过软件实现,A. I,IIB. I,III,IVC. I,II,IVD.I,IV8、下列描述中,正确的是()。

(完整版)计算机组成原理期末考试试题及答案

(完整版)计算机组成原理期末考试试题及答案

(完整版)计算机组成原理期末考试试题及答案计算机组成原理期末考试试题及答案⼀、选择题1、完整的计算机系统应包括______。

DA. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实⽤程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

DA.RAM存储器B.ROM存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机⼯作⽅式的基本特点是______。

BA. 多指令流单数据流B. 按地址访问并顺序执⾏指令C. 堆栈操作D. 存储器按内部选择地址4、下列说法中不正确的是______。

DA. 任何可以由软件实现的操作也可以由硬件来实现B. 固件就功能⽽⾔类似于软件,⽽从形态来说⼜类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. ⾯向⾼级语⾔的机器是完全可以实现的5、在下列数中最⼩的数为______。

CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在下列数中最⼤的数为______。

BA. (10010101)2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表⽰形式是唯⼀的。

BA. 原码B. 补码C. 反码D. 原码和反码9、针对8位⼆进制数,下列说法中正确的是______。

BA.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、⼀个8位⼆进制整数采⽤补码表⽰,且由3个“1”和5个“0”组成,则最⼩值为______。

BA. –127B. –32C. –125D. –310、计算机系统中采⽤补码运算的⽬的是为了______。

CA. 与⼿⼯运算⽅式保持⼀致B. 提⾼运算速度C. 简化计算机的设计D. 提⾼运算的精度11、若某数x的真值为–0.1010,在计算机中该数表⽰为1.0110,则该数所⽤的编码⽅法是______码。

计算机组成原理期末测试试卷十套(含答案)

计算机组成原理期末测试试卷十套(含答案)

计算机组成原理期末测试试卷十套含答案计算机组成原理期末试卷一 (2)计算机组成原理期末试卷一答案 (5)计算机组成原理期末试卷二 (8)计算机组成原理期末试卷二答案 (11)计算机组成原理期末试卷三 (15)计算机组成原理期末试卷三答案 (18)计算机组成原理期末试卷四 (21)计算机组成原理期末试卷四答案 (25)计算机组成原理期末试卷五 (26)计算机组成原理期末试卷五答案 (30)计算机组成原理期末试卷六 (33)计算机组成原理期末试卷六答案 (36)计算机组成原理期末试卷七 (39)计算机组成原理期末试卷七答案 (42)计算机组成原理期末试卷八 (44)计算机组成原理期末试卷八答案 (48)计算机组成原理期末试卷九 (52)计算机组成原理期末试卷九答案 (56)计算机组成原理期末试卷十 (59)计算机组成原理期末试卷十答案 (62)计算机组成原理期末试卷一一.选择题 (每小题1分,共10分)1.计算机系统中的存贮器系统是指__d____。

A RAM存贮器B ROM存贮器C 主存贮器D cache、主存贮器和外存贮器2.某机字长32位,其中1位符号位,31位表示尾数。

若用定点小数表示,则最大正小数为___b___。

A +(1 – 2-32)B +(1 – 2-31)C 2-32D 2-313.算术 / 逻辑运算单元74181ALU可完成___c___。

A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4位乘法运算和除法运算功能4.存储单元是指__b____。

A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;5.相联存贮器是按___c___进行寻址的存贮器。

A 地址方式B 堆栈方式C 内容指定方式D 地址方式与堆栈方式6.变址寻址方式中,操作数的有效地址等于___c___。

计算机组成原理期末考试习题及答案

计算机组成原理期末考试习题及答案

《计算机构成原理》练习题一、单项选择题1.CPU响应中止的时间是 __C____。

A.中止源提出恳求;B.取指周期结束;C.履行周期结束;D.间址周期结束。

2.以下说法中 ___C___是正确的。

A.加法指令的履行周期必定要访存;B.加法指令的履行周期必定不访存;C.指令的地点码给出储存器地点的加法指令,在履行周期必定访存;D.指令的地点码给出储存器地点的加法指令,在履行周期不必定访存。

3.垂直型微指令的特色是 __C____。

A.微指令格式垂直表示;B.控制信号经过编码产生;C.采纳微操作码;D.采纳微指令码。

4.基址寻址方式中,操作数的有效地点是 ___A___。

A.基址寄存器内容加上形式地点(位移量);B.程序计数器内容加上形式地点;C.变址寄存器内容加上形式地点;D.寄存器内容加上形式地点。

5.常用的虚构储存器寻址系统由___A___两级储存器构成。

A.主存-辅存;C.Cache-辅存;B.Cache-主存;D.主存—硬盘。

6.DMA接见主存时,让 CPU处于等候状态,等 DMA的一批数据接见结束后,CPU 再恢复工作,这类状况称作 ___A___。

A.停止 CPU接见主存;C.DMA与CPU交替接见;B.周期挪用;D. DMA。

7.在运算器中不包含 ____D__。

A.状态寄存器;B.数据总线;C.ALU;D.地点寄存器。

8.计算机操作的最小单位时间是__A____。

A.时钟周期;B.指令周期;C.CPU周期;D.中止周期。

9.用以指定待履行指令所在地点的是__C____。

A.指令寄存器;B.数据计数器;C.程序计数器;D.累加器。

10.以下描绘中 ___B___是正确的。

A.控制器能理解、解说并履行所有的指令及储存结果;B.一台计算机包含输入、输出、控制、储存及算逻运算五个单元;C.所有的数据运算都在 CPU的控制器中达成;D.以上答案都正确。

11.总线通讯中的同步控制是___B___。

(完整版)计算机组成原理期末习题与答案

(完整版)计算机组成原理期末习题与答案

本科生期末试卷五一.选择题(每题1分,共10分)1.对计算机的产生有重要影响的是:______。

A 牛顿、维纳、图灵B 莱布尼兹、布尔、图灵C 巴贝奇、维纳、麦克斯韦D 莱布尼兹、布尔、克雷2.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是______。

A 11001011B 11010110C 11000001D 110010013.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是______。

A 全串行运算的乘法器B 全并行运算的乘法器C 串—并行运算的乘法器D 并—串型运算的乘法器4.某计算机字长32位,其存储容量为16MB,若按双字编址,它的寻址范围是______。

A 0—16MB B 0—8MC 0—8MBD 0—16MB5.双端口存储器在______情况下会发生读/ 写冲突。

A 左端口与右端口的地址码不同B 左端口与右端口的地址码相同C 左端口与右端口的数据码相同D 左端口与右端口的数据码不同6.程序控制类指令的功能是______。

A 进行算术运算和逻辑运算B 进行主存与CPU之间的数据传送C 进行CPU和I / O设备之间的数据传送D 改变程序执行顺序7.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。

A 主存中读取一个指令字的最短时间B 主存中读取一个数据字的最长时间C 主存中写入一个数据字的平均时间D 主存中读取一个数据字的平均时间8.系统总线中控制线的功能是______。

A 提供主存、I / O接口设备的控制信号响应信号B 提供数据信息C 提供时序信号D 提供主存、I / O接口设备的响应信号9.具有自同步能力的记录方式是______。

A NRZ0B NRZ1C PMD MFM10.IEEE1394的高速特性适合于新型高速硬盘和多媒体数据传送,它的数据传输率可以是______。

A 100兆位/ 秒B 200兆位/ 秒C 400兆位/ 秒D 300兆位/ 秒二.填空题(每题3分,共24分)1.C ache是一种A. ______存储器,是为了解决CPU和主存之间B. ______不匹配而采用的一项重要硬件技术。

计算机组成原理期末考试试题(含答案)

计算机组成原理期末考试试题(含答案)

计算组成原理期末考试1、图中所示的寻址方式是() (单选)A、基址寻址B、寄存器寻址C、间接寻址D、寄存器间接寻址2、设存储字长为64位,对于单字长指令而言,PC顺序寻址时应该增加的常量是( )(单选)A、1B、2C、4D、83、在小数定点机中,下列关于原码、反码、补码的描述中正确的是A、只有补码能表示-1B、只有反码能表示-1C、只有原码能表示-1D、三种机器数都能表示-14、移位运算对计算机来说的实用价值是A、可以采用移位和加法相结合,实现乘(除)运算B、采用移位运算可以防止数据溢出C、只采用移位运算就可以实现除法D、只采用移位运算就可以实现乘法5、float型数据通常用IEEE754单精度浮点数格式表示。

若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x= -8.25,则FR1的内容是()A、C104 0000HB、C184 0000HC、C1C2 0000H`D、C242 0000H6、用海明码对长度为8位的数据进行检纠错时,若只要求纠正一位错,则检验位数至少需要()位。

A、5位B、4位C、3位D、2位7、存储器中地址号分别为1000#、1001#、1002#、1003的4个存储单元,分别保存的字节数据是1A、2B、3C、4D,如果数据字长为32位,存储器采用的是小端对齐模式,则这4个存储单元存储的数据值应被解析为()A、4D3C2B1AB、1A2B2C3DC、2B1A4D3CD、3C4D1A2B8、某型MIPS32指令架构的单周期CPU,其数据通路结构如下图执行指令sub rd, rs, rt 时,应由控制器产生的控制信号PCSrc、regDst、aluSrc、memtoReg、RegWrite分别是( )A、1、0、1、0、1B、1、1、0、0、0C、0、1、0、0、1D、0、1、0、1、09、下列关于MIPS32指令系统中,与基址寻址相关的指令是()A、addi $rt, $rs, immB、lw $rt, $rs, immC、add $rd, $rs, $rtD、add $rd, $rs, $rt10、单周期MIPS在一个时钟周期中不能完成( )A、从数据存储器读数据和向数据存储器写数据B、ALU运算和向寄存器堆写数据C、更新PC内容和向数据存储器写数据D、寄存器堆读数据,ALU运算和数据存储器写数据11、下列按内容寻址,而不是按地址码寻址的存储器是( )A、双端口存储器B、相联存储器C、并行储器D、虚拟存储器12、某半导体14KB,按字节编址,其中0000H-1FFFH为ROM区,2000H-37FFH为RAM区,地址总线A15-A0(低),双向数据总线D7-D0(低),读写控制线R/W。

计算机组成原理期末考试试卷(A卷)

计算机组成原理期末考试试卷(A卷)

湖南工学院2001-2002学年二学期计算机组成原理期末考试试卷(A卷)班级:___________学号:___________姓名:___________得分:___________题目部分,(卷面共有44题,100.0分,各大题标有题量和总分)一、填空题(6小题,共8.0分)[1]一个512KB的存储器,其地址线和数据线的总和是()。

[2]汉字的基本属性有()、()和()[3](11101.11)2=()8[4]虚拟存储器只是一个容量非常大的存储器()模型,不是任何实际的()存储器,按照主存-外存层次的信息传送单位不同,虚拟存储器有()式、()式和()式三类。

[5]CPU响应中断时最先完成的两个步骤是()和()。

[6]某宽行打印机行宽120列,可打印字符64种,则打印机缓冲存储器的容量是()单元。

二、选择题(15小题,共31.0分)[1]下列元件中存取速度最快的是A、CacheB、寄存器C、内存D、外存[2]在磁表面存储器工作时,若磁头读出线上有一个信号输出,则表示A、磁层的相应位置上存的代码为1B、磁层的相应的位置上存的代码为0C、磁层的相应位置上有两个磁化状态的转变区D、磁层的相应位置上有一个磁化状态的转变区[3]在三地址指令中,三个地址段A、寻址方式必须相同B、其中两个地址段的寻址方式必须相同C、都得采用以寄存器为基础的寻址方式D、可根据具体情况来设置寻址方式,既可相同,也可不同[4]浮点数的表示范围主要取决于A、尾数位数B、阶码位数C、整个浮点数的位数D、阶码和尾数的编码方法[5]在采用对设备进行编址情况下,不需要专门的I/O指令组。

A、统一编址法B、单独编址法C、两者都是D、两者都不是[6]在标准ASCII字符集中,一个字符的编码占用A、4个字节B、2个字节C、1个字节D、7bit[7]汉字在计算机内部存储和运算的代码为A、汉字输入码B、汉字内码C、汉字字形码D、汉字交换码[8]( )类型的存储器速度最快?A、DRAMB、ROMC、EPROMD、SRAM[9]若十进制数为36.625,则相应的二进制数为A、100110.101B、100101.101C、100100.101D、100100.011[10]下列外存中,属于顺序存取存储器的是A、软盘B、硬盘C、磁带D、光盘[11]自增型寄存器间址方式可以用于A、对正向连续数据块操作B、数组型的正向顺序操作C、逆向数据块操作D、堆栈弹出操作[12]在调相制记录方式中A、相邻为单元交界处必须变换电流方向B、相邻位单元交界处,电流方向不变C、当相邻两位数值相同时,交界处变换电流方向D、当相邻两位数值不同时,交界处变换电流方向[13]若一个高速缓存cache采用直接映象方式,cache有32页,主存有512页,主存每页长为16字,则cache和主存的容量分别为A、32K字和512K字B、512K字和8192K字C、256K字和8192K字D、32K字和8192K字[14]单操作数指令的操作数由()提供;A、指定寄存器或由操作码指定存储单元B、由地址码指定的存储单元;如果已标明该存储单元的内容为地址,则由该地址所指定的存储单元;C、由操作码直接指定数据;D、由操作码直接指定的存储单元。

二十套计算机组成原理期末试卷及答案

二十套计算机组成原理期末试卷及答案

⼆⼗套计算机组成原理期末试卷及答案期末试卷⼀⼀. 选择题(每⼩题1分,共20分)1. ⽬前我们所说的个⼈台式商⽤机属于_____。

A.巨型机B.中型机C.⼩型机D.微型机2. (2000)10化成⼗六进制数是______。

A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)163. 下列数中最⼤的数是______。

A.(10011001)2 B.(227)8 C.(98)16 D.(152)104. ______表⽰法主要⽤于表⽰浮点数中的阶码。

A. 原码B. 补码C. 反码D. 移码5. 在⼩型或微型计算机⾥,普遍采⽤的字符编码是______。

A. BCD码B. 16进制C. 格雷码D. ASCⅡ码6. 下列有关运算器的描述中,______是正确的。

A.只做算术运算,不做逻辑运算B. 只做加法C.能暂时存放运算结果D. 既做算术运算,⼜做逻辑运算7. EPROM是指______。

A. 读写存储器B. 只读存储器C. 可编程的只读存储器D. 光擦除可编程的只读存储器8. Intel80486是32位微处理器,Pentium是______位微处理器。

A.16B.32C.48D.649. 设[X]补=1.x1x2x3x4,当满⾜______时,X > -1/2成⽴。

A.x1必须为1,x2x3x4⾄少有⼀个为1 B.x1必须为1,x2x3x4任意C.x1必须为0,x2x3x4⾄少有⼀个为1 D.x1必须为0,x2x3x4任意10. CPU主要包括______。

A.控制器B.控制器、运算器、cacheC.运算器和主存D.控制器、ALU和主存11. 信息只⽤⼀条传输线,且采⽤脉冲传输的⽅式称为______。

A.串⾏传输B.并⾏传输C.并串⾏传输D.分时传输12. 以下四种类型指令中,执⾏时间最长的是______。

A. RR型B. RS型C. SS型D.程序控制指令13. 下列______属于应⽤软件。

2021年湖南工学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2021年湖南工学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2021年湖南工学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下面关于计算机Cache的论述中,正确的是()。

A.Cache是一种介于主存和辅存之间的存储器,用于主存和辅存之间的缓冲存储B.如果访问Cache不命中,则用从内存中取到的字节代替Cache中最近访问过的字节C.Cache的命中率必须很高,一般要达到90%以上D.Cache中的信息必须与主存中的信息时刻保持一致2、主存储器主要性能指标有()。

1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是3、当满足下列()时,x>-1/2成立。

A.x1必须为l,x2~x4至少有一个为1B.x1必须为1,x2~x4任意C.x1必须为0,x2~x4至少有一个为1D.x1必须为0,X2~x4任意4、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错5、为了表示无符号十进制整数,下列哪些是合法的8421BCD码?()I.01111001 Ⅱ.11010110 Ⅲ.00001100 Ⅳ.1000010lA.I、IⅡB.Ⅱ、ⅢC.I、ⅣD.I、Ⅱ、Ⅲ6、假设某存储器总线采用同步通信方式,时钟频率为50MHz,每个总线事务以突发方式传输8个字,以支持块长为8个字的Cache行读和Cache行写,每字4B.对于读操作,方式顺序是1个时钟周期接收地址,3个时钟周期等待存储器读数,8个时钟周期用于传输8个字。

请问若全部访问都为读操作,该存储器的数据传输速率为()。

A.114.3MB/sB.126.0MB/sC.133.3MB/sD.144.3MB/s7、为协调计算机系统各部件的工作,需要一种器件来提供统一的时钟标准,这个器件,是()。

A.总线缓冲器B.总线控制器C.时钟发生器D.以上器件都具备这种功能8、已知计算机A的时钟频率为800MHz,假定某程序在计算机A上运行需要12s。

2021年湖南工程学院网络工程专业《计算机组成原理》科目期末试卷B(有答案)

2021年湖南工程学院网络工程专业《计算机组成原理》科目期末试卷B(有答案)

2021年湖南工程学院网络工程专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用写回(Write Back)方式,则能存放4K字数据的Cache的总容量的位数至少是()。

A.146KB.147KC.148KD.158K2、存储器采用部分译码法片选时,()。

A.不需要地址译码器B.不能充分利用存储器空间C.会产生地址重叠D.CPU的地址线全参与译码3、下列关于浮点数加减法运算的叙述中,正确的是()。

I.对阶操作不会引起阶码上溢或下溢Ⅱ.右归和尾数舍入都可能引起阶码上溢Ⅲ.左归时可能引起阶码下溢IV.尾数溢出时结果不一定溢出A.仅Ⅱ、ⅢB. 仅I、Ⅱ、ⅢC.仅I、Ⅲ、IⅣD. I、Ⅱ、Ⅲ、Ⅳ4、十进制数-0.3125的8位移码编码为()。

A.D8HB.58HC.A8HD.28H5、在补码一位乘中,若判断位Y n Y n+1=01,则应执行的操作为()。

A.原部分积加[-x]补,然后右移一位B.原部分积加[x]补,然后右移一位C.原部分积加[-x] 补,然后左移一位D.原部分积加[x]补,然后左移一位6、下列有关总线定时的叙述中,错误的是()。

A.异步通信方式中,全互锁协议最慢B.异步通信方式中,非互锁协议的可靠性最差C.同步通信方式中,同步时钟信号可由各设备提供D.半同步通信方式中,握手信号的采样由同步时钟控制7、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。

若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。

A.16Mbit/sB.8Mbit/sC.16MB/sD.8MB/s8、程序P在机器M上的执行时间是20s,编译优化后,P执行的指令数减少到原来的70%,而CPl增加到原来的1.2倍,则P在M上的执行时间是()。

大学计算机组成原理期末考试试卷-附答案!..

大学计算机组成原理期末考试试卷-附答案!..

大学计算机组成原理期末考试试卷-附答案!..大学计算机组成原理期末考试试卷-附答案!(最新)..————————————————————————————————作者:————————————————————————————————日期:一、单项选择题1.运算器和控制器合称为( )A.主机B.外设C.ALUD.CPU4.补码加法运算是指( )A.操作数用补码表示,符号位单独处理B.操作数用补码表示,连同符号位一起相加C.操作数用补码表示,将加数变补,然后相加D.操作数用补码表示,将被加数变补,然后相加5.动态RAM存储信息依靠的是( )A.电容B.双稳态触发器C.晶体管D.磁场6.下列存储器中,属于半导体存储器的是( )A.硬盘B.动态存储器C.软盘D.光盘7.对于容量为8KB的存储器,寻址所需最小地址位数为( )A.2B.3C.12D.138.一条机器指令中通常包含的信息有( )A.操作码、控制码B.操作码、立即数C.地址码、寄存器号D.操作码、地址码9.下列指令助记符中表示减法操作的是( )A.ADDB.SUBC.ANDD.NEG10.从主存中取回到CPU中的指令存放位置是( )A.指令寄存器B.状态寄存器C.程序计数器D.数据寄存器11.指令执行所需的操作数不会..来自( )A.指令本身B.主存C.寄存器D.控制器12.微程序控制器将微程序存放在( )A.主存中B.寄存器中C.ROM中D.RAM中13.在一个串行传输系统中,每秒可传输12个字节的数据,其比特率是( )A.8bpsB.12bpsC.96bpsD.任意14.并行接口是指( )A.仅接口与外围设备之间采取并行传送B.仅接口与系统总线之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送15.在磁盘中实现输入输出的数据传送方式()A.只采取程序查询等待方式B.只采取程序中断方式C.只采取DMA方式D.既有DMA方式,也有中断方式1.定点小数的补码表示范围是( )A.-1+2-n≤X≤1-2-nB.-1+2-n≤X≤1+2-nC.-1≤X≤1-2-nD.-1≤X≤1+2-n3.在计算机中磁盘存储器一般用作( C )A.主存B.高速缓存C.辅存D.只读存储器4.为了减少指令中的地址个数,采用的有效办法是( D )A.寄存器寻址B.立即寻址C.变址寻址D.隐地址5.组合逻辑控制器与微程序控制器相比( B )A.组合逻辑控制器的时序系统比较简单B.微程序控制器的时序系统比较简单C.两者的时序系统复杂程度相同D.微程序控制器的硬件设计比较复杂8.二进制补码定点小数1.101表示的十进制数是( C )A.+1.625B.-0.101C.-0.375D.-0.6259.用1K×4的存储芯片组成4KB存储器,需要几片这样的芯片?( A )A.8片B.4片C.2片D.1片10.一地址指令是指( C )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数11.微程序存放在( C )A.堆栈存储器中B.主存储器中C.控制存储器中D.辅助存储器中12.CPU响应DMA请求的时间是( B )A.必须在一条指令执行完毕时B.必须在一个总线周期结束时C.可在任一时钟周期结束时D.在判明没有中断请求之后13.在同步控制方式中( A )A.每个时钟周期长度固定B.各指令的时钟周期数不变C.每个工作周期长度固定D.各指令的工作周期数不变14.CPU响应中断请求( C )A.可在任一时钟周期结束时B.可在任一总线周期结束时C.可在一条指令结束时D.必须在一段程序结束时14.CPU响应中断请求是在( A )A.一个时钟周期结束时B.一个总线周期结束时C.一条指令结束时D.一段程序结束时15.串行接口是指( B )A.接口与系统总线之间为串行传送B.接口与外设之间为串行传送C.接口的两侧都为串行传送D.接口内部只能串行传送3.若16进制数为13F,则其对应的八进制数为( B )A.377 B.477C.577 D.6774.在下列存储器中,属于顺序存取存储器的是( D )A.U盘B.光盘C.磁盘D.磁带5.在下列浮点数的表示中,属于规格化编码的是( A )A.1.101l×2-3B.1.001l×23C.0.0101×2-3D.0.001l×237.在下列磁盘数据记录方式中,不具有...自同步能力的方式是( C )A.FM B.PMC.NRZl D.MFM8.寄存器堆栈初始化时堆栈指针SP的值为( A )A.0B.1C.栈顶地址D.最大地址9.采用直接寻址方式的操作数存放在( B )A.某个寄存器中B.某个存储器单元中C.指令中D.输入/输出端口中11.比较硬连线控制器和微程序控制器,下列说法正确的是( A ) A.硬连线控制器结构简单规整B.硬连线控制器执行速度慢C.微程序控制器执行速度快D.微程序控制器容易实现复杂指令控制13.下列总线或接口中不属于...串行方式的是( D )A.PCI B.RS232C.UART D.USB15.控制DMA数据传送的是( A )A.DMA控制器B.CPUC.外设D.主存3.n+l位定点小数的反码表示范围是( A )A.-1+2-n≤X≤1-2-nB.-2n+1≤X≤2n-1C.-1-2n≤X≤1+2nD.-2n≤X≤-2n+15.若地址总线为A15(高位)~A0(低位),若用4KB的存储芯片组成8KB存储器,则加在各存储芯片上的地址线是(D )A.A11~A0B.A10~A0C.A9~A0D.A8~A07.在存储器堆栈结构中,在栈底为最大地址的堆栈操作中压栈是指( D )A.先使SP减1,再将数据存入SP所指单元B.先使SP加l,再将数据存入SP所指单元C.先将数据存入SP所指单元,再将SP减lD.先将数据存入SP所指单元,再将SP加18.下列寻址方式中,执行速度最快的是( A )A.寄存器寻址B.相对寻址C.直接寻址D.存储器间接寻址9.采用微序控制的主要目的是( B )A.提高速度B.简化控制器设计与结构C.使功能很简单的控制器能降低成本D.不再需要机器语言10.采用异步控制的目的是( A )A.提高执行速度B.简化控制时序C.降低控制器成本D.支持微程序控制方式12.外部设备接口是指( C )A.CPU与系统总线之间的逻辑部件B.系统总线与外部设备之间的逻辑部件C.主存与外围设备之间的逻辑部件D.运算器与外围设备之间的逻辑部件13.在磁盘中实现输入输出数据传送的方式( C )A.只采取程序查询等待方式B.只采取程序中断方式C.只采取DMA方式D.既有DMA方式,也有中断方式14.在CPU中,指令寄存器IR用来存放( A )A.正在执行的指令B.即将执行的指令C.已执行的指令D.指令地址15.中断屏蔽字的作用是( B )A.暂停外设对主存的访问B.暂停对某些中断的响应C.暂停对一切中断的响应D.暂停CPU对主存的访问4.在下列存储器中,属于挥发性的存储器是( D )A.ROMB.光盘C.磁盘D.RAM7.一地址指令是指( B )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数8.下列寻址方式中,执行速度最快的是( A )A.立即寻址B.寄存器间接寻址C.直接寻址D.相对寻址9.在微程序控制中,机器指令和微指令的关系是( B )A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微指令序列来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成10.同步控制方式是指( C )A.各指令的执行时间相同B.各指令占用的节拍数相同C.由统一的时序信号进行定时控制D.必须采用微程序控制方式11.CPU可直接访问的存储器是( D )A.虚拟存储器B.磁盘存储器C.磁带存储器D.主存储器14.在CPU中,程序计数器PC用来存放( D )A.现行指令B.下条指令C.操作数的地址D.下条指令的地址15.在磁盘的各磁道中( B )A.最外圈磁道的位密度最大B.最内圈磁道的位密度最大C.中间磁道的位密度最大D.所有磁道的位密度一样大7.零地址指令可选的寻址方式是(C)A.立即寻址B.间接寻址C.堆栈寻址D.寄存器寻址8.为了减少指令中的地址数,可以采用(B)A.直接寻址B.隐含寻址C.相对寻址D.变址寻址9.程序计数器是指(D)A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.存放下一条指令地址的寄存器10.在同步控制方式中(A)A.每个机器周期长度固定B.每个机器周期长度不固定C.每个工作周期长度固定D.各指令的机器周期数不变11.作为主要的控制方式,异步控制常用于(A)A.单总线结构中B.微型计算机中的CPU控制中C.组合逻辑控制器中D.微程序控制器中12.存放微程序的存储器是(D)A.主存B.硬盘C.随机存储器D.只读存储器13.并行接口是指(C)A.仅接口与系统总线之间采取并行传送B.仅接口与外围设备之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送14.主设备通常指(D)A.发送信息的设备B.接收信息的设备C.主要的设备D.申请并获取总线控制权的设备15.在磁盘数据记录方式中,用调频制记录数据“1”时,电流的变化方向是(C)A.0次B.1次C.2次D.无任何变化17.为了实现输入输出操作,指令中(D)A.必须指明外围设备的设备号B.必须指明外围接口中寄存器的地址码C.必须同时指明外围设备号与接口中寄存器的总线地址D.对单独编址方式,可以指明设备号或端口地址;对统一编址方式,可以指明寄存器的总线地址19.CPU响应中断的时机是(C)A.可在任一机器周期结束时B.可在任一工作周期结束时C.必须在一条指令执行完毕时D.必须在执行完当前程序段时20.在写磁盘过程中,适配器向主机发出DMA请求是在(B)A.扇区缓冲器满时B.扇区缓冲器空时C.寻道完成时D.启动磁盘时3.n+1位定点小数的补码表示范围是( B )A.1≤X≤1-2n B.-2n≤X≤2n-1C.1≤X≤1+2n D.2n≤X≤-2n +14.在下列存储器中,不属于...磁表面存储器的是( D )A.磁带B.磁盘C.磁鼓D.光盘7.在存储器堆栈结构中,堆栈指针SP的内容是( A )A.栈顶单元地址B.栈底单元地址C.栈顶单元内容D.栈底单元内容10.采用同步控制的目的是( C )A.提高执行速度B.简化控制时序C.满足不同操作对时间安排的需要D.满足不同设备对时间安排的需要14.在CPU中,数据寄存器DR是指( D )A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.可编程指定多种功能的寄存器15.在磁盘的各磁道中( D )A.最外圈磁道的道容量最大B.最内圈磁道的道容量最大C.中间磁道的道容量最大D.所有磁道的道容量一样大4.定点小数的补码表示范围是(C)A.-1<x<1B.-1<x≤1C.-1≤x<1D.-1≤x≤17.动态RAM的特点是(C)A.工作中存储内容会产生变化B.工作中需要动态地改变访存地址C.每次读出后,需根据原存内容重写一次D.每隔一定时间,需要根据原存内容重写一遍8.下列存储器中可在线改写的只读存储器是(B)A.EEPROMB.EPROMC.ROMD.RAM9.在计算机的层次化存储器结构中,虚拟存储器是指(C)A.将主存储器当作高速缓存使用B.将高速缓存当作主存储器使用C.将辅助存储器当作主存储器使用D.将主存储器当作辅助存储器使用10.单地址指令(D)A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能对单操作数进行加工处理,也能对双操作数进行运算D.无处理双操作数的功能12.在同步控制方式中(A)A.各指令的执行时间相同B.各指令占用的机器周期数相同C.由统一的时序信号进行定时控制D. CPU必须采用微程序控制方式13.CPU响应DMA请求的时间是(C)A.必须在一条指令执行完毕B.必须在一个总线周期结束C.可在任一时钟周期结束D.在判明设有中断请求之后14.在微程序控制中,机器指令和微指令的关系是(A)A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微程序来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成16.下列设备中,适合通过DMA方式与主机进行信息交换的是(B)A.键盘B.电传输入机C.针式打印机D.磁盘17.串行接口是指(C)A.接口与系统总线之间采取串行传送B.接口与外围设备之间采取串行传送。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

课程名称计算机组成原理考试 B 卷
适用专业班级计算机xxxxxxxx 考试形式闭卷
一、选择题(每小题2分,共18分)
1、计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”
的概念,最早提出这种概念的是______。

A. 巴贝奇
B.冯. 诺依曼
C.帕斯卡
D.贝尔
2、定点16位字长的字,采用模2的补码表示时,一个字所能表示的整数范围是______。

A.-215 ─215-1 B.-215-1─215-1 C.-215+1─215 D.-215─215
3、指令周期是指______。

A.CPU从主存取出一条指令的时间 B.CPU执行一条指令的时间
C.CPU从主存取出一条指令加上执行这条指令的时间 D.时钟周期时间
4、现代中央处理器(CPU)是指______。

A. 运算器
B. 控制器
C. 运算器、控制器和cache
D. 运算器、控制器和主存储器
5、请在以下叙述中选出两个正确描述的句子___(多选题)。

A. 一条机器指令对应于一个微程序。

B. 一条机器指令对应于一个微指令
C. 一条机器指令对应于一微操作
D. 一条机器指令是一系列微指令的有序集合。

6、在主存和CPU之间增加cache存储器的目的是______。

A. 增加内存容量
B. 提高内存可靠性
C. 解决CPU和主存之间的速度匹配问题
D. 增加内存容量,同时加快存取速度
7、双端口存储器______情况下会发生读/写冲突。

A.左端口与右端口的地址码不同 B.左端口与右端口的地址码相同
C.左端口与右端口的数据码不同 D.左端口与右端口的数据码相同
8、某SRAM芯片,其存储容量为128Kⅹ16位,该芯片的地址线和数据线数目为______。

A. 128,16
B. 16,128
C. 17,8
D. 17,16
9、信息可以在两个方向上同时传送的总线属于______。

A. 单工总路线
B. 半双工总路线
C. 全双工总路线
D. 单向总线
二、填空题(每空3分,共27 分)
1、根据连接线的数量,总线可分为A.______总线、B.______ 总线、其中C.______一般
用于长距离数据传送。

2、在计算机系统中,CPU对外围设备的管理除了程序查询方式外,还有
A._______________方式、
B.______________方式、
C.______________方式和I/O处理
机方式。

3、微指令格式中,微指令的编码通常采用以下三种方式、A._____________,
B.___________,
C._______________
4、浮点运算器由A._____________和B.__________组成,它们都是C.__________运算器。

A._________只能执行加法、减法运算,而
B.________要求能进行加、减、乘、除运算。

5、中央处理器CPU的四个主要功能是A._________________B._____________________
C.__________________和数据加工。

6、对存储器的要求是A.________________、B._____________和成本低,为了解决这三
方面的矛盾,计算机采用C.________________体系结构。

7、计算机可直接执行的指令一般包含 A.______________两部分,它们在机器内部是以
B.______________表示的,由这种指令构成的语言叫做
C._____________。

8、主存与cache的地址映射有A. _________、B. __________、C. __________三种方式。

其中C._________方式适度地兼顾了前二者的优点,又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想。

9、用SN74181和SN74182组成64位多重进位,则需要A. ___片SN7418, B. _____片
SN74182,
组间并行进位采用C. _________
三、简要回答问题(每题4分,共16分)
1、CPU响应中断应具备哪些条件?
2、动态MOS存储器为什么需要刷新电路?它有哪3种刷新方式?
3、举出CPU中6个主要寄存器的名称及功能
4、什么是指令周期?什么是机器周期?什么是时钟周期?三者有什么关系?
四、计算题(19分)
1、(4分)已知x= - 0.0100,y= -0.0110 用变形补码计算, x-y,x+y并判断溢出
2、(10分)已知X=2010×0.11011011,Y=2100×(-0.10101100),求X+Y。

3.、(5分) 假设某机器有80条指令,平均每条指令由于4条微指令组成,其中有一条取微指令是所有指令公有的。

已知微指令长度为32位,请估计控制存储器的容量。

五、(10分)设R
、R2、R3、R4是CPU的通用寄存器,用框图语言表示下列操作的指
1
令周期流程图。

(1) 取数指令“LDA(R1),R2”
(2) 存数指令“STA R3,(R4)”
六、设计题 (10分)
用32k×8位EPROM芯片组成64k×16位的存储器,试问:
1.共需要多少片?
2.地址寄存器多少位(按字节)?
3.画出此存储器逻辑结构图。

湖南工程学院试卷参考答案及评分标准(B卷)
课程名称计算机组成原理
一.选择题(每小题2分,共18分)
1 B
2 A
3 C
4 D
5 A、D
6 C
7 B
8 D 9C
二. 填空题(每题3分,共27 分)
1 A 串行或并行 B 并行或串行 C 串行总路线
2 A 程序中断B直接存储器存取C通道控制
3 A 直接表示法 B 字段直接译码法 C 混合表示法
4 A 阶码运算器 B 尾数运算器 C 定点
5 A 指令控制 B 操作控制 C 时间控制
6 A 容量大 B 速度快C多级存储结构
7 A 操作码和操作数 B 二进制 C 机器语言
8A直接映象、B全相联映象、C组相联映象、
9 A 16 B 5 C SN74182
三简要回答问题(每题4分,共16 分)
1.中断响应的条件为:
1)中断源有中断请求
2)CPU允许接受中断请求
3)CPU响应中断的时间:当中响应条件满足时,CPU等到一条指令执行完毕以后,
又没有优先级更高的请求,CPU进行中断响应。

2、半导体动态存储器的存储单元由于存在电容漏电,所有需要刷新装置每隔一定时间进
行充电。

有集中式刷新,分散式刷新,和异步刷新三种方式。

3.PC 程序计数器:存放下条指令的地址,IR 指令寄存器:存放当前执行的指令,AR
存储器地址寄存器:存放要访问存储单元的地址,DR 存储器数据寄存器:存放要从存储单元中取出的内容,PS 状态条件寄存器:存放计算出的一些数据,累加寄存器AC
4.从内存取出指令,并执行完指令的时间称指令周期。

机器周期指从内存中读出一个指
令字的最短时间;时钟周期是处理器操作的最基本单位,是脉冲时钟发出的。

一个指令周期包含多个机器周期,一个机器周期包含多个时钟周期。

四、计算题(共19分)
1、(4分) [X]补=11.0100 [Y]补= 11.1010 [-Y]补=00.0110
[X+Y]补=[X]补+[Y]补=11.0100+11.1010=10.1110 溢出
[X-Y]补==[X]补+[-Y]补=11.0100+00.0110 =11.1010 x-y=-0.1010 结果无溢出
2、(10分) 为了便于直观理解,假设两数均以补码表示,阶码采用双符号位,尾数采用
双符号位,则它们的浮点表示分别为:
[ X ]浮= 00010 ,00.11011011
[ Y ]浮= 00100 ,11.01010000
(1)求阶差并对阶:
ΔE = E x– E y = [ E x]补 + [ - E y]补 = 00010 + 11100 = 11110
即ΔE为–2,x的阶码小,应使M x右移2位,E x加2,
[ X ]浮= 00010 ,00.11011011 (11)
其中(11)表示M x右移2位后移出的最低两位数。

(2)尾数和
00.00110110(11)+11.01010100=11.10001010 (11)
(3)规格化处理
尾数运算结果的符号位与最高数值位为同值,应执行左规处理,
结果为11.00010101 (10),阶码为00 011 。

(4)舍入处理
采用0舍1入法处理,则有1.00010101+0.0000001=1.00010110
(5)判溢出
阶码符号位为00 ,不溢出,故得最终结果为x + y = 2011× (-0.11101010) 3、(5分)(3×80+1) ×32=241×32位
五 10分
六、10分设计题
1、需64/32*16/8=4片芯
2、片64k×16需17位地址线(按字节)。

相关文档
最新文档