protel_dxp 2004 原件英文对照表
altium-designer中元件的名称
元件库初学protel DXP 碰到最多的问题就是:不知道元件放在哪个库中。
这里我收集了DXP2004常用元件库下常见的元件。
使用时,只需在libary中选择相应的元件库后,输入英文的前几个字母就可看到相应的元件了。
通过添加通配符*,可以扩大选择范围。
下面这些库元件都是DXP 2004自带的不用下载。
########### DXP2004下Miscellaneous Devices.Intlib元件库中常用元件有:电阻系列(res*)排组(res pack*)电感(inductor*)电容(cap*,capacitor*)二极管系列(diode*,d*)三极管系列(npn*,pnp*,mos*,MOSFET*,MESFET*,jfet*,IGBT*)运算放大器系列(op*)继电器(relay*)8位数码显示管(dpy*)电桥(bri*bridge)光电耦合器( opto* ,optoisolator ) 光电二极管、三极管(photo*)模数转换、数模转换器(adc-8,dac-8)晶振(xtal)电源(battery)喇叭(speaker)麦克风(mic*)小灯泡(lamp*)响铃(bell)天线(antenna)保险丝(fuse*)开关系列(sw*)跳线(jumper*)变压器系列(trans*)????(tube*)(scr)(neon)(buzzer)(coax)晶振(crystal oscillator)的元件库名称是Miscellaneous Devices.Intlib, 在search栏中输入*soc 即可。
########### DXP2004下Miscellaneous connectors.Intlib元件库中常用元件有:(con*,connector*) (header*) (MHDR*)定时器NE555P 在库TI analog timer circit.Intlib中电阻AXIAL无极性电容RAD电解电容RB-百度文库客户端免财富值下载文档1/12电位器VR二极管DIODE三极管TO电源稳压块78和79系列TO-126H和TO-126V场效应管和三极管一样整流桥D-44 D-37 D-46单排多针插座CON SIP双列直插元件DIP晶振XTAL1电阻:RES1,RES2,RES3,RES4;封装属性为axial系列无极性电容:cap;封装属性为RAD-0.1到rad-0.4电解电容:electroi;封装属性为rb.2/.4到rb.5/1.0电位器:pot1,pot2;封装属性为vr-1到vr-5二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率)三极管:常见的封装属性为to-18(普通三极管)to-22(大功率三极管)to-3(大功率达林顿管)电源稳压块有78和79系列;78系列如7805,7812,7820等79系列有7905,7912,7920等常见的封装属性有to126h和to126v整流桥:BRIDGE1,BRIDGE2: 封装属性为D系列(D-44,D-37,D-46)2/12电阻: AXIAL0.3-AXIAL0.7 其中0.4-0.7指电阻的长度,一般用AXIAL0.4瓷片电容:RAD0.1-RAD0.3. 其中0.1-0.3指电容大小,一般用RAD0.1电解电容:RB.1/.2-RB.4/.8 其中.1/.2-.4/.8指电容大小.一般<100uF用RB.1/.2,100uF-470uF用RB.2/.4,>470uF用RB.3/.6二极管: DIODE0.4-DIODE0.7 其中0.4-0.7指二极管长短,一般用DIODE0.4发光二极管:RB.1/.2集成块: DIP8-DIP40, 其中8-40指有多少脚,8脚的就是DIP8 贴片电阻0603表示的是封装尺寸与具体阻值没有关系但封装尺寸与功率有关通常来说0201 1/20W0402 1/16W0603 1/10W0805 1/8W1206 1/4W电容电阻外形尺寸与封装的对应关系是:0402=1.0x0.50603=1.6x0.80805=2.0x1.23/121206=3.2x1.61210=3.2x2.51812=4.5x3.22225=5.6x6.5关于零件封装我们在前面说过,除了DEVICE.LIB库中的元件外,其它库的元件都已经有了固定的元件封装,这是因为这个库中的元件都有多种形式:以晶体管为例说明一下:晶体管是我们常用的的元件之一,在DEVICE.LIB库中,简简单单的只有NPN与PNP之分,但实际上,如果它是NPN的2N3055那它有可能是铁壳子的TO-3,如果它是NPN的2N3054,则有可能是铁壳的TO-66或TO-5,而学用的CS9013,有TO-92A,TO-92B,还有TO-5,TO-46,TO-52等等,千变万化.还有一个就是电阻,在DEVICE库中,它也是简单地把它们称为RES1和RES2,不管它是100Ω还是470KΩ都一样,对电路板而言,它与欧姆数根本不相关,完全是按该电阻的功率数来决定的我们选用的1/4W和甚至1/2W的电阻,都可以用AXIAL0.3元件封装,而功率数大一点的话,可用AXIAL0.4,AXIAL0.5等等.现将常用的元件封装整理如下:电阻类及无极性双端元件AXIAL0.3-AXIAL1.0无极性电容RAD0.1-RAD0.4 有极性电容RB.2/.4-RB.5/1.0 二极管DIODE0.4及DIODE0.7 石英晶体振荡器XTAL1 晶体管、FET、UJT TO-xxx(TO-3,TO-5) 可变电阻(POT1、POT2) VR1-VR5当然,我们也可以打开C:\Client98\PCB98\library\advpcb.lib库来查找所用零件的对应封装.4/12这些常用的元件封装,大家最好能把它背下来,这些元件封装,大家可以把它拆分成两部分来记如电阻AXIAL0.3可拆成AXIAL和0.3,AXIAL翻译成中文就是轴状的,0.3则是该电阻在印刷电路板上的焊盘间的距离也就是300mil(因为在电机领域里,是以英制单位为主的.同样的,对于无极性的电容,RAD0.1-RAD0.4也是一样;对有极性的电容如电解电容,其封装为RB.2/.4,RB.3/.6等,其中“.2”为焊盘间距,“.4”为电容圆筒的外径.对于晶体管,那就直接看它的外形及功率,大功率的晶体管,就用TO-3,中功率的晶体管,如果是扁平的,就用TO-220,如果是金属壳的,就用TO-66,小功率的晶体管,就用TO-5,TO-46,TO-92A等都可以,反正它的管脚也长,弯一下也可以. 对于常用的集成IC电路,有DIPxx,就是双列直插的元件封装,DIP8就是双排,每排有4个引脚,两排间距离是300mil,焊盘间的距离是100mil.SIPxx就是单排的封装.等等.值得我们注意的是晶体管与可变电阻,它们的包装才是最令人头痛的,同样的包装,其管脚可不一定一样.例如,对于TO-92B之类的包装,通常是1脚为E(发射极),而2脚有可能是B极(基极),也可能是C(集电极);同样的,3脚有可能是C,也有可能是B,具体是那个,只有拿到了元件才能确定.因此,电路软件不敢硬性定义焊盘名称(管脚名称),同样的,场效应管,MOS管也可以用跟晶体管一样的封装,它可以通用于三个引脚的元件.Q1-B,在PCB里,加载这种网络表的时候,就会找不到节点(对不上).在可变电阻上也同样会出现类似的问题;在原理图中,可变电阻的管脚分别为1、W、及2,所产生的网络表,就是1、2和W,在PCB电路板中,焊盘就是1,2,3.当电路中有这两种元件时,就要修改PCB与SCH之间的差异最快的方法是在产生网络表后,直接在网络表中,将晶体管管脚改为1,2,3;将可变电阻的改成与电路板元件外形一样的1,2,3即可.原理图常用库文件:Miscellaneous Devices.ddb Dallas Microprocessor.ddbIntel Databooks.ddbProtel DOS Schematic Libraries.ddb PCB元件常用库:Advpcb.ddb General IC.ddb Miscellaneous.ddb部分分立元件库元件名称及中英对照AND 与门ANTENNA 天线BATTERY 直流电源BELL 铃,钟BVC 同轴电缆接插件BRIDEG 1 整流桥(二极管) BRIDEG 2 整流桥(集成块) BUFFER 缓冲器BUZZER 蜂鸣器CAP 电容CAPACITOR 电容CAPACITOR POL 有极性电容CAPV AR 可调电容CIRCUIT BREAKER 熔断丝COAX 同轴电缆CON 插口CRYSTAL 晶体整荡器DB 并行插口DIODE 二极管DIODE SCHOTTKY 稳压二极管DIODE V ARACTOR 变容二极管DPY_3-SEG 3段LED DPY_7-SEG 7段LEDDPY_7-SEG_DP 7段LED(带小数点) ELECTRO 电解电容FUSE 熔断器INDUCTOR 电感INDUCTOR IRON 带铁芯电感INDUCTOR3 可调电感JFET N N沟道场效应管JFET P P沟道场效应管LAMP 灯泡6/12LAMP NEDN 起辉器LED 发光二极管METER 仪表MICROPHONE 麦克风MOSFET MOS管MOTOR AC 交流电机MOTOR SERVO 伺服电机NAND 与非门NOR 或非门NOT 非门NPN NPN三极管NPN-PHOTO 感光三极管OPAMP 运放OR 或门PHOTO 感光二极管PNP 三极管NPN DAR NPN三极管PNP DAR PNP三极管POT 滑线变阻器PELAY-DPDT 双刀双掷继电器RES1.2 电阻RES3.4 可变电阻RESISTOR BRIDGE ? 桥式电阻RESPACK ? 电阻SCR 晶闸管PLUG ? 插头PLUG AC FEMALE 三相交流插头SOCKET ? 插座SOURCE CURRENT 电流源SOURCE VOLTAGE 电压源SPEAKER 扬声器SW ? 开关SW-DPDY ? 双刀双掷开关SW-SPST ? 单刀单掷开关SW-PB 按钮THERMISTOR 电热调节器TRANS1 变压器TRANS2 可调变压器TRIAC ? 三端双向可控硅TRIODE ? 三极真空管V ARISTOR 变阻器ZENER ? 齐纳二极管DPY_7-SEG_DP 数码管SW-PB 开关7/1274系列:74LS00 TTL 2输入端四与非门74LS01 TTL 集电极开路2输入端四与非门74LS02 TTL 2输入端四或非门74LS03 TTL 集电极开路2输入端四与非门74LS122 TTL 可再触发单稳态多谐振荡器74LS123 TTL 双可再触发单稳态多谐振荡器74LS125 TTL 三态输出高有效四总线缓冲门74LS126 TTL 三态输出低有效四总线缓冲门74LS13 TTL 4输入端双与非施密特触发器74LS132 TTL 2输入端四与非施密特触发器74LS133 TTL 13输入端与非门74LS136 TTL 四异或门74LS138 TTL 3-8线译码器/复工器74LS139 TTL 双2-4线译码器/复工器74LS14 TTL 六反相施密特触发器74LS145 TTL BCD—十进制译码/驱动器74LS15 TTL 开路输出3输入端三与门74LS150 TTL 16选1数据选择/多路开关74LS151 TTL 8选1数据选择器74LS153 TTL 双4选1数据选择器74LS154 TTL 4线—16线译码器74LS155 TTL 图腾柱输出译码器/分配器74LS156 TTL 开路输出译码器/分配器74LS157 TTL 同相输出四2选1数据选择器74LS158 TTL 反相输出四2选1数据选择器74LS16 TTL 开路输出六反相缓冲/驱动器74LS160 TTL 可预置BCD异步清除计数器74LS161 TTL 可予制四位二进制异步清除计数器74LS162 TTL 可预置BCD同步清除计数器74LS163 TTL 可予制四位二进制同步清除计数器74LS164TTL 八位串行入/并行输出移位寄存器74LS165 TTL 八位并行入/串行输出移位寄存器74LS166 TTL 八位并入/串出移位寄存器74LS169 TTL 二进制四位加/减同步计数器74LS17 TTL 开路输出六同相缓冲/驱动器74LS170 TTL 开路输出4×4寄存器堆74LS173 TTL 三态输出四位D型寄存器74LS174 TTL 带公共时钟和复位六D触发器74LS175 TTL 带公共时钟和复位四D触发器74LS180 TTL 9位奇数/偶数发生器/校验器74LS181 TTL 算术逻辑单元/函数发生器8/1274LS185 TTL 二进制—BCD代码转换器74LS190 TTL BCD 同步加/减计数器74LS191 TTL 二进制同步可逆计数器74LS192 TTL 可预置BCD双时钟可逆计数器74LS193 TTL 可预置四位二进制双时钟可逆计数器74LS194 TTL 四位双向通用移位寄存器74LS195 TTL 四位并行通道移位寄存器74LS196 TTL 十进制/二-十进制可预置计数锁存器74LS197 TTL 二进制可预置锁存器/计数器74LS20 TTL 4输入端双与非门74LS21 TTL 4输入端双与门74LS22 TTL 开路输出4输入端双与非门74LS221 TTL 双/单稳态多谐振荡器74LS240 TTL 八反相三态缓冲器/线驱动器74LS241 TTL八同相三态缓冲器/线驱动器74LS243 TTL 四同相三态总线收发器74LS244 TTL 八同相三态缓冲器/线驱动器74LS245 TTL 八同相三态总线收发器74LS247 TTL BCD—7段15V输出译码/驱动器74LS248 TTL BCD—7段译码/升压输出驱动器74LS249 TTL BCD—7段译码/开路输出驱动器74LS251 TTL 三态输出8选1数据选择器/复工器74LS253 TTL 三态输出双4选1数据选择器/复工器74LS256 TTL 双四位可寻址锁存器74LS257 TTL 三态原码四2选1数据选择器/复工器74LS258 TTL 三态反码四2选1数据选择器/复工器74LS259 TTL 八位可寻址锁存器/3-8线译码器74LS26 TTL 2输入端高压接口四与非门74LS260 TTL 5输入端双或非门74LS266 TTL 2输入端四异或非门74LS27 TTL 3输入端三或非门74LS273 TTL 带公共时钟复位八D触发器74LS279 TTL 四图腾柱输出S-R锁存器74LS28 TTL 2输入端四或非门缓冲器74LS283 TTL 4位二进制全加器74LS290 TTL 二/五分频十进制计数器74LS293 TTL 二/八分频四位二进制计数器74LS295 TTL 四位双向通用移位寄存器74LS298 TTL 四2输入多路带存贮开关74LS299 TTL 三态输出八位通用移位寄存器74LS30 TTL 8输入端与非门74LS32 TTL 2输入端四或门74LS322 TTL 带符号扩展端八位移位寄存器74LS323 TTL 三态输出八位双向移位/存贮寄存器9/1274LS33 TTL 开路输出2输入端四或非缓冲器74LS347 TTL BCD—7段译码器/驱动器74LS352 TTL 双4选1数据选择器/复工器74LS353 TTL 三态输出双4选1数据选择器/复工器74LS365 TTL 门使能输入三态输出六同相线驱动器74LS365 TTL 门使能输入三态输出六同相线驱动器74LS366 TTL 门使能输入三态输出六反相线驱动器74LS367 TTL 4/2线使能输入三态六同相线驱动器74LS368 TTL 4/2线使能输入三态六反相线驱动器74LS37 TTL 开路输出2输入端四与非缓冲器74LS373 TTL 三态同相八D锁存器74LS374 TTL 三态反相八D锁存器74LS375 TTL 4位双稳态锁存器74LS377 TTL 单边输出公共使能八D锁存器74LS378 TTL 单边输出公共使能六D锁存器74LS379 TTL 双边输出公共使能四D锁存器74LS38 TTL 开路输出2输入端四与非缓冲器74LS380 TTL 多功能八进制寄存器74LS39 TTL 开路输出2输入端四与非缓冲器74LS390 TTL 双十进制计数器74LS393 TTL 双四位二进制计数器74LS40 TTL 4输入端双与非缓冲器74LS42 TTL BCD—十进制代码转换器74LS352 TTL 双4选1数据选择器/复工器74LS353 TTL 三态输出双4选1数据选择器/复工器74LS365 TTL 门使能输入三态输出六同相线驱动器74LS366 TTL 门使能输入三态输出六反相线驱动器74LS367 TTL 4/2线使能输入三态六同相线驱动器74LS368 TTL 4/2线使能输入三态六反相线驱动器74LS37 TTL 开路输出2输入端四与非缓冲器74LS373 TTL 三态同相八D锁存器74LS374 TTL 三态反相八D锁存器74LS375 TTL 4位双稳态锁存器74LS377 TTL 单边输出公共使能八D锁存器74LS378 TTL 单边输出公共使能六D锁存器74LS379 TTL 双边输出公共使能四D锁存器74LS38 TTL 开路输出2输入端四与非缓冲器74LS380 TTL 多功能八进制寄存器74LS39 TTL 开路输出2输入端四与非缓冲器74LS390 TTL 双十进制计数器74LS393 TTL 双四位二进制计数器74LS40 TTL 4输入端双与非缓冲器74LS42 TTL BCD—十进制代码转换器74LS447 TTL BCD—7段译码器/驱动器74LS45 TTL BCD—十进制代码转换/驱动器74LS450 TTL 16:1多路转接复用器多工器74LS451 TTL 双8:1多路转接复用器多工器74LS453 TTL 四4:1多路转接复用器多工器74LS46 TTL BCD—7段低有效译码/驱动器74LS460 TTL十位比较器74LS461 TTL 八进制计数器74LS465 TTL 三态同相2与使能端八总线缓冲器74LS466 TTL 三态反相2与使能八总线缓冲器74LS467 TTL 三态同相2使能端八总线缓冲器74LS468 TTL 三态反相2使能端八总线缓冲器74LS469 TTL 八位双向计数器74LS47 TTL BCD—7段高有效译码/驱动器74LS48 TTL BCD—7段译码器/内部上拉输出驱动74LS490 TTL 双十进制计数器74LS491 TTL 十位计数器74LS498 TTL 八进制移位寄存器74LS50 TTL 2-3/2-2输入端双与或非门74LS502 TTL 八位逐次逼近寄存器74LS503 TTL 八位逐次逼近寄存器74LS51 TTL 2-3/2-2输入端双与或非门74LS533 TTL 三态反相八D锁存器74LS534 TTL 三态反相八D锁存器74LS54 TTL 四路输入与或非门74LS540 TTL 八位三态反相输出总线缓冲器74LS55 TTL 4输入端二路输入与或非门74LS563 TTL 八位三态反相输出触发器74LS564 TTL 八位三态反相输出D触发器74LS573 TTL 八位三态输出触发器74LS574 TTL 八位三态输出D 触发器74LS645 TTL 三态输出八同相总线传送接收器74LS670 TTL 三态输出4×4寄存器堆74LS73 TTL 带清除负触发双J-K触发器74LS74 TTL 带置位复位正触发双D触发器74LS76 TTL 带预置清除双J-K触发器74LS83 TTL 四位二进制快速进位全加器74LS85 TTL 四位数字比较器74LS86 TTL 2输入端四异或门74LS90 TTL 可二/五分频十进制计数器74LS93 TTL 可二/八分频二进制计数器74LS95 TTL 四位并行输入\\输出移位寄存器74LS97 TTL 6位同步二进制乘法器。
altium窗口菜单中英文对照表
Altium_Designer(protel_DXP)英文菜单汉化对应表表2014-01-08 17:06 5964人阅读评论(0) 收藏举报分类:硬件(100)%s - No SI model for part@%s - 没有部件的SI模型%s Degrees@%s 度%s mm@%s 毫米%s object selected in %s document@在%s个文档有%s个对象被选中%s Objects Displayed (%s Selected)@%s 对象显示(%s 被选择)%s objects selected@%s 对象被选择(custom)@(自定义)(pixels)@(像素)+12 Power Port@+12 电源端口+5 Power Port@+5 电源端口-5 Power Port@-5 电源端口0 Hidden comment strings@0 隐藏注释行0.01uF Capacitor@0.01uF 电容0.1uF Capacitor@0.1uF 电容1 Locked components@1 锁定元件1 By Ascending X Then Ascending Y@根据X递增量决定Y递增量1.0uF Capacitor@1.0uF 电容100K Hertz Pulse@100KHz 脉冲100K Hertz Sine Wave@100KHz 正弦波100K Resistor@100K 电阻10K Hertz Pulse@10KHz 脉冲10K Hertz Sine Wave@10KHz 正弦波10K Resistor@10K 电阻10uF Capacitor@10uF 电容1K Hertz Pulse@1KHz 脉冲1K Hertz Sine Wave@1KHz 正弦波1K Resistor@1K 电阻1M Hertz Pulse@1MHz 脉冲1M Hertz Sine Wave@1MHz 正弦波2 Pads and vias with a hole size between 15and 30@2 焊盘和过孔的孔大小在15-30之间2.2uF Capacitor@2.2uF 电容4 All testpoints@4 全部测试点4 Port Serial Interface@4 端口串行接口4.7K Resistor@4.7K 电阻47K Resistor@47K 电阻5 Component track and arc silkscreenprimitives@5 元件丝印层的基本线和弧线A Keyword@A关键字Abort Simulation@终止仿真About Design Explorer@关于设计浏览器Absolute@绝对Absolute Layer@绝对层Absolute Origin@绝对原点AC Small Signal Analysis Setup@交流小信号分析配置Accept Changes (Create ECO)@承认改变(建立ECO)Access Code@验证码Accuracy@精度Activates open documents@激活显示文本Active Low Input@激活低电平输入Active Low Output@激活低电平输出Active project@当前激活项目Active sheet@当前激活图纸Active Signals@激活的信号Add All@添加全部Add All Waveforms@添加全部波形Add as Rule@作为规则添加Add Assembly Outputs@增加装配输出Add Class@添加分类Add Component Part@添加元件部件Add Document@增加文本Add Document to Focused Project@添加文档到当前项目Add Documentation Outputs@增加文本输出Add Existing Project@添加已存在的项目Add Fabrication Outputs@增加生产输出Add first condition@添加首要条件Add From To@添加From ToAdd Internal Plane@增加内电层Add Layer@添加层Add Library@添加库Add License@添加许可证Add Net@添加网络Add Net Class@添加网络分类Add Netlist Outputs@增加网表输出Add New Cursor@增加新光标Add New Model@添加新模式Add New Project@添加新项目Add One@添加一个Add or Remove Libraries@添加或移出库文件Add Other Outputs@添加其他输出Add Plane@添加内电层Add Plot@增加图表Add Project To Version Control@将项目添加到版本控制Add Remove Component Libraries@添加移出元件库Add Remove Libraries@添加/移出库文件Add Reports@增加报告Add Selected@添加选择的Add Selected Primitives to Component@添加所选基本元素到元件Add Sheet Entry@添加图纸入口Add Signal Layer@增加信号层Add Suffix@加后缀Add Template to Clipboard@添加模板到剪贴板Add To Current Sheet@添加到当前图纸Add to Custom Colors@添加到自定义颜色Add To Design@添加到设计Add To Entire Project@添加到整个项目Add to new Y axis@增加到新Y轴Add to Project@添加到项目Add To Sheet@添加到图纸Add To Version Control@添加到版本控制Add top level signals to waveform@给波形增加顶层信号Add Variant@添加变量Add Watch@增加监视Add Wave@增加波形Add Wave To Plot@给图表增加波形Add Waveform@增加波形Add waveforms to the new plot@给新图表增加波形Add Y Axis@增加Y 轴Add/Edit Model@增加/编辑模型Add/Remove Libraries@装载/移出库文件Add/Remove Library@装载/移出库AddAlias@添加别名Advanced (Query)@高级(查询)Advanced Mode@高级模式Affected Document@所影响的文本Affected Object@所影响的对象Aggregate@合计Align Bottom@底部对齐Align Components@对齐元件Align Components by Bottom Edges@根据元件下缘对齐Align Components by Horizontal Centers@元件居中对齐Align Components by Left Edges@元件左边对齐Align Components by Right Edges@元件右边对齐Align Components by Top Edges@元件对齐顶部边缘Align Components by Vertical Centers@根据垂直中心对其元件Align Left@左对齐Align Right@右对齐Align Top@顶部对齐Aligned - Bottom@对齐- 底部Aligned - Center@对齐- 中心Aligned - Inside Left@对齐- 内部左边Aligned - Inside Right@对齐- 内部右边Aligned - Left@对齐- 左边Aligned - Right@对齐- 右边Aligned - Top@对齐- 顶部all@全部All Components@全部元件All Draft@全部草图All Final@全部最终All Hidden@全部隐藏All Locked@全部锁定All Nets@全部网络All Off@全部关闭All On@全部打开All On Current Document@全部当前文档All on Layer@全部打开层All open schematic documents@所有打开原理图文档All Orientations@所有方向All schematic documents in the currentproject@当前项目中所有原理图文档All Text Docs@全部文本文件Allow Dock@允许停放Allow multiple testpoints on same net@允许同一网络多个测试点Allow Ports to Name Nets@允许端口到网络名Allow Sheet Entries to Name Nets@允许图纸入口到网络名Allow Short Circuit@允许电路短路Allow Synchronization With Database@允许和数据库同步Allow Synchronization With Library@允许和库同步Allow testpoint under component@元件下允许测试点Allow Vias under SMD Pads@SMD焊盘下允许过孔Allowed Orientations@允许方向Allowed Side and Order@允许边和定制Alpha@字母Alpha Numeric@字母数字Alpha Numeric Suffix@字母数字下标Alphabetically@字母顺序Alternate 1@另一选择1Alternative@其他选择Always load error file@总是加载错误文件Amplitude@振幅Analog@模拟Analog +12V (+12V)@模拟+12V (+12V)Analog +5V (+5V)@模拟+5V (+5V)Analog Ground (AGND)@模拟地(AGND)Analog Routing 1@模拟布线层1Analog Routing 2@模拟布线层2Analog Routing 3@模拟布线层3Analog Signal In@模拟信号输入Analyse@分析Analyses Setup@分析配置Analyses/Options@分析/选项Analysis@分析Analysis Errors@分析错误Analyze Design@分析设计Analyze Document@分析文档And Gate@与门And to wrap long lines@增加到可交换长行Angular@角形Angular Dimension@角度Angular Step@角幅Animation speed@动画速度Annotate@标注Annotation@注释Anode@正极ANSI@ANSIAny@任何Aperture File (using Wizard formats)@光圈文件(利用向导格式) Aperture Library@光圈库Aperture List@光圈列表Aperture Matching Tolerances@D码表匹配公差Append Sheet Numbers to Local Nets@附加图纸编号到本地网络Applicable Binary Rules@适用的二元规则Applicable Rules@适用的规则Applicable Unary Rules@适用的一元规则Apply Filter@应用过滤器Apply to Active Chart Only@仅适用于激活图表Apply to Entire Document@适用于整个文本Arc@弧线Arc (Any Angle)@弧形(任何角度)Arc (Center)@弧形(定中心)Arc (Edge)@弧形(边限)Arc Line Width@弧线宽度Arc Radius@圆弧半径Architecture@结构Archive project document@存档项目文件Arcs@弧形Arithmetic@算法Around Point@附近的点Arrange All Windows Horizontally@水平排列所有窗口Arrange All Windows Vertically@垂直排列所有窗口Arrange Components Inside Area@在区域内排列元件Arrange Components Within Room@在布局空间内排列元件Arrange Outside Board@在底边界外排列Arrange Within Rectangle@在矩形里排列Arrange Within Room@在布局空间里排列Arrow Length@箭头长度Arrow Line Width@箭头线宽度Arrow Position@箭头位置Arrow Size@箭头大小Arrow Style Power Port@发射型电源端口Arrow Width@箭头宽度Articles and Tutorials@文章和教程Assembly %s@装配%sAssembly Drawings@装配制图Assembly Outputs@装配输出At Margin@在页边距At Window@在窗口Attributes on Layer@层上属性Auto Create Composite@自动创建合成Auto indent mode@自动缩进模式Auto Pan Fixed Jump@自动平移固定范围Auto Pan Off@自动平移关闭Auto Pan Options@自动平移选项Auto Pan ReCenter@自动平移至中心Auto Placement@自动布局Auto Placer@自动放置Auto Route@自动布线Auto save every@自动保存间隔Auto Zoom@自动缩放Auto-Increment During Placement@在布局时自动增加Auto-Junction@自动加节点Auto-Position Sheet@自动定位图纸Automatic (Based on project contents)@自动(基于项目内容)Automatically crossprobe first error@自动交叉检索第一个错误Automatically Remove Loops@自动清除回路Autopan Options@自动位移选项Autoposition@自动定位Autosave desktop@自动保存桌面设置Available Libraries@当前库Available Routing Strategies@可用的布线策略Available Signals@可用的信号Average Track Length (mil)@平均铜线长度(mil)Avg@平均Avoid Obstacle@避开障碍物Back Annotate@反向标注Background@背景Backspace unindents@回车取消缩进Backup Files@备份文件Backup Options@备份选项Ball Grid Arrays (BGA)@BGABallistic@可变速度移动Bank1@组列1Bank2@组列2Bar Style Power Port@条型电源端口Bar to use as Main Menu@栏作为主菜单使用Bar Type@栏类型Bars@栏Base Value@低电平Baseline@基线Baseline Dimension@基线尺度Basic DC@基本直流Batch@批处理Batch Mode@批命令模式Begin Group@开始分组Below is a list of all the processesprovided by this server@以下列表是此服务提供的所有处理模块Beta Deg@Beta降级Bezier@曲线BGA Options@BGA 选项Bidirectional Signal Flow@双向信号流向Bill of Materials@材料清单Bill of Materials (By PartType) For Project[%]@项目[%s]物料清单(元件类型)Bill of Materials For PCB%s@PCB %s材料清单Bill of Materials For Project %s@项目材料清单%sBitmap File@位图文件Blank Project (Embedded)@空白项目(嵌入式)Blank Project (FPGA)@空白项目(FPGA)Blank Project (Library Package)@空白项目(库包)Blank Project (PCB)@空白项目(PCB)Block Indent@块缩进Block Name@块名称Block Name : %s@块名称: %sBoard@板Board Area Color@板区域颜色Board Dimensions@板尺寸Board in 3D@3D 板视图Board Information@板信息Board La&yers & Colors@板层和颜色Board La&yers && Colors@板层和颜色Board Layers Colors@板层颜色Board Layers & Colors@板层和颜色Board Layers and Colors@板层和颜色Board Line Color@板层线颜色Board Options@板选项Board Shape@板形Board Specifications@板技术参数Bold Waveforms@实线波形BOOLEAN@布尔数学体系Border (Auto-Detect)@边界(自动探测)Border Color@边框颜色Border On@边框显示Border Width@边框宽度Bottom@底层Bottom Dielectric@底部绝缘层Bottom Layer@底层Bottom Layer Annular Ring Size@底层圆环尺寸Bottom Overlay@底层丝印层Bottom Paste@底层焊锡层Bottom Solder@底层阻焊层Bottom Solder Mask@底层阻焊层BottomLayer@底层BottomOverlay@底层丝印层Brackets@支架Break All Component Unions@从单元中分离出所有元件Break Component from Union@从单元中分离出元件Break Track@断开轨迹Breakpoints@断点Brightness@亮度Bring To Front Of@带到某对象前面Browse@浏览Browse Component Libraries@浏览元件库Browse Components@浏览元件Browse Libraries@浏览库Browse Library@浏览库文件Bubble Help Advisor (Shift+F1)@浮动帮助顾问(Shift+F1)Build Composite@构造合成Build Later@后来再建Build PCB Project@构造PCB 项目Build Project@构造项目Build Query@构造智能语句Build Sooner@立即创建Build-Up@绝缘层对Building Query from Board@从板构造查询Bus@总线Bus Entry@总线入口Bus indices out of range@总线超出范围Bus range syntax errors@总线范围语法错误Bus Width@总线线宽By class@通过类By document type@通过文本类型C Menu@C 菜单C Standard@C 标准Calc. Copper Area@计算.铜面积Calculated Impedance =@计算阻抗=Calculated Trace Width =@计算线宽=CAM Document@CAM 文档CAM Editor@CAM 编辑器Cannot Locate Document %s@无法找到%s文档信息Capacitance@电容Capacitor@电容Capacitors@电容Categories@类别Cathode@负极Center Dimension@中心点尺度Center Horizontal@水平居中Center of Object@对象中心Center Vertical@垂直居中Change Language@更换语言Change Order@改变顺序Change System Font@改变系统字体Change Technology@改变封装技术Channel Offset@通道偏移Characteristic Impedance Driven Width@特性阻抗驱动线宽Chart@制图Chart name is blank@图表名称为空Chart Options@图表选项Check All Components@检查所有元件Check In@签入Check Mode@校验模式Check Out@签出Check Syntax@校验语法Choose a snap grid size@选择捕获网格尺寸Choose Color@选择颜色Choose cursor to delete@选择要光标删除Choose cursor to jump to@选择要跳转到的光标Choose Default Backup Folder@选择缺省的备份文件夹Choose Default Document Folder@选择缺省文档文件夹Choose Design Rule Type@选择设计规则类型Choose Document@选择文档Choose Document Scope@选择文档范围Choose Document to Open@选择要打开的文档Choose Document to Place@选择文档放置Choose Documents@选择文档Choose Documents to Add to Project %s@选择文档加到项目%sChoose Documents To Compare@选择比较文档Choose documents to compare - one from theleft list and one from the right list@选择比较文档- 一个从左面列表另一个从右面列表选择Choose Project@选择项目Choose Project Group to Open@选择要打开的项目组Choose Project to Open@选择要打开的项目Choose second corner@选择第二角Choose the document to compare against thedesign hierarchy of %s@选择与设计层次%s进行比较的文本Choose the document to compare against thedesign hierarchy of Documents.PRJPCB@选择与项目文本的层次设计进行比较的文本Choose Top Level@选择顶层Choose WAS-IS File for Back-Annotation fromPCB@从PCB选择WAS-IS文件作为反向注释Circle Style Power Port@循环型电源端口Circuit@电路Circuit Simulation@电路仿真CKT@CKTClamping@箝位Class I@分类IClass II@分类IIClass Type@类型Classes@分类Classic Color Set@典型颜色设置Clean All Nets@清除全部网络Clean Single Nets@清除单一网络Clear All Nets@清除全部网络Clear All Test points@清除全部检测点Clear All Testpoints@清除全部测试点Clear Browser Marks@清除浏览器标记Clear Class@清除类别Clear Current Filter@清除当前过滤器Clear Current Filter (Shift+C)@清除当前过滤器(Shift+C)Clear Existing@清除已存在Clear Filter@清除过滤器Clear History@清除历史Clear Memory@清除存储器Clear non-numerical values@清除非数字的值Clear Selected@清除已选Clear Status@清除状态Clear workspace compile messages oncompile@编译时清除工作空间编译信息Clearance@间距Click Clears Selection@单击清除选择Click on the finish button to complete thetask@在结束按钮上点击完成任务Client@客户端Client License Usage@客户端许可证用法Client Setup@客户端设置Clip to Area@显示框内文本Clipboard Reference@剪贴板属性clock@时钟Close 'Compile Errors'@关闭‘编译错误’面板Close 'Compiled Object Debugger'@关闭‘编译对象调试器’面板Close 'Differences'@关闭‘差异’面板Close 'Files'@关闭‘文件’面板Close 'Help Advisor'@关闭‘帮助顾问’面板Close 'Inspector'@关闭'检视器'Close 'Libraries'@关闭'库'Close 'List'@关闭'列表'Close 'Messages'@关闭‘消息’面板Close 'navigator'@关闭‘浏览器’面板Close 'Projects'@关闭‘项目’面板Close All Documents@关闭全部文件Close Composite@关闭合成Close Documents@关闭文档Close Focused Project@关闭当前项目Close Project@关闭项目Close Project Documents@关闭项目文档Collapse Row@折叠行Collect Data For@数据收集类型Collector@集电极Color Options@颜色选项Color Set@颜色设置Colors && Gray Scales@色彩/灰度级Colours@颜色Column Best Fit@适应列宽Command Reference@命令参考Command Status@命令状态栏Comment type@注释类型Comp Drag@拖动比较Comparator@比较器Comparison Type Description@比较类型描述Compile Active Document@编译当前文档Compile Active Project@编译当前项目Compile All@编译全部Compile All Open Projects@编译全部已打开的项目Compile All Projects@编译所有项目Compile Current Project@编译当前项目Compile Document@编译文档Compile Errors@编译错误Compile FPGA Project@编译FPGA 项目Compile Later@后来再编译Compile Library@编译库Compile only if modified@仅编译修改之后Compile PCB Project@编译PCB 项目Compile Project@编译项目Compile Sooner@立即编译Compiled@编译Compiled Object Debugger@编译对象调试器Compiler Options@编译选项Compiling %s@正在编译%sCompiling Flattened Project@编译平行项目Complex Data@复杂数据component@元件Component %s@元件%sComponent Actions@元件操作Component Class Generator@元件分类发生器Component Classes@元件分类Component Comment@元件注释Component Connections@元件连接Component Cross Reference@元件互相参照Component Cross Reference Report ForProject %s@项目元件交叉参考报告%s Component Designator%s@元件标识符%sComponent Grid@元件网格Component Links@元件链接Component Name@部件名Component Names@元件名称Component Naming@元件命名Component Nets@元件网络Component Parameter@元件参数Component Pin Designator@元件引脚标识符Component Pin Editor@元件引脚编辑器Component Pins@元件引脚Component Placement@元件布局Component Primitives@元件基本元素Component Properties@元件属性Component Report@元件报告Component Rule Check@元件规则检查Component scope for filtering andselection@过滤及选择元件的范围Component Side@元件层Component Type@元件类型Component Types@元件类型Component Wizard@元件向导Component Wizard - Pin Grid Arrays (PGA)@元件向导- PGAComponents@元件Components Cut Wires@元件切线Composite Drill Guide@合成钻孔向导Composite Layers@合并层Composite Properties@合成特性Condition Type / Operator@类型/操作状态Condition Value@条件值Conductor Width@导体宽度Conductors@导体Configure Drill Pairs@配置钻孔层对Configure Licenses@配置软件许可证Configure PLD Compiler@配置PLD编译Configure Project Options for ActiveProject@为当前项目配置项目选项Confirm Delete Parameter@确认删除参数Confirm Global Edit@确定全局编辑Confirm Remove %s@确认删除%sConfirm remove the layer %s@确认是删除层%sConfirm Selection Memory Clear@选择存储器清除时确认Connect Layer@连接层Connect Style@连接样式Connect To@连接到Connect to Net@连接到网络Connect Wire Check@接线检查Connect Wire Extractor@接线数据Connected Copper@连接铜线Connected Tracks@连接铜线Connection Color@连接颜色Connection Matrix@连接矩阵Connector@连接器Connector Type@连接器类型Constant Level@常数等级Constraints@约束限制Contract All@全部压缩Convert Part To Sheet Symbol@转换元件为图纸符号Convert Selected Free Pads to Vias@将所选自由焊盘转换为过孔Convert Selected Vias to Free Pads@将所选过孔转换为自由焊盘Convert Special Strings@转换特殊字符串Convert to DXP Plane Mode@转换为DXP内电层模式Coordinate@坐标Coordinate Positions@坐标位置Copper thickness@铜厚度Copy (Ctrl+C)@复制(Ctrl+C)Copy Component@复制元件Copy Footprint From/To@复制封装从/到Copy on Field@复制域Copy preexisting edif models whenavailable@当可访问到时拷贝已经存在的EDIF模型Copy Room Formats@复制布局空间格式Copy to Layers@复制到层Copyright ?Altium Limited 2002@ Altium 版权所有2002Core (%s)@核心(%s)Corner@角Corner 1@角1Corner 2@角2Corrections@校正Coupling@耦合Create a new Board Level Design Project@创建新的板级设计项目Create a new FPGA Design Project@创建新的FPGA设计项目Create a new Integrated Library Package@创建新的集成库包Create backup files@创建备份文件Create compiled SimCode output file@创建编译SimCode输出文件Create Component@创建元件Create Engineering Change Order@创建工程改变顺序(ECO)Create Expression@创建表达式Create FFT Chart@新建FFT图表Create Library@创建库Create List From PCB@从PCB建表Create Netlist From Connected Copper@从连接的铜板创建网表Create New Chart@新建图表Create New Database@新建数据库Create Non-Orthoganal Room from selectedcomponents@根据所选元件创建非正交布局空间Create Non-Orthogonal Room from Components@根据元件创建非正交布局空间Create Orthogonal Room from Components@根据元件创建正交布局空间Create Orthogonal Room from selectedcomponents@根据所选元件创建正交布局空间Create Pairs From Layer Stack@从层堆栈中创建层对Create Pairs From Used Vias@从所用过孔中创建层对Create Projects from Path@从指定路径创建项目Create Rectangle Room from selectedcomponents@根据所选元件创建矩形布局空间Create Rectangular Room from Components@根据元件创建矩形布局空间Create Report@建立报告Create Report File@创建报告文件Create Rule@创建规则Create Sheet From Symbol@从符号创建图纸Create Symbol From Sheet@从图纸创建符号Create Union from Components@从元件创建单元Create Union from Selected Components@根据所选元件创建单元Create VHDL File From Symbol@从符号创建VHDL 文件Create VHDL from FPGA-Part@从FPGA 零件创建VHDLCreate VHDL Testbench@创建VHDL 测试平台Create Violations@创建违规信息Cross Probe@插入探针Cross Probe to Documents@文档中插入探针Cross Probe to Schematic@交叉检索到原理图Crossing Window@交叉窗口Crossprobe schematic@交叉检索原理图Crosstalk@串扰Crosstalk Analysis@串扰分析Crosstalk Waveforms@串扰分析CTRL+Double Click Opens Sheet@CTRL+双击打开图纸Current Component@当前元件Current Document@当前文档Current Font@当前字体Current Layer@当前层Current Origin@当前原点Current Page@当前页Cursor A@光标ACursor B@光标BCursor beyond EOF@EOF的光标Cursor beyond EOL@EOL的光标Cursor Grid Options@指针网格选项Cursor through tabs@通过Tab移动光标Cursor Type@光标类型Curve Width@曲线宽度Custom Aperture Library File (*.LIB)@自定义光圈库文件(*.LIB) Custom Height@自定义高Custom Size@自定义大小Custom Step@定制调试Custom Style@自定义风格Custom Width@自定义宽Customize Resources@自定义资源Customizing DefaultEditor Editor@用户缺省自定义编辑器Customizing PCB Editor@自定义PCB 编辑器Customizing PCBLib Editor@自定义PCBLib编辑器Customizing Sch Editor@自定义原理图编辑器Customizing SchLib Editor@定制原理图库编辑器Customizing VHDL Editor@自定义VHDL编辑器Cut (Ctrl+X)@剪切(Ctrl+X)Cutout@挖除部分Darken@调暗Data Process@接线数据处理Database Connection@数据库连接Database key field@数据库关键字段Database Link File@数据库链接文件Database Link Options@数据库链接选项Database Linking@数据库链接Database Linking Menu@数据库链接菜单Database Links@数据库链接DatabaseLink@数据库链接Datasheet@数据表Datum@数据Datum Dimension@数据尺度DC Analysis@DC分析DC Sweep Analysis Setup@直流扫描分析配置Debugging Options@调试选项Decision@判定Declare Component At Cursor@在指针指向元件显示说明Decrease@减少Decrease Horizontal Spacing of Components@减小元件水平间距Decrease Priority@降低优先级Decrease Vertical Spacing of Components@减小元件的垂直间距default@默认Default Background@默认背景Default Bars@缺省面板Default Color Set@默认颜色设置Default Designator@缺省名称Default File Name@缺省文件名Default Locations@默认位置Default Power Object Names@默认电源对象名称Default Primitives@默认基本元素Default Prints@默认打印Default Shortcuts@默认快捷方式Default Stimulus@默认激励Default Template Name@缺省模板名Default time units@默认时间单位Default Value@默认值Default Vendor Family@默认厂家芯片系列DefaultEditor@默认编辑DefaultRowHeight@默认行高Define from selected objects@从所选对象定义Define the layout of the PGA footprint byselecting the proper values@选择适当的值定义PGA封装引脚布局degrees@度数Delete All@全部删除Delete All Cursors@删除全部光标Delete All Waveforms@删除全部波形Delete Chart@删除图表Delete Class@删除分类Delete Current Cursor@删除当前光标Delete Cursor@删除光标Delete generated files before compile@编译之前删除生成的文件Delete Net@删除网络Delete Net Class@删除网络分类Delete Plot@删除坐标图Delete Watch@删除监视Delete Waveform@删除波形Delta Step@增量调试Demote@降级Density Map@密度图Deselect All@取消全部选择DeSelect All On Current Document@取消选择当前的全部文档Design@设计Design Documents@设计文本Design Explorer DXP@ DXP 设计浏览器Design Explorer DXP - %s@设计浏览器DXP - %sDesign Explorer Error@设计浏览器错误Design Explorer Information@设计浏览器信息Design Explorer Preferences@设计浏览器属性Design Explorer Project Manager@设计浏览器项目管理器Design Explorer Version 7.1.70@设计浏览器版本7.1.70Design Explorer Version 7.2.92@设计浏览器版本7.2.92Design Explorer Warning@设计浏览器告警Design Rule Check@设计规则检查Design Rule Checker@设计规则检查Design Rules@设计规则Designator@标识符Designator Display@标识符显示Designator Format@标识符格式Designator Index Control@标识符指针控制Designators@标识符Destination Library@目标库Device Family@器件系列Dielectric constant@绝缘材料常数Dielectric Properties@绝缘体属性Differences@差异Different@不同Digital Ground (GND)@数字地层(GND)Digital Objects@数字对象Digital Power (VCC)@数字电源层(VCC)Digital Routing 1@数字布线层1Digital Routing 2@数字布线层2Digital Routing 3@数字布线层3Digital Routing 4@数字布线层4Digital Routing 5@数字布线层5Digital Routing 6@数字布线层6Digital Signal In@数字信号输入Digital supply VCC@数字电源VCCDigital Supply VDD@数字电源VDDDimension@标注线Dimensions@标注线Diode@二极管Diodes@二极管Direction From Pad@出焊盘方向Directive Options@提示选项Directives@指令Disable@不激活Disable All@全部禁用Disable All Watches@禁用全部监视Disable dragging@取消拖动Disable Update All@取消修改全部Disable Update Selected@取消修改选择的Disable Watch@禁用监视Display Cross Sheet Connectors@显示图纸间连接符Display FFT Charts@显示FFT图表Display Full Hierarchy@显示全部层次Display Graphical Lines@显示图形线条Display Logical Designators@显示逻辑标识符Display Mode@显示模式Display Name@显示名称Display Net Labels@显示网络标志Display No Hierarchy@显示没有层次图Display Options@显示选项Display Physical Designators@显示物理标识符Display Pins@显示引脚Display Ports@显示端口Display Printer Fonts@显示打印字体Display Report@显示报告Display shadows around menus, toolbars andpanels@显示菜单, 工具栏, 面板的阴影Display Sheet@显示图纸Display Sheet Entries@显示图纸入口Display Sheet Symbols@显示图纸符号Display Symbols@显示符号Display System Information@显示系统信息Distance factor@距离因素Distribute Horizontally@水平居中分布Distribute Vertically@垂直居中分布Division Size@分割尺度Do not group@不分组Do you wish to delete the Parameter@你希望删除这个参数Documen@文本Document Editors@文档编辑器Document Name@文档名称Document Options@文档选项Document Order@文档顺序Document Parameters@文本参数Document Path@文档路径Document scope for filtering and selection@过滤选择文档范围Documentation %s@文本%sDocumentation Output@文本输出Documents for %s@%s 文档Documents for Free Documents@文档为自由文档Does nothing@无任何操作Don't Annotate Component@不注释元件Don't care@不关注dot@点Dot Grid@网格点Dotted@点Double click line@双击行Double Click Runs Inspector@鼠标双击则运行检视器Double Sided@双面Draft Thresholds@草图起点Drag@拖动Drag a column header here to group by thatcolumn@拖动一列标头到这列用于分组Drag Orthogonal@直角拖动Drag Selection@拖动选择内容Drag Track End@拖动轨迹末端Draw Solid@画实线Draw to Custom Aperture@自定义光圈绘图Drawing@制图Drawing Tools@制图工具DRC Error Markers@DRC 错误标记DRC Report Options@DRC报告选项DRC Violations@DRC违规数Drill@钻孔机Drill Drawing@钻孔图Drill Drawing Plots@钻孔绘制图Drill Drawing Symbols@钻孔绘制符号Drill Drawings@钻孔图Drill Guide@钻孔向导Drill Guide Plots@钻孔导向图Drill Pair Properties@钻孔层对属性Drill Pairs@钻孔配对层Drill-Pair Manager@钻孔层对管理器Drill-Pair Properties@钻孔对属性DrillDrawing@钻孔图DrillGuide@钻孔向导Dual in-line Package (DIP)@DIPDuplicate Selected@复制被选DXP Help Advisor@DXP 帮助指导DXP Knowledge Base@DXP 知识库DXP Learning Guides@DXP 学习指南DXP Online help@DXP 在线帮助Dynamic@动态Dynamic transparency@动态透明效果Earth@接地Earth Power Port@接地电源端口ECO Generation@ECO 启动EDA Servers@EDA 服务Edge Connectors@边缘连接器EDIF Macro@EDIF宏EDIF Menu@EDIF 菜单EDIF Standard@EDIF 标准Edit Buffer@编辑缓冲Edit Command@编辑命令Edit Comment@编辑注释Edit Full Pad Layer Definition@编辑完整的焊盘层Edit Keyword Properties@编辑关键字属性Edit Language Syntax@编辑语言语法Edit Layer@编辑层Edit Library@编辑库Edit Net@编辑网络Edit Net Class@编辑网络分类Edit Nets@编辑网络Edit Number@编辑编号Edit Pins@编辑引脚Edit Polygonal Room Vertices@编辑多边形空间的顶点Edit Rule Priorities@编辑规则优先级Edit Rule Values@编辑规则数值Edit Selected@编辑被选Edit Simulation Signals@编辑仿真信号Edit String@编辑字符串Edit Style@编辑风格Edit Values@编辑值Edit Variant@编辑变量Edit Wave@编辑波形Editing Options@编辑选项Editor Preferences@参数选择编辑器EditScript@编辑脚本Eight Layer (5 x Signal, 3 x Plane)@八层(5信号层,3内电层)Elaborate and generate on compile@编译时详细阐述和产生Electrical Grid@电子网格Electrical Type@电气类型Ellipse@椭圆形Elliptical Arc@椭圆的弧线Embedded@嵌入Embedded apertures (RS274X)@内嵌光圈表[RS274X] Embedded Project@嵌入式项目Embedded Projects@嵌入式项目Emitter@发射极Enable All@全部启用Enable All Watches@启用全部监视Enable Font Substitution@允许字型替换Enable In-Place Editing@启用位置编辑Enable Update All@使能修改全部Enable Update Selected@使能修改选择的Enable Version Control@允许版本控制Enable Watch@启用监视Enabled@激活End Angle@结束角度End Layer@结束层Enforce layer pairs settings@执行层对设置Engineering Change Order@工程改变单Entity/Configuration@实体/配置Equalize Net Lengths@补偿网络长度Error Marker@错误标记Error Reporting@错误报告Errors Detected@监测到错误Errors or warnings found@发现错误或告警Esc@取消Example Layer Stacks@层堆栈举例Examples@范例Excel Template Filename@Excel 模板文件名Exclude IEEE Directory@不包括IEEE目录Exclude System Parameters@拒绝系统参数Execute Changes@执行改变Expand Row@扩展行Expansion@扩展Expansion value from rules@从规则扩展值Expiry Date@有效期限Explode@拆解Explode Component to Free Primitives@将元件拆解为自由的基本元素Explode Composite@拆解合成Explode Coordinate to Free Primitives@将坐标拆解为自由的基本元素Explode Dimension to Free Primitives@将尺度标注拆解为自由的基本元素Explode Polygon to Free Primitives@将多边形敷铜拆解为自由的基本元素Explore@浏览Explore Differences@探测差异ExplorerFramePanel@管理器框架面板Exponential/Logarithmic@指数/对数Export Grid Contents@导出内容Export Netlist From PCB@从PCB 导出网表Export Selected Waveforms@导出选择的波形Export to PCB@导出到PCBExport Using Template@导出使用模板Expression@表达式Extension Width@延伸宽度Fabrication %s@生产%sFabrication Outputs@生产输出Falling Edge Flight Time@下降沿延迟时间Falling Edge Overshoot@下降沿过冲Falling Edge Slope@下降沿斜率Falling Edge Undershoot@下降沿下冲False@错误Fanout@扇出Fanout Direction@Fanout 方向Fanout Options@Fanout 选项Fanout Style@Fanout 风格faster@快Fatal Error@严重错误File Mask@文件过滤Files Found on All Search Paths@在全部路径上查找到的文件Fill Color@填充颜色Fills@填充Film Box@胶片盒Film Size@胶片尺寸Film Wizard@胶片向导Filter@过滤Filter browsed objects@过滤浏览对象Filter For@过滤Filtered Objects@过滤对象Final@最终Final Properties@最终属性Find and Replace Text@查找并替换文本Find and Set Testpoints@选择和设置测试点Find Component@查找部件Find Coupled Nets@发现耦合网络Find Selections@查找选择内容Find Similar Objects@找出相似对象Find text at cursor@光标位置查找文本First Component@第一个元件First Layer@首层First Page@首页First Transition@首次转换Fit All Objects@适合全部对象Fit Board@适合底板Fit Document@适合大小文档Fit Document (Ctrl+PgDn)@适合大小文档(Ctrl+PgDn) Fit Filtered Objects@适合过滤对象Fit Selected@适合选择Fit Selected Objects@适合选中对象Fit Sheet@适合图纸Fit Specified Area@适合指定区域Fit Waveforms@适合波形Fixed Size Jump@固定步长跳转Flat (Only ports global)@平面(只对全局端口)Flip Selection@翻转被选FLOAT@浮点Focus Wave@主波形。
DXP元件库说明(汉英对照)
DXP元件库说明DXP2004软件应用及元件库说明: Fairchild SemiconductorFSC Discrete BJT.IntLib 三极管FSC Discrete Diode.IntLib 二极管FSC Discrete Rectifier.IntLib IN系列二极管FSC Logic Flip-Flop.IntLib 40系列FSC Logic Latch.IntLib 74LS系列C-MAC MicroT echnologyC-MAC MicroTechnology 晶振Dallas Semiconductor DallasMicrocontroller 8-Bit.IntLib 存储器International RectifierIR Discrete SCR.IntLib 可控硅IR Discrete Diode.IntLib 二极管KEMET ElectronicsKEMET. Chip. Capacitor..IntLib 粘贴式电容MotorolaMotorola Discrete BJT.IntLib 三极管Motorola.Discrete.Diode.IntLib 1N系列稳压管Motorola Discrete JFET.IntLib 场效应管MotorolaMotorola.Discrete.MOSFET.IntLib MOS管Motorola Discrete SCR.IntLib 可控硅Motorola Discrete TRIAC.IntLib 双向可控硅Motorola.PowerManagementV oltage 电源LM系列National SemiconductorNSC Audio Power Amplifier.IntLib LM38、48系列NSC Analog Timer Circuit.IntLib LM555NSC Analog Timer Circuit.IntLib 三极管NSC Discrete Diode.IntLib IN系列二极管NSC Discrete Diode.I ntLib IN系列稳压管NSC Logic Counter.IntLib CD40系列NSC Logic Counter.IntLib 74系列NSCPowerMgtV oltageRegulator.IntLib 电源块子78系列ON SemiconductorON Semi Logic Counter.IntLib 74系列ON Semi Logic Counter.IntLib 晶振SimulationSimulation Sources.IntLib 信号源Simulation V oltage Source.INTLIB 信号源ST MicroelectronicsST Analog Timer Circuit.IntLib LM555ST Discrete BJT.IntLib 2N系列三极管ST Operational Amplifier.IntLib TL084系列ST Logic Counter.IntLib 40、74系列ST Logic Flip-Flop.IntLib 74系列4017ST Logic Switch.IntLib 4066系列ST Logic Latch.IntLib 74系列ST Logic Register.IntLib 40系列ST Logic Special Function.IntLib 40系列STPowerMgt V oltage Reference.IntLib TL、LM38系列STPower Mgt V oltage Regulator.IntLib 电源块子78、LM317系列T eccor ElectronicsTeccor Discrete TRIAC.IntLib 双向可控硅Teccor Discrete SCR.IntLib 可控硅T exas InstrumentsTI Analog Timer Circuit.IntLib 555系列TI Converter Digital to Analog.IntLib D/A转换器TI C onverter Analog to Digital.IntLib A/D转换器TI Logic Decoder Demux.IntLib SN74LS138TI Logic Flip-Flop.IntLib 逻辑电路74系列TI Logic Gate 1.IntLib 逻辑电路74系列TI Logic Gate 2.IntLib 逻辑电路74系列TI Operational Amplifier.IntLib TL系列功放块1、原理图常用库文件Miscellaneous Devices.ddbDallas Microprocessor.ddbIntel Databooks.ddbProtel DOS Schematic Libraries.ddb 2、PCB元件常用库Advpcb.ddbGeneral IC.ddbMiscellaneous.ddb3、部分分立元件库元件名称及中英对照AND.....................与门ANTENNA.................天线BATTERY.................直流电源BELL....................铃,钟BVC.....................同轴电缆接插件BRIDEG 1................整流桥(二极管) BRIDEG 2................整流桥(集成块) BUFFER..................缓冲器BUZZER..................蜂鸣器CAP.....................电容CAPACITOR...............电容CAPACITOR POL...........有极性电容CAPVAR..................可调电容CIRCUIT BREAKER.........熔断丝COAX....................同轴电缆CON.....................插口CRYSTAL.................晶体整荡器DB......................并行插口DIODE...................二极管DIODE SCHOTTKY..........稳压二极管DIODE VARACTOR..........变容二极管DPY_3-SEG...............3段LEDDPY_7-SEG...............7段LEDDPY_7-SEG_DP............7段LED(带小数点) ELECTRO.................电解电容FUSE....................熔断器INDUCTOR................电感INDUCTOR IRON...........带铁芯电感INDUCTOR3...............可调电感JFET N..................N沟道场效应管JFET P..................P沟道场效应管LAMP....................灯泡LAMP NEDN...............起辉器LED.....................发光二极管METER...................仪表MICROPHONE..............麦克风MOSFET..................MOS管MOTOR AC................交流电机MOTOR SERVO.............伺服电机NAND....................与非门NOR.....................或非门NOT.....................非门NPN.....................NPN三极管NPN-PHOTO...............感光三极管OPAMP...................运放OR......................或门PHOTO...................感光二极管PNP.....................三极管NPN DAR.................NPN三极管PNP DAR.................PNP三极管POT.....................滑线变阻器PELAY-DPDT..............双刀双掷继电器RES1.2..................电阻RES3.4..................可变电阻RESISTOR BRIDGE ?.......桥式电阻RESPACK ?...............电阻SCR.....................晶闸管PLUG ?..................插头PLUG AC FEMALE..........三相交流插头SOCKET ?................插座SOURCE CURRENT..........电流源SOURCE VOLTAGE..........电压源SPEAKER.................扬声器SW ?....................开关SW-DPDY ?...............双刀双掷开关SW-SPST ?...............单刀单掷开关SW-PB...................按钮THERMISTOR..............电热调节器TRANS1..................变压器TRANS2..................可调变压器TRIAC ?.................三端双向可控硅TRIODE ?................三极真空管VARISTOR................变阻器ZENER ?.................齐纳二极管DPY_7-SEG_DP............数码管SW-PB...................开关4、其他元件库Protel Dos Schematic 4000 Cmos .Lib 40.系列CMOS管集成块元件库4013 D 触发器4027 JK 触发器Protel Dos Schematic Analog Digital.Lib 模拟数字式集成块元件库AD系列DAC系列HD系列MC系列Protel Dos Schematic Comparator.Lib.................比较放大器元件库Protel Dos Shcematic Intel.Lib .....................INTEL公司生产的80系列CPU集成块元件库Protel Dos Schematic Linear.lib.....................线性元件库Protel Dos Schemattic Memory Devices.Lib............内存存储器元件库Protel Dos Schematic SYnertek.Lib...................SY系列集成块元件库Protes Dos Schematic Motorlla.Lib...................摩托罗拉公司生产的元件库Protes Dos Schematic NEC.lib........................NEC公司生产的集成块元件库Protes Dos Schematic Operationel Amplifers.lib......运算放大器元件库Protes Dos Schematic TTL.Lib........................晶体管集成块元件库74系列Protel Dos Schematic Voltage Regulator.lib..........电压调整集成块元件库Protes Dos Schematic Zilog.Lib......................齐格格公司生产的Z80系列CPU集成块元件库5、元件属性对话框中英文对照Lib ref.....................元件名称Footprint...................器件封装Designator..................元件称号Part........................器件类别或标示值Schematic Tools.............主工具栏Writing Tools...............连线工具栏Drawing Tools...............绘图工具栏Power Objects...............电源工具栏Digital Objects.............数字器件工具栏Simulation Sources..........模拟信号源工具栏PLD Toolbars................映象工具栏PROTEL DXP2004 DRC 规则中英文对照在PROTEL DXP2004中的DRC规则检查项目,对于一些英文水平较薄弱的朋友是一个大难题,特和同事对其进行整理一下,英文水平有限,仅供参考:PROTEL DXP2004 DRC 规则英文对照一、Error Reporting 错误报告A:Violations Associated with Buses 有关总线电气错误的各类型(共12项)bus indices out of range 总线分支索引超出范围Bus range syntax errors 总线范围的语法错误Illegal bus range values 非法的总线范围值Illegal bus definitions 定义的总线非法Mismatched bus label ordering 总线分支网络标号错误排序Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线Mismatched bus widths 总线宽度错误Mismatched bus section index ordering 总线范围值表达错误Mismatched electrical types on bus 总线上错误的电气类型Mismatched generics on bus (first index) 总线范围值的首位错误Mismatched generics on bus (second index) 总线范围值末位错误Mixed generics and numeric bus labeling 总线命名规则错误B:Violations Associated Components 有关元件符号电气错误(共20项)Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使用Component Implementations with invalid pin mappings 元件管脚在应用中和PCB封装中的焊盘不符Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失Component contaning duplicate sub-parts 元件中出现了重复的子部分Component with duplicate Implementations 元件被重复使用Component with duplicate pins 元件中有重复的管脚Duplicate component models 一个元件被定义多? ??重复模型Duplicate part designators 元件中出现标示号重复的部分Errors in component model parameters 元件模型中出现错误的的参数Extra pin found in component display mode 多余的管脚在元件上显示Mismatched hidden pin component 元件隐藏管脚的连接不匹配Mismatched pin visibility 管脚的可视性不匹配Missing component model parameters 元件模型参数丢失Missing component models 元件模型丢失Missing component models in model files 元件模型不能在模型文件中找到Missing pin found in component display mode 不见的管脚在元件上显示Models found in different model locations 元件模型在未知的路径中找到Sheet symbol with duplicate entries 方框电路图中出现重复的端口Un-designated parts requiring annotation 未标记的部分需要自动标号Unused sub-part in component 元件中某个部分未使用C:violations associated with document 相关的文档电气错误(共10项)conflicti ng constraints 约束不一致的duplicate sheet symbol name 层次原理图中使用了重复的方框电路图duplicate sheet numbers 重复的原理图图纸序号missing child sheet for sheet symbol 方框图没有对应的子电路图missing configuration target 缺少配置对象missing sub-project sheet for component 元件丢失子项目multiple configuration targets 无效的配置对象multiple top-level document 无效的顶层文件port not linked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口sheet enter not linked to child sheet 方框电路图上的端口在对应子原理图中没有对应端口D:violations associated with nets 有关网络电气错误(共19项)adding hidden net to sheet 原理图中出现隐藏网络adding items from hidden net to net 在隐藏网络中添加对象到已有网络中auto-assigned ports to device pins 自动分配端口到设备引脚duplicate nets 原理图中出现重名的网络floatin g net labels 原理图中有悬空的网络标签global power-objects scope changes 全局的电源符号错误net parameters with no name 网络属性中缺少名称net parameters with no value 网络属性中缺少赋值nets containing floating input pins 网络包括悬空的输入引脚nets with multiple names 同一个网络被附加多个网络名nets with no driving source 网络中没有驱动nets with only one pin 网络只连接一个引脚nets with possible connection problems 网络可能有连接上的错误signals with multiple drivers 重复的驱动信号sheets containing duplicate ports 原理图中包含重复的端口signals with load 信号无负载signals with drivers 信号无驱动unconnected objects in net 网络中的元件出现未连接对象unconnected wires 原理图中有没连接的导线E:Violations associated with others有关原理图的各种类型的错误(3项)No Error 无错误Object not completely within sheet boundaries 原理图中的对象超出了图纸边框Off-grid object原理图中的对象不在格点位置F:Violations associated with parameters 有关参数错误的各种类型same parameter containing different types 相同的参数出现在不同的模型中same parameter containing different values 相同的参数出现了不同的取值二、Comparator 规则比较A:Differences associated with components 原理图和PCB上有关的不同(共16项)Changed channel class name 通道类名称变化Changed component class name 元件类名称变化Changed net class name 网络类名称变化Changed room definitions 区域定义的变化Changed Rule 设计规则的变化Channel classes with extra members 通道类出现了多余的成员Component classes with extra members 元件类出现了多余的成员Difference component 元件出现不同的描述Different designators 元件标示的改变Different library references 出现不同的元件参考库Different types 出现不同的标准Differe nt footprints 元件封装的改变Extra channel classes 多余的通道类Extra component classes 多余的元件类Extra component 多余的元件Extra room definitions 多余的区域定义B:Differences associated with nets 原理图和PCB上有关网络不同(共6项)Changed net name 网络名称出现改变Extra net classes 出现多余的网络类Extra nets 出现多余的网络Extra pins in nets 网络中出现多余的管脚Extra rules 网络中出现多余的设计规则Net class with Extra members 网络中出现多余的成员C:Differences associated with parameters 原理图和PCB上有关的参数不同(共3项)Changed parameter types 改变参数类型Changed parameter value 改变参数的取值Object with extra parameter 对象出现多余的参数【Violations Associated with Buses】栏——总线电气错误类型(1)【Bus indices out of range】:总线分支索引超出范围。
protel_dxp2004原件英文对照表
protel 元件库中英文对照表(5)CD4553 三位BCD计数器CD4555 双二进制四选一译码器/分离器CD4556 双二进制四选一译码器/分离器CD4558 BCD 八段译码器CD4560 "N"BCD 加法器CD4561 "9" 求补器CD4573 四可编程运算放大器CD4574 四可编程电压比较器CD4575双可编程运放/比较器CD4583双施密特触发器CD4584六施密特触发器CD4585 4位数值比较器CD4599 8 位可寻址锁存器CD40110 十进制加/减,计数,锁存,译码驱动STCD40147 10-4 线编码器NSCWMOTCD40160 可预置BCD加计数器NSCWMOTCD40161 可预置4位二进制加计数器NSCWMOTCD40162 BCD 加法计数器NSCWMOTCD40163 4 位二进制同步计数器NSCWMOTCD40174 六锁存D型触发器NSCWTIWMOTCD40175 四D 型触发器NSCWTIWMOTCD40181 4 位算术逻辑单元/函数发生器CD40182 超前位发生器CD40192 可预置BCD加/减计数器(双时钟)NSCWTI CD40193 可预置4位二进制加/减计数器NSCWTICD40194 4 位并入/串入-并出/串出移位寄存NSCWMOT CD40195 4 位并入/串入-并出/串出移位寄存NSCWMOT CD40208 4X4多端口寄存器型号器件名称厂牌备注CD4501 4 输入端双与门及2输入端或非门CD4502 可选通三态输出六反相/缓冲器CD4503六同相三态缓冲器CD4504六电压转换器CD4506双二组2输入可扩展或非门CD4508双4位锁存D型触发器CD4510可预置BCD码加/减计数器CD4511 BCD锁存,7段译码,驱动器CD4512八路数据选择器CD4513 BCD锁存,7段译码,驱动器(消隐)CD4514 4 位锁存,4线-16线译码器CD4515 4 位锁存,4线-16线译码器号的芯片资料。
Protel DXP的元件封装库及中英文对照
Protel DXP的元件封装库及Protel DXP元件库分类中英文对照Protel DXP是Altium公司(前身是Protel公司)于2002年推出的最新版本的电路和电路板软件开发平台,它提供了比较丰富的PCB(元件封装)库,本文就PCB库使用的一些问题简单地探讨一下,和朋友们共勉。
一、Protel DXP中的基本PCB库:Protel DXP的PCB库的确比较丰富,与以前的版本不同的是:Protel DXP中的原理图元件库和PCB板封装库使用了不同的扩展名以视区分,原理图元件库的扩展名是.SchLib,PCB板封装库的扩展名.PcbLib,它们是在软件安装路径的“\Library\...”目录下面的一些封装库中。
根据元件的不同封装我们将其封装分为二大类:一类是分立元件的封装,一类是集成电路元件的封装,下面我们简单分别介绍最基本的和最常用的几种封装形式:1、分立元件类:电容:电容分普通电容和贴片电容:普通电容在Miscellaneous Devices.IntLib库中找到,它的种类比较多,总的可以分为二类,一类是电解电容,一类是无极性电容,电解电容由于容量和耐压不同其封装也不一样,电解电容的名称是“RB.*/.*”,其中.*/.*表示的是焊盘间距/外形直径,其单位是英寸。
无极性电容的名称是“RAD-***”,其中***表示的是焊盘间距,其单位是英寸。
贴片电容在\Library\PCB\Chip Capacitor-2 Contacts.PcbLib中,它的封装比较多,可根据不同的元件选择不同的封装,这些封装可根据厂家提供的封装外形尺寸选择,它的命名方法一般是CC****-****,其中“-”后面的“****”分成二部分,前面二个**是表示焊盘间的距离,后面二个**表示焊盘的宽度,它们的单位都是10mil,“-”前面的“****”是对应的公制尺寸。
电阻:电阻分普通电阻和贴片电阻:普通电阻在Miscellaneous Devices.IntLib库中找到,比较简单,它的名称是“AXIAL -***”,其中***表示的是焊盘间距,其单位是英寸。
protel常用元件中英文对照表
一、常用元件英-中文对照1、INDUCTOR IRON 带铁芯电感2、INDUCTOR3 可调电感3、JFET N N沟道场效应管4、JFET P P沟道场效应管5、LAMP 灯泡6、LAMP NEDN 起辉器7、LED 发光二极管8、METER 仪表9、MICROPHONE 麦克风10、MOSFET MOS管11、MOTOR AC 交流电机12、MOTOR SERVO 伺服电机13、NAND 与非门14、NOR 或非门15、NOT 非门16、NPN NPN三极管17、NPN-PHOTO 感光三极管OPAMP 运放18、OR 或门19、PHOTO 感光二极管20、PNP 三极管21、NPN DAR NPN三极管22、PNP DAR PNP三极管23、POT 滑线变阻器24、PELAY-DPDT 双刀双掷继电器25、RES1.2 电阻26、RES3.4 可变电阻27、RESISTOR BRIDGE ? 桥式电阻28、RESPACK ? 电阻29、SCR 晶闸管30、PLUG ? 插头31、PLUG AC FEMALE 三相交流插头32、SOCKET 插座SOURCE CURRENT 电流源33、SOURCE VOLTAGE 电压源34、SPEAKER 扬声器35、SW 开关36、SW-DPDY双刀双掷开关37、SW-SPST ? 单刀单掷开关38、SW-PB 按钮39、THERMISTOR 电热调节器40、TRANS1 变压器41、TRANS2 可调变压器42、TRIAC ? 三端双向可控硅43、TRIODE ? 三极真空管44、V ARISTOR 变阻器45、ZENER ? 齐纳二极管46、DPY_7-SEG_DP 数码管47、SW-PB 开关48、元件属性对话框中英文对照49、Lib ref 元件名称50、Footprint 器件封装51、Designator 元件称号52、Part 器件类别或标示值53、Schematic Tools 主工具栏54、Writing Tools 连线工具栏55、Drawing Tools 绘图工具栏二、常用元件中-英文对照1、常用电子电器元件2、稳压二极管ZENER DIODE3、肖特基二极管SCHOTTKY DIODE4、二极管DIODE5、变容二极管V ARIODE6、三极管TRANSISTOR7、电感INDUCTOR8、磁环EMIFIL9、电阻RESISTOR10、电容CAPACITY11、晶振CRYSTAL12、涤纶电容MYLAR CAP13、电解电容ELECT CAP14、瓷片电容CERAMIC CAP15、安规电容FILM CAP16、热敏电阻THERMISTOR。
AD错误中英文对照
PROTEL DXP2004 DRC 规则英文对照在PROTEL DXP2004中的DRC规则检查项目,对于一些英文水平较薄弱的朋友是一个大难题,特和同事对其进行整理一下,英文水平有限,仅供参考:PROTEL DXP2004 DRC 规则英文对照一、Error Reporting 错误报告A:Violations Associated with Buses 有关总线电气错误的各类型(共12项)1bus indices out of range 总线分支索引超出范围2Bus range syntax errors 总线范围的语法错误3Illegal bus range values 非法的总线范围值4Illegal bus definitions 定义的总线非法5Mismatched bus label ordering 总线分支网络标号错误排序6Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线7Mismatched bus widths 总线宽度错误8Mismatched bus section index ordering 总线范围值表达错误9Mismatched electrical types on bus 总线上错误的电气类型10Mismatched generics on bus (first index) 总线范围值的首位错误11Mismatched generics on bus (second index) 总线范围值末位错误12Mixed generics and numeric bus labeling 总线命名规则错误B:Violations Associated Components 有关元件符号电气错误(共20项)13Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使用14Component Implementations with invalid pin mappings 元件管脚在应用中和PCB封装中的焊盘不符15Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失16Component contaning duplicate sub-parts 元件中出现了重复的子部分17Component with duplicate Implementations 元件被重复使用18Component with duplicate pins 元件中有重复的管脚19Duplicate component models 一个元件被定义多种重复模型20Duplicate part designators 元件中出现标示号重复的部分21Errors in component model parameters 元件模型中出现错误的的参数22Extra pin found in component display mode 多余的管脚在元件上显示23Mismatched hidden pin component 元件隐藏管脚的连接不匹配24Mismatched pin visibility 管脚的可视性不匹配25Missing component model parameters 元件模型参数丢失26Missing component models 元件模型丢失27Missing component models in model files 元件模型不能在模型文件中找到28Missing pin found in component display mode 不见的管脚在元件上显示29Models found in different model locations 元件模型在未知的路径中找到30Sheet symbol with duplicate entries 方框电路图中出现重复的端口31Un-designated parts requiring annotation 未标记的部分需要自动标号32Unused sub-part in component 元件中某个部分未使用C:violations associated with document 相关的文档电气错误(共10项)33conflicting constraints 约束不一致的34duplicate sheet symbol name 层次原理图中使用了重复的方框电路图35duplicate sheet numbers 重复的原理图图纸序号36missing child sheet for sheet symbol 方框图没有对应的子电路图37missing configuration target 缺少配置对象38missing sub-project sheet for component 元件丢失子项目39multiple configuration targets 无效的配置对象40multiple top-level document 无效的顶层文件41port not linked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口42sheet enter not linked to child sheet 方框电路图上的端口在对应子原理图中没有对应端口D:violations associated with nets 有关网络电气错误(共19项)43adding hidden net to sheet 原理图中出现隐藏网络44adding items from hidden net to net 在隐藏网络中添加对象到已有网络中45auto-assigned ports to device pins 自动分配端口到设备引脚46duplicate nets 原理图中出现重名的网络47floating net labels 原理图中有悬空的网络标签48global power-objects scope changes 全局的电源符号错误49net parameters with no name 网络属性中缺少名称50net parameters with no value 网络属性中缺少赋值51nets containing floating input pins 网络包括悬空的输入引脚52nets with multiple names 同一个网络被附加多个网络名53nets with no driving source 网络中没有驱动54nets with only one pin 网络只连接一个引脚55nets with possible connection problems 网络可能有连接上的错误56signals with multiple drivers 重复的驱动信号57sheets containing duplicate ports 原理图中包含重复的端口58signals with load 信号无负载59signals with drivers 信号无驱动60unconnected objects in net 网络中的元件出现未连接对象61unconnected wires 原理图中有没连接的导线E:Violations associated with others有关原理图的各种类型的错误(3项) 62No Error 无错误63Object not completely within sheet boundaries 原理图中的对象超出了图纸边框64Off-grid object原理图中的对象不在格点位置F:Violations associated with parameters 有关参数错误的各种类型65same parameter containing different types 相同的参数出现在不同的模型中66same parameter containing different values 相同的参数出现了不同的取值二、Comparator 规则比较A:Differences associated with components 原理图和PCB上有关的不同(共16项) 67Changed channel class name 通道类名称变化68Changed component class name 元件类名称变化69Changed net class name 网络类名称变化70Changed room definitions 区域定义的变化71Changed Rule 设计规则的变化72Channel classes with extra members 通道类出现了多余的成员73Component classes with extra members 元件类出现了多余的成员74Difference component 元件出现不同的描述75Different designators 元件标示的改变76Different library references 出现不同的元件参考库77Different types 出现不同的标准78Different footprints 元件封装的改变79Extra channel classes 多余的通道类80Extra component classes 多余的元件类81Extra component 多余的元件82Extra room definitions 多余的区域定义B:Differences associated with nets 原理图和PCB上有关网络不同(共6项)83Changed net name 网络名称出现改变84Extra net classes 出现多余的网络类85Extra nets 出现多余的网络86Extra pins in nets 网络中出现多余的管脚87Extra rules 网络中出现多余的设计规则88Net class with Extra members 网络中出现多余的成员C:Differences associated with parameters 原理图和PCB上有关的参数不同(共3项)89Changed parameter types 改变参数类型90Changed parameter value 改变参数的取值91Object with extra parameter 对象出现多余的参数【Violations Associated with Buses】栏——总线电气错误类型(1)【Bus indices out of range】:总线分支索引超出范围。
DXP2004 元件库中的常用元件
DXP2004 元件库中的常用元件使用时,只需在libary中选择相应的元件库后,输入英文的前几个字母就可看到相应的元件了。
通过添加通配符*,可以扩大选择范围。
下面这些库元件都是DXP 2004自带的不用下载。
########### DXP2004下Miscellaneous Devices.Intlib元件库中常用元件有:电阻系列(res*)排组(res pack*)电感(inductor*)电容(cap*,capacitor*)二极管系列(diode*,d*)三极管系列(npn*,pnp*,mos*,MOSFET*,MESFET*,jfet*,IGBT*)运算放大器系列(op*)继电器(relay*)8位数码显示管(dpy*)电桥(bri*bridge)光电耦合器( opto* ,optoisolator )光电二极管、三极管(photo*)模数转换、数模转换器(adc-8,dac-8)晶振(xtal)电源(battery)喇叭(speaker)麦克风(mic*)小灯泡(lamp*)响铃(bell)天线(antenna)保险丝(fuse*)开关系列(sw*)跳线(jumper*)变压器系列(trans*)????(tube*)(scr)(neon)(buzzer)(coax)晶振(crystal oscillator)的元件库名称是Miscellaneous Devices.Intlib, 在search栏中输入*soc 即可。
########### DXP2004下Miscellaneous connectors.Intlib元件库中常用元件有:(con*,connector*)(header*)(MHDR*)定时器NE555P 在库TI analog timer circit.Intlib中电阻AXIAL无极性电容RAD电解电容RB-电位器VR二极管DIODE三极管TO电源稳压块78和79系列TO-126H和TO-126V场效应管和三极管一样整流桥D-44 D-37 D-46单排多针插座CON SIP双列直插元件DIP晶振XTAL1电阻:RES1,RES2,RES3,RES4;封装属性为axial系列无极性电容:cap;封装属性为RAD-0.1到rad-0.4电解电容:electroi;封装属性为rb.2/.4到rb.5/1.0电位器:pot1,pot2;封装属性为vr-1到vr-5二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率)三极管:常见的封装属性为to-18(普通三极管)to-22(大功率三极管)to-3(大功率达林顿管)电源稳压块有78和79系列;78系列如7805,7812,7820等79系列有7905,7912,7920等常见的封装属性有to126h和to126v整流桥:BRIDGE1,BRIDGE2: 封装属性为D系列(D-44,D-37,D-46)电阻: AXIAL0.3-AXIAL0.7 其中0.4-0.7指电阻的长度,一般用AXIAL0.4瓷片电容:RAD0.1-RAD0.3. 其中0.1-0.3指电容大小,一般用RAD0.1电解电容:RB.1/.2-RB.4/.8 其中.1/.2-.4/.8指电容大小.一般<100uF用RB.1/.2,100uF-470uF用RB.2/.4,>470uF用RB.3/.6二极管: DIODE0.4-DIODE0.7 其中0.4-0.7指二极管长短,一般用DIODE0.4发光二极管:RB.1/.2集成块: DIP8-DIP40, 其中8-40指有多少脚,8脚的就是DIP8贴片电阻0603表示的是封装尺寸与具体阻值没有关系但封装尺寸与功率有关通常来说0201 1/20W0402 1/16W0603 1/10W0805 1/8W1206 1/4W电容电阻外形尺寸与封装的对应关系是:0402=1.0x0.50603=1.6x0.80805=2.0x1.21206=3.2x1.61210=3.2x2.51812=4.5x3.22225=5.6x6.5关于零件封装我们在前面说过,除了DEVICE.LIB库中的元件外,其它库的元件都已经有了固定的元件封装,这是因为这个库中的元件都有多种形式:以晶体管为例说明一下:晶体管是我们常用的的元件之一,在DEVICE.LIB库中,简简单单的只有NPN与PNP之分,但实际上,如果它是NPN的2N3055那它有可能是铁壳子的TO—3,如果它是NPN的2N3054,则有可能是铁壳的TO-66或TO-5,而学用的CS9013,有TO-92A,TO-92B,还有TO-5,TO-46,TO-5 2等等,千变万化.还有一个就是电阻,在DEVICE库中,它也是简单地把它们称为RES1和RES2,不管它是100Ω还是470KΩ都一样,对电路板而言,它与欧姆数根本不相关,完全是按该电阻的功率数来决定的我们选用的1/4W和甚至1/2W的电阻,都可以用AXIAL0.3元件封装,而功率数大一点的话,可用AXIAL0.4,AXIAL0.5等等.现将常用的元件封装整理如下:电阻类及无极性双端元件AXIAL0.3-AXIAL1.0无极性电容RAD0.1-RAD0.4有极性电容RB.2/.4-RB.5/1.0二极管DIODE0.4及DIODE0.7石英晶体振荡器XTAL1晶体管、FET、UJT TO-xxx(TO-3,TO-5)可变电阻(POT1、POT2) VR1-VR5当然,我们也可以打开C:\Client98\PCB98\library\advpcb.lib库来查找所用零件的对应封装.这些常用的元件封装,大家最好能把它背下来,这些元件封装,大家可以把它拆分成两部分来记如电阻AXIAL0.3可拆成AXIAL和0.3,AXIAL翻译成中文就是轴状的,0.3则是该电阻在印刷电路板上的焊盘间的距离也就是300mil(因为在电机领域里,是以英制单位为主的.同样的,对于无极性的电容,RAD0.1-RAD0.4也是一样;对有极性的电容如电解电容,其封装为R B.2/.4,RB.3/.6等,其中“.2”为焊盘间距,“.4”为电容圆筒的外径.对于晶体管,那就直接看它的外形及功率,大功率的晶体管,就用TO—3,中功率的晶体管,如果是扁平的,就用TO-220,如果是金属壳的,就用TO-66,小功率的晶体管,就用TO-5,TO-46,TO-92A等都可以,反正它的管脚也长,弯一下也可以.对于常用的集成IC电路,有DIPxx,就是双列直插的元件封装,DIP8就是双排,每排有4个引脚,两排间距离是300mil,焊盘间的距离是100mil.SIPxx就是单排的封装.等等.值得我们注意的是晶体管与可变电阻,它们的包装才是最令人头痛的,同样的包装,其管脚可不一定一样.例如,对于TO-92B之类的包装,通常是1脚为E(发射极),而2脚有可能是B极(基极),也可能是C(集电极);同样的,3脚有可能是C,也有可能是B,具体是那个,只有拿到了元件才能确定.因此,电路软件不敢硬性定义焊盘名称(管脚名称),同样的,场效应管,MOS管也可以用跟晶体管一样的封装,它可以通用于三个引脚的元件.Q1-B,在PCB里,加载这种网络表的时候,就会找不到节点(对不上).在可变电阻上也同样会出现类似的问题;在原理图中,可变电阻的管脚分别为1、W、及2, 所产生的网络表,就是1、2和W,在PCB电路板中,焊盘就是1,2,3.当电路中有这两种元件时,就要修改PCB与SCH之间的差异最快的方法是在产生网络表后,直接在网络表中,将晶体管管脚改为1,2,3;将可变电阻的改成与电路板元件外形一样的1,2,3即可.。
AD错误中英文对照
PROTEL DXP2004 DRC 规则英文对照在PROTEL DXP2004中的DRC规则检查项目,对于一些英文水平较薄弱的朋友是一个大难题,特和同事对其进行整理一下,英文水平有限,仅供参考:PROTEL DXP2004 DRC 规则英文对照一、Error Reporting 错误报告A:Violations Associated with Buses 有关总线电气错误的各类型(共12项)1bus indices out of range 总线分支索引超出范围2Bus range syntax errors 总线范围的语法错误3Illegal bus range values 非法的总线范围值4Illegal bus definitions 定义的总线非法5Mismatched bus label ordering 总线分支网络标号错误排序6Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线7Mismatched bus widths 总线宽度错误8Mismatched bus section index ordering 总线范围值表达错误9Mismatched electrical types on bus 总线上错误的电气类型10Mismatched generics on bus (first index) 总线范围值的首位错误11Mismatched generics on bus (second index) 总线范围值末位错误12Mixed generics and numeric bus labeling 总线命名规则错误B:Violations Associated Components 有关元件符号电气错误(共20项)13Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使用14Component Implementations with invalid pin mappings 元件管脚在应用中和PCB封装中的焊盘不符15Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失16Component contaning duplicate sub-parts 元件中出现了重复的子部分17Component with duplicate Implementations 元件被重复使用18Component with duplicate pins 元件中有重复的管脚19Duplicate component models 一个元件被定义多种重复模型20Duplicate part designators 元件中出现标示号重复的部分21Errors in component model parameters 元件模型中出现错误的的参数22Extra pin found in component display mode 多余的管脚在元件上显示23Mismatched hidden pin component 元件隐藏管脚的连接不匹配24Mismatched pin visibility 管脚的可视性不匹配25Missing component model parameters 元件模型参数丢失26Missing component models 元件模型丢失27Missing component models in model files 元件模型不能在模型文件中找到28Missing pin found in component display mode 不见的管脚在元件上显示29Models found in different model locations 元件模型在未知的路径中找到30Sheet symbol with duplicate entries 方框电路图中出现重复的端口31Un-designated parts requiring annotation 未标记的部分需要自动标号32Unused sub-part in component 元件中某个部分未使用C:violations associated with document 相关的文档电气错误(共10项)33conflicting constraints 约束不一致的34duplicate sheet symbol name 层次原理图中使用了重复的方框电路图35duplicate sheet numbers 重复的原理图图纸序号36missing child sheet for sheet symbol 方框图没有对应的子电路图37missing configuration target 缺少配置对象38missing sub-project sheet for component 元件丢失子项目39multiple configuration targets 无效的配置对象40multiple top-level document 无效的顶层文件41port not linked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口42sheet enter not linked to child sheet 方框电路图上的端口在对应子原理图中没有对应端口D:violations associated with nets 有关网络电气错误(共19项)43adding hidden net to sheet 原理图中出现隐藏网络44adding items from hidden net to net 在隐藏网络中添加对象到已有网络中45auto-assigned ports to device pins 自动分配端口到设备引脚46duplicate nets 原理图中出现重名的网络47floating net labels 原理图中有悬空的网络标签48global power-objects scope changes 全局的电源符号错误49net parameters with no name 网络属性中缺少名称50net parameters with no value 网络属性中缺少赋值51nets containing floating input pins 网络包括悬空的输入引脚52nets with multiple names 同一个网络被附加多个网络名53nets with no driving source 网络中没有驱动54nets with only one pin 网络只连接一个引脚55nets with possible connection problems 网络可能有连接上的错误56signals with multiple drivers 重复的驱动信号57sheets containing duplicate ports 原理图中包含重复的端口58signals with load 信号无负载59signals with drivers 信号无驱动60unconnected objects in net 网络中的元件出现未连接对象61unconnected wires 原理图中有没连接的导线E:Violations associated with others有关原理图的各种类型的错误(3项) 62No Error 无错误63Object not completely within sheet boundaries 原理图中的对象超出了图纸边框64Off-grid object原理图中的对象不在格点位置F:Violations associated with parameters 有关参数错误的各种类型65same parameter containing different types 相同的参数出现在不同的模型中66same parameter containing different values 相同的参数出现了不同的取值二、Comparator 规则比较A:Differences associated with components 原理图和PCB上有关的不同(共16项) 67Changed channel class name 通道类名称变化68Changed component class name 元件类名称变化69Changed net class name 网络类名称变化70Changed room definitions 区域定义的变化71Changed Rule 设计规则的变化72Channel classes with extra members 通道类出现了多余的成员73Component classes with extra members 元件类出现了多余的成员74Difference component 元件出现不同的描述75Different designators 元件标示的改变76Different library references 出现不同的元件参考库77Different types 出现不同的标准78Different footprints 元件封装的改变79Extra channel classes 多余的通道类80Extra component classes 多余的元件类81Extra component 多余的元件82Extra room definitions 多余的区域定义B:Differences associated with nets 原理图和PCB上有关网络不同(共6项)83Changed net name 网络名称出现改变84Extra net classes 出现多余的网络类85Extra nets 出现多余的网络86Extra pins in nets 网络中出现多余的管脚87Extra rules 网络中出现多余的设计规则88Net class with Extra members 网络中出现多余的成员C:Differences associated with parameters 原理图和PCB上有关的参数不同(共3项)89Changed parameter types 改变参数类型90Changed parameter value 改变参数的取值91Object with extra parameter 对象出现多余的参数【Violations Associated with Buses】栏——总线电气错误类型(1)【Bus indices out of range】:总线分支索引超出范围。
(整理)常见元件库dxp2004
protel dxp 2004 元件库中的常用元件DXP2004下Miscellaneous Devices.Intlib元件库中常用元件:电阻:res* 排阻:res pack* 【注:其他电阻同样以res开头】电位器:rpot电感:inductor*电容:cap*二极管系列:diode* 【注:二极管的参数已经涵盖了其型号,如diode IN4002】三极管系列:npn*、pnp*、mosfet*、mesfet*、jfet*、igbt*运算放大器系列:op*继电器:relay*8位数码显示管:dpy*电桥:bridge*光电耦合器:optoisolator*光电二极管、三极管:photo*模数转换、数模转换器:adc-8、dac-8晶振:xtal电源:battery喇叭:speaker麦克风:mic*小灯泡:lamp*响铃:bell天线:antenna保险丝:fuse*开关系列:sw*跳线:jumper*变压器系列:trans*真空管:tube*可控硅:Scr*氖气管:neon蜂鸣器:buzzer同轴接口:coaxDXP2004下Miscellaneous connectors.Intlib元件库中常用元件有:con*、connector*、header*、MHDR*【注:同样的管脚数,header*封装小于MHDR*】DXP2004下TI analog timer circit.Intlib元件库中常用元件有:NE555P定时器protel dxp 2004 元件库中的常用元件封装电阻封装axial-*(0.3-1.0)无极性电容封装rad-*(0.1-0.4)电解电容封装rb.2/.4到rb.5/1.0(.1/.2-.5/.10)【注:一般<100uF用RB.1/.2,100uF-470uF用RB.2/.4,>470uF用RB.3/.6】二极管封装:diode* (0.4-0.7)发光二极管:rb*三极管封装:to-18(普通三极管)to-22(大功率三极管)to-3(大功率达林电源模块78、79系列封装:to-126h、to-126v整流桥封装:d-44、d-37、d-46单排多针插座:con、sip双列直插元件:dip*晶振: xtal1电位器封装:vr-*(1-5)关于贴片电阻0603表示的是封装尺寸与具体阻值没有关系但封装尺寸与功率有关通常来说0201 1/20W0402 1/16W0603 1/10W0805 1/8W1206 1/4W电容电阻外形尺寸与封装的对应关系是: 0402=1.0x0.50603=1.6x0.80805=2.0x1.21206=3.2x1.61210=3.2x2.51812=4.5x3.22225=5.6x6.5Protel DXP元件库分类中英文对照Fairchild Semiconductor(仙童半导体)FSC Discrete BJT.IntLib 三极管FSC Discrete Diode.IntLib 二极管FSC Discrete Rectifier.IntLib IN系列二极管??FSC Logic Flip-Flop.IntLib 40系列FSC Logic Latch.IntLib 74LS系列C-MAC MicroTechnology(Rakon公司【专业生产晶振】)C-MAC MicroTechnology 晶振Dallas SemiconductorDallasMicrocontroller 8-Bit.IntLib 存储器International RectifierIR DiscreteSCR.IntLib 可控硅IR DiscreteDiode.IntLib 二极管KEMET ElectronicsKEMET. Chip. Capacitor..IntLib 粘贴式电容MotorolaMotorola Discrete BJT.IntLib 三极管Motorola.Discrete.Diode.IntLib 1N系列稳压管Motorola Discrete JFET.IntLib 场效应管MotorolaMotorola.Discrete.MOSFET.IntLib MOS管Motorola Discrete SCR.IntLib 可控硅Motorola Discrete TRIAC.IntLib 双向可控硅Motorola.PowerManagementVoltage 电源LM系列National SemiconductorNSC Audio Power Amplifier.IntLib LM38、48系列NSC Analog TimerCircuit.IntLib LM555NSC Analog TimerCircuit.IntLib 三极管NSC DiscreteDiode.IntLib IN系列二极管NSC DiscreteDiode.IntLib IN系列稳压管NSC LogicCounter.IntLib CD 40系列NSC LogicCounter.IntLib74系列NSCPowerMgtVoltageRegulator.IntLib 电源块子78系列ON SemiconductorON Semi LogicCounter.IntLib 74系列ON Semi LogicCounter.IntLib 晶振SimulationSimulationSources.IntLib 信号源Simulation Voltage Source.INTLIB 信号源ST MicroelectronicsST Analog Timer Circuit.IntLib LM555ST DiscreteBJT.IntLib 2N系列三极管ST Operational Amplifier.IntLib TL084系列ST LogicCounter.IntLib 40、74系列ST LogicFlip-Flop.IntLib 74系列4017ST LogicSwitch.IntLib 4 066系列ST LogicLatch.IntLib74系列ST LogicRegister.IntLib 40系列ST Logic Special Function.IntLib 40系列STPowerMgt Voltage Reference.IntLib TL、LM38系列STPower Mgt Voltage Regulator.IntLib 电源块子78、LM317系列Teccor ElectronicsTeccor Discrete TRIAC.IntLib 双向可控硅Teccor DiscreteSCR.IntLib 可控硅Texas InstrumentsTI Analog TimerCircuit.IntLib 555系列TI Converter Digital to Analog.IntLib D/A转换器TI Converter Analog to Digital.IntLib A/D转换器TI Logic DecoderDemux.IntLib SN74LS138TI LogicFlip-Flop.IntLib 逻辑电路74系列TI Logic Gate1.IntLib 逻辑电路74系列TI Logic Gate2.IntLib 逻辑电路74系列TI Operational Amplifier.IntLib TL系列功放块。
protel_dxp_2004常用元器件中英文对照及基本封装
protel dxp 2004 元件库中的常用元件初学protel DXP 碰到最多的问题就是:不知道元件放在哪个库中。
这里我收集了DXP2004常用元件库下常见的元件。
使用时,只需在libary中选择相应的元件库后,输入英文的前几个字母就可看到相应的元件了。
通过添加通配符*,可以扩大选择范围。
下面这些库元件都是DXP 2004自带的不用下载。
########### DXP2004下Miscellaneous Devices.Intlib元件库中常用元件有:电阻系列(res*)排组(res pack*)电感(inductor*)电容(cap*,capacitor*)二极管系列(diode*,d*)三极管系列(npn*,pnp*,mos*,MOSFET*,MESFET*,jfet*,IGBT*)运算放大器系列(op*)继电器(relay*)8位数码显示管(dpy*)电桥(bri*bridge)光电耦合器( opto* ,optoisolator )光电二极管、三极管(photo*)模数转换、数模转换器(adc-8,dac-8)晶振(xtal)电源(battery)喇叭(speaker)麦克风(mic*)小灯泡(lamp*)响铃(bell)天线(antenna)保险丝(fuse*)开关系列(sw*)跳线(jumper*)变压器系列(trans*)(tube*)(scr)(neon)(buzzer)(coax)晶振(crystal oscillator)的元件库名称是Miscellaneous Devices.Intlib, 在search栏中输入*soc 即可。
########### DXP2004下Miscellaneous connectors.Intlib元件库中常用元件有:(con*,connector*)(header*)(MHDR*)定时器NE555P 在库TI analog timer circit.Intlib中电阻AXIAL无极性电容RAD电解电容RB-电位器VR二极管DIODE三极管TO电源稳压块78和79系列TO-126H和TO-126V场效应管和三极管一样整流桥D-44 D-37 D-46单排多针插座CON SIP双列直插元件DIP晶振XTAL1电阻:RES1,RES2,RES3,RES4;封装属性为axial系列无极性电容:cap;封装属性为RAD-0.1到rad-0.4电解电容:electroi;封装属性为rb.2/.4到rb.5/1.0电位器:pot1,pot2;封装属性为vr-1到vr-5二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率)三极管:常见的封装属性为to-18(普通三极管)to-22(大功率三极管)to-3(大功率达林顿管)电源稳压块有78和79系列;78系列如7805,7812,7820等79系列有7905,7912,7920等常见的封装属性有to126h和to126v整流桥:BRIDGE1,BRIDGE2: 封装属性为D系列(D-44,D-37,D-46)电阻: AXIAL0.3-AXIAL0.7 其中0.4-0.7指电阻的长度,一般用AXIAL0.4 瓷片电容:RAD0.1-RAD0.3. 其中0.1-0.3指电容大小,一般用RAD0.1电解电容:RB.1/.2-RB.4/.8 其中.1/.2-.4/.8指电容大小.一般<100uF用RB.1/.2,100uF-470uF用RB.2/.4,>470uF用RB.3/.6二极管: DIODE0.4-DIODE0.7 其中0.4-0.7指二极管长短,一般用DIODE0.4 发光二极管:RB.1/.2集成块: DIP8-DIP40, 其中8-40指有多少脚,8脚的就是DIP8贴片电阻0603表示的是封装尺寸与具体阻值没有关系但封装尺寸与功率有关通常来说0201 1/20W0402 1/16W0603 1/10W0805 1/8W1206 1/4W电容电阻外形尺寸与封装的对应关系是:0402=1.0x0.50603=1.6x0.80805=2.0x1.21206=3.2x1.61210=3.2x2.51812=4.5x3.22225=5.6x6.5关于零件封装我们在前面说过,除了DEVICE.LIB库中的元件外,其它库的元件都已经有了固定的元件封装,这是因为这个库中的元件都有多种形式:以晶体管为例说明一下:晶体管是我们常用的的元件之一,在DEVICE.LIB库中,简简单单的只有NPN与PNP之分,但实际上,如果它是NPN的2N3055那它有可能是铁壳子的TO—3,如果它是NPN 的2N3054,则有可能是铁壳的TO-66或TO-5,而学用的CS9013,有TO-92A,TO-92B,还有TO-5,TO-46,TO-52等等,千变万化.还有一个就是电阻,在DEVICE库中,它也是简单地把它们称为RES1和RES2,不管它是100Ω还是470KΩ都一样,对电路板而言,它与欧姆数根本不相关,完全是按该电阻的功率数来决定的我们选用的1/4W和甚至1/2W的电阻,都可以用AXIAL0.3元件封装,而功率数大一点的话,可用AXIAL0.4,AXIAL0.5等等.现将常用的元件封装整理如下:电阻类及无极性双端元件AXIAL0.3-AXIAL1.0无极性电容RAD0.1-RAD0.4有极性电容RB.2/.4-RB.5/1.0二极管DIODE0.4及DIODE0.7石英晶体振荡器XTAL1晶体管、FET、UJT TO-xxx(TO-3,TO-5)可变电阻(POT1、POT2) VR1-VR5当然,我们也可以打开C:\Client98\PCB98\library\advpcb.lib库来查找所用零件的对应封装.这些常用的元件封装,大家最好能把它背下来,这些元件封装,大家可以把它拆分成两部分来记如电阻AXIAL0.3可拆成AXIAL和0.3,AXIAL翻译成中文就是轴状的,0.3则是该电阻在印刷电路板上的焊盘间的距离也就是300mil(因为在电机领域里,是以英制单位为主的.同样的,对于无极性的电容,RAD0.1-RAD0.4也是一样;对有极性的电容如电解电容,其封装为RB.2/.4,RB.3/.6等,其中“.2”为焊盘间距,“.4”为电容圆筒的外径.对于晶体管,那就直接看它的外形及功率,大功率的晶体管,就用TO—3,中功率的晶体管,如果是扁平的,就用TO-220,如果是金属壳的,就用TO-66,小功率的晶体管,就用TO-5,TO-46,TO-92A等都可以,反正它的管脚也长,弯一下也可以.对于常用的集成IC电路,有DIPxx,就是双列直插的元件封装,DIP8就是双排,每排有4个引脚,两排间距离是300mil,焊盘间的距离是100mil.SIPxx就是单排的封装.等等.值得我们注意的是晶体管与可变电阻,它们的包装才是最令人头痛的,同样的包装,其管脚可不一定一样.例如,对于TO-92B之类的包装,通常是1脚为E(发射极),而2脚有可能是B极(基极),也可能是C(集电极);同样的,3脚有可能是C,也有可能是B,具体是那个,只有拿到了元件才能确定.因此,电路软件不敢硬性定义焊盘名称(管脚名称),同样的,场效应管,MOS管也可以用跟晶体管一样的封装,它可以通用于三个引脚的元件.Q1-B,在PCB里,加载这种网络表的时候,就会找不到节点(对不上).在可变电阻上也同样会出现类似的问题;在原理图中,可变电阻的管脚分别为1、W、及2,所产生的网络表,就是1、2和W,在PCB电路板中,焊盘就是1,2,3.当电路中有这两种元件时,就要修改PCB与SCH之间的差异最快的方法是在产生网络表后,直接在网络表中,将晶体管管脚改为1,2,3;将可变电阻的改成与电路板元件外形一样的1,2,3即可.protel99se常用元件封装电阻:RES1,RES2,RES3,RES4;封装属性为axial系列无极性电容:cap;封装属性为RAD-0.1到rad-0.4电解电容:electroi;封装属性为rb.2/.4到rb.5/1.0电位器:pot1,pot2;封装属性为vr-1到vr-5二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率)三极管:常见的封装属性为to-18(普通三极管)to-22(大功率三极管)to-3(大功率达林顿管)电源稳压块有78和79系列;78系列如7805,7812,7820等79系列有7905,7912,7920等常见的封装属性有to126h和to126v整流桥:BRIDGE1,BRIDGE2: 封装属性为D系列(D-44,D-37,D-46)电阻:AXIAL0.3-AXIAL0.7其中0.4-0.7指电阻的长度,一般用AXIAL0.4 瓷片电容:RAD0.1-RAD0.3。
ProtelDXP2004分立元件库元件名称中英对照表
Protel Dos Schematic Analog Digital.Lib(模拟数字式集成块 元件库)AD系列 DAC系列 HD系列 MC系列 Protel Dos Schematic Comparator.Lib(比较放大器元 件库)
Protel Dos Shcematic Intel.Lib(INTEL公司生产的 80系列CPU集成块元件库) Protel Dos Schematic Linear.lib(线性元件库) 例555
AND 与门 ANTENNA 天线 BATTERY 直流电源 BELL 铃,钟 BVC 同轴电缆接插件
BRIDEG 1 整流桥(二极管) BRIDEG 2 整流桥(集成块) BUFFER 缓冲器 BUZZER 蜂鸣器 CAP 电容
CAPACITOR 电容 CAPACITOR POL 有极性电容 CAPVAR 可调电容 CIRCUIT BREAKER 熔断丝 COAX 同轴电缆
RESPACK ? 电阻 SCR 晶闸管 PLUG ? 插头 PLUG AC FEMALE 三相交流插头 SOCKET ? 插座
SOURCE CURRENT 电流源 SOURCE VOLTAGE 电压源 SPEAKER 扬声器 SW ? 开关 SW-DPDY ? 双刀双掷开关
SW-SPST ? 单刀单掷开关 SW-PB 按钮 THERMISTOR 电热调节器 TRANS1 变压器 TRANS2 可调变压器
CON 插口 CRYSTAL 晶体整荡器 DB 并行插口 DIODE 二极管 DIODE SCHOTTKY 稳压二极管
DIODE VARACTOR 变容二极管 DPY_3-SEG 3段LED DPY_7-SEG 7段LED DPY_7-SEG_DP 7段LED(带小数 点) ELECTRO 电解电容
AD规则检查翻译
PROTEL DXP2004 DRC 规则英文对照在PROTEL DXP2004中的DRC规则检查项目,对于一些英文水平较薄弱的朋友是一个大难题,特和同事对其进行整理一下,英文水平有限,仅供参考:PROTEL DXP2004 DRC 规则英文对照一、Error Reporting 错误报告A:Violations Associated with Buses 有关总线电气错误的各类型(共12项)1.bus indices out of range 总线分支索引超出范围2.Bus range syntax errors 总线范围的语法错误3.Illegal bus range values 非法的总线范围值4.Illegal bus definitions 定义的总线非法5.Mismatched bus label ordering 总线分支网络标号错误排序6.Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线7.Mismatched bus widths 总线宽度错误8.Mismatched bus section index ordering 总线范围值表达错误9.Mismatched electrical types on bus 总线上错误的电气类型10.Mismatched generics on bus (first index) 总线范围值的首位错误11.Mismatched generics on bus (second index) 总线范围值末位错误12.Mixed generics and numeric bus labeling 总线命名规则错误B:Violations Associated Components 有关元件符号电气错误(共20项)ponent Implementations with duplicate pins usage 元件管脚在原理图中重复被使用ponent Implementations with invalid pin mappings 元件管脚在应用中和PCB封装中的焊盘不符ponent Implementations with missing pins in sequence 元件管脚的序号出现序号丢失ponent contaning duplicate sub-parts 元件中出现了重复的子部分ponent with duplicate Implementations 元件被重复使用ponent with duplicate pins 元件中有重复的管脚7.Duplicate component models 一个元件被定义多种重复模型8.Duplicate part designators 元件中出现标示号重复的部分9.Errors in component model parameters 元件模型中出现错误的的参数10.Extra pin found in component display mode 多余的管脚在元件上显示11.Mismatched hidden pin component 元件隐藏管脚的连接不匹配12.Mismatched pin visibility 管脚的可视性不匹配13.Missing component model parameters 元件模型参数丢失14.Missing component models 元件模型丢失15.Missing component models in model files 元件模型不能在模型文件中找到16.Missing pin found in component display mode 不见的管脚在元件上显示17.Models found in different model locations 元件模型在未知的路径中找到18.Sheet symbol with duplicate entries 方框电路图中出现重复的端口19.Un-designated parts requiring annotation 未标记的部分需要自动标号20.Unused sub-part in component 元件中某个部分未使用C:violations associated with document 相关的文档电气错误(共10项)1.conflicting constraints 约束不一致的2.duplicate sheet symbol name 层次原理图中使用了重复的方框电路图3.duplicate sheet numbers 重复的原理图图纸序号4.missing child sheet for sheet symbol 方框图没有对应的子电路图5.missing configuration target 缺少配置对象6.missing sub-project sheet for component 元件丢失子项目7.multiple configuration targets 无效的配置对象8.multiple top-level document 无效的顶层文件9.port not linked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口10.sheet enter not linked to child sheet 方框电路图上的端口在对应子原理图中没有对应端口 D:violations associated with nets 有关网络电气错误(共19项)1.adding hidden net to sheet 原理图中出现隐藏网络2.adding items from hidden net to net 在隐藏网络中添加对象到已有网络中3.auto-assigned ports to device pins 自动分配端口到设备引脚4.duplicate nets 原理图中出现重名的网络5.floating net labels 原理图中有悬空的网络标签6.global power-objects scope changes 全局的电源符号错误 parameters with no name 网络属性中缺少名称 parameters with no value 网络属性中缺少赋值s containing floating input pins 网络包括悬空的输入引脚s with multiple names 同一个网络被附加多个网络名s with no driving source 网络中没有驱动s with only one pin 网络只连接一个引脚s with possible connection problems 网络可能有连接上的错误14.signals with multiple drivers 重复的驱动信号15.sheets containing duplicate ports 原理图中包含重复的端口16.signals with load 信号无负载17.signals with drivers 信号无驱动18.unconnected objects in net 网络中的元件出现未连接对象19.unconnected wires 原理图中有没连接的导线E:Violations associated with others有关原理图的各种类型的错误(3项)1.No Error 无错误2.Object not completely within sheet boundaries 原理图中的对象超出了图纸边框3.Off-grid object原理图中的对象不在格点位置F:Violations associated with parameters 有关参数错误的各种类型1.same parameter containing different types 相同的参数出现在不同的模型中2.same parameter containing different values 相同的参数出现了不同的取值二、Comparator 规则比较A:Differences associated with components 原理图和PCB上有关的不同(共16项)1.Changed channel class name 通道类名称变化2.Changed component class name 元件类名称变化3.Changed net class name 网络类名称变化4.Changed room definitions 区域定义的变化5.Changed Rule 设计规则的变化6.Channel classes with extra members 通道类出现了多余的成员ponent classes with extra members 元件类出现了多余的成员8.Difference component 元件出现不同的描述9.Different designators 元件标示的改变10.Different library references 出现不同的元件参考库11.Different types 出现不同的标准12.Different footprints 元件封装的改变13.Extra channel classes 多余的通道类14.Extra component classes 多余的元件类15.Extra component 多余的元件16.Extra room definitions 多余的区域定义B:Differences associated with nets 原理图和PCB上有关网络不同(共6项)1.Changed net name 网络名称出现改变2.Extra net classes 出现多余的网络类3.Extra nets 出现多余的网络4.Extra pins in nets 网络中出现多余的管脚5.Extra rules 网络中出现多余的设计规则 class with Extra members 网络中出现多余的成员C:Differences associated with parameters 原理图和PCB上有关的参数不同(共3项)1.Changed parameter types 改变参数类型2.Changed parameter value 改变参数的取值3.Object with extra parameter 对象出现多余的参数【Violations Associated with Buses】栏——总线电气错误类型(1)【Bus indices out of range】:总线分支索引超出范围。
protel DXP元器件库(图片名称功能对照版)
目录索引Miscellaneous Devices库元器件英文名中文译名NPN NPN型三级管PNP PNP型三级管以A开头的元器件ADC 模数转换器Antenna 天线以B开头的元器件Battery 直流电源Bell 铃,钟(喇叭)Bridge 整流桥(二极管) Buzzer 蜂鸣器以C开头的元器件Cap 电容Cap Feed 穿心电容Cap Pol 有极性电容Cap Var 可调电容Circuit Breaker 熔断丝Coax 同轴电缆以D开头的元器件D Schottky 稳压二极管D Varactor 变容二极管D Zener 稳压二极管元器件英文名中文译名Diac-NPN 双向触发二极管(NPN)Diac-PNP 双向触发二极管(PNP)Diode 晶体二极管Diode-10TQ035 肖特二极管Diode BBY31 变容真空二极管D Tunnel 1 江崎二极管DPY 数码管DPY Overflow 进位显示数码管Dpy 16-seg 16段数码管以F开头的元器件Fuse 保险丝Fuse 保险丝Fuse Thermal 温度保险丝以I开头的元器件IGBT-N 绝缘栅双极型晶体管IGBT-P 绝缘栅双极型晶体管Inductor adj 可变电感Inductor iron adj 有芯可变电感Inductor iron dot 电感Inductor iron 电感Inductor Isolated 电感Inductor 电感1以J开头的元器件元器件英文名中文译名JFET-N 场效应晶体管Jumper 跳线以L开头的元器件Lamp 照射器Lamp 照射器LED 发光二极管以M开头的元器件Mesfet 场效应晶体管Meter 测量器Mic 麦克风Mic 麦克风MOSFET-2GN 金氧半场效晶体管MOSFET-N 金氧半场效晶体管MOTOR 马达以N开头的元器件NEON 氖气灯NMOS NMOS(N沟道场效应管)NPN NPN型三极管以O开头的元器件OP AMP 集成运算放大器以P开头的元器件PHOTO NPN 光敏三极管(NPN)PLL 锁相环PUT 可编程单结晶体PORT 端口元器件英文名中文译名以R开头的元器件RELAY 继电器RES 电阻以S开头的元器件SCR 晶闸管SPEAKER 扬声器SW 开关以T开头的元器件TRANS 变压器Tranzorb 矽二极体Triac 三端双向可控硅Tube 6L6GC 电子管6L6GCTube 6SN7 电子管6SN7Tube 12AU7 电子管12AU7Tube 12AX7 电子管12AX7Tube 5879 电子管5879Tube 7199 电子管7199Tube Triode 三极真空管以U开头的元器件UJT-N N型单结晶体管UJT-P P型单结晶体管2以V开头的元器件Volt Reg 电压调节器以X开头的元器件XTAL 晶振Miscellaneous Connectors库元器件英文名中文译名以B开头的元器件BNC 接头以C开头的元器件COAX-F 同轴电缆COAX-M 同轴电缆CON EISAE 总线插口Connector 连接器以E开头的元器件Edge Con 印刷板连接器(类似内存的插接口)以H开头的元器件Header 插头以M开头的元器件MHDR 插头以P开头的元器件Phonejack Stereo SW 立体声耳机插座PLUG 插头PS2-6PIN PS2 接口,俗称“小口”PWR2.5 电源以R开头的元器件RCA 高频线接插器以S开头的元器件SMB 连接器Socket 插座3元件图元件中英文名对照功能备注NPN 三极管是一种控制元件,主要用来控制电流的大小,以共发射极接法为例(信号从基极输入,从集电极输出,发射极接地),当基极电压UB有一个微小的变化时,基极电流IB也会随之有一小的变化,受基极电流IB的控制,集电极电流IC会有一个很大的变化,基极电流IB越大,集电极电流IC也越大,反之,基极电流越小,集电极电流也越小,即基极电流控制集电极电流的变化。
altium窗口菜单中英文对照表
- ..Altium_Designer(protel_DXP)英文菜单汉化对应表表2021-01-08 17:065964人阅读评论(0)收藏举报分类:硬件〔100〕%s - No SI model for part%s - 没有部件的SI模型%s Degrees%s 度%s mm%s 毫米%s object selected in %s document在%s个文档有%s个对象被选中%s Objects Displayed (%s Selected)%s 对象显示(%s 被选择)%s objects selected%s 对象被选择(custom)(自定义)(pixels)(像素)+12 Power Port+12 电源端口+5 Power Port+5 电源端口-5 Power Port-5 电源端口0 Hidden ment strings0 隐藏注释行0.01uF Capacitor0.01uF 电容0.1uF Capacitor0.1uF 电容1 Locked ponents1 锁定元件1 By Ascending X Then Ascending Y根据X递增量决定Y递增量1.0uF Capacitor1.0uF 电容100K Hertz Pulse100KHz 脉冲100K Hertz Sine Wave100KHz 正弦波100K Resistor100K 电阻10K Hertz Pulse10KHz 脉冲10K Hertz Sine Wave10KHz 正弦波10K Resistor10K 电阻10uF Capacitor10uF 电容1K Hertz Pulse1KHz 脉冲1K Hertz Sine Wave1KHz 正弦波1K Resistor1K 电阻1M Hertz Pulse1MHz 脉冲1M Hertz Sine Wave1MHz 正弦波2 Pads and vias with a hole size between 15and 302 焊盘和过孔的孔大小在15-30之间2.2uF Capacitor2.2uF 电容4 All testpoints4 全部测试点4 Port Serial Interface4 端口串行接口4.7K Resistor4.7K 电阻47K Resistor47K 电阻5 ponent track and arc silkscreenprimitives5 元件丝印层的根本线和弧线A KeywordA关键字Abort Simulation终止仿真About Design Explorer关于设计浏览器Absolute绝对Absolute Layer绝对层Absolute Origin绝对原点AC Small Signal Analysis Setup交流小信号分析配置Accept Changes (Create ECO)成认改变(建立ECO)Access Code验证码Accuracy精度Activates open documents激活显示文本Active Low Input激活低电平输入Active Low Output激活低电平输出Active project当前激活工程Active sheet当前激活图纸Active Signals激活的信号Add All添加全部- ..Add All Waveforms添加全部波形Add as Rule作为规那么添加Add Assembly Outputs增加装配输出Add Class添加分类Add ponent Part添加元件部件Add Document增加文本Add Document to Focused Project添加文档到当前工程Add Documentation Outputs增加文本输出Add Existing Project添加已存在的工程Add Fabrication Outputs增加生产输出Add first condition添加首要条件Add From To添加From ToAdd Internal Plane增加电层Add Layer添加层Add Library添加库Add License添加许可证Add Net添加网络Add Net Class添加网络分类Add Netlist Outputs增加网表输出Add New Cursor增加标Add New Model添加新模式Add New Project添加新工程Add One添加一个Add or Remove Libraries添加或移出库文件Add Other Outputs添加其他输出Add Plane添加电层Add Plot增加图表Add Project To Version Control将工程添加到版本控制Add Remove ponent Libraries添加移出元件库Add Remove Libraries添加/移出库文件Add Reports增加报告Add Selected添加选择的Add Selected Primitives to ponent添加所选根本元素到元件Add Sheet Entry添加图纸入口Add Signal Layer增加信号层Add Suffix加后缀Add Template to Clipboard添加模板到剪贴板Add To Current Sheet添加到当前图纸Add to Custom Colors添加到自定义颜色Add To Design添加到设计Add To Entire Project添加到整个工程Add to new Y axis增加到新Y轴Add to Project添加到工程Add To Sheet添加到图纸Add To Version Control添加到版本控制Add top level signals to waveform给波形增加顶层信号Add Variant添加变量Add Watch增加监视Add Wave增加波形Add Wave To Plot给图表增加波形Add Waveform增加波形Add waveforms to the new plot给新图表增加波形Add Y Axis增加Y 轴Add/Edit Model增加/编辑模型Add/Remove Libraries装载/移出库文件Add/Remove Library装载/移出库AddAlias添加别名Advanced (Query)高级(查询)Advanced Mode高级模式Affected Document所影响的文本- ..Affected Object所影响的对象Aggregate合计Align Bottom底部对齐Align ponents对齐元件Align ponents by Bottom Edges根据元件下缘对齐Align ponents by Horizontal Centers元件居中对齐Align ponents by Left Edges元件左边对齐Align ponents by Right Edges元件右边对齐Align ponents by Top Edges元件对齐顶部边缘Align ponents by Vertical Centers根据垂直中心对其元件Align Left左对齐Align Right右对齐Align Top顶部对齐Aligned - Bottom对齐- 底部Aligned - Center对齐- 中心Aligned - Inside Left对齐- 部左边Aligned - Inside Right对齐- 部右边Aligned - Left对齐- 左边Aligned - Right对齐- 右边Aligned - Top对齐- 顶部all全部All ponents全部元件All Draft全部草图All Final全部最终All Hidden全部隐藏All Locked全部锁定All Nets全部网络All Off全部关闭All On全部翻开All On Current Document全部当前文档All on Layer全部翻开层All open schematic documents所有翻开原理图文档All Orientations所有方向All schematic documents in the currentproject当前工程中所有原理图文档All Text Docs全部文本文件Allow Dock允许停放Allow multiple testpoints on same net允许同一网络多个测试点Allow Ports to Name Nets允许端口到网络名Allow Sheet Entries to Name Nets允许图纸入口到网络名Allow Short Circuit允许电路短路Allow Synchronization With Database允许和数据库同步Allow Synchronization With Library允许和库同步Allow testpoint under ponent元件下允许测试点Allow Vias under SMD PadsSMD焊盘下允许过孔Allowed Orientations允许方向Allowed Side and Order允许边和定制Alpha字母Alpha Numeric字母数字Alpha Numeric Suffix字母数字下标Alphabetically字母顺序Alternate 1另一选择1Alternative其他选择Always load error file总是加载错误文件Amplitude振幅Analog模拟Analog +12V (+12V)模拟+12V (+12V)Analog +5V (+5V)模拟+5V (+5V)Analog Ground (AGND)模拟地(AGND)Analog Routing 1模拟布线层1Analog Routing 2模拟布线层2- ..Analog Routing 3模拟布线层3Analog Signal In模拟信号输入Analyse分析Analyses Setup分析配置Analyses/Options分析/选项Analysis分析Analysis Errors分析错误Analyze Design分析设计Analyze Document分析文档And Gate与门And to wrap long lines增加到可交换长行Angular角形Angular Dimension角度Angular Step角幅Animation speed动画速度Annotate标注Annotation注释Anode正极ANSIANSIAny任何Aperture File (using Wizard formats)光圈文件(利用向导格式) Aperture Library光圈库Aperture List光圈列表Aperture Matching TolerancesD码表匹配公差Append Sheet Numbers to Local Nets附加图纸编号到本地网络Applicable Binary Rules适用的二元规那么Applicable Rules适用的规那么Applicable Unary Rules适用的一元规那么Apply Filter应用过滤器Apply to Active Chart Only仅适用于激活图表Apply to Entire Document适用于整个文本Arc弧线Arc (Any Angle)弧形(任何角度)Arc (Center)弧形(定中心)Arc (Edge)弧形(边限)Arc Line Width弧线宽度Arc Radius圆弧半径Architecture构造Archive project document存档工程文件Arcs弧形Arithmetic算法Around Point附近的点Arrange All Windows Horizontally水平排列所有窗口Arrange All Windows Vertically垂直排列所有窗口Arrange ponents Inside Area在区域排列元件Arrange ponents Within Room在布局空间排列元件Arrange Outside Board在底边界外排列Arrange Within Rectangle在矩形里排列Arrange Within Room在布局空间里排列Arrow Length箭头长度Arrow Line Width箭头线宽度Arrow Position箭头位置Arrow Size箭头大小Arrow Style Power Port发射型电源端口Arrow Width箭头宽度Articles and Tutorials文章和教程Assembly %s装配%sAssembly Drawings装配制图Assembly Outputs装配输出At Margin在页边距- ..At Window在窗口Attributes on Layer层上属性Auto Create posite自动创立合成Auto indent mode自动缩进模式Auto Pan Fixed Jump自动平移固定围Auto Pan Off自动平移关闭Auto Pan Options自动平移选项Auto Pan ReCenter自动平移至中心Auto Placement自动布局Auto Placer自动放置Auto Route自动布线Auto save every自动保存间隔Auto Zoom自动缩放Auto-Increment During Placement在布局时自动增加Auto-Junction自动加节点Auto-Position Sheet自动定位图纸Automatic (Based on project contents)自动〔基于工程容〕Automatically crossprobe first error自动穿插检索第一个错误Automatically Remove Loops自动去除回路Autopan Options自动位移选项Autoposition自动定位Autosave desktop自动保存桌面设置Available Libraries当前库Available Routing Strategies可用的布线策略Available Signals可用的信号Average Track Length (mil)平均铜线长度〔mil〕Avg平均Avoid Obstacle避开障碍物Back Annotate反向标注Background背景Backspace unindents回车取消缩进Backup Files备份文件Backup Options备份选项Ball Grid Arrays (BGA)BGABallistic可变速度移动Bank1组列1Bank2组列2Bar Style Power Port条型电源端口Bar to use as Main Menu栏作为主菜单使用Bar Type栏类型Bars栏Base Value低电平Baseline基线Baseline Dimension基线尺度Basic DC根本直流Batch批处理Batch Mode批命令模式Begin Group开场分组Below is a list of all the processesprovided by this server以以下表是此效劳提供的所有处理模块Beta DegBeta降级Bezier曲线BGA OptionsBGA 选项Bidirectional Signal Flow双向信号流向Bill of Materials材料清单Bill of Materials (By PartType) For Project[%]工程[%s]物料清单(元件类型)Bill of Materials For PCB%sPCB %s材料清单Bill of Materials For Project %s工程材料清单%sBitmap File位图文件Blank Project (Embedded)空白工程(嵌入式)- ..Blank Project (FPGA)空白工程(FPGA)Blank Project (Library Package)空白工程(库包) Blank Project (PCB)空白工程(PCB)Block Indent块缩进Block Name块名称Block Name : %s块名称: %sBoard板Board Area Color板区域颜色Board Dimensions板尺寸Board in 3D3D 板视图Board Information板信息Board La&yers & Colors板层和颜色Board La&yers && Colors板层和颜色Board Layers Colors板层颜色Board Layers & Colors板层和颜色Board Layers and Colors板层和颜色Board Line Color板层线颜色Board Options板选项Board Shape板形Board Specifications板技术参数Bold Waveforms实线波形BOOLEAN布尔数学体系Border (Auto-Detect)边界(自动探测)Border Color边框颜色Border On边框显示Border Width边框宽度Bottom底层Bottom Dielectric底部绝缘层Bottom Layer底层Bottom Layer Annular Ring Size底层圆环尺寸Bottom Overlay底层丝印层Bottom Paste底层焊锡层Bottom Solder底层阻焊层Bottom Solder Mask底层阻焊层BottomLayer底层BottomOverlay底层丝印层Brackets支架Break All ponent Unions从单元中别离出所有元件Break ponent from Union从单元中别离出元件Break Track断开轨迹Breakpoints断点Brightness亮度Bring To Front Of带到某对象前面Browse浏览Browse ponent Libraries浏览元件库Browse ponents浏览元件Browse Libraries浏览库Browse Library浏览库文件Bubble Help Advisor (Shift+F1)浮动帮助参谋(Shift+F1) Build posite构造合成Build Later后来再建Build PCB Project构造PCB 工程Build Project构造工程Build Query构造智能语句Build Sooner立即创立Build-Up绝缘层对Building Query from Board从板构造查询Bus总线Bus Entry总线入口Bus indices out of range总线超出围- ..Bus range syntax errors总线围语法错误Bus Width总线线宽By class通过类By document type通过文本类型C MenuC 菜单C StandardC 标准Calc. Copper Area计算.铜面积Calculated Impedance =计算阻抗=Calculated Trace Width =计算线宽=CAM DocumentCAM 文档CAM EditorCAM 编辑器Cannot Locate Document %s无法找到%s文档信息Capacitance电容Capacitor电容Capacitors电容Categories类别Cathode负极Center Dimension中心点尺度Center Horizontal水平居中Center of Object对象中心Center Vertical垂直居中Change Language更换语言Change Order改变顺序Change System Font改变系统字体Change Technology改变封装技术Channel Offset通道偏移Characteristic Impedance Driven Width特性阻抗驱动线宽Chart制图Chart name is blank图表名称为空Chart Options图表选项Check All ponents检查所有元件Check In签入Check Mode校验模式Check Out签出Check Syntax校验语法Choose a snap grid size选择捕获网格尺寸Choose Color选择颜色Choose cursor to delete选择要光标删除Choose cursor to jump to选择要跳转到的光标Choose Default Backup Folder选择缺省的备份文件夹Choose Default Document Folder选择缺省文档文件夹Choose Design Rule Type选择设计规那么类型Choose Document选择文档Choose Document Scope选择文档围Choose Document to Open选择要翻开的文档Choose Document to Place选择文档放置Choose Documents选择文档Choose Documents to Add to Project %s选择文档加到工程%sChoose Documents To pare选择比拟文档Choose documents to pare - one from theleft list and one from the right list选择比拟文档- 一个从左面列表另一个从右面列表选择Choose Project选择工程Choose Project Group to Open选择要翻开的工程组Choose Project to Open选择要翻开的工程Choose second corner选择第二角Choose the document to pare against thedesign hierarchy of %s选择与设计层次%s进展比拟的文本Choose the document to pare against thedesign hierarchy of Documents.PRJPCB选择与工程文本的层次设计进展比拟的文本Choose Top Level选择顶层- ..Choose WAS-IS File for Back-Annotation fromPCB从PCB选择WAS-IS文件作为反向注释Circle Style Power Port循环型电源端口Circuit电路Circuit Simulation电路仿真CKTCKTClamping箝位Class I分类IClass II分类IIClass Type类型Classes分类Classic Color Set典型颜色设置Clean All Nets去除全部网络Clean Single Nets去除单一网络Clear All Nets去除全部网络Clear All Test points去除全部检测点Clear All Testpoints去除全部测试点Clear Browser Marks去除浏览器标记Clear Class去除类别Clear Current Filter去除当前过滤器Clear Current Filter (Shift+C)去除当前过滤器(Shift+C)Clear Existing去除已存在Clear Filter去除过滤器Clear History去除历史Clear Memory去除存储器Clear non-numerical values去除非数字的值Clear Selected去除已选Clear Status去除状态Clear workspace pile messages onpile编译时去除工作空间编译信息Clearance间距Click Clears Selection单击去除选择Click on the finish button to plete thetask在完毕按钮上点击完成任务Client客户端Client License Usage客户端许可证用法Client Setup客户端设置Clip to Area显示框文本Clipboard Reference剪贴板属性clock时钟Close 'pile Errors'关闭‘编译错误’面板Close 'piled Object Debugger'关闭‘编译对象调试器’面板Close 'Differences'关闭‘差异’面板Close 'Files'关闭‘文件’面板Close 'Help Advisor'关闭‘帮助参谋’面板Close 'Inspector'关闭'检视器'Close 'Libraries'关闭'库'Close 'List'关闭'列表'Close 'Messages'关闭‘消息’面板Close 'navigator'关闭‘浏览器’面板Close 'Projects'关闭‘工程’面板Close All Documents关闭全部文件Close posite关闭合成Close Documents关闭文档Close Focused Project关闭当前工程Close Project关闭工程Close Project Documents关闭工程文档Collapse Row折叠行Collect Data For数据收集类型Collector集电极Color Options颜色选项Color Set颜色设置- ..Colors && Gray Scales色彩/灰度级Colours颜色Column Best Fit适应列宽mand Reference命令参考mand Status命令状态栏ment type注释类型p Drag拖动比拟parator比拟器parison Type Description比拟类型描述pile Active Document编译当前文档pile Active Project编译当前工程pile All编译全部pile All Open Projects编译全部已翻开的工程pile All Projects编译所有工程pile Current Project编译当前工程pile Document编译文档pile Errors编译错误pile FPGA Project编译FPGA 工程pile Later后来再编译pile Library编译库pile only if modified仅编译修改之后pile PCB Project编译PCB 工程pile Project编译工程pile Sooner立即编译piled编译piled Object Debugger编译对象调试器piler Options编译选项piling %s正在编译%spiling Flattened Project编译平行工程plex Data复杂数据ponent元件ponent %s元件%sponent Actions元件操作ponent Class Generator元件分类发生器ponent Classes元件分类ponent ment元件注释ponent Connections元件连接ponent Cross Reference元件互相参照ponent Cross Reference Report ForProject %s工程元件穿插参考报告%s ponent Designator%s元件标识符%sponent Grid元件网格ponent Links元件ponent Name部件名ponent Names元件名称ponent Naming元件命名ponent Nets元件网络ponent Parameter元件参数ponent Pin Designator元件引脚标识符ponent Pin Editor元件引脚编辑器ponent Pins元件引脚ponent Placement元件布局ponent Primitives元件根本元素ponent Properties元件属性ponent Report元件报告ponent Rule Check元件规那么检查ponent scope for filtering andselection过滤及选择元件的围ponent Side元件层ponent Type元件类型ponent Types元件类型ponent Wizard元件向导- ..ponent Wizard - Pin Grid Arrays (PGA)元件向导- PGAponents元件ponents Cut Wires元件切线posite Drill Guide合成钻孔向导posite Layers合并层posite Properties合成特性Condition Type / Operator类型/操作状态Condition Value条件值Conductor Width导体宽度Conductors导体Configure Drill Pairs配置钻孔层对Configure Licenses配置软件许可证Configure PLD piler配置PLD编译Configure Project Options for ActiveProject为当前工程配置工程选项Confirm Delete Parameter确认删除参数Confirm Global Edit确定全局编辑Confirm Remove %s确认删除%sConfirm remove the layer %s确认是删除层%sConfirm Selection Memory Clear选择存储器去除时确认Connect Layer连接层Connect Style连接样式Connect To连接到Connect to Net连接到网络Connect Wire Check接线检查Connect Wire Extractor接线数据Connected Copper连接铜线Connected Tracks连接铜线Connection Color连接颜色Connection Matrix连接矩阵Connector连接器Connector Type连接器类型Constant Level常数等级Constraints约束限制Contract All全部压缩Convert Part To Sheet Symbol转换元件为图纸符号Convert Selected Free Pads to Vias将所选自由焊盘转换为过孔Convert Selected Vias to Free Pads将所选过孔转换为自由焊盘Convert Special Strings转换特殊字符串Convert to DXP Plane Mode转换为DXP电层模式Coordinate坐标Coordinate Positions坐标位置Copper thickness铜厚度Copy (Ctrl+C)复制(Ctrl+C)Copy ponent复制元件Copy Footprint From/To复制封装从/到Copy on Field复制域Copy preexisting edif models whenavailable当可访问到时拷贝已经存在的EDIF模型Copy Room Formats复制布局空间格式Copy to Layers复制到层Copyright ?Altium Limited 2002 Altium 所有2002Core (%s)核心(%s)Corner角Corner 1角1Corner 2角2Corrections校正Coupling耦合Create a new Board Level Design Project创立新的板级设计工程Create a new FPGA Design Project创立新的FPGA设计工程Create a new Integrated Library Package创立新的集成库包Create backup files创立备份文件- ..Create piled SimCode output file创立编译SimCode输出文件Create ponent创立元件Create Engineering Change Order创立工程改变顺序(ECO)Create Expression创立表达式Create FFT Chart新建FFT图表Create Library创立库Create List From PCB从PCB建表Create Netlist From Connected Copper从连接的铜板创立网表Create New Chart新建图表Create New Database新建数据库Create Non-Orthoganal Room from selectedponents根据所选元件创立非正交布局空间Create Non-Orthogonal Room from ponents根据元件创立非正交布局空间Create Orthogonal Room from ponents根据元件创立正交布局空间Create Orthogonal Room from selectedponents根据所选元件创立正交布局空间Create Pairs From Layer Stack从层堆栈中创立层对Create Pairs From Used Vias从所用过孔中创立层对Create Projects from Path从指定路径创立工程Create Rectangle Room from selectedponents根据所选元件创立矩形布局空间Create Rectangular Room from ponents根据元件创立矩形布局空间Create Report建立报告Create Report File创立报告文件Create Rule创立规那么Create Sheet From Symbol从符号创立图纸Create Symbol From Sheet从图纸创立符号Create Union from ponents从元件创立单元Create Union from Selected ponents根据所选元件创立单元Create VHDL File From Symbol从符号创立VHDL 文件Create VHDL from FPGA-Part从FPGA 零件创立VHDLCreate VHDL Testbench创立VHDL 测试平台Create Violations创立违规信息Cross Probe插入探针Cross Probe to Documents文档中插入探针Cross Probe to Schematic穿插检索到原理图Crossing Window穿插窗口Crossprobe schematic穿插检索原理图Crosstalk串扰Crosstalk Analysis串扰分析Crosstalk Waveforms串扰分析CTRL+Double Click Opens SheetCTRL+双击翻开图纸Current ponent当前元件Current Document当前文档Current Font当前字体Current Layer当前层Current Origin当前原点Current Page当前页Cursor A光标ACursor B光标BCursor beyond EOFEOF的光标Cursor beyond EOLEOL的光标Cursor Grid Options指针网格选项Cursor through tabs通过Tab移动光标Cursor Type光标类型Curve Width曲线宽度Custom Aperture Library File (*.LIB)自定义光圈库文件(*.LIB)Custom Height自定义高Custom Size自定义大小Custom Step定制调试Custom Style自定义风格Custom Width自定义宽- ..Customize Resources自定义资源Customizing DefaultEditor Editor用户缺省自定义编辑器Customizing PCB Editor自定义PCB 编辑器Customizing PCBLib Editor自定义PCBLib编辑器Customizing Sch Editor自定义原理图编辑器Customizing SchLib Editor定制原理图库编辑器Customizing VHDL Editor自定义VHDL编辑器Cut (Ctrl+X)剪切(Ctrl+X)Cutout挖除局部Darken调暗Data Process接线数据处理Database Connection数据库连接Database key field数据库关键字段Database Link File数据库文件Database Link Options数据库选项Database Linking数据库Database Linking Menu数据库菜单Database Links数据库DatabaseLink数据库Datasheet数据表Datum数据Datum Dimension数据尺度DC AnalysisDC分析DC Sweep Analysis Setup直流扫描分析配置Debugging Options调试选项Decision判定Declare ponent At Cursor在指针指向元件显示说明Decrease减少Decrease Horizontal Spacing of ponents减小元件水平间距Decrease Priority降低优先级Decrease Vertical Spacing of ponents减小元件的垂直间距default默认Default Background默认背景Default Bars缺省面板Default Color Set默认颜色设置Default Designator缺省名称Default File Name缺省文件名Default Locations默认位置Default Power Object Names默认电源对象名称Default Primitives默认根本元素Default Prints默认打印Default Shortcuts默认快捷方式Default Stimulus默认鼓励Default Template Name缺省模板名Default time units默认时间单位Default Value默认值Default Vendor Family默认厂家芯片系列DefaultEditor默认编辑DefaultRowHeight默认行高Define from selected objects从所选对象定义Define the layout of the PGA footprint byselecting the proper values选择适当的值定义PGA封装引脚布局degrees度数Delete All全部删除Delete All Cursors删除全部光标Delete All Waveforms删除全部波形Delete Chart删除图表Delete Class删除分类Delete Current Cursor删除当前光标Delete Cursor删除光标- ..Delete generated files before pile编译之前删除生成的文件Delete Net删除网络Delete Net Class删除网络分类Delete Plot删除坐标图Delete Watch删除监视Delete Waveform删除波形Delta Step增量调试Demote降级Density Map密度图Deselect All取消全部选择DeSelect All On Current Document取消选择当前的全部文档Design设计Design Documents设计文本Design Explorer DXP DXP 设计浏览器Design Explorer DXP - %s设计浏览器DXP - %sDesign Explorer Error设计浏览器错误Design Explorer Information设计浏览器信息Design Explorer Preferences设计浏览器属性Design Explorer Project Manager设计浏览器工程管理器Design Explorer Version 7.1.70设计浏览器版本7.1.70 Design Explorer Version 7.2.92设计浏览器版本7.2.92 Design Explorer Warning设计浏览器告警Design Rule Check设计规那么检查Design Rule Checker设计规那么检查Design Rules设计规那么Designator标识符Designator Display标识符显示Designator Format标识符格式Designator Index Control标识符指针控制Designators标识符Destination Library目标库Device Family器件系列Dielectric constant绝缘材料常数Dielectric Properties绝缘体属性Differences差异Different不同Digital Ground (GND)数字地层(GND)Digital Objects数字对象Digital Power (VCC)数字电源层(VCC)Digital Routing 1数字布线层1Digital Routing 2数字布线层2Digital Routing 3数字布线层3Digital Routing 4数字布线层4Digital Routing 5数字布线层5Digital Routing 6数字布线层6Digital Signal In数字信号输入Digital supply VCC数字电源VCCDigital Supply VDD数字电源VDDDimension标注线Dimensions标注线Diode二极管Diodes二极管Direction From Pad出焊盘方向Directive Options提示选项Directives指令Disable不激活Disable All全部禁用Disable All Watches禁用全部监视Disable dragging取消拖动Disable Update All取消修改全部- ..Disable Update Selected取消修改选择的Disable Watch禁用监视Display Cross Sheet Connectors显示图纸间连接符Display FFT Charts显示FFT图表Display Full Hierarchy显示全部层次Display Graphical Lines显示图形线条Display Logical Designators显示逻辑标识符Display Mode显示模式Display Name显示名称Display Net Labels显示网络标志Display No Hierarchy显示没有层次图Display Options显示选项Display Physical Designators显示物理标识符Display Pins显示引脚Display Ports显示端口Display Printer Fonts显示打印字体Display Report显示报告Display shadows around menus, toolbars andpanels显示菜单, 工具栏, 面板的阴影Display Sheet显示图纸Display Sheet Entries显示图纸入口Display Sheet Symbols显示图纸符号Display Symbols显示符号Display System Information显示系统信息Distance factor距离因素Distribute Horizontally水平居中分布Distribute Vertically垂直居中分布Division Size分割尺度Do not group不分组Do you wish to delete the Parameter你希望删除这个参数Documen文本Document Editors文档编辑器Document Name文档名称Document Options文档选项Document Order文档顺序Document Parameters文本参数Document Path文档路径Document scope for filtering and selection过滤选择文档围Documentation %s文本%sDocumentation Output文本输出Documents for %s%s 文档Documents for Free Documents文档为自由文档Does nothing无任何操作Don't Annotate ponent不注释元件Don't care不关注dot点Dot Grid网格点Dotted点Double click line双击行Double Click Runs Inspector鼠标双击那么运行检视器Double Sided双面Draft Thresholds草图起点Drag拖动Drag a column header here to group by thatcolumn拖动一列标头到这列用于分组Drag Orthogonal直角拖动Drag Selection拖动选择容Drag Track End拖动轨迹末端Draw Solid画实线Draw to Custom Aperture自定义光圈绘图Drawing制图Drawing Tools制图工具- ..DRC Error MarkersDRC 错误标记DRC Report OptionsDRC报告选项DRC ViolationsDRC违规数Drill钻孔机Drill Drawing钻孔图Drill Drawing Plots钻孔绘制图Drill Drawing Symbols钻孔绘制符号Drill Drawings钻孔图Drill Guide钻孔向导Drill Guide Plots钻孔导向图Drill Pair Properties钻孔层对属性Drill Pairs钻孔配对层Drill-Pair Manager钻孔层对管理器Drill-Pair Properties钻孔对属性DrillDrawing钻孔图DrillGuide钻孔向导Dual in-line Package (DIP)DIPDuplicate Selected复制被选DXP Help AdvisorDXP 帮助指导DXP Knowledge BaseDXP 知识库DXP Learning GuidesDXP 学习指南DXP Online helpDXP 在线帮助Dynamic动态Dynamic transparency动态透明效果Earth接地Earth Power Port接地电源端口ECO GenerationECO 启动EDA ServersEDA 效劳Edge Connectors边缘连接器EDIF MacroEDIF宏EDIF MenuEDIF 菜单EDIF StandardEDIF 标准Edit Buffer编辑缓冲Edit mand编辑命令Edit ment编辑注释Edit Full Pad Layer Definition编辑完整的焊盘层Edit Keyword Properties编辑关键字属性Edit Language Syntax编辑语言语法Edit Layer编辑层Edit Library编辑库Edit Net编辑网络Edit Net Class编辑网络分类Edit Nets编辑网络Edit Number编辑编号Edit Pins编辑引脚Edit Polygonal Room Vertices编辑多边形空间的顶点Edit Rule Priorities编辑规那么优先级Edit Rule Values编辑规那么数值Edit Selected编辑被选Edit Simulation Signals编辑仿真信号Edit String编辑字符串Edit Style编辑风格Edit Values编辑值Edit Variant编辑变量Edit Wave编辑波形Editing Options编辑选项Editor Preferences参数选择编辑器EditScript编辑脚本Eight Layer (5 x Signal, 3 x Plane)八层〔5信号层,3电层〕Elaborate and generate on pile编译时详细阐述和产生- ..Electrical Grid电子网格Electrical Type电气类型Ellipse椭圆形Elliptical Arc椭圆的弧线Embedded嵌入Embedded apertures (RS274X)嵌光圈表[RS274X]Embedded Project嵌入式工程Embedded Projects嵌入式工程Emitter发射极Enable All全部启用Enable All Watches启用全部监视Enable Font Substitution允许字型替换Enable In-Place Editing启用位置编辑Enable Update All使能修改全部Enable Update Selected使能修改选择的Enable Version Control允许版本控制Enable Watch启用监视Enabled激活End Angle完毕角度End Layer完毕层Enforce layer pairs settings执行层对设置Engineering Change Order工程改变单Entity/Configuration实体/配置Equalize Net Lengths补偿网络长度Error Marker错误标记Error Reporting错误报告Errors Detected监测到错误Errors or warnings found发现错误或告警Esc取消Example Layer Stacks层堆栈举例Examples例Excel Template FilenameExcel 模板文件名Exclude IEEE Directory不包括IEEE目录Exclude System Parameters拒绝系统参数Execute Changes执行改变Expand Row扩展行Expansion扩展Expansion value from rules从规那么扩展值Expiry Date有效期限Explode拆解Explode ponent to Free Primitives将元件拆解为自由的根本元素Explode posite拆解合成Explode Coordinate to Free Primitives将坐标拆解为自由的根本元素Explode Dimension to Free Primitives将尺度标注拆解为自由的根本元素Explode Polygon to Free Primitives将多边形敷铜拆解为自由的根本元素Explore浏览Explore Differences探测差异ExplorerFramePanel管理器框架面板Exponential/Logarithmic指数/对数Export Grid Contents导出容Export Netlist From PCB从PCB 导出网表Export Selected Waveforms导出选择的波形Export to PCB导出到PCBExport Using Template导出使用模板Expression表达式Extension Width延伸宽度Fabrication %s生产%sFabrication Outputs生产输出Falling Edge Flight Time下降沿延迟时间Falling Edge Overshoot下降沿过冲- ..Falling Edge Slope下降沿斜率Falling Edge Undershoot下降沿下冲False错误Fanout扇出Fanout DirectionFanout 方向Fanout OptionsFanout 选项Fanout StyleFanout 风格faster快Fatal Error严重错误File Mask文件过滤Files Found on All Search Paths在全部路径上查找到的文件Fill Color填充颜色Fills填充Film Box胶片盒Film Size胶片尺寸Film Wizard胶片向导Filter过滤Filter browsed objects过滤浏览对象Filter For过滤Filtered Objects过滤对象Final最终Final Properties最终属性Find and Replace Text查找并替换文本Find and Set Testpoints选择和设置测试点Find ponent查找部件Find Coupled Nets发现耦合网络Find Selections查找选择容Find Similar Objects找出相似对象Find text at cursor光标位置查找文本First ponent第一个元件First Layer首层First Page首页First Transition首次转换Fit All Objects适合全部对象Fit Board适合底板Fit Document适合大小文档Fit Document (Ctrl+PgDn)适合大小文档(Ctrl+PgDn)Fit Filtered Objects适合过滤对象Fit Selected适合选择Fit Selected Objects适合选中对象Fit Sheet适合图纸Fit Specified Area适合指定区域Fit Waveforms适合波形Fixed Size Jump固定步长跳转Flat (Only ports global)平面〔只对全局端口〕Flip Selection翻转被选FLOAT浮点Focus Wave主波形Font Substitutions字型置换Footprint封装Footprint Model封装模型Footprint not found没有发现封装Footprints封装For a parallel gap of平行线间距Force Columns Into View所有列显示Force plete tenting on bottom在底部强制完全伸展Force plete tenting on top在顶部强制完全伸展Foreground前景Formal Type格式类型Format and Radix格式和基数- ..Format Axis格式化轴Format Wave格式化波形Format Y Axis格式化Y 轴Formats格式Formatting格式化Found in发现于Four Layer (2 x Signal, 2 x Plane)四层〔2信号层,2电层〕FPGA OptionsFPGA 选项FPGA PreferencesFPGA 参数选择FPGA ProjectFPGA工程FPGA ProjectsFPGA工程Free Documents自由文档Free Objects自由对象From To Display Settings飞线显示设置From Tos飞线From-To Editor飞线编辑器Full Circle圆环Full line ment全行注释Full Query完全查询Full Results全部结果Full Stack完全层叠Function Definitions函数定义Gap间隙Gear 2齿轮2Gear 3齿轮3Gear 4齿轮4Gear 5齿轮5Gear 6齿轮6Gear's Method 1st Order齿轮方法第1命令Gear's Method 2nd Order齿轮方法第2命令Gear's Method 3rd Order齿轮方法第3命令Generate Change Orders产生改变命令Generate DRC Rules产生DRC规那么Generate implicit modules for LPM, XBLOX orLogicB为LPM, XBLOX orLogicB产生隐含模块Generate Print Preview of Active Document生成激活文档的打印预览Generate Report生成报告Generate XSPICE Netlist生成XSPICE 连线表Generates pick and place files生成拾取和摆放文件Gerber FilesGerber文件Gerber SetupGerber设置Get Latest Version得到最后的版本Global (Netlabels and ports global)全局〔网络标号和全局端口〕GND Power Port接地电源端口Goto Line Number转到连线编号Graph图表Graphic图形Graphical图形Graphical Editing图形编辑Greater Equal大于等于Grid栅格Grid 1网格1Grid 2网格2Grid Color网格颜色Grid Range网格围Grid Size网格尺寸Grid Type栅格类型Grids网格Ground Plane 1 (GND)地平面层1(GND)Ground Plane 2 (GND)地平面层2(GND)。
ProtelDXP2004分立元件库元件名称中英对照表PPT文档35页
谢谢你的阅读
❖ 知识就是财富 ❖ 丰富你的人生
71、既然我已经踏上这条道路,那么,任何东西都不应妨碍我沿着这条路走下去。——康德 72、家庭成为快乐的种子在外也不致成为障碍物但在旅行之际却是夜间的伴侣。——西塞罗 73、坚持意志伟大的事业需要始终不渝的精神。——伏尔泰 74、路漫漫其修道远,吾将上下而求索。——屈原 75、内外相应,言行相称。——韩非
ProtelDXP2004分立元件库元件名称中英 对照表
56、死去何所道,托体同山阿。 57、春秋多佳日,登高赋新诗。 58、种豆南山下,草盛豆苗稀。晨兴 理荒秽 ,带月 荷锄归 。道狭 草木长 ,夕露 沾我衣 。衣沾 不足惜 ,但使 愿无违 。 59、相见无杂言,但道桑麻长。 60、迢迢新秋夕,亭亭月将圆。
Hale Waihona Puke
altium窗口菜单中英文对照表
Altium_Designer(protel_DXP)英文菜单汉化对应表表2014-01-08 17:06 5964人阅读评论(0) 收藏举报分类:硬件(100)%s - No SI model for part@%s - 没有部件的SI模型%s Degrees@%s 度%s mm@%s 毫米%s object selected in %s document@在%s个文档有%s个对象被选中%s Objects Displayed (%s Selected)@%s 对象显示 (%s 被选择)%s objects selected@%s 对象被选择(custom)@(自定义)(pixels)@(像素)+12 Power Port@+12 电源端口+5 Power Port@+5 电源端口-5 Power Port@-5 电源端口0 Hidden comment strings@0 隐藏注释行电容电容1 Locked components@1 锁定元件1 By Ascending X Then Ascending Y@根据 X递增量决定 Y递增量电容100K Hertz Pulse@100KHz 脉冲100K Hertz Sine Wave@100KHz 正弦波100K Resistor@100K 电阻10K Hertz Pulse@10KHz 脉冲10K Hertz Sine Wave@10KHz 正弦波10K Resistor@10K 电阻10uF Capacitor@10uF 电容1K Hertz Pulse@1KHz 脉冲1K Hertz Sine Wave@1KHz 正弦波1K Resistor@1K 电阻1M Hertz Pulse@1MHz 脉冲1M Hertz Sine Wave@1MHz 正弦波2 Pads and vias with a hole size between 15and 30@2 焊盘和过孔的孔大小在15-30之间电容4 All testpoints@4 全部测试点4 Port Serial Interface@4 端口串行接口电阻47K Resistor@47K 电阻5 Component track and arc silkscreenprimitives@5 元件丝印层的基本线和弧线A Keyword@A关键字Abort Simulation@终止仿真About Design Explorer@关于设计浏览器Absolute@绝对Absolute Layer@绝对层Absolute Origin@绝对原点AC Small Signal Analysis Setup@交流小信号分析配置Accept Changes (Create ECO)@承认改变 (建立 ECO)Access Code@验证码Accuracy@精度Activates open documents@激活显示文本Active Low Input@激活低电平输入Active Low Output@激活低电平输出Active project@当前激活项目Active sheet@当前激活图纸Active Signals@激活的信号Add All@添加全部Add All Waveforms@添加全部波形Add as Rule@作为规则添加Add Assembly Outputs@增加装配输出Add Class@添加分类Add Component Part@添加元件部件Add Document@增加文本Add Document to Focused Project@添加文档到当前项目Add Documentation Outputs@增加文本输出Add Existing Project@添加已存在的项目Add Fabrication Outputs@增加生产输出Add first condition@添加首要条件Add From To@添加From ToAdd Internal Plane@增加内电层Add Layer@添加层Add Library@添加库Add License@添加许可证Add Net@添加网络Add Net Class@添加网络分类Add Netlist Outputs@增加网表输出Add New Cursor@增加新光标Add New Model@添加新模式Add New Project@添加新项目Add One@添加一个Add or Remove Libraries@添加或移出库文件Add Other Outputs@添加其他输出Add Plane@添加内电层Add Plot@增加图表Add Project To Version Control@将项目添加到版本控制Add Remove Component Libraries@添加移出元件库Add Remove Libraries@添加/移出库文件Add Reports@增加报告Add Selected@添加选择的Add Selected Primitives to Component@添加所选基本元素到元件Add Sheet Entry@添加图纸入口Add Signal Layer@增加信号层Add Suffix@加后缀Add Template to Clipboard@添加模板到剪贴板Add To Current Sheet@添加到当前图纸Add to Custom Colors@添加到自定义颜色Add To Design@添加到设计Add To Entire Project@添加到整个项目Add to new Y axis@增加到新Y轴Add to Project@添加到项目Add To Sheet@添加到图纸Add To Version Control@添加到版本控制Add top level signals to waveform@给波形增加顶层信号Add Variant@添加变量Add Watch@增加监视Add Wave@增加波形Add Wave To Plot@给图表增加波形Add Waveform@增加波形Add waveforms to the new plot@给新图表增加波形Add Y Axis@增加 Y 轴Add/Edit Model@增加/编辑模型Add/Remove Libraries@装载/移出库文件Add/Remove Library@装载/移出库AddAlias@添加别名Advanced (Query)@高级 (查询)Advanced Mode@高级模式Affected Document@所影响的文本Affected Object@所影响的对象Aggregate@合计Align Bottom@底部对齐Align Components@对齐元件Align Components by Bottom Edges@根据元件下缘对齐Align Components by Horizontal Centers@元件居中对齐Align Components by Left Edges@元件左边对齐Align Components by Right Edges@元件右边对齐Align Components by Top Edges@元件对齐顶部边缘Align Components by Vertical Centers@根据垂直中心对其元件Align Left@左对齐Align Right@右对齐Align Top@顶部对齐Aligned - Bottom@对齐 - 底部Aligned - Center@对齐 - 中心Aligned - Inside Left@对齐 - 内部左边Aligned - Inside Right@对齐 - 内部右边Aligned - Left@对齐 - 左边Aligned - Right@对齐 - 右边Aligned - Top@对齐 - 顶部all@全部All Components@全部元件All Draft@全部草图All Final@全部最终All Hidden@全部隐藏All Locked@全部锁定All Nets@全部网络All Off@全部关闭All On@全部打开All On Current Document@全部当前文档All on Layer@全部打开层All open schematic documents@所有打开原理图文档All Orientations@所有方向All schematic documents in the currentproject@当前项目中所有原理图文档All Text Docs@全部文本文件Allow Dock@允许停放Allow multiple testpoints on same net@允许同一网络多个测试点Allow Ports to Name Nets@允许端口到网络名Allow Sheet Entries to Name Nets@允许图纸入口到网络名Allow Short Circuit@允许电路短路Allow Synchronization With Database@允许和数据库同步Allow Synchronization With Library@允许和库同步Allow testpoint under component@元件下允许测试点Allow Vias under SMD Pads@SMD焊盘下允许过孔Allowed Orientations@允许方向Allowed Side and Order@允许边和定制Alpha@字母Alpha Numeric@字母数字Alpha Numeric Suffix@字母数字下标Alphabetically@字母顺序Alternate 1@另一选择 1Alternative@其他选择Always load error file@总是加载错误文件Amplitude@振幅Analog@模拟Analog +12V (+12V)@模拟 +12V (+12V)Analog +5V (+5V)@模拟 +5V (+5V)Analog Ground (AGND)@模拟地 (AGND)Analog Routing 1@模拟布线层1Analog Routing 2@模拟布线层2Analog Routing 3@模拟布线层3Analog Signal In@模拟信号输入Analyse@分析Analyses Setup@分析配置Analyses/Options@分析/选项Analysis@分析Analysis Errors@分析错误Analyze Design@分析设计Analyze Document@分析文档And Gate@与门And to wrap long lines@增加到可交换长行Angular@角形Angular Dimension@角度Angular Step@角幅Animation speed@动画速度Annotate@标注Annotation@注释Anode@正极ANSI@ANSIAny@任何Aperture File (using Wizard formats)@光圈文件 (利用向导格式) Aperture Library@光圈库Aperture List@光圈列表Aperture Matching Tolerances@D码表匹配公差Append Sheet Numbers to Local Nets@附加图纸编号到本地网络Applicable Binary Rules@适用的二元规则Applicable Rules@适用的规则Applicable Unary Rules@适用的一元规则Apply Filter@应用过滤器Apply to Active Chart Only@仅适用于激活图表Apply to Entire Document@适用于整个文本Arc@弧线Arc (Any Angle)@弧形 (任何角度)Arc (Center)@弧形 (定中心)Arc (Edge)@弧形 (边限)Arc Line Width@弧线宽度Arc Radius@圆弧半径Architecture@结构Archive project document@存档项目文件Arcs@弧形Arithmetic@算法Around Point@附近的点Arrange All Windows Horizontally@水平排列所有窗口Arrange All Windows Vertically@垂直排列所有窗口Arrange Components Inside Area@在区域内排列元件Arrange Components Within Room@在布局空间内排列元件Arrange Outside Board@在底边界外排列Arrange Within Rectangle@在矩形里排列Arrange Within Room@在布局空间里排列Arrow Length@箭头长度Arrow Line Width@箭头线宽度Arrow Position@箭头位置Arrow Size@箭头大小Arrow Style Power Port@发射型电源端口Arrow Width@箭头宽度Articles and Tutorials@文章和教程Assembly %s@装配 %sAssembly Drawings@装配制图Assembly Outputs@装配输出At Margin@在页边距At Window@在窗口Attributes on Layer@层上属性Auto Create Composite@自动创建合成Auto indent mode@自动缩进模式Auto Pan Fixed Jump@自动平移固定范围Auto Pan Off@自动平移关闭Auto Pan Options@自动平移选项Auto Pan ReCenter@自动平移至中心Auto Placement@自动布局Auto Placer@自动放置Auto Route@自动布线Auto save every@自动保存间隔Auto Zoom@自动缩放Auto-Increment During Placement@在布局时自动增加Auto-Junction@自动加节点Auto-Position Sheet@自动定位图纸Automatic (Based on project contents)@自动(基于项目内容)Automatically crossprobe first error@自动交叉检索第一个错误Automatically Remove Loops@自动清除回路Autopan Options@自动位移选项Autoposition@自动定位Autosave desktop@自动保存桌面设置Available Libraries@当前库Available Routing Strategies@可用的布线策略Available Signals@可用的信号Average Track Length (mil)@平均铜线长度(mil)Avg@平均Avoid Obstacle@避开障碍物Back Annotate@反向标注Background@背景Backspace unindents@回车取消缩进Backup Files@备份文件Backup Options@备份选项Ball Grid Arrays (BGA)@BGABallistic@可变速度移动Bank1@组列1Bank2@组列2Bar Style Power Port@条型电源端口Bar to use as Main Menu@栏作为主菜单使用Bar Type@栏类型Bars@栏Base Value@低电平Baseline@基线Baseline Dimension@基线尺度Basic DC@基本直流Batch@批处理Batch Mode@批命令模式Begin Group@开始分组Below is a list of all the processesprovided by this server@以下列表是此服务提供的所有处理模块Beta Deg@Beta降级Bezier@曲线BGA Options@BGA 选项Bidirectional Signal Flow@双向信号流向Bill of Materials@材料清单Bill of Materials (By PartType) For Project[%]@项目[%s]物料清单(元件类型)Bill of Materials For PCB%s@PCB %s材料清单Bill of Materials For Project %s@项目材料清单%sBitmap File@位图文件Blank Project (Embedded)@空白项目 (嵌入式)Blank Project (FPGA)@空白项目 (FPGA)Blank Project (Library Package)@空白项目 (库包)Blank Project (PCB)@空白项目 (PCB)Block Indent@块缩进Block Name@块名称Block Name : %s@块名称 : %sBoard@板Board Area Color@板区域颜色Board Dimensions@板尺寸Board in 3D@3D 板视图Board Information@板信息Board La&yers & Colors@板层和颜色Board La&yers && Colors@板层和颜色Board Layers Colors@板层颜色Board Layers & Colors@板层和颜色Board Layers and Colors@板层和颜色Board Line Color@板层线颜色Board Options@板选项Board Shape@板形Board Specifications@板技术参数Bold Waveforms@实线波形BOOLEAN@布尔数学体系Border (Auto-Detect)@边界 (自动探测)Border Color@边框颜色Border On@边框显示Border Width@边框宽度Bottom@底层Bottom Dielectric@底部绝缘层Bottom Layer@底层Bottom Layer Annular Ring Size@底层圆环尺寸Bottom Overlay@底层丝印层Bottom Paste@底层焊锡层Bottom Solder@底层阻焊层Bottom Solder Mask@底层阻焊层BottomLayer@底层BottomOverlay@底层丝印层Brackets@支架Break All Component Unions@从单元中分离出所有元件Break Component from Union@从单元中分离出元件Break Track@断开轨迹Breakpoints@断点Brightness@亮度Bring To Front Of@带到某对象前面Browse@浏览Browse Component Libraries@浏览元件库Browse Components@浏览元件Browse Libraries@浏览库Browse Library@浏览库文件Bubble Help Advisor (Shift+F1)@浮动帮助顾问 (Shift+F1) Build Composite@构造合成Build Later@后来再建Build PCB Project@构造 PCB 项目Build Project@构造项目Build Query@构造智能语句Build Sooner@立即创建Build-Up@绝缘层对Building Query from Board@从板构造查询Bus@总线Bus Entry@总线入口Bus indices out of range@总线超出范围Bus range syntax errors@总线范围语法错误Bus Width@总线线宽By class@通过类By document type@通过文本类型C Menu@C 菜单C Standard@C 标准Calc. CopperCalculated Impedance =@计算阻抗=Calculated Trace Width =@计算线宽=CAM Document@CAM 文档CAM Editor@CAM 编辑器Cannot Locate Document %s@无法找到%s文档信息Capacitance@电容Capacitor@电容Capacitors@电容Categories@类别Cathode@负极Center Dimension@中心点尺度Center Horizontal@水平居中Center of Object@对象中心Center Vertical@垂直居中Change Language@更换语言Change Order@改变顺序Change System Font@改变系统字体Change Technology@改变封装技术Channel Offset@通道偏移Characteristic Impedance Driven Width@特性阻抗驱动线宽Chart@制图Chart name is blank@图表名称为空Chart Options@图表选项Check All Components@检查所有元件Check In@签入Check Mode@校验模式Check Out@签出Check Syntax@校验语法Choose a snap grid size@选择捕获网格尺寸Choose Color@选择颜色Choose cursor to delete@选择要光标删除Choose cursor to jump to@选择要跳转到的光标Choose Default Backup Folder@选择缺省的备份文件夹Choose Default Document Folder@选择缺省文档文件夹Choose Design Rule Type@选择设计规则类型Choose Document@选择文档Choose Document Scope@选择文档范围Choose Document to Open@选择要打开的文档Choose Document to Place@选择文档放置Choose Documents@选择文档Choose Documents to Add to Project %s@选择文档加到项目%sChoose Documents To Compare@选择比较文档Choose documents to compare - one from theleft list and one from the right list@选择比较文档 - 一个从左面列表另一个从右面列表选择Choose Project@选择项目Choose Project Group to Open@选择要打开的项目组Choose Project to Open@选择要打开的项目Choose second corner@选择第二角Choose the document to compare against thedesign hierarchy of %s@选择与设计层次%s进行比较的文本Choose the document to compare against thedesign hierarchy of @选择与项目文本的层次设计进行比较的文本Choose Top Level@选择顶层Choose WAS-IS File for Back-Annotation fromPCB@从PCB选择 WAS-IS文件作为反向注释Circle Style Power Port@循环型电源端口Circuit@电路Circuit Simulation@电路仿真CKT@CKTClamping@箝位Class I@分类 IClass II@分类 IIClass Type@类型Classes@分类Classic Color Set@典型颜色设置Clean All Nets@清除全部网络Clean Single Nets@清除单一网络Clear All Nets@清除全部网络Clear All Test points@清除全部检测点Clear All Testpoints@清除全部测试点Clear Browser Marks@清除浏览器标记Clear Class@清除类别Clear Current Filter@清除当前过滤器Clear Current Filter (Shift+C)@清除当前过滤器(Shift+C)Clear Existing@清除已存在Clear Filter@清除过滤器Clear History@清除历史Clear Memory@清除存储器Clear non-numerical values@清除非数字的值Clear Selected@清除已选Clear Status@清除状态Clear workspace compile messages oncompile@编译时清除工作空间编译信息Clearance@间距Click Clears Selection@单击清除选择Click on the finish button to complete thetask@在结束按钮上点击完成任务Client@客户端Client License Usage@客户端许可证用法Client Setup@客户端设置Clip to Area@显示框内文本Clipboard Reference@剪贴板属性clock@时钟Close 'Compile Errors'@关闭‘编译错误’面板Close 'Compiled Object Debugger'@关闭‘编译对象调试器’面板Close 'Differences'@关闭‘差异’面板Close 'Files'@关闭‘文件’面板Close 'Help Advisor'@关闭‘帮助顾问’面板Close 'Inspector'@关闭 '检视器'Close 'Libraries'@关闭 '库'Close 'List'@关闭 '列表'Close 'Messages'@关闭‘消息’面板Close 'navigator'@关闭‘浏览器’面板Close 'Projects'@关闭‘项目’面板Close All Documents@关闭全部文件Close Composite@关闭合成Close Documents@关闭文档Close Focused Project@关闭当前项目Close Project@关闭项目Close Project Documents@关闭项目文档Collapse Row@折叠行Collect Data For@数据收集类型Collector@集电极Color Options@颜色选项Color Set@颜色设置Colors && Gray Scales@色彩/灰度级Colours@颜色Column Best Fit@适应列宽Command Reference@命令参考Command Status@命令状态栏Comment type@注释类型Comp Drag@拖动比较Comparator@比较器Comparison Type Description@比较类型描述Compile Active Document@编译当前文档Compile Active Project@编译当前项目Compile All@编译全部Compile All Open Projects@编译全部已打开的项目Compile All Projects@编译所有项目Compile Current Project@编译当前项目Compile Document@编译文档Compile Errors@编译错误Compile FPGA Project@编译 FPGA 项目Compile Later@后来再编译Compile Library@编译库Compile only if modified@仅编译修改之后Compile PCB Project@编译 PCB 项目Compile Project@编译项目Compile Sooner@立即编译Compiled@编译Compiled Object Debugger@编译对象调试器Compiler Options@编译选项Compiling %s@正在编译 %sCompiling Flattened Project@编译平行项目Complex Data@复杂数据component@元件Component %s@元件%sComponent Actions@元件操作Component Class Generator@元件分类发生器Component Classes@元件分类Component Comment@元件注释Component Connections@元件连接Component Cross Reference@元件互相参照Component Cross Reference Report ForProject %s@项目元件交叉参考报告%s Component Designator%s@元件标识符%sComponent Grid@元件网格Component Links@元件链接Component Name@部件名Component Names@元件名称Component Naming@元件命名Component Nets@元件网络Component Parameter@元件参数Component Pin Designator@元件引脚标识符Component Pin Editor@元件引脚编辑器Component Pins@元件引脚Component Placement@元件布局Component Primitives@元件基本元素Component Properties@元件属性Component Report@元件报告Component Rule Check@元件规则检查Component scope for filtering andselection@过滤及选择元件的范围Component Side@元件层Component Type@元件类型Component Types@元件类型Component Wizard@元件向导Component Wizard - Pin Grid Arrays (PGA)@元件向导 - PGAComponents@元件Components Cut Wires@元件切线Composite Drill Guide@合成钻孔向导Composite Layers@合并层Composite Properties@合成特性Condition Type / Operator@类型/操作状态Condition Value@条件值Conductor Width@导体宽度Conductors@导体Configure Drill Pairs@配置钻孔层对Configure Licenses@配置软件许可证Configure PLD Compiler@配置PLD编译Configure Project Options for ActiveProject@为当前项目配置项目选项Confirm Delete Parameter@确认删除参数Confirm Global Edit@确定全局编辑Confirm Remove %s@确认删除%sConfirm remove the layer %s@确认是删除层 %sConfirm Selection Memory Clear@选择存储器清除时确认Connect Layer@连接层Connect Style@连接样式Connect To@连接到Connect to Net@连接到网络Connect Wire Check@接线检查Connect Wire Extractor@接线数据Connected Copper@连接铜线Connected Tracks@连接铜线Connection Color@连接颜色Connection Matrix@连接矩阵Connector@连接器Connector Type@连接器类型Constant Level@常数等级Constraints@约束限制Contract All@全部压缩Convert Part To Sheet Symbol@转换元件为图纸符号Convert Selected Free Pads to Vias@将所选自由焊盘转换为过孔Convert Selected Vias to Free Pads@将所选过孔转换为自由焊盘Convert Special Strings@转换特殊字符串Convert to DXP Plane Mode@转换为 DXP内电层模式Coordinate@坐标Coordinate Positions@坐标位置Copper thickness@铜厚度Copy (Ctrl+C)@复制 (Ctrl+C)Copy Component@复制元件Copy Footprint From/To@复制封装从/到Copy on Field@复制域Copy preexisting edif models whenavailable@当可访问到时拷贝已经存在的EDIF模型Copy Room Formats@复制布局空间格式Copy to Layers@复制到层Copyright ?Altium Limited 2002@ Altium 版权所有 2002Core (%s)@核心 (%s)Corner@角Corner 1@角 1Corner 2@角 2Corrections@校正Coupling@耦合Create a new Board Level Design Project@创建新的板级设计项目Create a new FPGA Design Project@创建新的FPGA设计项目Create a new Integrated Library Package@创建新的集成库包Create backup files@创建备份文件Create compiled SimCode output file@创建编译SimCode输出文件Create Component@创建元件Create Engineering Change Order@创建工程改变顺序(ECO)Create Expression@创建表达式Create FFT Chart@新建FFT图表Create Library@创建库Create List From PCB@从PCB建表Create Netlist From Connected Copper@从连接的铜板创建网表Create New Chart@新建图表Create New Database@新建数据库Create Non-Orthoganal Room from selectedcomponents@根据所选元件创建非正交布局空间Create Non-Orthogonal Room from Components@根据元件创建非正交布局空间Create Orthogonal Room from Components@根据元件创建正交布局空间Create Orthogonal Room from selectedcomponents@根据所选元件创建正交布局空间Create Pairs From Layer Stack@从层堆栈中创建层对Create Pairs From Used Vias@从所用过孔中创建层对Create Projects from Path@从指定路径创建项目Create Rectangle Room from selectedcomponents@根据所选元件创建矩形布局空间Create Rectangular Room from Components@根据元件创建矩形布局空间Create Report@建立报告Create Report File@创建报告文件Create Rule@创建规则Create Sheet From Symbol@从符号创建图纸Create Symbol From Sheet@从图纸创建符号Create Union from Components@从元件创建单元Create Union from Selected Components@根据所选元件创建单元Create VHDL File From Symbol@从符号创建 VHDL 文件Create VHDL from FPGA-Part@从 FPGA 零件创建 VHDLCreate VHDL Testbench@创建 VHDL 测试平台Create Violations@创建违规信息Cross Probe@插入探针Cross Probe to Documents@文档中插入探针Cross Probe to Schematic@交叉检索到原理图Crossing Window@交叉窗口Crossprobe schematic@交叉检索原理图Crosstalk@串扰Crosstalk Analysis@串扰分析Crosstalk Waveforms@串扰分析CTRL+Double Click Opens Sheet@CTRL+双击打开图纸Current Component@当前元件Current Document@当前文档Current Font@当前字体Current Layer@当前层Current Origin@当前原点Current Page@当前页Cursor A@光标 ACursor B@光标 BCursor beyond EOF@EOF的光标Cursor beyond EOL@EOL的光标Cursor Grid Options@指针网格选项Cursor through tabs@通过Tab移动光标Cursor Type@光标类型Curve Width@曲线宽度Custom Aperture Library File (*.LIB)@自定义光圈库文件 (*.LIB)Custom Height@自定义高Custom Size@自定义大小Custom Step@定制调试Custom Style@自定义风格Custom Width@自定义宽Customize Resources@自定义资源Customizing DefaultEditor Editor@用户缺省自定义编辑器Customizing PCB Editor@自定义 PCB 编辑器Customizing PCBLib Editor@自定义PCBLib编辑器Customizing Sch Editor@自定义原理图编辑器Customizing SchLib Editor@定制原理图库编辑器Customizing VHDL Editor@自定义VHDL编辑器Cut (Ctrl+X)@剪切 (Ctrl+X)Cutout@挖除部分Darken@调暗Data Process@接线数据处理Database Connection@数据库连接Database key field@数据库关键字段Database Link File@数据库链接文件Database Link Options@数据库链接选项Database Linking@数据库链接Database Linking Menu@数据库链接菜单Database Links@数据库链接DatabaseLink@数据库链接Datasheet@数据表Datum@数据Datum Dimension@数据尺度DC Analysis@DC分析DC Sweep Analysis Setup@直流扫描分析配置Debugging Options@调试选项Decision@判定Declare Component At Cursor@在指针指向元件显示说明Decrease@减少Decrease Horizontal Spacing of Components@减小元件水平间距Decrease Priority@降低优先级Decrease Vertical Spacing of Components@减小元件的垂直间距default@默认Default Background@默认背景Default Bars@缺省面板Default Color Set@默认颜色设置Default Designator@缺省名称Default File Name@缺省文件名Default Locations@默认位置Default Power Object Names@默认电源对象名称Default Primitives@默认基本元素Default Prints@默认打印Default Shortcuts@默认快捷方式Default Stimulus@默认激励Default Template Name@缺省模板名Default time units@默认时间单位Default Value@默认值Default Vendor Family@默认厂家芯片系列DefaultEditor@默认编辑DefaultRowHeight@默认行高Define from selected objects@从所选对象定义Define the layout of the PGA footprint byselecting the proper values@选择适当的值定义PGA封装引脚布局degrees@度数Delete All@全部删除Delete All Cursors@删除全部光标Delete All Waveforms@删除全部波形Delete Chart@删除图表Delete Class@删除分类Delete Current Cursor@删除当前光标Delete Cursor@删除光标Delete generated files before compile@编译之前删除生成的文件Delete Net@删除网络Delete Net Class@删除网络分类Delete Plot@删除坐标图Delete Watch@删除监视Delete Waveform@删除波形Delta Step@增量调试Demote@降级Density Map@密度图Deselect All@取消全部选择DeSelect All On Current Document@取消选择当前的全部文档Design@设计Design Documents@设计文本Design Explorer DXP@ DXP 设计浏览器Design Explorer DXP - %s@设计浏览器 DXP - %sDesign Explorer Error@设计浏览器错误Design Explorer Information@设计浏览器信息Design Explorer Preferences@设计浏览器属性Design Explorer Project Manager@设计浏览器项目管理器Design Explorer Version 设计浏览器版本 Explorer Version 设计浏览器版本 Explorer Warning@设计浏览器告警Design Rule Check@设计规则检查Design Rule Checker@设计规则检查Design Rules@设计规则Designator@标识符Designator Display@标识符显示Designator Format@标识符格式Designator Index Control@标识符指针控制Designators@标识符Destination Library@目标库Device Family@器件系列Dielectric constant@绝缘材料常数Dielectric Properties@绝缘体属性Differences@差异Different@不同Digital Ground (GND)@数字地层(GND)Digital Objects@数字对象Digital Power (VCC)@数字电源层(VCC)Digital Routing 1@数字布线层1Digital Routing 2@数字布线层2Digital Routing 3@数字布线层3Digital Routing 4@数字布线层4Digital Routing 5@数字布线层5Digital Routing 6@数字布线层6Digital Signal In@数字信号输入Digital supply VCC@数字电源VCCDigital Supply VDD@数字电源VDDDimension@标注线Dimensions@标注线Diode@二极管Diodes@二极管Direction From Pad@出焊盘方向Directive Options@提示选项Directives@指令Disable@不激活Disable All@全部禁用Disable All Watches@禁用全部监视Disable dragging@取消拖动Disable Update All@取消修改全部Disable Update Selected@取消修改选择的Disable Watch@禁用监视Display Cross Sheet Connectors@显示图纸间连接符Display FFT Charts@显示FFT图表Display Full Hierarchy@显示全部层次Display Graphical Lines@显示图形线条Display Logical Designators@显示逻辑标识符Display Mode@显示模式Display Name@显示名称Display Net Labels@显示网络标志Display No Hierarchy@显示没有层次图Display Options@显示选项Display Physical Designators@显示物理标识符Display Pins@显示引脚Display Ports@显示端口Display Printer Fonts@显示打印字体Display Report@显示报告Display shadows around menus, toolbars andpanels@显示菜单, 工具栏, 面板的阴影Display Sheet@显示图纸Display Sheet Entries@显示图纸入口Display Sheet Symbols@显示图纸符号Display Symbols@显示符号Display System Information@显示系统信息Distance factor@距离因素Distribute Horizontally@水平居中分布Distribute Vertically@垂直居中分布Division Size@分割尺度Do not group@不分组Do you wish to delete the Parameter@你希望删除这个参数Documen@文本Document Editors@文档编辑器Document Name@文档名称Document Options@文档选项Document Order@文档顺序Document Parameters@文本参数Document Path@文档路径Document scope for filtering and selection@过滤选择文档范围Documentation %s@文本 %sDocumentation Output@文本输出Documents for %s@%s 文档Documents for Free Documents@文档为自由文档Does nothing@无任何操作Don't Annotate Component@不注释元件Don't care@不关注dot@点Dot Grid@网格点Dotted@点Double click line@双击行Double Click Runs Inspector@鼠标双击则运行检视器Double Sided@双面Draft Thresholds@草图起点Drag@拖动Drag a column header here to group by thatcolumn@拖动一列标头到这列用于分组Drag Orthogonal@直角拖动Drag Selection@拖动选择内容Drag Track End@拖动轨迹末端Draw Solid@画实线Draw to Custom Aperture@自定义光圈绘图Drawing@制图Drawing Tools@制图工具DRC Error Markers@DRC 错误标记DRC Report Options@DRC报告选项DRC Violations@DRC违规数Drill@钻孔机Drill Drawing@钻孔图Drill Drawing Plots@钻孔绘制图Drill Drawing Symbols@钻孔绘制符号Drill Drawings@钻孔图Drill Guide@钻孔向导Drill Guide Plots@钻孔导向图Drill Pair Properties@钻孔层对属性Drill Pairs@钻孔配对层Drill-Pair Manager@钻孔层对管理器Drill-Pair Properties@钻孔对属性DrillDrawing@钻孔图DrillGuide@钻孔向导Dual in-line Package (DIP)@DIPDuplicate Selected@复制被选DXP Help Advisor@DXP 帮助指导DXP Knowledge Base@DXP 知识库DXP Learning Guides@DXP 学习指南DXP Online help@DXP 在线帮助Dynamic@动态Dynamic transparency@动态透明效果Earth@接地Earth Power Port@接地电源端口ECO Generation@ECO 启动EDA Servers@EDA 服务Edge Connectors@边缘连接器EDIF Macro@EDIF宏EDIF Menu@EDIF 菜单EDIF Standard@EDIF 标准Edit Buffer@编辑缓冲Edit Command@编辑命令Edit Comment@编辑注释Edit Full Pad Layer Definition@编辑完整的焊盘层Edit Keyword Properties@编辑关键字属性Edit Language Syntax@编辑语言语法Edit Layer@编辑层Edit Library@编辑库Edit Net@编辑网络Edit Net Class@编辑网络分类Edit Nets@编辑网络Edit Number@编辑编号Edit Pins@编辑引脚Edit Polygonal Room Vertices@编辑多边形空间的顶点Edit Rule Priorities@编辑规则优先级Edit Rule Values@编辑规则数值Edit Selected@编辑被选Edit Simulation Signals@编辑仿真信号Edit String@编辑字符串Edit Style@编辑风格Edit Values@编辑值Edit Variant@编辑变量Edit Wave@编辑波形Editing Options@编辑选项Editor Preferences@参数选择编辑器EditScript@编辑脚本Eight Layer (5 x Signal, 3 x Plane)@八层(5信号层,3内电层)Elaborate and generate on compile@编译时详细阐述和产生Electrical Grid@电子网格Electrical Type@电气类型Ellipse@椭圆形Elliptical Arc@椭圆的弧线Embedded@嵌入Embedded apertures (RS274X)@内嵌光圈表[RS274X]Embedded Project@嵌入式项目Embedded Projects@嵌入式项目Emitter@发射极Enable All@全部启用Enable All Watches@启用全部监视Enable Font Substitution@允许字型替换Enable In-Place Editing@启用位置编辑Enable Update All@使能修改全部Enable Update Selected@使能修改选择的Enable Version Control@允许版本控制Enable Watch@启用监视Enabled@激活End Angle@结束角度End Layer@结束层Enforce layer pairs settings@执行层对设置Engineering Change Order@工程改变单Entity/Configuration@实体/配置Equalize Net Lengths@补偿网络长度Error Marker@错误标记Error Reporting@错误报告Errors Detected@监测到错误Errors or warnings found@发现错误或告警Esc@取消Example Layer Stacks@层堆栈举例Examples@范例Excel Template Filename@Excel 模板文件名Exclude IEEE Directory@不包括IEEE目录Exclude System Parameters@拒绝系统参数Execute Changes@执行改变Expand Row@扩展行Expansion@扩展Expansion value from rules@从规则扩展值Expiry Date@有效期限Explode@拆解Explode Component to Free Primitives@将元件拆解为自由的基本元素Explode Composite@拆解合成Explode Coordinate to Free Primitives@将坐标拆解为自由的基本元素Explode Dimension to Free Primitives@将尺度标注拆解为自由的基本元素Explode Polygon to Free Primitives@将多边形敷铜拆解为自由的基本元素Explore@浏览Explore Differences@探测差异ExplorerFramePanel@管理器框架面板Exponential/Logarithmic@指数/对数Export Grid Contents@导出内容Export Netlist From PCB@从 PCB 导出网表Export Selected Waveforms@导出选择的波形Export to PCB@导出到 PCBExport Using Template@导出使用模板Expression@表达式Extension Width@延伸宽度Fabrication %s@生产 %sFabrication Outputs@生产输出Falling Edge Flight Time@下降沿延迟时间Falling Edge Overshoot@下降沿过冲Falling Edge Slope@下降沿斜率Falling Edge Undershoot@下降沿下冲False@错误Fanout@扇出Fanout Direction@Fanout 方向Fanout Options@Fanout 选项Fanout Style@Fanout 风格faster@快Fatal Error@严重错误File Mask@文件过滤Files Found on All Search Paths@在全部路径上查找到的文件Fill Color@填充颜色Fills@填充Film Box@胶片盒Film Size@胶片尺寸Film Wizard@胶片向导Filter@过滤Filter browsed objects@过滤浏览对象Filter For@过滤Filtered Objects@过滤对象Final@最终Final Properties@最终属性Find and Replace Text@查找并替换文本Find and Set Testpoints@选择和设置测试点Find Component@查找部件Find Coupled Nets@发现耦合网络Find Selections@查找选择内容Find Similar Objects@找出相似对象Find text at cursor@光标位置查找文本First Component@第一个元件First Layer@首层First Page@首页First Transition@首次转换Fit All Objects@适合全部对象Fit Board@适合底板Fit Document@适合大小文档Fit Document (Ctrl+PgDn)@适合大小文档 (Ctrl+PgDn)Fit Filtered Objects@适合过滤对象Fit Selected@适合选择Fit Selected Objects@适合选中对象Fit Sheet@适合图纸Fit Specified Area@适合指定区域Fit Waveforms@适合波形Fixed Size Jump@固定步长跳转Flat (Only ports global)@平面(只对全局端口)Flip Selection@翻转被选FLOAT@浮点Focus Wave@主波形Font Substitutions@字型置换Footprint@封装Footprint Model@封装模型Footprint not found@没有发现封装Footprints@封装For a parallel gap of@平行线间距Force Columns Into View@所有列显示Force complete tenting on bottom@在底部强制完全伸展。
ProtelDXP2004分立元件库元件名称中英对照表
ProtelDXP2004分立元件库元件名称中英对照表PROTEL DXP2004 DRC 规则英文对照在PROTEL DXP2004中的DRC规则检查项目,对于一些英文水平较薄弱的朋友是一个大难题,特和同事对其进行整理一下,英文水平有限,仅供参考,PROTEL DXP2004 DRC 规则英文对照。
一、Error Reporting 错误报告A:Violations Associated with Buses 有关总线电气错误的各类型(共12项)1. bus indices out of range 总线分支索引超出范围2. Bus range syntax errors 总线范围的语法错误3. Illegal bus range values 非法的总线范围值4. Illegal bus definitions 定义的总线非法5. Mismatched bus label ordering 总线分支网络标号错误排序6. Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线7. Mismatched bus widths 总线宽度错误8. Mismatched bus section index ordering 总线范围值表达错误9. Mismatched electrical types on bus 总线上错误的电气类型10. Mismatched generics on bus (first index) 总线范围值的首位错误11. Mismatched generics on bus (second index) 总线范围值末位错误12. Mixed generics and numeric bus labeling 总线命名规则错误B:Violations Associated Components 有关元件符号电气错误(共20项)1. Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使用2. Component Implementations with invalid pin mappings 元件管脚在应用中和PCB封装中的焊盘不符3. Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失4. Component contaning duplicate sub-parts 元件中出现了重复的子部分5. Component with duplicate Implementations 元件被重复使用6. Component with duplicate pins 元件中有重复的管脚7. Duplicate component models 一个元件被定义多种重复模型8. Duplicate part designators 元件中出现标示号重复的部分9. Errors in component model parameters 元件模型中出现错误的的参数10. Extra pin found in component display mode 多余的管脚在元件上显示11. Mismatched hidden pin component 元件隐藏管脚的连接不匹配12. Mismatched pin visibility 管脚的可视性不匹配13. Missing component model parameters 元件模型参数丢失14. Missing component models 元件模型丢失15. Missing component models in model files 元件模型不能在模型文件中找到16. Missing pin found in component display mode 不见的管脚在元件上显示17. Models found in different model locations 元件模型在未知的路径中找到18. Sheet symbol with duplicate entries 方框电路图中出现重复的端口19. Un-designated parts requiring annotation 未标记的部分需要自动标号20. Unused sub-part in component 元件中某个部分未使用C:violations associated with document 相关的文档电气错误(共10项)1. conflicting constraints 约束不一致的2. duplicate sheet symbol name 层次原理图中使用了重复的方框电路图3. duplicate sheet numbers 重复的原理图图纸序号4. missing child sheet for sheet symbol 方框图没有对应的子电路图5. missing configuration target 缺少配置对象6. missing sub-project sheet for component 元件丢失子项目7. multiple configuration targets 无效的配置对象8. multiple top-level document 无效的顶层文件9. port not linked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口10. sheet enter not linked to child sheet 方框电路图上的端口在对应子原理图中没有对应端口D:violations associated with nets 有关网络电气错误(共19项)1. adding hidden net to sheet 原理图中出现隐藏网络2. adding items from hidden net to net 在隐藏网络中添加对象到已有网络中3. auto-assigned ports to device pins 自动分配端口到设备引脚4. duplicate nets 原理图中出现重名的网络5. floating net labels 原理图中有悬空的网络标签6. global power-objects scope changes 全局的电源符号错误7. net parameters with no name 网络属性中缺少名称8. net parameters with no value 网络属性中缺少赋值9. nets containing floating input pins 网络包括悬空的输入引脚10. nets with multiple names 同一个网络被附加多个网络名11. nets with no driving source 网络中没有驱动12. nets with only one pin 网络只连接一个引脚13. nets with possible connection problems 网络可能有连接上的错误14. signals with multiple drivers 重复的驱动信号15. sheets containing duplicate ports 原理图中包含重复的端口16. signals with load 信号无负载17. signals with drivers 信号无驱动18. unconnected objects in net 网络中的元件出现未连接对象19. unconnected wires 原理图中有没连接的导线E:Violations associated with others有关原理图的各种类型的错误(3项)1. No Error 无错误2. Object not completely within sheet boundaries 原理图中的对象超出了图纸边框3. Off-grid object原理图中的对象不在格点位置F:Violations associated with parameters 有关参数错误的各种类型1. same parameter containing different types 相同的参数出现在不同的模型中2. same parameter containing different values 相同的参数出现了不同的取值二、Comparator 规则比较A:Differences associated with components 原理图和PCB上有关的不同(共16项)1. Changed channel class name 通道类名称变化2. Changed component class name 元件类名称变化3. Changed net class name 网络类名称变化4. Changed room definitions 区域定义的变化5. Changed Rule 设计规则的变化6. Channel classes with extra members 通道类出现了多余的成员7. Component classes with extra members 元件类出现了多余的成员8. Difference component 元件出现不同的描述9. Different designators 元件标示的改变10. Different library references 出现不同的元件参考库11. Different types 出现不同的标准12. Different footprints 元件封装的改变13. Extra channel classes 多余的通道类14. Extra component classes 多余的元件类15. Extra component 多余的元件16. Extra room definitions 多余的区域定义B:Differences associated with nets 原理图和PCB上有关网络不同(共6项)1. Changed net name 网络名称出现改变2. Extra net classes 出现多余的网络类3. Extra nets 出现多余的网络4. Extra pins in nets 网络中出现多余的管脚5. Extra rules 网络中出现多余的设计规则6. Net class with Extra members 网络中出现多余的成员C:Differences associated with parameters 原理图和PCB上有关的参数不同(共3项)1. Changed parameter types 改变参数类型2. Changed parameter value 改变参数的取值3. Object with extra parameter 对象出现多余的参数原理图常见错误(1)ERC报告管脚没有接入信号:ERC report no access to signal pinsa. 创建封装时给管脚定义了I/O属性;creation package to the pin at the definition of I/O attributeb.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;create components or modify components placed inconsistent grid attributes, and the lines do not pin connection;c. 创建元件时pin方向反向,必须非pin name端连线。
DRC规则检查项目
DRC规则检查项⽬PROTEL DXP2004 DRC 规则英⽂对照⼀、Error Reporting 错误报告A:Violations Associated with Buses 有关总线电⽓错误的各类型(共12项)1.bus indices out of range 总线分⽀索引超出范围.2.Bus range syntax errors 总线范围的语法错误3.Illegal bus range values ⾮法的总线范围值4.Illegal bus definitions 定义的总线⾮法5.Mismatched bus label ordering 总线分⽀⽹络标号错误排序6.Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线7.Mismatched bus widths 总线宽度错误8.Mismatched bus section index ordering 总线范围值表达错误,9.Mismatched electrical types on bus 总线上错误的电⽓类型10.Mismatched generics on bus (first index) 总线范围值的⾸位错误11.Mismatched generics on bus (second index) 总线范围值末位错误12.Mixed generics and numeric bus labeling 总线命名规则错误 ) B:Violations Associated Components 有关元件符号电⽓错误(共20项)1.Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使⽤2.Component Implementations with invalid pin mappings 元件管脚在应⽤中和PCB封装中的焊盘不符3.Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失4.Component contaning duplicate sub-parts 元件中出现了重复的⼦部分5.Component with duplicate Implementations 元件被重复使⽤6. Component with duplicate pins 元件中有重复的管脚7. Duplicate component models ⼀个元件被定义多种重复模型)8. Duplicate part designators 元件中出现标⽰号重复的部分9. Errors in component model parameters 元件模型中出现错误的的参数10.Extra pin found in component display mode 多余的管脚在元件上显⽰.11.Mismatched hidden pin component 元件隐藏管脚的连接不匹配12.Mismatched pin visibility 管脚的可视性不匹配13.Missing component model parameters 元件模型参数丢失14.Missing component models 元件模型丢失15.Missing component models in model files 元件模型不能在模型⽂件中找到16.Missing pin found in component display mode 不见的管脚在元件上显⽰17.Models found in different model locations 元件模型在未知的路径中找到18.Sheet symbol with duplicate entries ⽅框电路图中出现重复的端⼝19.Un-designated parts requiring annotation 未标记的部分需要⾃动标号20.Unused sub-part in component 元件中某个部分未使⽤C:violations associated with document 相关的⽂档电⽓错误(共10项)1.conflicting constraints 约束不⼀致的2.duplicate sheet symbol name 层次原理图中使⽤了重复的⽅框电路图3.duplicate sheet numbers 重复的原理图图纸序号.4.missing child sheet for sheet symbol ⽅框图没有对应的⼦电路图5.missing configuration target 缺少配置对象6.missing sub-project sheet for component 元件丢失⼦项⽬7.multiple configuration targets ⽆效的配置对象8.multiple top-level document ⽆效的顶层⽂件9.port not linked to parent sheet symbol ⼦原理图中的端⼝没有对应到总原理图上的端⼝10.sheet enter not linked to child sheet ⽅框电路图上的端⼝在对应⼦原理图中没有对应端⼝D:violations associated with nets 有关⽹络电⽓错误(共19项)1.adding hidden net to sheet 原理图中出现隐藏⽹络2.adding items from hidden net to net 在隐藏⽹络中添加对象到已有⽹络中3.auto-assigned ports to device pins ⾃动分配端⼝到设备引脚4.duplicate nets 原理图中出现重名的⽹络5.floating net labels 原理图中有悬空的⽹络标签6.global power-objects scope changes 全局的电源符号错误/doc/661647277.htmlparameters with no name ⽹络属性中缺少名称/doc/661647277.htmlparameters with no value ⽹络属性中缺少赋值/doc/661647277.htmls containing floating input pins ⽹络包括悬空的输⼊引脚/doc/661647277.htmls with multiple names 同⼀个⽹络被附加多个⽹络名/doc/661647277.htmls with no driving source ⽹络中没有驱动/doc/661647277.htmls with only one pin ⽹络只连接⼀个引脚/doc/661647277.htmls with possible connection problems ⽹络可能有连接上的错误14.signals with multiple drivers 重复的驱动信号15.sheets containing duplicate ports 原理图中包含重复的端⼝16.signals with load 信号⽆负载17.signals with drivers 信号⽆驱动18.unconnected objects in net ⽹络中的元件出现未连接对象19.unconnected wires 原理图中有没连接的导线E:Violations associated with others有关原理图的各种类型的错误(3项)1.No Error ⽆错误2.Object not completely within sheet boundaries 原理图中的对象超出了图纸边框3.Off-grid object原理图中的对象不在格点位置F:Violations associated with parameters 有关参数错误的各种类型1.same parameter containing different types 相同的参数出现在不同的模型中2.same parameter containing different values 相同的参数出现了不同的取值⼆、Comparator 规则⽐较A:Differences associated with components 原理图和PCB上有关的不同(共16项)1.Changed channel class name 通道类名称变化2.Changed component class name 元件类名称变化3.Changed net class name ⽹络类名称变化4.Changed room definitions 区域定义的变化5.Changed Rule 设计规则的变化6.Channel classes with extra members 通道类出现了多余的成员/doc/661647277.htmlponent classes with extra members 元件类出现了多余的成员8.Difference component 元件出现不同的描述9.Different designators 元件标⽰的改变10.Different library references 出现不同的元件参考库11.Different types 出现不同的标准12.Different footprints 元件封装的改变13.Extra channel classes 多余的通道类14.Extra component classes 多余的元件类15.Extra component 多余的元件16.Extra room definitions 多余的区域定义B:Differences associated with nets 原理图和PCB上有关⽹络不同(共6项)1.Changed net name ⽹络名称出现改变2.Extra net classes 出现多余的⽹络类3.Extra nets 出现多余的⽹络4.Extra pins in nets ⽹络中出现多余的管脚5.Extra rules ⽹络中出现多余的设计规则/doc/661647277.htmlclass with Extra members ⽹络中出现多余的成员C:Differences associated with parameters 原理图和PCB上有关的参数不同(共3项)1.Changed parameter types 改变参数类型2.Changed parameter value 改变参数的取值3.Object with extra parameter 对象出现多余的参数【Violations Associated with Buses】栏——总线电⽓错误类型(1)【Bus indices out of range】:总线分⽀索引超出范围。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
protel 元件库中英文对照表(5)
CD4553 三位BCD计数器
CD4555 双二进制四选一译码器/分离器
CD4556 双二进制四选一译码器/分离器
CD4558 BCD八段译码器
CD4560 "N"BCD加法器
CD4561 "9"求补器
CD4573 四可编程运算放大器
CD4574 四可编程电压比较器
CD4575 双可编程运放/比较器
CD4583 双施密特触发器
CD4584 六施密特触发器
CD4585 4位数值比较器
CD4599 8位可寻址锁存器
CD40110 十进制加/减,计数,锁存,译码驱动ST
CD40147 10-4线编码器NSC\\MOT
CD40160 可预置BCD加计数器NSC\\MOT
CD40161 可预置4位二进制加计数器NSC\\MOT
CD40162 BCD加法计数器NSC\\MOT
CD40163 4位二进制同步计数器NSC\\MOT
CD40174 六锁存D型触发器NSC\\TI\\MOT
CD40175 四D型触发器NSC\\TI\\MOT
CD40181 4位算术逻辑单元/函数发生器
CD40182 超前位发生器
CD40192 可预置BCD加/减计数器(双时钟) NSC\\TI CD40193 可预置4位二进制加/减计数器NSC\\TI
CD40194 4位并入/串入-并出/串出移位寄存NSC\\MOT CD40195 4位并入/串入-并出/串出移位寄存NSC\\MOT CD40208 4×4多端口寄存器
型号器件名称厂牌备注
CD4501 4输入端双与门及2输入端或非门
CD4502 可选通三态输出六反相/缓冲器
CD4503 六同相三态缓冲器
CD4504 六电压转换器
CD4506 双二组2输入可扩展或非门
CD4508 双4位锁存D型触发器
CD4510 可预置BCD码加/减计数器
CD4511 BCD锁存,7段译码,驱动器
CD4512 八路数据选择器
CD4513 BCD锁存,7段译码,驱动器(消隐)
CD4514 4位锁存,4线-16线译码器
CD4515 4位锁存,4线-16线译码器
CD4516 可预置4位二进制加/减计数器
CD4517 双64位静态移位寄存器
CD4518 双BCD同步加计数器
CD4519 四位与或选择器
CD4520 双4位二进制同步加计数器
CD4521 24级分频器
CD4522 可预置BCD同步1/N计数器
CD4526 可预置4位二进制同步1/N计数器
CD4527 BCD比例乘法器
CD4528 双单稳态触发器
注:同型号的74系列、74HC系列、74LS系列芯片,逻辑功能上是一样的。
74LSxx 的使用说明如果找不到的话,可参阅74xx或74HCxx的使用说明。
有些资料里包含了几种芯片,如74HC161资料里包含了74HC160、74HC161、74HC162、74HC163四种芯片的资料。
找不到某种芯片的资料时,可试着查看一下临近型号的芯片资料。
中英文对照
1.电阻
固定电阻:RES
半导体电阻:RESSEMT
电位计;POT
变电阻;RVAR
可调电阻;res1.....
2.电容
定值无极性电容;CAP
定值有极性电容;CAP
半导体电容:CAPSEMI
可调电容:CAPVAR
3.电感:INDUCTOR
4.二极管:DIODE.LIB
发光二极管:LED
5.三极管:NPN1
6.结型场效应管:JFET.lib
7.MOS场效应管
8.MES场效应管
9.继电器:PELAY. LIB
10.灯泡:LAMP
11.运放:OPAMP
12.数码管:DPY_7-SEG_DP (MISCELLANEOUS DEVICES
13.开关;sw_pb
原理图常用库文件:Miscellaneous Devices.ddb ,Dallas Microprocessor.ddb ,Intel Databooks.ddb ,Protel DOS Schematic Libraries.ddb
PCB元件常用库:Advpcb.ddb ,General IC.ddb ,Miscellaneous.ddb。