实验二 利用QuartusII中宏模块逻辑设计可控运算器
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
实验二 利用QuartusII 中宏模块逻辑设计可控运算器
一. 实验目的:
熟悉LPM 参数化宏模块逻辑设计流程,练习使用Quartus Ⅱ软件中的Mega Wizard Plug-In Manager 和LPM,快速建立或修改一些常用逻辑设计模块的图形模块符号。
二.实验内容及预习要求:
利用Quartus Ⅱ软件中宏模块逻辑设计方法,设计下图所示可控运算器。要求如下:
(1) 当模式控制信号SEL =00时 ,实现加法运算;
(2) 当模式控制信号 SEL =01时 ,实现减法运算;
(3) 当模式控制信号 SEL =10时 ,实现乘法运算;
(4) 当模式控制信号 SEL =11时 ,实现除法运算;
三 . 实验报告要求
(1)对于原理图设计要求有源图。对于VHDL 语言设计要求有源码。
(2)详细论述实验步骤。
(3)详细论述仿真步骤,并把仿真结果打印出贴在实验报告中。
MDIV
DA (3~0) DB (3~0)