EPF10K70RC240-3中文资料(Altera)中文数据手册「EasyDatasheet - 矽搜」

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
216 6 12,288 246
40,000 93,000 2,304
288 8
16,384 189
50,000 116,000 2,880
360 10 20,480 310
1
芯片中文手册,看全文,戳
FLEX 10K嵌入式可编程逻辑器件系列数据表
表2 FLEX 10K器件特性
特点
Altera公司FLEX 10K器件是业界第一款嵌入式可编程逻辑器件.基于 可重构CMOS SRAM元件,灵活逻辑单元 MATRIX(FLEX)架构整合所有必要实施普通门阵列宏功能特点.凭 借高达25万门FLEX 10K系列提供密度,速度和功能,整个系统,包括 多个32位总线,集成到一个单一设备.
FLEX 10K装置是可重新配置,这使得在装运前100%测试.其结果是, 设计者不需要产生用于故障覆盖率目测试矢量.此外,设计人员并不需要管 理不同ASIC设计清单; FLEX 10K设备可以在电路板上被配置为所需特 定功能.
和FineLine BGA
包.
(2) 是支持256针FineLine BGA封装,该选项.通过使用SameFrame针迁移,所有FineLine
BGA封装引脚兼容.例如,电路板可以被设计成支持256针和484针
FineLine BGA封装. Altera软件会自动避免冲突引脚时,未来迁移设置.
一般 描写
演出
-2速度 Grade
166
166 5.8 145
89
-3速度 Grade
125
125 6.0 108
68
Units
-4速度 Grade
95
MHz
95
MHz
7.0
ns
84
MHz
63
MHz
5
典型门(逻辑和
RAM) (1)
最大系统门
LEs LABs EABs 总RAM位数 最大用户I / O引脚
EPF10K70
70,000
118,000 3,744 468
9 18,432
358
EPF10K100 EPF10K100A
100,000
158,000 4,992 624
12 24,576
406
注意表: (1) 嵌入式IEEE标准. 1149.1 JTAG电路增加至31,250门除列出典型或最大系统门.
EPF10K130V
130,000
211,000 6,656 832 16 32,768 470
EPF10K250A
250,000
310,000 12,160 1,520
20 40,960
470
表6 显示FLEX 10K性能对于一些常见设计.都 性能值与SynopsysDesignWare或LPM获得 功能.实现无特殊设计技术被要求 应用;设计人员只需推断或以实例化功能
Verilog HDL语言,VHDL,Altera硬件描述语言(AHDL),或原理图 设计文件.
表6. FLEX 10K和FLEX 10KA性能
和宏功能)
– 三态仿真实现内部三态总线
– 多达六个全局时钟信号和四个全局清除信号
I 强大I / O引脚
- 个人三态输出使能控制每个引脚
- 对每个I / O引脚漏极开路选项
- 可编程输出摆率控制,以降低开关
noise
- FLEX 10KA设备支持热插拔
I 外设寄存器快速设置和时钟至输出延迟
I 灵活封装选择
189
表 5. FLEX 10K封装选项和 I / O引脚数(续)
注(1)

EPF10K10 EPF10K10A EPF10K20 EPF10K30 EPF10K30A EPF10K40 EPF10K50 EPF10K50V EPF10K70 EPF10K100 EPF10K100A EPF10K130V EPF10K250A
310
4
芯片中文手册,看全文,戳
FLEX 10K嵌入式可编程逻辑器件系列数据表
表注:
(1) FLEX 10K和FLEX 10KA器件封装种类包括塑料J引线芯片载体(PLCC),薄型四方扁平封装
(TQFP),塑料四方扁平封装(PQFP),电力四方扁平封装(RQFP),球栅阵列(BGA),针栅阵列(PGA),
2 0 0和3 0 0网表文件,参数化模块库(LPM)
DesignWare组成部分,Verilog HDL语言,VHDL和其他接口
从厂商流行EDA工具,如Cadence公司,
典范逻辑,Mentor Graphics公司,OrCAD,Synopsys公司,Synplicity公司,
VeriBest和Viewlogic
申请书
资源
Used
LEs EABs
16位可加载 计数器 (1)
16 0
16位累加器
(1) 16 0
16至1多路转换器 (2) 10 0
256 × 8 RAM读 循环速度 (3)
01
256 × 8 RAM写入 循环速度 (3)
01
-1速度 Grade
204
204 4.2 172
106
注意事项: (1) 因为时钟高和低规格这个应用程序速度等级限制. (2) 本申请中使用组合输入和输出. (3) 此应用程序使用注册输入和输出.
EPF10K70
EPF10K100
EPF10K100A
EPF10K130V
EPF10K250A
注(1)
100-Pin 144引脚TQFP TQFP
102
66
102
102
102
208-Pin PQFP RQFP
134 134 147 147 147 147
240-Pin PQFP RQFP
189 189 189 189 189 189 189
– 内置联合测试行动组(JTAG)边界扫描测试
(BST)电路符合IEEE标准. 1149.1-1990,可用
不消耗任何设备逻辑
表1. FLEX 10K器件特性
特点
典型门(逻辑和RAM)
最大系统门
逻辑单元(LE) 逻辑阵列模块(LAB) 嵌入式阵列模块(EABS) 总RAM位数 最大用户I / O引脚
电源电压为电源电压为flex10k和和flex10ka设备设备50v器件器件epf10k10epf10k20epf10k30epf10k40epf10k50epf10k70epf10k10033v器件器件epf10k10aepf10k30aepf10k50vepf10k100aepf10k130vepf10k250a芯片中文手册看全文戳easydscnflex10k嵌入式可编程逻辑器件系列数据表嵌入式可编程逻辑器件系列数据表fasttrack网络连续互连路由结构可快速可预见互连延迟专用进位链实现这种算法功能作为快速加法器计数器和比较器自动使用软件工具和宏功能专用级联链实现高速高扇入逻辑功能自动使用软件工具和宏功能多达六个全局时钟信号和四个全局清除信号强大i可编程输出摆率控制以降低开关noiseflex10ka设备支持热插拔外设寄存器快速设置和时钟至输出延迟灵活封装选择与同其他flex10k器件引脚兼容finelinebga包最大限度地提高电路板空间效率软件设计支持和提供自动布局布线altera开发系统基于windowspc和sunsparc工作站hp9000系列700800工作站通过edif提供额外设计输入和仿真支持0网表文件参数化模块库lpmdesignware组成部分veriloghdl语言vhdl和其他接口从厂商流行eda工具如cadence公司典范逻辑mentorgraphics公司orcadsynopsys公司synplicity公司veribest和viewlogic芯片中文手册看全文戳easydscnflex10k嵌入式可编程逻辑器件系列数据表嵌入式可编程逻辑器件系列数据表flex10k封装选项和封装选项和io引脚数引脚数84pinplcc5966144引脚引脚tqfp208pinpqfprqfp134134147147102147147189189189189189189189189100pintqfp240pinpqfprqfpepf10k10epf10k10aepf10k20epf10k30epf10k30aepf10k40epf10k50epf10k50vepf10k70epf10k100epf10k100aepf10k130vepf10k250a102102102flex10k封装选项和封装选项和io引脚数续引脚数续epf10k10epf10k10aepf10k20epf10k30epf1
503-Pin 599-Pin PGA PGA
358 406
470 470
256-Pin 356-Pin 484-Pin FineLine BGA BGA FineLine BGA
150
150 (2)
246
191
246
246
274 274
274
369
600-Pin BGA
406 470 470
403-Pin PGA
...和更多
特征
– 设备制造在先进工艺和操作
3.3 V或5.0 V电源电压(见
表3
– 在电路可重配置(ICR),通过外部配置
设备,智能控制器,或JTAG端口
– ClockLock 和ClockBoost
为降低时钟选项
延迟/偏移和时钟倍增
– 内置低偏移时钟分布树
– 所有设备100%功能性测试;测试向量或扫描链
I 高密度
– 10,000至250,000典型门(见
表1 and 2)
– 高达40,960 RAM位;每个嵌入式阵列块2048位
(EAB),所有这些都在不降低逻辑容量可用于
I 系统级功能
– 多电压
I / O接口支持
- 5.0-V容差输入引脚FLEX
10KA设备
– 低功耗(典型值规格小于0.5毫安
在待机模式下对多数设备)
芯片中文手册,看全文,戳
2001年 3月版 . 4.1
包括
FLEX 10KA
FLEX 10K
®
嵌入式可编程
逻辑器件系列
数据表
特征...
I 业内首款嵌入式可编程逻辑器件(PLD)
家庭,提供系统级可编程单芯片(SOPC)
产品分
– 嵌入式阵列用于实现宏功能,如
高效内存和专门逻辑功能
– 一般逻辑功能逻辑阵列
不要求
表3.电源电压为FLEX 10K和FLEX 10KA设备
5.0-V器件
EPF10K10 EPF10K20 EPF10K30 EPF10K40 EPF10K50 EPF10K70 EPF10K100
3.3-V器件
EPF10K10A EPF10K30A EPF10K50V EPF10K100A EPF10K130V EPF10K250A
EPF10K10 EPF10K20 EPF10K30 EPF10K40 EPF10K50
EPF10K10A
EPF10K30A
EPF10K50V
(1) 10,000 31,000 576 72 3 6,144 150
20,000 63,000 1,152
144 6 12,288 189
30,000 69,000 1,728
- 可在各种包84至600引脚(见
表4 and 5)
- 与同其他FLEX 10K器件引脚兼容

– FineLine BGA
包最大限度地提高电路板空间效率
I 软件设计支持和提供自动布局布线
Altera开发系统基于WindowsPC和Sun
SPARC工作站,HP 9000系列700/800工作站
I 通过EDIF提供额外设计输入和仿真支持
– FLEX 10K和FLEX 10KA器件支持外设
部件互连特殊兴趣小组(PCI SIG)
PCI
本 地 总 线 规 范 ,修 订 版 2.2
– FLEX 10KA设备包括上拉钳位二极管,可选
在引脚通过引脚基础3.3-V PCI合规性
– 选择FLEX 10KA器件支持5.0-V PCI总线与八
较少负载
3
芯片中文手册,看全文,戳
FLEX 10K嵌入式可编程逻辑器件系列数据表
表 4. FLEX 10K封装选项和 I / O引脚数

84-Pin
PLCC
EPF10K10
59
EPF10K10A
EPF10K20
EPF10K30
EPF10K30A
EPF10K40
EPF10Kห้องสมุดไป่ตู้0
EPF10K50V
2
芯片中文手册,看全文,戳
FLEX 10K嵌入式可编程逻辑器件系列数据表
I 灵活互连
- FastTrack网络 连续互连路由结构,可快速,
可预见互连延迟
– 专用进位链实现这种算法功能
作为快速加法器,计数器和比较器(自动使用
软件工具和宏功能)
– 专用级联链,实现高速,
高扇入逻辑功能(自动使用软件工具
相关文档
最新文档