基于CPLD的CCD驱动时序电路设计
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
基于CPLD的CCD驱动时序电路设计
电荷耦合器件(CCD),是一种以电荷为信号载体的光电传感器。
他具
有光电转换,电荷存储,转移和检测等功能。
广泛应用于可编程逻辑器件(PLD)是在20 世纪80 年代迅速发展起来的一种新型集成电路,随着大规模集成电路的
进一步发展,出现了PAL 和GAL 逻辑器件,而复杂可编程逻辑器件CPLD 是
在此逻辑器件基础上发展起来的,跟分立元件相比,具有速度快、容量大、功
耗小、集成度高、可靠性强等优点。
故CPLD 被广泛应用于各种电路的设计中。
l TCDl200D 简介
1.1 TCDl200D 的特点
TCDl200D 是日本东芝公司生产的双沟道线阵CcD 器件,具有灵敏度高(饱和曝光量为0.037 x-s)、暗电流低等特点。
该器件具有2 160 个像元,内部信号预处理电路包含采样保持和输出预放大电路,当温度为25℃时,该器件工作
在5 V 驱动脉冲,12 V 电源条件下。
1.2 TCDl200D 驱动时序要求
芯片正常工作需要4 路驱动信号:时钟脉冲Fl,时钟脉冲F2,转移脉冲SH 和复位脉冲RS。
其中SH 为光电荷转移脉冲,其下降沿是每行输出的起始点;F1,F2 为两相交变驱动脉冲(相位差为90。
),其作用为驱动信号电荷进行
定向转移;RS 为输出极复位脉冲,清除输出即输出一个单元电荷后所剩电荷,
以保证下一个单元电荷电压的正确输出。
在4 路脉冲的正确驱动下,该
2 驱动电路设计与实现
2.1 驱动电路设计
本设计采用wZE-SPXO10.00 MHz 晶振作为系统标准时钟。
按照。