数字电子技术习题
数字电子技术练习题及答案
数字电子技术练习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。
(110110.01)2=( 36.4 )16=( 54.25 )10。
2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。
3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。
4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。
5、组成逻辑函数的基本单元是( 最小项 )。
6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。
7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。
复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。
8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。
11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。
在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。
12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。
(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。
14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。
15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。
16、T TL 与非门的多余输入端不能接( 低 )电平。
17、18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。
19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。
数字电子技术习题附答案
20.在一个四变量逻辑函数中,为最小项的是(C)。
A、AAC B、AB C、 D、
21.逻辑函数F(A,B,C) =AB+B C+ 的最小项标准式为(D)。
A、F(A,B,C)=∑m(0,2,4)B、F(A,B,C)=∑m(1,5,6,7)
C、F(A,B,C)=∑m (0,2,3,4)D、F(A,B,C)=∑m(3,4,6,7)
30.组合电路(C)。
A、不会出现竞争冒险 B、一定出现竞争冒险 C、在输入信号状态改变时可能出现竞争冒险
31.欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是(B)。
A、5B、6C、8D、43
32.设某函数的表达式F=A+B,若用四选一数据选择器来设计,则数据端D0D1D2D3的状态是(A)。(设A为高位)
(2003)D= (11111010011)B= (3723)O。
6.有一数码10010011,作为自然二进制数时,它相当于十进制数147,作为8421BCD码时,它相当于十进制数93。
7.(35.75)10=(100011.11)2= (00110101.01110101)8421BCD。
8.在8421BCD码中,用4位二进制数表示一位十进制数。
15.和逻辑式 相等的是(C)。
A、ABCB、1+BCC、AD、
16.若逻辑表达式 ,则下列表达式中与F相同的是(A)。
A、 B、 C、
17.若一个逻辑函数由三个变量组成,则最小项的个数共有(C)。
A、3B、4C、8
18.已知逻辑函数 ,则它的“与非—与非”表达式为(B)。
A、 B、 C、
19.已知函数F=A+B,则它的反函数表达式为(C)。
数字电子技术习题附答案
28.全加器是指(C)。
A、两个同位的二进制数相加B、不带进位的两个同位的二进制数相加
C、两个同位的二进制数及来自低位的进位三者相加
29.四选一选择器的输出表达式 。若用该数据选择器实现 ,则D0D1D2D3的取值为(A)。
A、D0=D1=1 D2=D3=0B、D0=D3=0D1=D2=1C、D0=D1=D2=D3=1
Y1=1 Y2=1 Y3=高阻态Y4=1
23.函数Y=AB+AC的最小项表达式为 。
24.如果对键盘上108个符号进行二进制编码,则至少要7位二进制数码。
25.已知某函数 ,根据反演规则直接写出该函数的反函数 =
26.逻辑函数的化简方法有代数法和卡诺图法。
27.函数Z=ABC+BCD,根据对偶规则写出该函数的对偶式Z’=(A+B+C)(B+C+D);根据反演规则直接写出该函数的反函数
51.一个五进制计数器也是一个5分频器
52.半导体存储器主要分成两大类:ROM、RAM。
53.存储器的容量用字数和位数乘积表示。
54.只读存储器是用来存放固定不变的二进制数码,在正常工作时,只能读存储代码,而不能写存储代码。当失去电源后,其信息代码不会丢失。
55.随机存取存储器中的信息代码随时可按指定地址进行读或写,但失去电源后,所存储的代码将会全部丢失。
18.OC门的输出端可并联使用,实现线与功能;三态门可用来实现数据的双向传递、总线结构等。
19.三态门输出的三态为1、0、高阻态。
20.为使F=A ,则B应为何值(高电平或低电平)?
1 01
21.指出图中各TTL门电路的输出是什么状态(高电平、低电平、高阻)?
《数字电子技术》习题及答案
第1章 数制和码制 一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。
2.数制转换:(35)10 =( )2 =( )8 =( )16。
3.数制转换:(251)8 =( )2 =( )16 =( )10。
4.数制转换:(4B )16 =( )2 =( )8 =( )10。
5.数制转换:(69)10 =( )2 =( )16 =( )8。
6.将二进制数转换为等值的八进制和十六进制数 (10011011001)2 =( )8 =( )16。
7.将二进制数转换为等值的八进制和十六进制数 (1001010.011001)2 =( )8 =( )16。
一、填空题答案: 1.26、32、1A ; 2.100011、43、 23; 3.10101001、A9、169; 4.1001011、113、75; 5.1000101、45、105; 6.2331、4D9; 7.112.31、4A.64。
第2章 逻辑代数基础 一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。
2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。
3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。
4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。
5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。
6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。
7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。
一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=; 3. ()()()()Y AB BC AC ''''=; 4. Y A '=; 5.1Y =; 6.1Y =; 7.Y A B =+。
《数字电子技术》
《数字电子技术(高起专)》习题一、单选题1、数字信号是( B )。
(A) 时间和幅值上连续变化的信号 (B) 时间和幅值上离散的信号(C) 时间上连续、幅值上离散变化的信号 (D) 时间上离散、幅值上连续变化的信号2、TTL 与非门高电平输出电流I OH 的参数规范值是( B )。
(A) 200μA (B) 400μA (C) 800μA (D) 1000μA3、 用不同数制的数字来表示2007,位数最少的是( D )。
(A) 二进制 (B) 八进制 (C) 十进制 (D) 十六进制4、 格雷码的优点是( C )。
(A) 代码短 (B) 记忆方便(C) 两组相邻代码之间只有一位不同 (D) 同时具备以上三者5、TTL 门电路的开门电阻的典型值为( B )。
(A) 3k Ω (B) 2k Ω (C) 700Ω (D) 300Ω6、门电路输入端对地所接电阻R ≤R OFF 时,相当于此端( B )。
(A) 接逻辑“1” (B) 接逻辑“0” (C) 接2.4V 电压 (D) 逻辑不定7、若将输入脉冲信号延迟一段时间后输出,应用( B )电路。
(A) 施密特触发器 (B) 单稳态触发器 (C) 多谐振荡器 (D) 集成定时器8、 格雷码与奇偶校验码又被称为( D )。
(A) 有权码 (B) 符号码 (C) 无权码 (D) 可靠性代码9、如果把D 触发器的输出Q 反馈连接到输入D ,它输出Q 的脉冲波形的频率为CP 脉冲频率f 的 ( D )。
(A) 二倍频 (B)不变 (C) 四分频 (D) 二分频10、 已知F ABC CD =+,选出下列可以肯定使0F =的取值( D )。
(A)011ABC = (B)11BC = (C)10CD = (D)111BCD =11、 2007个1连续异或的结果是( B )。
(A) 0 (B) 1 (C) 不唯一 (D) 逻辑概念错误12、已知二输入逻辑门的输入A 、B 和输出F 的波形如下图所示,这是哪种逻辑门的波形?( C )。
数字电子技术课后习题答案(全部)
第一章数制与编码1.1自测练习1.1.1、模拟量数字量1.1.2、(b)1.1.3、(c)1.1.4、(a)是数字量,(b)(c)(d)是模拟量1.2 自测练习1.2.1. 21.2.2.比特bit1.2.3.101.2.4.二进制1.2.5.十进制1.2.6.(a)1.2.7.(b)1.2.8.(c)1.2.9.(b)1.2.10.(b)1.2.11.(b)1.2.12.(a)1.2.13.(c)1.2.14.(c)1.2.15.(c)1.2.16.11.2.17.111.2.18.1.2.19.11011.2.20.8进制1.2.21.(a)1.2.22.0,1,2,3,4,5,6,71.2.23.十六进制1.2.24.0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F 1.2.25.(b)1.3自测练习1.3.1.1221.3.2.675.521.3.3.011111110.011.3.4.521.3.5.1BD.A81.3.6.1111.11101.3.7.38551.3.8.28.3751.3.9.100010.111.3.10.135.6251.3.11.570.11.3.12.120.51.3.13.2659.A1.4自测练习1.4.1.BCD Binaryl二—十进制码1.4.2.(a)1.4.3.(b)1.4.4.8421BCD码,4221BCD码,5421BCD1.4.5.(a)1.4.6.011001111001.10001.4.7.111111101.4.8.101010001.4.9.111111011.4.10.61.051.4.11.01011001.011101011.4.12.余3码1.4.13.XS31.4.14.XS31.4.15.1000.10111.4.16.1001100000111.4.17.521.4.18.110101.4.19.0101111.4.20.(b)1.4.21.ASCII1.4.22.(a)1.4.23.ASCII h ange美准码EBCDICExtende d BinaryCoded Decimal Interch ange Code 扩展二-十进制 1.4.24.10010111.4.25.ASCII1.4.26.(b)1.4.27.(b)1.4.28.110111011.4.29.-1131.4.30.+231.4.31.-231.4.32.-861.5 自测练习 1.5.1 略 1.5.2 11011101 1.5.3 01000101 1.5.4 11100110 补码形式 1.5.5 01111101 1.5.6 10001000 补码形式 1.5.7 11100010 补码形式 习题1.1 (a )(d )是数字量,(b )(c )是模拟量,用数字表时(e )是数字量,用模拟表时(e )是模拟量1.2 (a )7, (b )31, (c )127, (d )511, (e )40951.3 (a )22104108⨯+⨯+, (b )26108108⨯+⨯+,(c )321102105100⨯+⨯+⨯+(d )322104109105⨯+⨯+⨯+1.4 (a )212121⨯+⨯+, (b )4311212121⨯+⨯+⨯+, (c )64212+12+12+12+1⨯⨯⨯⨯(d )9843212+12+12+12+12⨯⨯⨯⨯⨯ 1.5 2201210327.15310210710110510--=⨯+⨯+⨯+⨯+⨯,3210-1-221011.0112+02+12+12+02+12=⨯⨯⨯⨯⨯⨯, 210-18437.448+38+78+48=⨯⨯⨯⨯, 10-1-2163A.1C 316+A 16+116+C 16=⨯⨯⨯⨯1.6 (a )11110, (b ) ,(c ) , (d )1011 1.7 (a ) 0, (b ) 1111 1.8 110102 = 2610, 1011.0112 = 11.37510, 57.6438 = 71.81835937510, 76.EB 16 = 118.7510 1.9 1101010010012 = 65118 = D4916,0.100112 = 0.468 = 0.9816,1011111.011012 =137.328 = 5F.68161.10 168 = 1410,1728 = 12210,61.538 = 49.671875, 126.748 = 86.937510 1.11 2A 16 = 4210 = 2 = 528, B2F 16 = 286310 = 2 = 54578,D3.E 16 = 211.87510 = 11.11102 = 323.78, 1C3.F916 = 451 2510 = 011.111110012 = 703.76281.12 (a )E, (b )2E, (c )1B3, (d )349 1.13 (a )22, (b )110, (c )1053, (d )2063 1.14 (a )4094, (b )1386, (c )49282 1.15 (a )23, (b )440, (c )2777 1.16 198610 = = 00011001100001108421BCD , 67.31110 = 1.010012 = 01100111.0011000100018421BC D ,1.183410 = 1.0010112 = 0001.00011000001101008421BCD , 0.904710 = 0.1110012 = 0000.10010000010001118421BCD1.17 1310 = 000100118421B CD = 01000110XS3 = 1011Gra y, 6.2510 = 0110.001001018421B CD = 1001.01011000XS3 = 0101.01Gray,0.12510= 0000.000100100101 = 0011.010001101000X S3 = 0.001 Gray8421BCD1.18 101102= 11101 Gray,0101102 = 011101 Gray1.19 110110112 = 0010000110018421BCD,45610 = 0100010101108421BCD,1748=0010011101008421BCD,2DA16 = 0111001100008421BCD,101100112421B CD = 010100118421B CD,11000011XS3 = 100100008421B CD1.20 0.0000原= 0.0000反= 0.0000补,0.1001原= 0.1001反= 0.1001补,11001原=10110反=10111补1.21 010100原= 010100补,101011原= 110101补,110010原= 101110补,100001原=111111补1.22 1310 = 00001101补,11010 = 01101110补,-2510 = 11100111补,-90 = 10100110补1.23 01110000补= 11210,00011111补= 3110,11011001补= -3910,11001000补= -56101.24 100001110000011010101101010010010011001111 1001110010000101000001001000 1101001 1100111 1101000 0100000 1010110 1101111 1101100 1110100 1100001 1100111 11001011.25 010001010110000100000011110101000000110010 01101010101111101100101000101.26 BEN SMITH1.27 00000110 100001101.28 01110110 10001110第二章逻辑门1.1 自测练习2.1.1. (b)2.1.2. 162.1.3. 32, 62.1.4. 与2.1.5. (b)2.1.6. 162.1.7. 32, 62.1.8. 或2.1.9. 非2.1.10. 12.2 自测练习2.2.1. F A B=⋅2.2.2. (b)2.2.3. 高2.2.4. 322.2.5. 16,52.2.6. 12.2.7. 串联2.2.8. (b)2.2.9. 不相同2.2.10. 高2.2.11. 相同2.2.12. (a)2.2.13. (c)2.2.14. 奇2.3 自测练习2.3.1. OC,上拉电阻2.3.2. 0,1,高阻2.3.3. (b)2.3.4. (c)2.3.5. F A B=⋅, 高阻2.3.6. 不能2.4 自测练习1.29 TTL,CMOS1.30 Transis itor Transis tor Logic1.31 Complem entary Metal Oxide Semicod uctor1.32 高级肖特基TT L, 高级 肖特基T TL1.33 高,强,小1.34 (c)1.35 (b)1.36 (c)1.37 大1.38 强1.39 (a)1.40 (a)1.41 (b)1.42 高级肖特基TT L1.43 (c)习题2.1 与,或,与2.2 与门,或门,与门2.3 (a)F=A+B, F=AB (b)F=A+B+C, F=ABC (c)F=A+B+C+D, F=ABCD2.4 (a )0 (b )1 (c )0 (d )0 2.5 (a )0 (b )0 (c )1 (d )0 2.6 (a )1 (b )1 (c )1 (d )1 2.7 (a )4 (b )8 (c )16 (d )32 2.8 (a )3 (b )4 (c )5 (d )6 2.9 (a )(b ) A B C D F 0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 1 0 1 1 0 1 0 1 1 1 0 1 0 0 0 0 1 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 0 0 1 11112.10 Y AB AC =+2.11A B C Y 0 0 0 0 0 0 1 0 011A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 0 0 11110 1 1 11 0 0 01 0 1 11 1 0 01 1 1 12.122.13F1 = A(B+C), F2=A+BCA B C F1F20 0 0 0 00 0 1 0 00 1 0 0 00 1 1 0 11 0 1 1 11 0 0 0 11 1 0 1 11 1 1 1 12.142.15 (a)0 (b)1 (c)1 (d)02.16 (a)1 (b)0 (c)0 (d)12.17 (a)0 (b)02.18=⋅⋅⋅2.19 Y AB BC DE F=⋅⋅2.20 Y AB CD EF2.21 102.22 402.23 当TTL反相器的输出为3V,输出是高电 ,红灯亮。
数字电子技术习题库及参考答案
数字电⼦技术习题库及参考答案数字电⼦技术习题库⼀、填空题(每空1分,共20分)1. 有⼀数码10010011,作为⾃然⼆进制数时,它相当于⼗进制数(),作为8421BCD 码时,它相当于⼗进制数()。
2.三态门电路的输出有⾼电平、低电平和()3种状态。
3.TTL 与⾮门多余的输⼊端应接()。
4.TTL 集成JK 触发器正常⼯作时,其和端应接()电平。
5. 已知某函数,该函数的反函数()。
6. 如果对键盘上108个符号进⾏⼆进制编码,则⾄少要()位⼆进制数码。
7. 典型的TTL 与⾮门电路使⽤的电路为电源电压为()V ,其输出⾼电平为()V ,输出低电平为()V , CMOS 电路的电源电压为() V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输⼊为A 2A 1A 0 110时,输出应为()。
9.将⼀个包含有32768个基本存储单元的存储电路设计16位为⼀个字节的ROM 。
该ROM 有()根地址线,有()根数据读出线。
10. 两⽚中规模集成电路10进制计数器串联后,最⼤计数容量为()位。
11. 下图所⽰电路中, Y 1=();Y 3 =()。
12. 某计数器的输出波形如图1所⽰,该计数器是()进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
d R d S ??? ??+??? ??++=D C AB D C A B F F 01234567Y Y Y Y Y Y Y YABY 1 Y 2 Y 3⼆、单项选择题(本⼤题共15⼩题,每⼩题2分,共30分)(在每⼩题列出的四个备选项中只有⼀个是最符合题⽬要求的,请将其代码填写在题后的括号内。
错选、多选或未选均⽆分。
)1. 函数F(A,B,C) AB+BC+AC 的最⼩项表达式为( ) 。
A .F(A,B,C) ∑m (0,2,4) B. (A,B,C) ∑m (3,5,6,7) C .F(A,B,C) ∑m (0,2,3,4) D. F(A,B,C) ∑m(2,4,6,7)2.8线—3线优先编码器的输⼊为I 0—I 7 ,当优先级别最⾼的I 7有效时,其输出的值是()。
数字电子技术题库及答案
数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。
A .15B .8C .7D .17. 随机存取存储器具有( )功能。
A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。
9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。
数字电子技术习题及答案
第一章 数字逻辑基础1-1. 将下列的二进制数转换成十进制数(1)、1011,(2)、10101,(3)、11111,(4)、1000011-2. 将下列的十进制数转换成二进制数(1)、8,(2)、27,(3)、31,(4)、1001-3. 完成下列的数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(11010)2=( )16=( )10=( )8421BCD(3)、(3FF )16=( )2=( )10=( )8421BCD(4)、(1000 0011 0111)8421BCD =()10=()2=()161-4. 完成下列二进制的算术运算(1)、1011+111,(2)、1000-11,(3)、1101×101,(4)、1100÷100 1-5. 设:AB Y 1=,B A Y 1+=,B A Y 1⊕=。
已知A 、B 的波形如图题1-5所示。
试画出Y 1、Y 2、Y 3对应A 、B 的波形。
图题1-51-6选择题1.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码2.以下代码中为恒权码的为 。
A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码3.一位十六进制数可以用 位二进制数来表示。
A . 1B . 2C . 4D . 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29. 常用的BCD码有。
数字电子技术基础习题
数字逻辑复习资料一、单选题1、A⊕1⊕0⊕1⊕1⊕0⊕1 = ()。
A. AB.AC. 0D. 12、AB C+A D在四变量卡诺图中有()个小格是“1”。
A.13B.12C.6D.53、完全确定原始状态表中的五个状态A、B、C、D、E,若有效对A和B,B和D,C和E,则最简状态表中只含()个状态。
A.2B.3C.1D.44、十进制数555的余三码为()。
A.101101101B.010*********C.100010001000D.010*********5、下列逻辑门中,()不属于通用逻辑门。
A.与非门B.或非门C.或门D.与或非门6、下列触发器中,()一般不能作为同步时序逻辑电路的记忆元件。
A. D触发器B. J-K触发C. T触发器D. 基本RS触发器7、同步时序电路设计中,状态编码采用相邻编码法的目的是()。
A.减少电路中的触发器B.提高电路速度C.提高电路可靠性D.减少电路中的逻辑门8、设计一个8421码加1计数器,至少需要()个触发器。
A.3B.4C.6D.109、三极管作为开关时工作区域是()。
A. 饱和区+放大区B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区10、()触发器可以用来构成移位寄存器。
A. 基本R-SB. 同步R-SC. 同步DD. 边沿D二、填空题1、数字逻辑电路可分为()和()两大类。
2、在定点计算机中,“0”的原码有()种形式,补码有()种形式。
3、对由与非门组成的基本R-S触发器,当R =()、S =()时,触发器保持原有状态不变。
4、全加器是一种实现两个一位二进制数以及来自低位的进位相加,产生本位“和”及()功能的逻辑电路。
5、化简不完全确定原始状态表引用了状态()的概念。
6、一个Mealy型“0011”序列检测器的最简状态表中包含()个状态,电路中有()个触发器。
7、二进制数10111111对应的八进制数为(),十进制数为()。
8、两输入与非门的输入为01时,输出为()。
《数字电子技术》各章练习题题库
6.下述BCD码中,属于有权码的是________。()
A.余3码B.循环码C.格雷码D.8421码
7.若变量A,B,C,D,E取值为10011时,某最小项的值为1,则此最小项是____。()
A. B. C. D.
8.在下列电路中,不是组合逻辑电路的是________。()
D.FPGA基于SRAM技术的体系结构是可变的。
26.下面器件中,属于复杂可编程逻辑器件的是_______。
A.PLAB.PALC.FPGAD.GAL
27.ISP技术的特点是________。
A.必须用编程器 B.不可反复编程
C.成为产品后不可再改变 D.系统在线工作过程中可以编程
28. 卡诺图如图1-1所示,电路描述的逻辑表达式F=________。
14.在________情况下,“与非”运算的结果是“0”
A.全部输入项是0 B.任一输入项是0
C.仅一输入项是0 D.全部输入项是1
15._______电路在任何时刻只能有一个输入端有效。 ( )
A.普通二进制编码 B.优先编码器
C.七段显示译码器 D. 二进制译码器
16.TTL集成电路74LS138是3线8线译码器,当输入信号A2A1A0=110时,输出端 信号为。 ( )
A. 01000000 B.10111111
C.111111101 D. 00000010
17.逻辑函数 ,当变量的取值为______时,不出现冒险现象。()
A.B=C=1 B.B=C=0 C.A=1 C=0 D.A=0,B=0
18.有S1,S2两个状态,在相同输入条件下_____,可确定S1和S2等价。()
A. B. , C. , D. ,
数字电子技术练习题
数字电子技术练习题一、选择题(每题2分,共40分)1、十进制数(396.5)10的8421BCD 码是(A )。
A 、1110010110.0101 B 、001110010110.0101 C 、11110101110.101 D 、1110010110.1012、(10101.11)2=( B )10。
A 、25.3B 、21.75C 、15.CD 、15.73、在下列变量的各组取值中使下列逻辑函数的值为0的是( C )。
D AC BD C AB D C A D B A ABCD F ++++=)(A 、1010B 、1110C 、0100D 、0010 4、连续“异或”199个0的结果是( B )。
A 、0 B 、1 C 、199 D 、2005、逻辑函数ACDEP C A AB B A F +++=的最简与或式为( A )。
A 、C A A F +=B 、C A F += C 、A F =D 、AB F = 6、组合逻辑电路任何时刻的输出信号,与该时刻的输入信号( A ),与电路原来所处的状态( )。
A 、有关,无关 B 、无关,有关 C 、有关,有关 D 、无关,无关7、下列逻辑门中多余输入端允许悬空的是( )。
A 、TTL 与非门B 、TTL 或非门C 、MOS 与非门D 、MOS 或非门。
8、( D )电路在任何时刻只能有一个输入端有效。
A 、二进制译码器;B 、普通编码器;C 、七段显示译码器;D 、优先编码器。
9、一个6位地址码、8位输出的ROM ,其存储矩阵的容量为( )。
A 、48 B 、512 C 、1024 D 、256 10、ADC 中转换速度最快的是( )。
A 、双积分型ADC ;B 、逐次逼近型ADC ; C 、并行比较型ADC 。
11、逻辑函数)(AD C C B F ++=的反函数是( A )。
A 、)(A D C CB F +•+= B 、)(DAC C B F +•+= C 、)(AD C BC F ++= D 、A D C C B F +•+=12、逻辑函数))(()(C B B A ABC F +⊕=的最小项标准式为( D )。
数字电子技术练习题库
数字电子技术练习题库数字电子技术练习题库1、由555定时器构成的三种电路中,多谐振荡器不是脉冲的整形电路。
A. 正确B. 错误正确:【A】2、将十进制39.75转换成二进制(100111.11)B。
A. 正确B. 错误正确:【A】3、一个JK触发器可记录一位二进制代码,它有2个稳态。
A. 正确B. 错误正确:【A】4、多谐振荡器有0个稳态。
A. 正确B. 错误正确:【A】5、驱动门电路输出高电平时,所带为拉电流负载,即负载电流从驱动门流向外电路。
A. 正确B. 错误正确:【A】6、数据选择器、触发器、计数器和寄存器,属于组合逻辑电路的是数据选择器。
A. 正确B. 错误正确:【A】7、漏极或集电极开路门电路必须在输出端外接上拉电阻到电源方可正常工作,多个这样的门的输出端直接相连可以实现线与的逻辑功能。
A. 正确B. 错误正确:【A】8、逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的0、1互换,加、乘互换,原变量与反变量互换,就得到F的反函数F。
A. 正确B. 错误正确:【A】9、按逻辑功能分类,触发器可分为D、JK、RS、T等四种类型A. 正确B. 错误正确:【A】10、T触发器的特性方程是Qn+1=T异或Qn。
A. 正确B. 错误正确:【A】11、组合逻辑电路与时序逻辑电路的区别是有无记忆功能。
A. 正确B. 错误正确:【A】12、数字电路中的三极管一般工作在开关状态,线性放大区只是一种过渡状态。
A. 正确B. 错误正确:【A】13、n位移位寄存器,完成一次完整的n位数据存储或输出需要时钟的个数为()A. n2B. 2nC. nD. 2n2正确:【C】14、与ABC+A 函数式相等的表达式是()A. ABCB. AC. AD. ABC+正确:【B】15、三极管工作在开关状态下,其“关”态和“开态,分别指三极管的()A. 截止状态和饱和状态B. 截止状态和放大状态C. 放大状态和饱和状态D. 饱和状态和截止状态正确:【D】16、以下各电路中,()可以产生脉冲定时。
数字电子技术复习题三套含答案
复习题一1.下列四个数中,与十进制数(163)10不相等的是D 、(203)8 2.N 个变量可以构成多少个最大项C 、2N3.下列功能不是二极管的常用功能的是C 、放大5.译码器的输入地址线为4根,那么输出线为多少根( 16 )6.用或非门构成钟控R-S 触发器发生竞争现象时,输入端的变化是00→117.一个4K 赫兹的方波信号经4分频后,下列说法错误的是B 、周期为2π×10-3秒 8.用PROM 来实现组合逻辑电路,他的可编程阵列是(或阵列 ) 9.A/D 转换器中,转换速度最高的为( A 、并联比较型 )转换 10.MAXPLUS-II 是哪个PLD 厂家的PLD 开发软件( B 、Altera 1.存储器按存取方式可分为三类,即:1. SAM , RAM , ROM2.设4位逐次逼近型A/D 转换器的电压转换范围为0-15V ,采用四舍五入法量化,模拟输入电压为8.59V ,转换的逼近过程是(其中括号中用✓表示保留,×表示不保留 1000(✓ )→1100(× )→1010(× )→1001(✓ )→10013.时序电路中的时序图的主要作用是:用于在实验中测试检查电路得逻辑功能和用于计算机仿真模拟 4.施密特触发器在波形整形应用中能有效消除叠加在脉冲信号上的噪声,是因为它具有滞后特性 5.既能传送模拟信号,又能传送数字信号的门电路是. CMOS 传输门三、简答题(每小题5分,共10分)1.请写出RS 、JK 、D 、T 触发器的状态转移方程,并解释为什么有的触发器有约束方程。
2.请回答两个状态等价的条件是什么?四、分析题(25分)1.分析如图由3线-8线译码器74LS138构成的电路,写出输出S i 和C i 的逻辑函数表达式,说明其逻辑功能。
(6分)2 1 4&74LS1381 02 43 5 6 7C i-1 B i A iS i C i& &12.问图示电路的计数长度N 是多少?能自启动吗?画出状态转换图。
计算机网络课程数字电子技术习题
数字电子技术习题一.填空题1.(1011011)2 = ( )8=(____ ___)10=(____ ___)16=(_____)8421BCD2.( 16.25 )10 = ( )2= ( )8=( )16。
3.TTL三态门的三种可能输出状态是_______、_______、_______。
4.数字电路中的三极管一般工作于区和区,而区只是一种过渡状态。
5.CMOS 门电路的闲置输入端不能悬空,对于与门,闲置输入端应当接_______电平。
6.TTL 与非门的多余输入端应接_______电平,或者与有用端 _______。
7.(156.75)10 =(_______)2=(_______)8=(_______)16。
8.数字信号的特点是在上和上都是断续变化的。
9.逻辑代数最基本的逻辑关系有、、三种。
10.多个OC门输出端并联到一起可实现功能。
11. 函数CABBCAY+=,在A = 0,B= 1 ,C=1时,输出为Y =_______。
12.三种基本的逻辑运算是_______运算,_______运算和_______运算。
13. 晶体三极管作为电子开关时,其工作状态必须为_______状态或_______状态。
14.TTL 与门的多余输入端应接_______电平,或者与有用端 _______联。
15.插拔芯片时,应该首先切断。
16.布尔代数的基本规则有代入规则,反演规则和________________规则。
17.逻辑函数的四种表示方法是______、________、________和__________。
18.逻辑代数中3种基本运算是、和。
19.多个OD门输出端并联到一起可实现功能。
20.CMOS与门的多余输入端应接_______电平,或者与有用端 _______。
21.基本逻辑关系有逻辑、逻辑、逻辑。
22. 三态门的“三态”指,和。
23.对于共阴接法的发光二极管数码显示器,应采用电平输出的七段显示译码器。
数电复习题库
数字电子技术试题一一、填空题(每空1分,共20分)1.函数的或·与表达式是,其与·或·非表达式为。
2.的最简式为,的最简式为。
3.(2.718)D =()B=()O。
4.(29)H =()B,(11.01101)B=()H。
5.组合逻辑电路的分析可分为、、、四大步骤。
6.时序逻辑电路的功能描述通常有、、、四种方法。
7.在A/D转换器中,型A/D转换器的转换精度较高,型A/D转换器的转换速度最快。
8.施密特触发器有个阈值电压,称它的传输特性为。
二、电路功能分析题(共20分)1.七段显示译码电路如图2.1(a)所示,对应图2.1(b)所示输入波形,试确定显示器显示的字符序列是什么?2.试分析图2.2所示电路,画出它的状态图,说明它是几进制计数器。
74161功能表清零RD 预置 LD 使能 EP ET 时钟CP 预置数据输入 ABCD 输 出 Q D Q C Q B Q A L H H H H× L H H H×× ×× L × ×L HH×× ××××× ABCD ×××× ×××× ××××LLLL ABCD 保持 保持计数三、电路设计题(每题10分,共20分)1.试设计一个8位相同数值比较器,当两数相等时,输出L=1,否则L=0。
2.试用上升沿触发器的D 触发器及门电路组成3位同步二进制加计数器,画出逻辑图。
四、电路计算题(每题10分,共20分)1.由555定时器及场效应管T 组成的电路如图所示,电路中 T 工作于可变电阻区,其导通电阻为。
试:(1) 说明电路功能。
(2) 写出输出频率的表达式。
2.某双积分型A/D 转换器中,计数器为十进制计数器,其最大计数容量为。
数字电子技术基础题库及答案
综合练习题1一、填空题1、在信号处理电路中,当有用信号频率低于10 Hz 时,可选用 滤波器;有用信号频率高于10 kHz 时,可选用 滤波器;希望抑制50 Hz 的交流电源干扰时,可选用 滤波器;有用信号频率为某一固定频率,可选用 滤波器。
2、如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。
3、有一数码10010011,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时,它相当于十进制数 。
4、74HC138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为 。
5、已知某函数)()(D C AB D C A B F +++= ,该函数的反函数=F 。
二、简答题 1、数制转换( 143 )10= ( )16 = ( )2 =( )8421BCD 。
(2008) D = ( )B = ( )H 。
(3EC )H = ( )D 2、用卡诺图化简下列逻辑函数(1)L (A,B,C )=C AB C B A C B A C B A +⋅++⋅⋅ (2)L (A,B,C,D )=Σm (0,2,6,7,8,10,14,15)3、已知A 、B 的波形如图所示。
设B A Y 1⊕=,试画出Y 1对应A 、B 的波形。
(4分)A B Y 1三、已知某时序电路的状态转换表如下所列,试由此画出该电路在所给时钟CP 及输入信号X 作用下的Q 2、Q 1及输出Z 。
Q 2n +1Q 1n +1/Z nQ 2n Q 1n X =0 X =1 0 0 01/011/00 1 10/0 00/1 1 1 00/1 10/0 1 011/001/0Q 1CP X Q 2Z1 2 3 4 5 6 7 8四、试用74HC138和适当门电路实现逻辑函数ABC C AB C B A BC A F +++=。
五、已知某编码变换器功能如下表所示,试用ROM 实现此编码变换器。
数字电子技术习题和答案
习题一、填空题1.( 2分) 一个10位地址码、8位输出的ROM ,其存储容量为 。
2.( 2分) 如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。
3.( 2分) 在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是 。
4.( 2分)为了暂存四位数据信号可用 个触发器构成数据寄存器。
5.( 2分) C A AB Y +=,Y 的最简与或式为 。
6.( 2分) 电路如图1,电路的逻辑表达式F 。
图 1 图 27.(2分) 由555定时器组成的电路如图2,回差电压是 V 。
8.( 2分)设逐次比较型A/D 转换器的参考电压U REF =8V , 输入模拟电压3.5V 。
如果用6位逐次比较型A/D 转换器来实现,则转换器输出的6位码是 。
9.(2分) 四输入TTL 或非门,在逻辑电路中使用时,有2个输入端是多余的,应将多余端接 。
10.( 2分)若每输入1000个脉冲分频器能输出一个脉冲,则由二进制加法计数器构成的分频器需要 个触发器。
11. 在TTL 、CMOS 逻辑族中,在电源电压值相同时,噪声容限大的是_______________.12.F=A B +BD+CDE+A D 最简的与或式是_______________.13.试将函数F A B C AC BC AC A B AB (,,)()=++++,简化成与或表达式F =_____________.14.若某二进制DAC 的最大输出电压是8V ,能分辨的最小输出电压是8mV ,则该转换器输入数字的位数N 至少为 。
15.请写出下图S 的表达式 。
CO 的表达式 。
二、选择题1、是8421BCD 码的是( )。
A 、1010B 、0101C 、1100D 、11012、和逻辑式BC A A + 相等的是( )。
A 、ABCB 、1+BC C 、AD 、BC A +3、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y= ( )。
数字电子技术练习
数字电子技术练习题113AF.2H = 0011 1010 1111.0010 = 1110101111.001B1111101.11B = 0111 1101.1100 = 7D.CH21011.1010B=(1×23+1×21+1×20+1×2-1+1×2-3)D=11.625DDFC.8H =(13×162+15×161+12×160+8×16-1)D = 3580.5D3208转换成十六进制数208D = D0H40.625转换成十六进制数0.625D = 0.1010B= 0.AH5求十进制数876的BCD码876D = (1000 0111 0110)8421BCD876D = 1101101100B=36CH6(1)对于各种集成电路,使用时一定要在推荐的工作条件范围内,否则将导致性能下降或损坏器件。
(2)数字集成电路中多余的输入端在不改变逻辑关系的前提下可以并联起来使用,也可根据逻辑关系的要求接地或接高电平。
TTL电路多余的输入端悬空表示输入为高电平;但CMOS电路,多余的输入端不允许悬空,否则电路将不能正常工作。
(3)TTL电路和CMOS电路之间一般不能直接连接,而需利用接口电路进行电平转换或电流变换才可进行连接,使前级器件的输出电平及电流满足后级器件对输入电平及电流的要求,并不得对器件造成损害。
7①利用半导体器件的开关特性,可以构成与门、或门、非门、与非门、或非门、与或非门、异或门等各种逻辑门电路,也可以构成在电路结构和特性两方面都别具特色的三态门、OC门、OD门和传输门。
②随着集成电路技术的飞速发展,分立元件的数字电路已被集成电路所取代。
③TTL电路的优点是开关速度较高,抗干扰能力较强,带负载的能力也比较强,缺点是功耗较大。
④CMOS电路具有制造工艺简单、功耗小、输入阻抗高、集成度高、电源电压范围宽等优点,其主要缺点是工作速度稍低,但随着集成工艺的不断改进,CMOS 电路的工作速度已有了大幅度的提高。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、填空题1.(111001)2=( 57 )10=( 39 )16=( 01010111 )8421BCD码2.(21)10=( 10101 )23.(52)10=( 110100 )2=( 01010010 )8421BCD码( 34 )164.(B2)16=( 178)10=( 10110010 )2=( 101111000 )8421BCD码5.(10110.01)2=( 22.25)106.(2F)16 =( 101111 )2=( 47)107.( 01011001 )2 =( 89)10=(59)16=(10001001)8421BCD8.逻辑代数中有与、或、非三种基本逻辑运算。
9.两变量函数F(A,B)的异或表达式和同或表达式为和F=A B⋅+AB。
10.在数字电路中,三极管通常工作在饱和和截止状态。
11.四个变量的逻辑函数的最小项共有 16 个,对于变量的任一组取值,任意两个最小项的乘积为 0 ,所有最小项的和为 1 。
12.图1-1中给出的是几种常用门电路图1-11)Y1= AB__ , A、B中只要有一个值是0,Y1的值就为___0___。
2)Y2=AB C⋅_ , A、B中只要有一个值是0,Y2的值就为___1___。
3)Y3=__A+B , A、B中只要有一个值是1,Y3的值就为___1___。
4)Y4=_ , A、B中只要有一个值是1,Y4的值就为___0___。
5)当B=0时,Y5=_______ ;当B=1时,Y5= ___Z(高阻态)____。
6)当C=0时,Y6=____AB C⋅___ ;当C=1时,Y6= _ Z(高阻态)______。
7)当B=0时,Y7=__不通___ ;当B=1时,Y7= ____A___。
8)Y8=________,Y8的状态与B___无关____。
13.写出下图1-2中各电路的输出结果。
图1-2 Y 1=__ 0____ Y 2=__ 1____ Y 3=__ _1__ Y 4=__ 1 ___Y 3=__ _0___ Y 6=___ 1___ Y 7=__ 1___ Y 8=__ ___14.TTL 电路是由_晶体管_组成的逻辑电路,并因此得名。
CMOS 电路以__PMOS__为驱动管,以____NMOS____为负载管;驱动管和负载管的_____栅___极相连作为输入端,___漏__极相连作为输出端。
15.触发器有两个___稳定___状态,要使电路由一个状态转换到另一个状态,必须要有外加_____输入信号__ _。
16.要对16个输入信号进行编码,至少需要 4位 二进制数码。
17.一个八选一的数据选择器有 8 个数据输入端, 3 个地址输入端。
18.BCD 七段译码器输入的是 4 位 8421BCD 码。
输出端有 7 个。
19.图1-3给出的是几种常用触发器。
图1-3 1)FF 1是同步RS 触发器,Q 1n+1 =__A__ ,时钟信号B 的__高电平____期间有效。
2)FF 2是维持阻塞型D 触发器,Q 2n+ 1=__A___ ,时钟信号B 的__上升_____沿到来后有效。
3)FF 3是主从JK 触发器,Q 3n+1=_A ⊕B_______ ,时钟信号B 的 下降 沿到来后有效。
20.由与非门组成的基本RS 触发器的输入信号和不得同时为_0,否则它们状态将不定_。
21.同步RS 触发器和基本RS 触发器的区别是前者状态的翻转与时钟脉冲CP___同步_____,而后者与CP___无关__ __。
22.触发器有 两个 个稳定的输出状态,下降沿触发的JK 触发器的特性方程为 ,T 触发器只有 保持 和 计数 两种逻辑功能。
23. 触发器 是构成计数器和寄存器的重要组成部分。
24.触发器是具有 记忆 功能的单元电路,RS 触发器的特性方程是 ,T 触发器的特性方程为 T ⊕Q ,T ’触发器具有 计数 功能。
25.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接 高 电平。
26.JK 触发器具有 保持 、 置0 、 置1 和 计数 功能。
27.在数字系统中,根据逻辑功能特点的不同,数字电路可以分为 组合 逻辑电路和 时序 逻辑电路。
28.在数字电路中,编码器和译码器属于 组合 逻辑电路,而计数器和寄存器属于 时序 逻辑电路。
29.目前国产的集成逻辑门电路中,74LS00系列属于 TTL 类型逻辑门电路,CD4011属于 CMOS 类型逻辑门电路。
30.时序电路的特点是:在任何时刻的输出,不但与当时的_____输入___状态有关,而且还与前一时刻的___输出 _状态有关。
31.按照计数器中各触发器受到计数脉冲控制的情况,可以分为 同步 计数器和 异步 计数器。
32.数码寄存器采用__并行___ 输入,____并行____ 输出。
33.寄存器分为 数据 寄存器和 移位 寄存器两种。
34. 移位 寄存器不但具有存储代码的功能,还具有移位功能。
35.图1-4是用D 触发器组成的左移寄存器,请将“串行输入端”、(1)“串行输出端”、(3)“并行输出端”(2)分别填入图中相应位置的横线上。
当D 随输入脉冲依次输入D 0D 1D 2D 3=1011时,经过四个CP 脉冲后,Q 0Q 1Q 2Q 3的状态为____1011____。
图1-436.单稳态触发器有 稳定状态 和 暂稳态 两个不同的工作状态。
37.555定时器是一种多用途的数字—模拟混合集成电路,可以方便地构成施密特触发器 , 单稳态触发器 和 多谐振荡器 。
38.555构成多谐振荡器, 关键要将 TH 和 接在一起,再加上一个电容,类似于施密特反相器。
39.逻辑函数的化简方法有__卡诺图__和__逻辑代数基本公式______。
二、选择题1.在不影响逻辑功能的情况下,TTL 与非门的多余端可_____C___。
A .接高电平B .接低电平C .悬空D .接地2.在不影响逻辑功能的情况下,CMOS 或非门的多余端可____D____。
A .接高电平B .接低电平C .悬空D .接地3.下列逻辑式属于与非式的是 B 。
A .F= ABC ⋅ B .F= ABC C .F= A B ⋅D .F= A B ⋅4.三极管的截止条件为___B_____。
A .U BE > U ONB .U BE < U ONC .U CE = V CCD .U CE < V CC5.增强型NMOS 管的截止条件为___B_____。
A .U GS > U TB .U GS < U TC .U DS = V DD D .U DS < V DD6.三逻辑变量的取值组合共有 C 种。
A .4种B .6种C .8种D .16种7.下列几种逻辑门中,可以用作反相器的是 B 。
A .与门B .与非门C .或门 D.传输门8.能够通过并联输出端实现线与的门电路是____A____。
A .漏极开路门B .普通与非门C .三态门 D.CMOS 传输门9.能实现脉冲延时的电路是 B 。
A .多谐振荡器B .单稳态触发器C .施密特触发器 D.CMOS 传输门10.决定组合逻辑电路某一时刻输出的有关因素是___A_____,而决定时序逻辑电路在某一时刻输出的有关因素是_____C_____;A.该时刻的输入 B.电路的历史状态C.该时刻的输入和电路的历史状态 D.电路的组成结构11.下列逻辑电路中,不是组合逻辑电路的是 B 。
A.译码器 B.寄存器 C.全加器 D. 数值比较器12.下列数字部件中,属于组合逻辑电路的有(C )A. 触发器B. 计数器C. 数据选择器D. 移位寄存器13.下列选项中,不属于组合电路的描述方法的是( D )A.逻辑表达式 B.真值表 C.卡诺图 D、状态转换图14.8选1数据选择器有几个地址控制端。
( C )A.1 B.2 C.3 D.415. 8421BCD码译码器的数据输入线与译码输出线的组合是 B 。
A.4:16 B.4:10 C.10:4 D.16:416.选择图2-1所示FF1~FF2中的一个或多个触发器填入空内。
(1)满足Q n+1=1的触发器是____FF8________________;(2)满足Q n+1=Q n的触发器是__FF1___FF10_______________;(3)满足Q n+1=Q n的触发器是_FF2__FF5___FF7__FF9____________;(4)满足D触发器功能的是__FF3___FF6_______________;(5)满足T触发器功能的是__FF4__________________。
图2-117.JK触发器在CP作用下,若状态必须发生翻转,则应使 D 。
A.J=K=0 B.J=1,K=0 C. J=0,K=1 D.J=K=118.计数器异步置0端的信号___D___使电路置0,同步置0端的信号___A____使电路置0。
A.只有在时钟脉冲上升沿到来时才能B.只有在时钟脉冲下降沿到来时才能C.只有在时钟脉冲触发沿到来时才能D.无论时钟脉冲为何值都能19.N进制计数器是指该计数器___A_____。
A.有N个有效状态 B.由N个触发器组成C.有N个输出端 D.有N个有效循环20.由M个触发器构成N进制计数器,条件是___B_____。
A.M>=N B.2M>=N C.2M<=N D.M< N21.由四个触发器构成十进制计数器,其无效状态有____C____。
A .四个B .五个C .六个D .七个22.N 位环形计数器可以直接作N 节拍顺序脉冲发生器的原因是其_____B___。
A .无效状态多B .由移位寄存器组成C. 有N 个有效状态,且每个有效状态中只有一位为0或1D .有效状态多23.是8421BCD 码的是( B )。
A 、1010B 、0101C 、1100D 、110124.和逻辑式BC A A ⋅+ 相等的是( C )。
A 、ABCB 、1+BC C 、AD 、BC A +25.二输入端的或非门,其输入端为A 、B ,输出端为Y,则其表达式Y= ( C )。
A 、AB B 、ABC 、B A +D 、A+B26.一个T 触发器,在T=1时,加上时钟脉冲,则触发器( D )。
A 、保持原态B 、置0C 、置1D 、翻转27.欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( B )。
A 、5B 、6C 、8D 、4328.逻辑函数F(A,B,C) = AB+B C+C A 的最小项标准式为( D )。
A 、F(A,B,C)=∑m(0,2,4)B 、F(A,B,C)=∑m(1,5,6,7)C 、F(A,B,C)=∑m (0,2,3,4)D 、F(A,B,C)=∑m(3,4,6,7)29.在何种输入情况下,“与非”运算的结果是逻辑0__D__。