可预置定时电路的设计
【精品】循环定时器电路图
循环定时器电路图
循环定时器电路图
循环定时器电路图
1、按照电路原理图组装定时器。
2、接6伏电源,调整RP使发光二极管闪烁频率为每秒一次。或按自己需要调整,则定时时间相应改变。
3、按钮按下“清零”,定时从新开始,发光二极管闪烁发光。图中电路的接法,定时16秒钟后(发光管闪16下)蜂鸣器间断发声,发光二极管变成长亮。
4、调整印板图最下端的短路线,可成倍地增加延时时间。(依此为 16、32、64、128、256、512、1024、2048秒,图中位置为16秒)
元件清单:(共23件)
4011集成电路R1 1MΩ电阻R8 5.1KΩ电阻4040集成电路R2 100KΩ电阻R9 56KΩ电阻9012晶体管R3 150KΩ电阻RP 500KΩ微调电阻
发光二极管R4 10KΩ电阻 C1 4.7uF电解电容蜂鸣器(喇叭) R5 15KΩ电阻 C2 0.01uF 瓷片电容
按钮R6 1KΩ电阻 D1 1N4148 二极管
印刷电路板R7 22KΩ电阻 D2 1N4148 二极管
16针排插短路插
基于TEC9328可编程定时电路的循环式定时控制器
摘要:TEC9328是深圳天潼公司生产的四位定时计数电路,利用它可以对控制对象进行循环控制操作。文中介绍了它主要特点、引脚功能和内部结构。并给出了利用
TEC9328设计的循环式定时控制器的实际应用电路。
关键词:循环控制定时器 TEC9328
在日常生产及工业应用中,有时可能需要对某一控制对象进行循环式控制,即让对象工作一段时间(如1分钟),然后停歇一段时间(如10分钟),再工作一段时间,再停歇一段时间,如此循环地工作下去。通常的定时器仅能使对象在停歇一段时间后继续工作,而不能实现循环控制。而基于TEC9328可编程定时电路循环式定时控制器则非常适合于这种循环式的自动控制操作。
简易定时装置制作方法
简易定时装置制作方法
在生活中,常常需要使用定时器来控制某些设备的启动和停止时间,
比如智能灯带、排气扇等,而现成的定时器价格并不便宜,或者说功
能可能并不符合要求。因此,DIY一个简易的定时器是一个很好的选择。下面,就来阐述一下这种方法。
步骤一:准备材料
在制作定时器之前,首先要准备好相关的材料。这里我们需要准备一
个12V直流电源、一个继电器、一个数码管时钟模块,一些跳线、杜
邦线及插针等电子元件。
步骤二:切割外壳
将塑料外壳沿着纵向和横向各自切割一个小口,成"U"字形,这样就能
将电源和电路板插入。
步骤三:接线
将12V直流电源的正极接到继电器上的NO(常开)接头,负极接到继
电器上的COM(公用)接头,数码管时钟模块上的VCC、GND分别接到
直流电源的正负极上,另外,数码管时钟模块上也有几个引脚需要接,如CLK引脚、DIO引脚等。跟据线路图,将这些引脚分别连接起来。
步骤四:设置定时时间
将数码管时钟模块的按键按下,进入设置时间模式,通过按键设置好
定时时间,然后按下“OK”键进行确定即可。
步骤五:测试
使用万能表或者直接连接需要控制的设备进行测试,检测是否达到预
期效果。
除了这种基本的DIY定时器制作方法,还可以根据不同的要求增加一些额外的元件和功能,如增加温度传感器,控制设备的温度,或者添加蜂鸣器,让定时器在倒计时结束时提醒用户等。
总之,通过DIY制作简易的定时器,不仅能够满足个人需求,还可以加深对电子原理的了解,并且相较于已有的定时器,价格更优惠。
4人抢答器课程设计报告
课题二数字式抢答器
一.数字式抢答器功能概述
在举办各种智力竞赛活动中,常常需要确定谁是第一个抢答的人。数字式抢答器利用电子器件可以准确的解决这一问题。数字式抢答器允许抢答者在规定的时间范围内进行抢答,可以用数字显示抢先者的序号,并配有相应的灯光指示和声报警功能;对犯规抢答者(指在抢答开始命令下达前抢答者),除用声、光报警外,还应显示出犯规者的序号;若规定抢答时间已过,要告示任何输入的抢答信号均无效,除非重新下达抢答命令。
二.任务和要求
设计一个数字式抢答器,具体要求如下:
1.要求至少控制四人抢答,允许抢答时间为10秒,输入抢答信号是在“抢答开始”命令后的规定时间内,显示抢先抢答者的序号,绿灯亮。
2.在“抢答开始”命令前抢答者,显示违规抢答者的序号;红灯亮。
3.在“抢答开始”命令发出后,超过规定的时间无人抢答,显示无用字符(可自行确定)。
4.选做:不仅能显示抢答者的序号并且能显示抢答次序。
三.原理电路和程序设计
1.总体设计电路
如下图所示为总体方框图。其工作原理为:接通电源后,主持人将开关拨到"清除"状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置开始"状态,宣布"开始"抢答器工作。定时器倒计时,选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示,当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示零。如果再次抢答必须由主持人再次操作"清除"和"开始"状态开关
2.单元电路设计
(1)抢答器电路
参考电路如下图所示。该电路完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;二是禁止其他选手按键操作无效。工作过程:开关S置于"清除"端时,当有选手将键按下时74L148的四个输出相与控制74L75的使能端,使其锁存并且让它和开关相与去控制红灯亮,保证报警电路通。当开关S置于"开始"时,抢答器处于等待工作状态,当有选手将键按下时(如按下S3),74LS148的输出经与门给75锁存后,1Q=1,74LS48处于工作状态, Q4Q3Q2=011,经译码显示为"3"。此外,75的使能端通路,处于工作状态,封锁其他按键的输入。,保证了抢答者的优先性。如有再次抢答需由主持人将S开关重新置清除"然后再进行下一轮抢答。74LS148为8线-3线优先编码器.
数字电路课程设计-数字式定时开关设计
数字电路课程设计-数字式定时开关设计
本设计旨在设计一个数字式定时开关,即可设置时间后自动控制开关的开/关状态。该设计采用120V AC电源。整个系统的核心是AT89C51微控制器。在控制电路中,用户可以设置开关的启动时间和关闭时间。在此设计中,我们使用了倒计时计数器,可以使开关在设定时间到达时自动关闭或打开。以下是数字电路课程设计-数字式定时开关设计的详细说明:
材料清单:
1. AT89C51微控制器
2. 16位数码管显示模块
3. 蜂鸣器
4. LED灯
5. 继电器
6. 按钮开关
7. 电源电线
8. 杜邦线
9. 电阻和电容
电路设计:
图-1:数字式定时开关电路图
如上图所示,整个电路由AT89C51微控制器,计数器,16位数码管,继电器,蜂鸣器,LED灯和按钮开关组成。整个电路的供电电压为120V AC。
MCU输入为120V交流电源电压,为保证MCU安全,采用了稳流二极管电路降压至5V,在MCU和计数器外部电路中采
用了电阻器和电容器滤波处理。
在该电路中,16位数码管用于显示倒数计时器的时间。数码
管显示模块使用计时寄存器来设置显示时间和更改时间。倒计时计数器由74LS192芯片实现。继电器用于控制电源的开关。按键用于启动和停止计数器以触发继电器开关的动作。
操作:
1. 设置时间:按下时间设置按钮,数码管显示时间设置,你可以更改时间,包括小时和分钟,用按键切换需要更改的位。设置完成后,按时间设置按钮再次退出时间设置模式。
2. 开始计时:按下开始/停止按钮,计时器开始倒计时,同时
继电器也开始工作。
3. 关闭计时器:当计时器到达指定时间后,它将停止计数并触发继电器打开/关闭开关。此时,LED灯将发出信号。
多路智力竞赛抢答器设计实验报告
微机原理课程设计
多路智力竞赛抢答器设计
院系:电气及自动化工程系
班级:通信一班
目录
一··1 1··1 2··2 3··2 二、··4 1···4 24
..4定时电路设计 (6)
3电路的安装与调试 (8)
4心得与体会 (9)
三、元器件明细表 (10)
四、参考文献 (10)
前言
一、设计内容及要求:
设计内容:本课题要求设计一台可供8名选手参加比赛的智力竞赛抢答器。
设计要求:
1.基本功能
(1)
(2)
(3)
2
(1)
时间。
(2)
(3)
电路,禁止选手超时后抢答,时间显示器显示0。
二、实验内容及方法
1.组装调试抢答器电路。
2.设计可预置时间的定时电路,并进行组装和调试。当输人1Hz的时钟脉冲信号时,要求电路能进行减计时,当减计时到零时,能输出低电平有效的定时时间到信号。
3.完成定时抢答器的联调,注意各部分电路之间的时序配合关系。然后检查电路各部分的功能,使其满足设计要求。
三,工作过程简介
定时抢答器的总体框图(如图1.1)所示,它由主体电路和扩展电路两部分组成。主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答按钮时,能显示选能。
图1
如图所示为总体方框图。工作原理为:接通电源后,主持人将开关拨到“清零”状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关主体电
扩展电路
置;开始"状态,宣布“开始”抢答器工作。定时器倒计时,选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次抢答必须由主持人再次操作“清除”和“开始”状态开关。
0801PLC时钟电路设置程序设计
0801PLC时钟电路设置程序设计
PLC(Programmable Logic Controller,可编程逻辑控制器)是一种用于自动化控制系统的专用计算机。PLC时钟电路的设计是为了实现时间控制功能,通常用于定时执行一些任务或事件。在本文中,将介绍如何设置一个PLC时钟电路,并编写程序来实现时间控制功能。
首先,我们需要确定PLC的型号和品牌。不同的PLC厂家可能会有不同的时钟模块设置方法和接口,因此在进行时钟电路设置之前,需要先查阅相关的用户手册或技术资料,了解PLC时钟模块的功能和配置方式。
一般情况下,PLC的时钟模块会有以下几个基本功能:
1.时钟设置:包括时、分、秒的设置,以及日期的设置。
2.时钟读取:读取当前时钟的时间。
3.定时器功能:设置定时器,定时执行一些任务。
4.时钟同步功能:与外部时钟进行同步。
在进行PLC时钟电路设置之前,首先要确保PLC的时钟模块已经正确安装在PLC的CPU或IO模块上,安装方式可能有所不同,一般在PLC的用户手册中都会有详细的说明。安装完成后,接下来就可以进行时钟电路的设置。
1.时钟设置:
根据PLC的具体型号和时钟模块的性能,可以通过PLC的编程软件进行时钟设置。一般情况下,会有专门的指令或函数用于设置时钟。通过该指令或函数,可以设置时、分、秒、日期等参数。设置完成后,时钟模块会根据设置的参数进行计时,并实时显示当前时间。
2.时钟读取:
除了设置时钟参数,还可以通过PLC的编程软件进行时钟读取操作。通过相应的指令或函数,可以读取当前时钟的时间,并将其存储在PLC的寄存器或变量中。这样可以在程序中随时调用当前时间信息,用于程序逻辑控制。
可预置时间的定时电路
吉林师范大学信息技术学院课程设计报告
课程名称;数电课程设计
设计题目:可预置时间的定时电路姓名:
专业:电气信息类
班级:级班
学号:
指导教师:
2010年9月6日
吉林师范大学信息技术学院
课程设计题目审批表
课程名称:数电电路课程设计
课程设计题目名称
姓名:指导教师:
摘要:本设计主要介绍555定时器产生多谐振荡器,而且用数码管显示相应的数值,并且可以自己预置时间,电路自动完成清零的功能,本设计预置的是80秒时间,并且发光二极管会发光,用74192来做减计数器。
关键词:振荡器,数码管
Abstract:This design introduces the 555 timer produces more harmonic oscillator, and digital display with the corresponding values, and can own preset time, the circuit automatically reset function, the design of a preset 80 seconds, and light-emitting diode will shine, with 74,192 to do by the counter.
Keyword:Oscillator, the digital control
正文:一电路设计
1 方案比较及设计
(1)用石英晶体振荡器:由于石英晶体振荡器产生的频率很高,至少都为几兆赫兹,我们必须采用分频电路得到秒数量级的信号。
数电课设—24小时定时电路
摘要
时间,是人类永恒的话题。随着科技的进步与生活方式的改变,人类发明了种类繁多的计时器。从原始的太阳钟到现在精确度可达50亿年误差一秒的原子钟,计时器追随者人类的进步的步伐,经历了计时精度由模糊到精确的过程。而计时器的种类也经历了从单一型到多样化的蜕变。计时器,见证着人类的发展与文明。本文将着手于基础555定时器构成1s时钟脉冲电路进而对24小时拨码可设置时间电路的设计。
关键词:555定时器,拨码开关,设置时间,24小时
Abstract
Time is the eternal topic of mankind. With the progress of science,technology and the change of lifestyle, mankind invented a great variety of timers. From the primitive solar clock to the present, an atomic clock with an accuracy of up to 5 billion years, a timer, a follower, the progress of mankind, has undergone the process of blurring the accuracy of time from the precise to the precise. And the types of timers have undergone a metamorphosis from single type to variety. Timer, witnessed the development and civilization of mankind. This paper will start with the basic 555 timer to form the 1s clock pulse circuit, and then set the time circuit for the 24 hour dialing code.
定时控制器逻辑电路设计
定时控制器的逻辑电路设计可以基于数字逻辑门电路实现。以下是一个简单的定时控制器逻辑电路设计示例,用于控制某个设备在特定时间内工作或停止:
1. 逻辑门选择
-使用集成电路中的逻辑门(如与门、或门、非门等)来设计定时控制器的逻辑电路。
-可根据具体需求选择合适的逻辑门进行组合。
2. 时钟信号输入
-设计一个时钟信号发生器或者使用外部时钟信号作为输入,用于控制定时器的计时和触发。
3. 定时器部分
-设计一个计时器部分,用于计时特定的时间间隔。可以采用计数器或者其他形式的计时电路。
-当计时器达到设定的时间后,输出一个触发信号。
4. 控制逻辑
-设计控制逻辑部分,根据触发信号的输出状态来控制目标设备的工作状态。
-可以设计一个开关控制电路,使目标设备在触发信号有效时工作,
触发信号无效时停止工作。
5. 脉冲延时器
-可以设计脉冲延时器部分,用于延迟或者控制脉冲信号的传输,从而实现更灵活的定时控制功能。
6. 电源管理
-考虑定时控制器的电源管理问题,确保电路稳定可靠地工作。
7. 测试与调试
-设计完成后进行电路原理图绘制并进行仿真测试,验证电路设计的正确性和稳定性。
-在实际硬件上搭建电路,进行调试和优化,确保定时控制器功能正常。
以上是一个简单的定时控制器逻辑电路设计示例,实际设计中可能会涉及更复杂的功能和电路部分。设计定时控制器需要充分考虑功能需求、稳定性和可靠性等因素,同时注重电路的优化和测试工作,确保设计的定时控制器符合预期的功能和性能要求。
简易抢答器实验报告
简易抢答器实验报告
一、数字式抢答器功能概述
在举办各种智力竞赛活动中,常常需要确定谁是第一个抢答的人。数字式抢答器利用电子器件可以准确的解决这一问题。数字式抢答器允许抢答者在规定的时间范围内进行抢答,可以用数字显示抢先者的序号,并配有相应的灯光指示和声报警功能;对犯规抢答者(指在抢答开始命令下达前抢答者),除用声、光报警外,还应显示出犯规者的序号;若规定抢答时间已过,要告示任何输入的抢答信号均无效,除非重新下达抢答命令。
二、实验目的
(1)培养学生灵活运用数字器件实现应用电路的能力。
(2)掌握多路竞赛抢答器电路的设计和调试方法。
三、设计任务与要求
设计一个数字式抢答器,具体要求如下:
1(要求至少控制四人抢答,允许抢答时间为10秒,输入抢答信号是在“抢答开始”命令后的规定时间内,显示先抢答者的序号,绿灯亮。 2(在“抢答开始”命令前抢答者,显示违规抢答者的序号,红灯亮。
(在“抢答开始”命令发出后,超过规定的时间无人抢答,显示无用字符(可3 自行确定),红灯亮,此时选手不能再进行抢答,显示无用字符。 4(选做:不仅能显示抢答者的序号并且能显示抢答次序。
四、实验仪器及器件
NE555 定时器 1片
74LS161 4位二进制同步计数器 1片
74LS04 六输入非门 2片
74LS48 7段显示译码器 2片
74LS148 8线—3线优先编码器 1片
74LS75 四一锁存器 1片
74LS08 四—2输入与门 1片
74LS20 二—4输入与非门 1片
电源,面包板,万用表,数码管等。
五、实验设计方案
1.设计的总体方案
(完整word版)可预置定时电路的设计
可预置定时电路课程设计报告
一.设计要求
1、设计一个可灵活预置时间的计时电路,要求具有时间显示功能,能准确预置清零.
2、设置外部操作开关,控制计时器的直接清零、启动和暂时|连续计时。
3、要求计时电路递减计时,每隔一秒,计时器减1。
4、当计时器递减时间到零(即定时时间到)时,显示器上显示00,同时发光电报警信号.
二.设计的作用、目的
熟悉集成同步十进制加/减计数器的工作原理. 掌握555定时器的工作原理、集成电路的使用方法、集成电路的引脚安排、各集成芯片的逻辑功能及使用方法.
在日常生活和工作中,我们常常使用都定时控制,如交通灯定时等等等。随着电子技术的发展,控制电路的需求越来越大。可以使用使用基本可预置定时电路构成其他我们生活中应用广泛的电子设备。
三.设计的具体实现
1.系统概述
定时器由启动电路、秒脉冲发生器、预置输入电路、计数器、译码显示电路、报警电路和控制电路共7部分组成。
基本框图如下图所示:
控制电路预置输入电
路
图1
其中译码电路和控制电路是系统的主要部分.计数器完成计时功能,而控制器完成计数器的直接清零、启动计数、暂时功能。通过设置开关或按键电路可以对定时时间进行预置,这部分需要编码器。通过编码后,送到计数器预置端作为计数的时间。根据题目要求这部分应采用减计数.在计数同时,还需要对所计时间进行显示,所以需要译码显示电路,显示器用LED.
对于本模块的器件选用,计数器选用74LS192进行设计。74LS192是十进制可编程同步加1减计数器,它采用8421码二-十进制编码,并具有直接清零、置数、加1减计数功能。
%E6%95%B0%E5%AD%97%E5%BC%8F%E7%AB%9E%E8%B5%9B%E6%8A%A2%E7%AD%94%E5%99%A8%E7%9A%84%E8%AE%BE%E8%AE%A1%
安徽工业经济职业技术学院
毕业论文(设计)
题目:数字式竞赛抢答器的设计与制作
系别:电子信息技术系
专业:应用电子技术
学号:200751112
学生姓名:田芹
指导教师:蒋鸣东
职称:
二O 一O 年六月日
数字式竞赛抢答器的设计与制作
摘要:数字式竞赛抢答器是由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛选手的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲所产生的信号在显示器上输出,实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。
关键字:抢答电路定时电路报警电路时序控制
引言
目前数字电子技术已经广泛地应用于计算机,自动控制,电子测量仪表,电视,雷达,通信等各个领域。例如在现代测量技术中,数字测量仪表不仅比模拟测量仪表精度高,功能高,而且容易实现测量的自动化和智能化。随着集成技术的发展,尤其是中,大规模和超大规模集成电路的发展,数字电子技术的应用范围将会更广泛地渗透到国民经济的各个部门,并将产生越来越深刻的影响。随着现代社会的电子科技的迅速发展,要求我们要理论联系实际,通过对数字电路的设计,熟练掌握设计的方法、步骤。
在现在科技进步的世界里,无论工厂、学校和电视台所举办的节目都可能会有各种智力竞赛,当遇到抢答环节时,如果要求主持人自己去用肉眼观察那一个选手抢答的速度最快无疑会对比赛结果造成很大的影响,使比赛失去了公平和公正性,这时候我们想到了抢答记分器是必要设备。我中学参加过各种竞赛,我们经常遇到有抢答的环节,由于条件有限多数采用让选手通过举答题板的方法判断选手的答题权,这在某种程度上会因为主持人的主观误断造成比赛的不公平性。所设计的抢答器通常由数码显示、灯光、音响等多种手段指示出第一抢答者。为了使这种不为了使这种不公平不发生,只有靠电子产品的高准确性来保障抢答的公平性。
数字电子抢答器制作实验
数字电子抢答器制作实验
一、设计任务与要求
1. 抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0 ~ S7表示。
2. 设置一个系统清除和抢答控制开关S,该开关由主持人控制。
3. 抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。
4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒)。当主持人启动"开始"键后,定时器进行减计时,同时扬声器发出短暂的声响,声响持续的时间0.5秒左右。
5. 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。
6. 如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示00。
二、预习要求
1.复习编码器、十进制加/减计数器的工作原理。
2.设计可预置时间的定时电路。
3.分析与设计时序控制电路。
4. 画出定时抢答器的整机逻辑电路图
三、设计原理与参考电路
1.数字抢答器总体方框图
如图11、1所示为总体方框图。其工作原理为:接通电源后,主持人将开关拨到"清除"状态,抢答器处于禁止状态,编号显
示器灭灯,定时器显示设定时间;主持人将开关
置?quot;开始"状态,宣布"开始"抢答器工作。定时器倒计时,扬声器给出声响提示。选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示、扬声器提示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次抢答必须由主持人再次操作"清除"和"开始"状态开关。
数电八路抢答器设计报告
八路抢答器设计报告
摘要
本文介绍了用74系列常用集成电路设计的数码显示八路抢答器的电路组成、设计思路及功能。该抢答器除具有基本的抢答功能外,还具有定时和报警功能。主持人通过时间预设开关预设供抢答的时间,系统将完成自动倒计时。若在规定的时间内有人抢答,则计时将自动停止,抢答电路数码管上显示选手编号,蜂鸣器发生报警,二极管发光,定时电路显示倒计时时间。若在规定的时间内无人抢答,定是电路显示00,同时系统中的蜂鸣器将发响,提示主持人本轮抢答无效,实现报警功能。
关键词: 74系列,八路, 抢答器, 设计, 定时,报警
目录
摘要.............................................................................................................I 1.数字电路八路抢答器原理图设计. (1)
1.1设计任务及系统功能简介 (1)
1.2总体方框图 (1)
1.3单元电路设计 (2)
1.3.1抢答电路设计 (2)
1.3.2 定时电路设计 (4)
1.3.3秒脉冲产生电路 (5)
1.3.4时序控制电路设计 (5)
1.3.5总电路设计 (6)
1.4主要芯片介绍 (8)
1.4.1 74LS148 (8)
1.4.2 74LS74 (9)
1.4.3 74LS48 (10)
1.4.4 74LS192 (11)
1.4.5 74LS00 (12)
1.4.6 74LS08 (12)
2.电路仿真 (13)
2.1软件仿真 (13)
课程设计报告书(四路抢答器)详解
第三节 系统设计
1、抢答电路�
该电路的根本任务是准确的判断出第一抢答者的信号并将其锁存。实现这一 功能可用触发器和锁存器等。在得到第一信号后应立即将电路的输入封锁�即使 其他组再次发出抢答信号也无效。同时还必须注意�第一抢答信号应该在主持人 清零之后才有效。当电路形成第一抢答信号之后�用编码、译码及数码显示电路 显示出抢答者的组别�并用发光二级管直接指示出组别�这里我们采用 LED 数码 管显示�。同时用第一抢答信号控制一个发光二级管�发光二级管不亮表示该题 抢答有效。本电路用一个 74LS75 双锁存器、BCD-7 段译码器和 LED 数码管显示 器组成�可以将四位抢答者的按钮通过双锁存器�驱动 LED 数码管显示器显示出 他们最先抢答者的序号。当有人抢答时�抢答电路和定时电路停止工作。
在本次课程设计中�将主要设计一个供八人使用的定时抢答器。他要实现以 下主要功能�
�1�为 4 位参赛选手各提供一个抢答按钮�分别编号 1、2、3、4� �2�主持人可以控制系统的清零与抢答开始� �3�抢答器要有数据锁存与显示的功能。抢答开始后�若有任何一名选手 按动抢答按钮�则要显示其编号及绿灯亮至系统被主持人清零�同时其他人再按 对应按钮无效。抢答还没有开始前抢答者�显示违规抢答者�红灯亮�
�4�抢答器要有自动定时功能�并且一次抢答时间为 10 秒。当主持人启 动“开始”键后�定时器自动减计时�并在显示器上显示�
电子技术课程设计 可预置定时电路
电子技术课程设计
----可预置定时电路
学院
专业班级
姓名
学号
指导教师
目录
一、设计任务与要求 (3)
二、总体框图 (3)
三、器件选择 (4)
四、功能模块 (8)
五、总体设计电路图 (14)
六、实验结果及分析 (15)
七、心得体会 (15)
八、参考文献 (16)
可预置定时电路设计报告
一、设计内容及要求:
1、任务:设计一个可预置定时电路。
2、要求:
a. 设计一个可灵活预置时间的计时电路,要求具有时间显示功
能,能准确的预置和清零。
b. 设置外部开关,控制计时器的直接清零、启动和暂时连续计时。
c. 要求计时电路递减计时时,每隔一秒,计时器减一。
d. 当计时器递减时间到零(即定时时间到)时,显示器上显示00,
同时发出光电报警信号。
二、总体框图
本设计主要由四大模块电路构成:计数器、显示器、音响电路、控制电路。
计数器功能是用两个可预置数减法计数器组成,实现从99减到0秒,
该计数器可以由两块MSI计数器构成,一块十进制,一块六进制,组合起来
就构成六十进制计数器,这里用的是两片74LS192;
仿真和硬件操作中都可以直接接七段数码显示译码器。
仿真和硬件操作中没有音响,所以用发光二极管代替。
控制电路实现的功能有启动,暂停/连续,译码显示电路的显示,灭灯。
控制器随着计数器计数的状态发生改变,计时期间,用电器开关断开,当计
时完毕时,用电器开关闭合。
计数器:对时钟信号进行记数并减位,秒和秒之间10进制,
显示器:采用2片LED显示器把各位的数值显示出来,是计数器最终的输出,有秒;
控制器:控制电路是对计数器的工作状态(记时开始/暂停/继续/复位等)进行控制的单元,可由触发器和开关组成。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
3 / 18
可预置定时电路的设计
=1,Uc2=1 ,保持。
②输出缓冲级
Q=0, =1 时,输出 =0
Q=1, =0 时,输出 =1
③ D 为直接置 0 端
D=0,输出 便为低电平
正常工作时, D 端必须为高电平。 3).逻辑功能
输入 MR
输出 P3 P2 P1 P0 Q3 Q2 Q1 Q0
1 × × × ××××0 0 0 0
00
×× dcbadcba
01
1 × × × × 加计数
1 / 18
01
可预置定时电路的设计
1
× × × × 减计数
1 74LS192 的功能表
(2)555 定时器 双极型定时器 CB555 电路结构图。它是由比较器 C1 和 C2,基本 RS 触发器和集 电极开路的放电三极管 TD 三部分组成。 555 定时器是一种中规模集成电路,只要在外部配上适当阻容元件,就可以方 便地构成脉冲产生和整形电路。其结构框图如图 3 所示:
电报警信号。
二.设计的作用、目的
熟悉集成同步十进制加/减计数器的工作原理。掌握 555 定时器的工作原理、集 成电路的使用方法、集成电路的引脚安排、各集成芯片的逻辑功能及使用方法。 在日常生活和工作中,我们常常使用都定时控制,如交通灯定时等等等。随着电 子技术的发展,控制电路的需求越来越大。可以使用使用基本可预置定时电路构 成其他我们生活中应用广泛的电子设备。
图 3 结构框图 图中的数码 1—8 为器件引脚的编号。555 定时器符号如下所示:
2 / 18
可预置定时电路的设计
1).模拟功能部件 ①电阻分压器
经 3 个 5 kΩ电阻分压后提供基准电压: 当不接固定电压 时, =2/3Vcc, =1/3Vcc 当外接固定电压 时, = , = 1/2Vco ②电压比较器 C1 和 C2 比较器 :TH(阈值输入端)>基准电压 时,输出 =0,否则为 1 比较器 : (阈值输入端)<基准电压 时,输出 =0,否则为 1 ③集电极开路的放电管 V 输出 =0 时,V 导通,输出 =1 时,V 截止。相当于一个受控电子开关。 2).逻辑功能部件 ① 和 组成基本 RS 触发器。输入低电平有效触发。
、V TR
1 3 VCC
时,C1
输出高电平,C2
输出低电平,Q
0,
Q=1, vo VOH ,VT 截止。
表 2 555 定时器的功能表
阀值输入(VI1) x
输入 触发输入(VI2)
x
复位(RD) 0
2Vcc
Vcc
1
3
3
输出 输出(Vo)
0
放电管 T 导通
1
截止
4 / 18
可预置定时电路的设计
2Vcc
Vcc
1
3
3
2Vcc
Vcc
1
3
3
0 不变
导通 不变
(3).74LS04
由下图可发现,当输入为高电平时输出等于低电平,而输入为低电平时输出等于 高电平。因此输出与输入的电平之间是反向关系,它实际上就是一个非门。(亦 称反向器)。 当输入信号为高电平时,应保证三极管工作在深度饱和状态,以使输出电 平接近于零。为此,电路参数的配合必须合适,保证提供给三极的基极电流大于 深度饱和的基极电流。
设计电路所用的芯片是 74LS04,如下图所示:
图 4:六位反相器 74LS04 引脚图 (4).74LS00
74LS00 是四 2 输入与非门,其逻辑功能表如下:
表 3 与非门逻辑功能表 74LS00 内部结构原理如下图:
5 / 18
可预置定时电路的设计
图 5 74LS00 内部结构 (5)基本 RS 触发器 电路结构: 把两个与非门 G1、G2 的输入、输出端交叉连接,即可构成基本 RS 触发器,其 逻辑电路如图 12(a)所示。它有两个输入端 R、S 和两个输出端 Q、Q。
2.电路分析与设计
A:器件选择 (1) 十进制可逆计数器 74LS192 74LS192 是同步十进制可逆计数器,它具有双 时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图 2 所示:
图 2 74LS192 的引脚排列及逻辑符号 图中: 为置数端, 为加计数端, 为减计数端,
为非同步进
位输出端, 为非同步借位输出端,P0、P1、P2、P3 为计数器输入端, 为清除端,Q0、Q1、Q2、Q3 为数据输出端。其功能表如下
可预置定时电路的设计
可预置定时电路课程设计报告
一.设计要求
1、设计一个可灵活预置时间的计时电路,要求具有时间显示功能,能准确预 置清零。 2、设置外部操作开关,控制计时器的直接清零、启动和暂时|连续计时。 3、要求计时电路递减计时,每隔一秒,计时器减 1。 4、当计时器递减时间到零(即定时时间到)时,显示器上显示 00,同时发光
三.设计的具体实现
1.系统概述
定时器由启动电路、秒脉冲发生器、预置输入电路、计数器、译码显示电路、 报警电路和控制电路共 7 部分组成。
基本框图如下图所示:
启动控制
译码显示
秒脉冲发生器
计数器
报警
控制电路
图1
预置输入电 路
0 / 18
可预置定时电路的设计
其中译码电路和控制电路是系统的主要部分。计数器完成计时功能,而控制器完 成计数器的直接清零、启动计数、暂时功能。通过设置开关或按键电路可以对定 时时间进行预置,这部分需要编码器。通过编码后,送到计数器预置端作为计数 的时间。根据题目要求这部分应采用减计数。在计数同时,还需要对所计时间进 行显示,所以需要译码显示电路,显示器用 LED。 对于本模块的器件选用,计数器选用 74LS192 进行设计。74LS192 是十进制可编 程同步加 1 减计数器,它采用 8421 码二—十进制编码,并具有直接清零、置数、 加 1 减计数功能。 报警电路在实验中可以用发光二极管来代替。
1 3 VLeabharlann BaiduC
时,C1
输出低电平,C2
输出高电平,
Q 1 ,Q=0, vo VOL ,TD 饱和导通。
当 R 1、VTH
2 3
VCC
、V TR
1 3 VCC
时,C1、C2 输出均为高电平,基本 RS 触
发器保持原来状态不变,因此 vo 、VT 也保持原来状态不变。
当 R 1、VTH
2 3
VCC
① R D 的为低电平有效的直接置 0 端
U ②
TH(阈值输入端)>基准电压
I1
U ③ TR (触发输入端)>基准电压 I2
4).基本功能
时,称为触发置 0 时,称为触发置 1
当 R 0 时, Q 1 ,输出电压Vo VOL 为低电平,VT 饱和导通。
当 R 1时,VTH
2 3
VCC
时,V TR