计算机组成原理期末试题

合集下载

计算机组成原理期末考试试题及答案(五套)

计算机组成原理期末考试试题及答案(五套)

计算机组成原理期末考试试题及答案(五套)计算机组成原理试题(一)一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。

A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。

2.______可区分存储单元中存放的是指令还是数据。

A.存储器;B.运算器;C.控制器;D.用户。

3.所谓三总线结构的计算机是指______。

A.地址线、数据线和控制线三组传输线。

B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。

4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。

A.128K;B.64K;C.64KB;D.128KB。

5.主机与设备传送数据时,采用______,主机与设备是串行工作的。

A.程序查询方式;B.中断方式;C.DMA方式;D.通道。

6.在整数定点机中,下述第______种说法是正确的。

A.原码和反码不能表示 -1,补码可以表示 -1;B.三种机器数均可表示 -1;C.三种机器数均可表示 -1,且三种机器数的表示范围相同;D.三种机器数均不可表示 -1。

7.变址寻址方式中,操作数的有效地址是______。

A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。

8.向量中断是______。

A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。

9.一个节拍信号的宽度是指______。

A.指令周期;B.机器周期;C.时钟周期;D.存储周期。

10.将微程序存储在EPROM中的控制器是______控制器。

A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。

11.隐指令是指______。

计算机组成原理期末试题及答案

计算机组成原理期末试题及答案

计算机组成原理期末试题及答案一、选择题(共20题,每题1分,共20 分)1. 在下列机器数__B____中,零的表示形式是唯一的。

A.原码 B.补码 C.反码 D.原码和反码2. CRT的分辨率为1024×1024,颜色深度为8位,则刷新存储器的存储容量是__B____。

A.2MB B.1MB C.8MB D.1024B3. 在定点二进制运算器中,减法运算一般通过__D____来实现。

A.原码运算的二进制减法器 B.补码运算的二进制减法器C.补码运算的十进制加法器 D.补码运算的二进制加法器4. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为__B____。

A. 隐含寻址B. 立即寻址C. 寄存器寻址D. 直接寻址5. 信息只用一条传输线,且采用脉冲传输的方式称为___A___。

A.串行传输B.并行传输C.并串行传输D.分时传输6. 和外存储器相比,内存储器的特点是______。

A.容量大、速度快、成本低 B.容量大、速度慢、成本高C.容量小、速度快、成本高 D.容量小、速度快、成本低7. CPU响应中断的时间是______。

A.中断源提出请求 B.取指周期结束 C.执行周期结束。

8. EPROM是指______。

A. 读写存储器B. 只读存储器C. 可编程的只读存储器D. 光擦除可编程的只读存储器9. 下列数中最小的数是______。

A.(1101001)2 B.(52)8C.(133)8D.(30)1610. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是______。

A.11001011 B.11010110 C.11000001 D.1100100111. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用______。

A. 堆栈寻址方式B. 立即寻址方式C.隐含寻址方式D. 间接寻址方式12. 用于对某个寄存器中操作数的寻址方式称为______寻址。

计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案一、选择题1、完整的计算机系统应包含______。

DA. 运算器、存储器和操纵器B. 外部设备和主机C. 主机和有用程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

DA.RAM存储器B.ROM存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机工作方法的根本特点是______。

BA. 多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按内部选择地址4、以下说法中不正确的选项是______。

DA. 任何可以由软件完成的操作也可以由硬件来完成B. 固件就功能而言类似于软件,而从形态来说又类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. 面向高级语言的机器是完全可以完成的5、在以下数中最小的数为______。

CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在以下数中最大的数为______。

BA. (10010101)2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表示形式是唯一的。

BA. 原码B. 补码C. 反码D. 原码和反码9、针对8位二进制数,以下说法中正确的选项是______。

BA.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、一个8位二进制整数采纳补码表示,且由3个“1〞和5个“0〞组成,则最小值为______。

BA. –127B. –32C. –125D. –310、计算机系统中采纳补码运算的目的是为了______。

CA. 与手工运算方法保持一致B. 提高运算速度C. 简化计算机的设计D. 提高运算的精度11、假设某数x的真值为–,在计算机中该数表示为,则该数所用的编码方法是______码。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。

A. 11001011B. 11010110C. 11000001 D。

110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。

A.补码运算的二进制加法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__。

A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。

A. 堆栈B. 立即C.隐含D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。

A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。

缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。

A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___。

A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。

计算机组成原理期末考试试题(含答案)

计算机组成原理期末考试试题(含答案)

计算组成原理期末考试1、图中所示的寻址方式是() (单选)A、基址寻址B、寄存器寻址C、间接寻址D、寄存器间接寻址2、设存储字长为64位,对于单字长指令而言,PC顺序寻址时应该增加的常量是( )(单选)A、1B、2C、4D、83、在小数定点机中,下列关于原码、反码、补码的描述中正确的是A、只有补码能表示-1B、只有反码能表示-1C、只有原码能表示-1D、三种机器数都能表示-14、移位运算对计算机来说的实用价值是A、可以采用移位和加法相结合,实现乘(除)运算B、采用移位运算可以防止数据溢出C、只采用移位运算就可以实现除法D、只采用移位运算就可以实现乘法5、float型数据通常用IEEE754单精度浮点数格式表示。

若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x= -8.25,则FR1的内容是()A、C104 0000HB、C184 0000HC、C1C2 0000H`D、C242 0000H6、用海明码对长度为8位的数据进行检纠错时,若只要求纠正一位错,则检验位数至少需要()位。

A、5位B、4位C、3位D、2位7、存储器中地址号分别为1000#、1001#、1002#、1003的4个存储单元,分别保存的字节数据是1A、2B、3C、4D,如果数据字长为32位,存储器采用的是小端对齐模式,则这4个存储单元存储的数据值应被解析为()A、4D3C2B1AB、1A2B2C3DC、2B1A4D3CD、3C4D1A2B8、某型MIPS32指令架构的单周期CPU,其数据通路结构如下图执行指令sub rd, rs, rt 时,应由控制器产生的控制信号PCSrc、regDst、aluSrc、memtoReg、RegWrite分别是( )A、1、0、1、0、1B、1、1、0、0、0C、0、1、0、0、1D、0、1、0、1、09、下列关于MIPS32指令系统中,与基址寻址相关的指令是()A、addi $rt, $rs, immB、lw $rt, $rs, immC、add $rd, $rs, $rtD、add $rd, $rs, $rt10、单周期MIPS在一个时钟周期中不能完成( )A、从数据存储器读数据和向数据存储器写数据B、ALU运算和向寄存器堆写数据C、更新PC内容和向数据存储器写数据D、寄存器堆读数据,ALU运算和数据存储器写数据11、下列按内容寻址,而不是按地址码寻址的存储器是( )A、双端口存储器B、相联存储器C、并行储器D、虚拟存储器12、某半导体14KB,按字节编址,其中0000H-1FFFH为ROM区,2000H-37FFH为RAM区,地址总线A15-A0(低),双向数据总线D7-D0(低),读写控制线R/W。

(完整版)计算机组成原理期末考试试题及答案

(完整版)计算机组成原理期末考试试题及答案

(完整版)计算机组成原理期末考试试题及答案计算机组成原理期末考试试题及答案⼀、选择题1、完整的计算机系统应包括______。

DA. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实⽤程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

DA.RAM存储器B.ROM存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机⼯作⽅式的基本特点是______。

BA. 多指令流单数据流B. 按地址访问并顺序执⾏指令C. 堆栈操作D. 存储器按内部选择地址4、下列说法中不正确的是______。

DA. 任何可以由软件实现的操作也可以由硬件来实现B. 固件就功能⽽⾔类似于软件,⽽从形态来说⼜类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. ⾯向⾼级语⾔的机器是完全可以实现的5、在下列数中最⼩的数为______。

CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在下列数中最⼤的数为______。

BA. (10010101)2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表⽰形式是唯⼀的。

BA. 原码B. 补码C. 反码D. 原码和反码9、针对8位⼆进制数,下列说法中正确的是______。

BA.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、⼀个8位⼆进制整数采⽤补码表⽰,且由3个“1”和5个“0”组成,则最⼩值为______。

BA. –127B. –32C. –125D. –310、计算机系统中采⽤补码运算的⽬的是为了______。

CA. 与⼿⼯运算⽅式保持⼀致B. 提⾼运算速度C. 简化计算机的设计D. 提⾼运算的精度11、若某数x的真值为–0.1010,在计算机中该数表⽰为1.0110,则该数所⽤的编码⽅法是______码。

计算机组成原理期末考试试卷与答案

计算机组成原理期末考试试卷与答案

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题 2 分,共 20 分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。

A. 11001011B. 11010110C. 11000001 D 。

110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。

A. 补码运算的二进制加法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___ 。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C.提高了外存储器的存取速度D.程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__ 。

A.存储周期就是存储器读出或写入的时间B.双端口存储器采用了两套相互独立的读写电路,实现并行存取C.双端口存储器在左右端口地址码不同时会发生读/写冲突D.在 cache中,任意主存块均可映射到cache 中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。

A. 堆栈B. 立即C. 隐含D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。

A.实现存储程序和程序控制B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D 。

缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC 指令系统特点的是__B__ 。

A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C.增加寄存器的数目,以尽量减少访存的次数D.选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8.指令周期是指 ___C___。

A. CPU 从主存取出一条指令的时间 B .CPU 执行一条指令的时间C. CPU 从主存取出一条指令加上执行这条指令的时间D.时钟周期时间9.假设微操作控制信号用C n表示,指令操作码译码输出用I m表示,节拍电位信号用M k表示,节拍脉冲信号用T i表示,状态反馈信息用B i表示,则硬布线控制器的控制信号 C n可描述为__D__。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。

A. 11001011 B。

11010110 C。

11000001 D。

110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。

A。

补码运算的二进制加法器 B。

补码运算的二进制减法器C。

补码运算的十进制加法器 D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C。

提高了外存储器的存取速度D。

程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__。

A。

存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D。

在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。

A。

堆栈 B。

立即 C。

隐含 D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。

A.实现存储程序和程序控制B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。

缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。

A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D。

选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___。

A .CPU 从主存取出一条指令的时间 B .CPU 执行一条指令的时间 C .CPU 从主存取出一条指令加上执行这条指令的时间 D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。

计算机组成原理期末测试试卷十套(含答案)

计算机组成原理期末测试试卷十套(含答案)

计算机组成原理期末测试试卷十套含答案计算机组成原理期末试卷一 (2)计算机组成原理期末试卷一答案 (5)计算机组成原理期末试卷二 (8)计算机组成原理期末试卷二答案 (11)计算机组成原理期末试卷三 (15)计算机组成原理期末试卷三答案 (18)计算机组成原理期末试卷四 (21)计算机组成原理期末试卷四答案 (25)计算机组成原理期末试卷五 (26)计算机组成原理期末试卷五答案 (30)计算机组成原理期末试卷六 (33)计算机组成原理期末试卷六答案 (36)计算机组成原理期末试卷七 (39)计算机组成原理期末试卷七答案 (42)计算机组成原理期末试卷八 (44)计算机组成原理期末试卷八答案 (48)计算机组成原理期末试卷九 (52)计算机组成原理期末试卷九答案 (56)计算机组成原理期末试卷十 (59)计算机组成原理期末试卷十答案 (62)计算机组成原理期末试卷一一.选择题 (每小题1分,共10分)1.计算机系统中的存贮器系统是指__d____。

A RAM存贮器B ROM存贮器C 主存贮器D cache、主存贮器和外存贮器2.某机字长32位,其中1位符号位,31位表示尾数。

若用定点小数表示,则最大正小数为___b___。

A +(1 – 2-32)B +(1 – 2-31)C 2-32D 2-313.算术 / 逻辑运算单元74181ALU可完成___c___。

A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4位乘法运算和除法运算功能4.存储单元是指__b____。

A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;5.相联存贮器是按___c___进行寻址的存贮器。

A 地址方式B 堆栈方式C 内容指定方式D 地址方式与堆栈方式6.变址寻址方式中,操作数的有效地址等于___c___。

计算机组成原理期末考试习题及答案

计算机组成原理期末考试习题及答案

《计算机构成原理》练习题一、单项选择题1.CPU响应中止的时间是 __C____。

A.中止源提出恳求;B.取指周期结束;C.履行周期结束;D.间址周期结束。

2.以下说法中 ___C___是正确的。

A.加法指令的履行周期必定要访存;B.加法指令的履行周期必定不访存;C.指令的地点码给出储存器地点的加法指令,在履行周期必定访存;D.指令的地点码给出储存器地点的加法指令,在履行周期不必定访存。

3.垂直型微指令的特色是 __C____。

A.微指令格式垂直表示;B.控制信号经过编码产生;C.采纳微操作码;D.采纳微指令码。

4.基址寻址方式中,操作数的有效地点是 ___A___。

A.基址寄存器内容加上形式地点(位移量);B.程序计数器内容加上形式地点;C.变址寄存器内容加上形式地点;D.寄存器内容加上形式地点。

5.常用的虚构储存器寻址系统由___A___两级储存器构成。

A.主存-辅存;C.Cache-辅存;B.Cache-主存;D.主存—硬盘。

6.DMA接见主存时,让 CPU处于等候状态,等 DMA的一批数据接见结束后,CPU 再恢复工作,这类状况称作 ___A___。

A.停止 CPU接见主存;C.DMA与CPU交替接见;B.周期挪用;D. DMA。

7.在运算器中不包含 ____D__。

A.状态寄存器;B.数据总线;C.ALU;D.地点寄存器。

8.计算机操作的最小单位时间是__A____。

A.时钟周期;B.指令周期;C.CPU周期;D.中止周期。

9.用以指定待履行指令所在地点的是__C____。

A.指令寄存器;B.数据计数器;C.程序计数器;D.累加器。

10.以下描绘中 ___B___是正确的。

A.控制器能理解、解说并履行所有的指令及储存结果;B.一台计算机包含输入、输出、控制、储存及算逻运算五个单元;C.所有的数据运算都在 CPU的控制器中达成;D.以上答案都正确。

11.总线通讯中的同步控制是___B___。

计算机组成原理期末考试习题及答案

计算机组成原理期末考试习题及答案

《计算机组成原理》练习题一、单项选择题1.CPU响应中断的时间是__C____。

A.中断源提出请求; B.取指周期结束;C.执行周期结束; D.间址周期结束。

2.下列说法中___C___是正确的。

A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。

3.垂直型微指令的特点是__C____。

A.微指令格式垂直表示; B.控制信号经过编码产生;C.采用微操作码; D.采用微指令码。

4.基址寻址方式中,操作数的有效地址是___A___。

A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址.5.常用的虚拟存储器寻址系统由___A___两级存储器组成.A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。

6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作___A___.A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。

7.在运算器中不包含____D__。

A.状态寄存器; B.数据总线;C.ALU; D.地址寄存器。

8.计算机操作的最小单位时间是__A____。

A.时钟周期; B.指令周期;C.CPU周期;D.中断周期。

9.用以指定待执行指令所在地址的是__C____。

A.指令寄存器;B.数据计数器;C.程序计数器; D.累加器。

10.下列描述中___B___是正确的。

A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。

11.总线通信中的同步控制是___B___.A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存。

计算机组成原理期末考试试题与答案

计算机组成原理期末考试试题与答案

计算机组成原理期末考试试题及答案一、选择题1、完整的计算机系统应包括______。

DA.运算器、存储器和控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

DA. RAM 存储器B. ROM 存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机工作方式的基本特点是______。

BA.多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按内部选择地址4、下列说法中不正确的是______。

DA.任何可以由软件实现的操作也可以由硬件来实现B.固件就功能而言类似于软件,而从形态来说又类似于硬件C.在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D.面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。

CA. (101001)2B. (52) 8C. (101001) BCDD. (233) 166、在下列数中最大的数为______。

BA. (10010101)2B. (227) 8C. (143) 5D. (96) 167、在机器中,A. 原码______的零的表示形式是唯一的B. 补码C.。

B反码 D. 原码和反码9、针对8 位二进制数,下列说法中正确的是______。

BA. – 127 的补码为10000000 C. +1 的移码等于–127 的反码B. – 127 的反码等于0 的移码D. 0 的补码等于–1 的反码B9、一个8 位二进制整数采用补码表示,且由 3 个“ 1”和 5 个“0”组成,则最小值为______。

BA. –127B. –32C.–125D. –310、计算机系统中采用补码运算的目的是为了______。

CA. 与手工运算方式保持一致B. 提高运算速度C. 简化计算机的设计D. 提高运算的精度11、若某数x 的真值为–0.1010,在计算机中该数表示为 1.0110,则该数所用的编码方法是______码。

计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案1、选择题1、完整的计算机系统应包括______。

DA. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

DA.RAM存储器B.ROM存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机工作方式的基本特点是______。

BA. 多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按内部选择地址4、下列说法中不正确的是______。

DA. 任何可以由软件实现的操作也可以由硬件来实现B. 固件就功能而言类似于软件,而从形态来说又类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. 面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。

CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在下列数中最大的数为______。

BA. (10010101)2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表示形式是唯一的。

BA. 原码B. 补码C. 反码D. 原码和反码9、针对8位二进制数,下列说法中正确的是______。

BA.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。

BA. –127B. –32C. –125D. –310、计算机系统中采用补码运算的目的是为了______。

CA. 与手工运算方式保持一致B. 提高运算速度C. 简化计算机的设计D. 提高运算的精度11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。

计算机组成原理期末考试试题(含答案)

计算机组成原理期末考试试题(含答案)

计算组成原理期末考试1、图中所示的寻址方式是() (单选)A、基址寻址B、寄存器寻址C、间接寻址D、寄存器间接寻址2、设存储字长为64位,对于单字长指令而言,PC顺序寻址时应该增加的常量是( )(单选)A、1B、2C、4D、83、在小数定点机中,下列关于原码、反码、补码的描述中正确的是A、只有补码能表示-1B、只有反码能表示-1C、只有原码能表示-1D、三种机器数都能表示-14、移位运算对计算机来说的实用价值是A、可以采用移位和加法相结合,实现乘(除)运算B、采用移位运算可以防止数据溢出C、只采用移位运算就可以实现除法D、只采用移位运算就可以实现乘法5、float型数据通常用IEEE754单精度浮点数格式表示。

若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x= -8.25,则FR1的内容是()A、C104 0000HB、C184 0000HC、C1C2 0000H`D、C242 0000H6、用海明码对长度为8位的数据进行检纠错时,若只要求纠正一位错,则检验位数至少需要()位。

A、5位B、4位C、3位D、2位7、存储器中地址号分别为1000#、1001#、1002#、1003的4个存储单元,分别保存的字节数据是1A、2B、3C、4D,如果数据字长为32位,存储器采用的是小端对齐模式,则这4个存储单元存储的数据值应被解析为()A、4D3C2B1AB、1A2B2C3DC、2B1A4D3CD、3C4D1A2B8、某型MIPS32指令架构的单周期CPU,其数据通路结构如下图执行指令sub rd, rs, rt 时,应由控制器产生的控制信号PCSrc、regDst、aluSrc、memtoReg、RegWrite分别是( )A、1、0、1、0、1B、1、1、0、0、0C、0、1、0、0、1D、0、1、0、1、09、下列关于MIPS32指令系统中,与基址寻址相关的指令是()A、addi $rt, $rs, immB、lw $rt, $rs, immC、add $rd, $rs, $rtD、add $rd, $rs, $rt10、单周期MIPS在一个时钟周期中不能完成( )A、从数据存储器读数据和向数据存储器写数据B、ALU运算和向寄存器堆写数据C、更新PC内容和向数据存储器写数据D、寄存器堆读数据,ALU运算和数据存储器写数据11、下列按内容寻址,而不是按地址码寻址的存储器是( )A、双端口存储器B、相联存储器C、并行储器D、虚拟存储器12、某半导体14KB,按字节编址,其中0000H-1FFFH为ROM区,2000H-37FFH为RAM区,地址总线A15-A0(低),双向数据总线D7-D0(低),读写控制线R/W。

计算机组成原理期末考试习题及答案解析

计算机组成原理期末考试习题及答案解析

计算机组成原理期末考试习题及答案解析《计算机组成原理》练习题一、单项选择题1.CPU响应中断的时间是__C____。

A.中断源提出请求; B.取指周期结束;C.执行周期结束; D.间址周期结束。

2.下列说法中___C___是正确的。

A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。

3.垂直型微指令的特点是__C____。

A.微指令格式垂直表示; B.控制信号经过编码产生;C.采用微操作码; D.采用微指令码。

4.基址寻址方式中,操作数的有效地址是___A___。

A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。

5.常用的虚拟存储器寻址系统由___A___两级存储器组成。

A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。

6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作___A___。

A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。

7.在运算器中不包含____D__。

A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。

8.计算机操作的最小单位时间是__A____。

A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。

9.用以指定待执行指令所在地址的是__C____。

A.指令寄存器;B.数据计数器;C.程序计数器;D.累加器。

10.下列描述中___B___是正确的。

A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。

11.总线通信中的同步控制是___B___。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1.刷新存储器的重要性能指标是它的带宽。

若显示工作方式采用分辨率为1024*768,颜色深度24位,帧频(刷新速度)为72Hz,求:
1)刷新存储器的容量是多少
2)刷新存储器的带宽是多少
1)刷新存储器的容量= 1024*768 * 24bit=
2)帧频(刷新速度)为72Hz指的是:每秒钟读72次,
所以,刷新存储器的带宽=1024*768 * 24bit *72 次/秒=162MB/s
2.试推导磁盘存储器读写一块信息所需要的总时间
读写一块总时间TB=平均找道时间Ts+平均等待时间Tw +读写传输时间Tt 读写一块总时间TB=平均找道时间+平均等待时间+读写传输时间=Ts+Tw+Tt 1)Tw
设磁盘每秒r转,每条磁道N个字,则数据传输率=rN个字/秒
转一周的时间=1/r,所以
Tw =1/2*(1/r)=1/(2r)
2)Tt
又设每块的字数是n,一旦读写头定位在该块,则Tt≈n/(rN)秒
所以TB=Ts+ 1/(2r)+ n/(rN) 秒
3.采用串行接口进行7位ASCII码传送,带有一位奇偶校验位、一位起始位和一位停止位,当波特9600波特时,字符传送率是
9600波特=9600bit/秒
=9600 bit*(1字符/10bit)/秒
=960字符/秒
4.某总线在一个总线周期中并行传送8个字节的信息,设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHz,求总线带宽
Dr=8字节/T秒=8*70*10^6≈420MB/秒
5.某机器CPU中有16个寄存器,运行某中断处理程序时,仅用到其中的2个寄存器,请问响应中断而进入该中断处理程序时是否将通用寄存器内容保存到主存中去需保存几个寄存器
要将通用寄存器内容保存到主存中去。

只要保存中断处理程序用到的那2个寄存器的内容。

1.已知cache的存储周期是40ns,主存存储周期200ns, cache/主存系统平均50ns,求cache的命中率访问n个字,设命中率为H
cache/主存系统的平均访问时间
=命中cache的时间+不命中cache的主存访问时间
=H*Tc+(1-H)*Tm
=H*40+(1-H)*200
=50
解方程: H*40+(1-H)*200=50
H=150/160
=%
2.某计算机采用4体交叉存储器,今执行一段小循环程序,此程序存放在存储器的连续地址单元中。

假设每条指令的执行时间相等,而且不需要到存储器中存取数据,请问下列两种情况中(执行的指令数相等),程序执行的时间是否相等
(1)循环程序有6条指令组成,重复执行80次。

(2)循环程序有8条指令组成,重复执行60次。

设存储器周期Tm,总线周期τ。

CPU执行一条指令的时间是t0
(1)取并执行6条指令所需的时间是t1=Tm+(6-1)τ+6t0
所以访问80条指令的总时间是80*t1=80(Tm+5τ+6t0)
=80Tm+400τ+480t0
(2)取并执行8条指令所需的时间是t2=Tm+(8-1)τ+8t0
所以访问60条指令的总时间是60*t2=60(Tm+7τ+8t0)
=60Tm+420τ+480t0
3.假设某机器有80条指令,平均每条指令有4条微指令组成,其中一条取指微指令是所有指令公用的。

已知微指令长度32位,请估算控制存储器容量。

80<2^7 指令的操作码是7位控制存储器容量=(80*4+1)*32位=964字节4.一个双面CD-ROM光盘,每面有100道,每道9个扇区,每个扇区存储512B,请求出光盘格式化容量。

100道*9扇区/道*512B/扇区=900*512B=450*1024B=450MB
5.某双面磁盘,每面有220道,已知磁盘转速为4000转/分,数据传输率为185000B/s, 求磁盘总容量。

1)2面*(220道/面)=440道;
2)转一圈的数据量
=转一圈的时间*数据传输率
=(60秒/4000转)*(185000B/秒)
=2775B
3)所以,磁盘总容量
=440道*2775B道
=1221000B

1. 某机字长32位,CPU中有16个32位通用寄存器,设计一个能容纳64种操作的指令系统。

如果采用通用寄存器作为基址寄存器,则RS型指令的最大存储空间是多少
1)64种操作,所以64=2^6。

2)16个通用寄存器,所以需要16=2^4即4位来识别某个寄存器。

3)由RS指令可以推出:2个字段分别是寄存器和存储器。

最大的寻址空间:
地址=(R)+D
=寄存器中内容的32位+ D中的22位。

=2^32+2^22。

=4GB+4MB
2.某机采用三地址格式指令,试问完成一条加法指令共需访问几次存贮器若该机指令系统共能完成60种不同的操作,且AR为10位,试确定该机器的指令格式。

⑴4次,取指令,取数据1,取数据2,存数据3
⑵OP(6)A1(10)A2(10)A3(10)
3.某计算机字长32位,主存容量64K字,采用单字长单地址指令,共有40条指令。

采用直接、立即、变址、相对4种寻址方式,设计指令格式。

1)字长32位,所以“单字长指令”即指令字长32位。

2) 40条指令,所以指令的操作码为6位(<2^6=64)。

3)寻址方式有四种,所以2位来编码。

4)直接、立即、变址、相对4种寻址中,直接寻址要求需要如下:
指令余下的位数=32-6-2=24
而主存64K字,即2^16=64K,所以指令的地址部分至少16位。

地址部分的直接寻址足够了。

立即、变址、相对不存在困难。

5)所以指令格式
xxxxxx(操作码6位) yy(寻址方式2位X) 地址码24位(偏移量D)直接寻址:X=00 E=D 立即寻址:X=01 D字段为立即数
变址寻址:X=10 E=(RI)+D 相对寻址:X=11 E=(PC)+D
4.参见参见数据通路图。

画出指令“LAD (R3),R0”的指令流程图,其含义是将(R3)为地址的数存单元的内容传送到寄存器R0。

标出各微操作控制信号序列。

答:1)R3out, G, ARin2)R,DRout, G, R0in
5.某计算机有如下部件:ALU,移位器,主存M,主存数据寄存器MDR,主存地址寄存器MAR,指令寄存器IR,通用寄存器R0~R3,暂存器C和D。

(1)请将各逻辑部件组成一个通路,并标明数据流动方向。

(2)画出“ADD R1,R2”指令的指令周期流程图。

其中R1、R2间接寻址,结果存回到R1为地址的M中。

试问IRQ线上的请求是有谁发出的为什么这个结论总是成立吗
1.当扫描仪,打印机和图像显示器同时产生一个事件时,IRQ上的请求是扫描仪发出的。

以为这种链路中排队的设备只有当其IEI为高时才能发出中断请求,且该设备有中断请求时,其IEO为低,因此其后面的设备就不可能发出中断请求,且该设备有中断请求时,其IEO为低,因此其后面的设备就不可能发出中断请求信号。

因此当扫描仪,打印机和图像显示器同时产生一个事件时,只有扫描仪才能发出中断请求。

2.但如果扫描仪接口中的屏蔽触发被职位,则IRQ上的请求信号将是打印机或图像显示器发出的。

当扫描仪和打印机均不工作室,图像显示器方可发出。

相关文档
最新文档