数字电路期末复习题与答案

合集下载

数电期末试卷及答案(共4套)

数电期末试卷及答案(共4套)

##大学信息院《数字电子技术根底》期终考试试题〔110分钟〕(第一套)一、填空题:〔每空1分,共15分〕1.逻辑函数Y AB C=+的两种标准形式分别为〔〕、〔〕。

2.将2004个“1〞异或起来得到的结果是〔〕。

3.半导体存储器的结构主要包含三个局部,分别是〔〕、〔〕、〔〕。

4.8位D/A转换器当输入数字量10000000为5v。

假设只有最低位为高电平,那么输出电压为〔〕v;当输入为10001000,那么输出电压为〔〕v。

5.就逐次逼近型和双积分型两种A/D转换器而言,〔〕的抗干扰能力强,〔〕的转换速度快。

6.由555定时器构成的三种电路中,〔〕和〔〕是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对〔〕进展编程设定其〔〕的工作模式来实现的,而且由于采用了〔〕的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:〔共15分〕1.将逻辑函数P=AB+AC写成“与或非〞表达式,并用“集电极开路与非门〞来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:〔10分〕1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数〞的四舍五入电路〔采用8421BCD码〕。

要求只设定一个输出,并画出用最少“与非门〞实现的逻辑电路图。

〔15分〕五、电路与CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0〞,试画出输出端B和C的波形。

〔8分〕BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

〔6分〕七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

数字电子技术期末复习题库及答案

数字电子技术期末复习题库及答案

数字电子技术期末复习题库及答案第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。

能够反映和处理逻辑关系的数学工具称为逻辑代数。

2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。

在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。

4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。

十进制计数各位的基数是10,位权是10的幂。

5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。

6、进位计数制是表示数值大小的各种方法的统称。

一般都是按照进位方式来实现计数的,简称为数制。

任意进制数转换为十进制数时,均采用按位权展开求和的方法。

7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。

8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。

10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。

卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。

14、在化简的过程中,约束项可以根据需要看作1或0。

二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。

(对)2、异或函数与同或函数在逻辑上互为反函数。

(对)3、8421BCD码、2421BCD码和余3码都属于有权码。

(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。

(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。

(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

数字电路期末考试题及答案

数字电路期末考试题及答案

数字电路期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)答案:C2. 下列哪个不是数字电路的特点?A. 精确度高B. 稳定性好C. 功耗大D. 抗干扰能力强答案:C3. 一个简单的触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B5. 在数字电路中,同步计数器与异步计数器的主要区别是:A. 同步计数器速度更快B. 同步计数器结构更复杂C. 同步计数器计数更准确D. 异步计数器计数更准确答案:A6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 8D. 4答案:B7. 以下哪个是数字电路中常用的存储元件?A. 电阻B. 电容C. 电感D. 晶体管答案:D8. 以下哪个不是数字电路中的逻辑门?A. NANDB. NORC. XORD. TRIAC答案:D9. 一个完整的数字电路设计流程包括以下哪些步骤?A. 需求分析B. 电路设计C. 仿真测试D. 所有选项答案:D10. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 运算放大器D. 模数转换器答案:B二、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。

答案:数字电路主要处理离散的数字信号,具有逻辑功能,而模拟电路处理连续的模拟信号,主要用于信号放大、滤波等。

2. 解释什么是触发器,并说明其在数字电路中的作用。

答案:触发器是一种具有记忆功能的逻辑电路,能够存储一位二进制信息。

在数字电路中,触发器用于存储数据,实现计数、定时等功能。

3. 什么是组合逻辑电路?请举例说明。

答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不具有记忆功能。

数电复习题和答案

数电复习题和答案

数电复习题和答案一、选择题1. 数字电路中最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、或、同或、非答案:D2. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出与输入有延时C. 没有记忆功能D. 电路结构简单答案:B3. 触发器的主要功能是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 产生时钟信号答案:A二、填空题1. 一个3输入的与门,当输入都为高电平时,输出为________。

答案:高电平2. 一个D触发器的Q端在时钟信号上升沿触发时,其输出Q与输入D的关系是________。

答案:Q=D3. 一个4位二进制计数器在计数到15后,下一个状态是________。

答案:0三、简答题1. 简述什么是布尔代数,并给出一个布尔代数的基本运算规则。

答案:布尔代数是一种数学逻辑代数,用于处理二值逻辑变量的运算。

布尔代数的基本运算规则包括交换律、结合律、分配律、德摩根定律等。

2. 解释什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。

答案:时序逻辑电路是一种包含存储元件的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。

常见的时序逻辑电路包括触发器、寄存器和计数器等。

四、计算题1. 给定一个逻辑表达式Y = A + B'C,使用卡诺图化简该表达式。

答案:首先绘制卡诺图,然后圈出最小项,最后写出化简后的表达式。

化简后的表达式为Y = A + B'。

五、分析题1. 描述一个简单的同步计数器的工作原理,并说明其特点。

答案:同步计数器是一种时序逻辑电路,其所有触发器的时钟输入都连接到同一个时钟信号。

工作原理是,每个时钟脉冲触发所有触发器同时更新状态。

其特点是计数速度快,计数精度高,但电路复杂度较高。

六、实验题1. 设计一个3位二进制计数器,并说明其工作原理。

答案:3位二进制计数器可以采用3个D触发器串联实现。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数电复习资料(含答案)

数电复习资料(含答案)

数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。

A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。

A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。

A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。

()2. 8421码1001比0001大。

()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18)8比十进制数(18)10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

()9.十进制数(9)10比十六进制数(9)16小。

数字电路复习题(含答案)

数字电路复习题(含答案)

一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为1 、0两个;写出从(000)2依次加1的所有3位二进制数:000、001、010、011、100、101、110、111 。

2.13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。

完成二进制加法(1011)2+1=(1100)23.写出下列公式:= 1 ;= B ;= A+B ;=BA 。

4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。

TTL、CMOS电路中,工作电压为5V的是TTL ;要特别注意防静电的是CMOS 。

5.要对256个存贮单元进行编址,则所需的地址线是8 条。

6.输出端一定连接上拉电阻的是OC 门;三态门的输出状态有1 、0 、高阻态三种状态。

7.施密特触发器有 2 个稳定状态.,多谐振荡器有0 个稳定状态。

8.下图是由触发器构成的时序逻辑电路。

试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当R D=1时,Q0Q1Q2Q3= 0000 ,当R D=0,D I=1,当第二个CP脉冲到来后,Q0Q1Q2Q3= 0100 。

(图一)1.和二进制数(111100111.001)等值的十六进制数是( B )A.(747.2)16B.(1E7.2)16C.(3D7.1)16D.(F31.2)16R CP2.和逻辑式BACBAC++相等的式子是( A )A.AC+B B. BC C.B D.BCA+3.32位输入的二进制编码器,其输出端有( D )位。

A. 256B. 128C. 4D. 54.n位触发器构成的扭环形计数器,其无关状态数为个( B ) A.2n-n B.2n-2n C.2n D.2n-15.4个边沿JK触发器,可以存储( A )位二进制数A.4 B.8 C.166.三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A.定时B.计数C.整形1.八进制数 (34.2 )8的等值二进制数为11100.01 ;十进制数 98 的8421BCD 码为10011000 。

数字电子技术期末复习题库及答案llll

数字电子技术期末复习题库及答案llll

第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。

能够反映和处理逻辑关系的数学工具称为逻辑代数。

2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。

在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。

4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。

十进制计数各位的基数是10,位权是10的幂。

5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。

6、进位计数制是表示数值大小的各种方法的统称。

一般都是按照进位方式来实现计数的,简称为数制。

任意进制数转换为十进制数时,均采用按位权展开求和的方法。

7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。

8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。

10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。

卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。

14、在化简的过程中,约束项可以根据需要看作1或0。

二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。

(对)2、异或函数与同或函数在逻辑上互为反函数。

(对)3、8421BCD码、2421BCD码和余3码都属于有权码。

(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。

(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。

(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

(错)5、逻辑函数F=A B+A B+B C+B C已是最简与或表达式。

数电复习资料(含答案)期末考试

数电复习资料(含答案)期末考试

数电第一章一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。

A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。

A.1B.2C.4D. 16 4.十进制数25用8421BCD码表示为。

A.10 101 B.0010 0101 C.100101 D.10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期 B.占空比 C.脉宽 D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。

A.奇偶校验码 B.格雷码 C.8421码 D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。

()2. 8421码1001比0001大。

()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18)8比十进制数(18)10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

()9.十进制数(9)10比十六进制数(9)16小。

()10.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。

数电复习资料(含答案)期末考试

数电复习资料(含答案)期末考试

数电第一章一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B。

5421BCD码C。

余三码D。

格雷码2.以下代码中为恒权码的为。

A.8421BCD码B. 5421BCD码C.余三码D。

格雷码3.一位十六进制数可以用位二进制数来表示。

A.1B。

2C.4D. 164.十进制数25用8421BCD码表示为。

A.10 101 B.0010 0101 C.100101 D。

101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10 B。

(127)10 C。

(FF)16 D。

(255)106.与十进制数(53。

5)10等值的数或代码为。

A.(0101 0011。

0101)8421BCDB.(35。

8)16C。

(110101.1)2D.(65。

4)87.矩形脉冲信号的参数有。

A。

周期B。

占空比 C.脉宽D。

扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C。

(27.3)16 D. (100111。

11)29。

常用的B C D码有。

A。

奇偶校验码B。

格雷码C。

8421码D。

余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D。

抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0。

5。

()2。

8421码1001比0001大。

( )3。

数字电路中用“1"和“0”分别表示两种状态,二者无大小之分.()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18)8比十进制数(18)10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为 1.()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

( )8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

()9.十进制数(9)10比十六进制数(9)16小。

数电期末试卷与答案(共4套)

数电期末试卷与答案(共4套)

XX大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

10套数字电路复习题带完整答案

10套数字电路复习题带完整答案

Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。

数字电路期末复习(含参考答案)

数字电路期末复习(含参考答案)

数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。

2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。

3. 逻辑函数的表示方法有 真值表 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。

4. A B +=,AB =,A AB += A +B ,AB AB += A 。

5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。

6. 编码器的功能是将输入信号转化为 二进制代码输出 。

7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。

所以时序电路具有 记忆 性。

8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。

9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n-1 。

10. 寄存器可分成 数码 寄存器和 移位 寄存器。

11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。

12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。

13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。

14. 施密特触发器具有 回差 现象,又称 滞回 特性。

15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。

16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。

17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。

18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。

19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。

二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。

数电期末试卷及答案(共4套)

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

数字电路复习考试题及答案

数字电路复习考试题及答案

数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。

) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。

2、数字电路的基本单元电路是 门电路 和 触发器 。

3、数字电路的分析工具是 逻辑代数(布尔代数) 。

4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。

7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。

8、正逻辑的与门等效于负逻辑的 或门 。

9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。

其中形式惟一的是 真值表 。

10、对于变量的一组取值,全体最小项之和为 1 。

11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。

12、对于变量的任一组取值,任意两个最小项之积为 0。

13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。

14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。

15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。

16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。

17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。

18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。

20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。

21、RAM 可分为动态RAM 和静态RAM 。

(完整版)数字电路期末复习含答案

(完整版)数字电路期末复习含答案

数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。

2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。

3. 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。

4. A B +AB A AB += A +B ,AB AB += A 。

5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。

6. 编码器的功能是将输入信号转化为 二进制代码输出 。

7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。

所以时序电路具有 记忆 性。

8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。

9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n -1 。

10. 寄存器可分成 数码 寄存器和 移位 寄存器。

11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。

12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。

13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。

14. 施密特触发器具有 回差 现象,又称 滞回 特性。

15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。

16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。

17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。

18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。

19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。

二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。

完整版数字电路复习题含答案

完整版数字电路复习题含答案

、填空题:1 •在计算机内部,只处理二进制数;二制数的数码为 丄、_0两个;写出从(000)000、001、010、011、100、101、110、111 。

2. 13= (1101) 2; (5A ) 16= (1011010) 2; (10001100 2= (8C ) 16。

完成二进制加法(1011) 2+1= ( 1100) 23.写出下列公式:蠱+ A =丄;佃長AB = B ; A + SB = A+B ; A+B=A B 。

4•含用触发器的数字电路属于 时序逻辑电路(组合逻辑电路、时序逻辑电路)。

TTL 、CMOS 电路中,工作电压为 5V 的是TTL ;要特别注意防静电的是 CMOS 。

5.要对256个存贮单元进行编址,则所需的地址线是8条。

6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 丄、丄、生阻态三种状态。

7 .施密特触发器有 2 个稳定状态.,多谐振荡器有 0 个稳定状态。

&下图是由触发器构成的时序逻辑电路。

试问此电路的功能是(图一)是 同步 时序电路(填同步还是异步),当 R D =1 时,Q 0Q 1Q 2Q 3=0000 ,当R D =0, D I =1,当第二个CP 脉冲到来后,Q 0Q 1Q 2Q 3 = 0100 02依次加1的所有3位二进制数:移位寄存R D CP1.和二进制数(111100111.001)等值的十六进制数是(B )A.(747.2) 16B.(1E7.2) 16C. (3D7.1) 16D. (F31.2) 162 .和逻辑式AC BC AB 相等的式子是(A )3. 32位输入的二进制编码器,其输出端有(D )位。

6. 三极管作为开关时工作区域是(D )7.下列各种电路结构的触发器中哪种能构成移位寄存器(A. AC+BB. BCC. BD. A BCA. 256B. 128C. 4D. 54. n 位触发器构成的扭环形计数器 ,其无关状态数为个A. 2n-nB. 2n -2nC. 2nD. 2n-15. 4个边沿JK 触发器,可以存储( A )位二进制数A. 4B. 8C. 16A. 饱和区+放大区B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区A.基本RS 触发器B.同步RS 触发器C. 主从结构触发器&施密特触发器常用于对脉冲波形的(C )A.定时B.计数1.八进制数(34.2 )8的等值二进制数为 11100.01;十进制数98的8421BCD 码为 10011000。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电路期末复习题及答案
一、填空题
1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用
1 _ 和_0 ___ 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。


用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A BCD +A+B+C+ __________ 。

6、逻辑函数F=A B A B A B AB = ______ 0 _______ 。

7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。

8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。

1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。

11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。

1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重
要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

、选择题
1 一位十六进制数可以用 C 位一进制数来表示。

A 1
B . 2 C.4D16
2、十进制数25用8421BCD码表示为 B 。

A 10 101
B . 0010 0101 C.100101 D .10101
3、以下表达式中符合逻辑运算法则的是D。

2
A. C • C=C
B. 1+1 =10
C.0<1
D. A+1 =1
4、当逻辑函数有n个变量时,共有 D 个变量取值组合?
A. n
B. 2n
C. n2
D. 2n
5、在何种输入情况下,“与非”运算的结果是逻辑0。

_D _____________________
A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1
6、N个触发器可以构成能寄存B 位二进制数码的寄存器。

A. N- 1
B. N
C. N+1
D. 2N
7、一个触发器可记录一位二进制代码,它有C 个稳态。

A. 0
B. 1
C. 2
D. 3
E. 4
8、存储8位二进制信息要_D_个触发器。

A. 2
B. 3
C. 4
D. 8
9、对于D触发器,欲使Q n + 1=Q n,应使输入D= C 。

A. 0
B. 1
C. Q
D. Q
1 0、多谐振荡器可产生B 。

A.正弦波
B.矩形脉冲
C.三角波
D.锯齿波
11、石英晶体多谐振荡器的突出优点是C 。

A.速度高
B.电路简单
C.振荡频率稳定
D.输出波形边沿
陡峭
12、若在编码器中有50个编码对象,则要求输出二进制代码位数为B 位。

A. 5
B. 6
C. 1 0
D. 50
1 3、一个1 6选一的数据选择器,其地址输入(选择控制输入)端有 _________________________ C 个。

A. 1
B. 2
C. 4
D. 1 6
14、一个8选一数据选择器的数据输入端有E 个。

A. 1
B. 2
C. 3
D. 4
E. 8
15、用四选一数据选择器实现函数丫=州化AA。

,应使_A_______________________ 。

A. D O =D2=0, D1 =D3= 1
B. D O=D2=1 , D1 = D3 = 0
C. D o = D1 = 0, D2 = D3= 1
D. D o=D1 = 1 , D2= D3 = 0
16、同步计数器和异步计数器比较,同步计数器的显著优点是_A___________________________ 。

A.工作速度高
B.触发器利用率高
C.电路简单
D.不受时钟CP控制。

17、把一个五进制计数器与一个四进制计数器串联可得到D 进制计数器。

A. 4
B. 5
C. 9
D. 2 0
18、N个触发器可以构成最大计数长度(进制数)为D 的计数器。

A. N
B. 2N
C. N2
D. 2N
1 9、一位84 21 BCD码计数器至少需要B 个触发器。

A. 3
B. 4
C. 5
D. 1 0
20、用二进制码表示指定离散电平的过程称为D 。

A.采样
B.量化
C.保持
D.编码
21、以下四种转换器,A是A/ D转换器且转换速度最高。

A.并联比较型
B.逐次逼近型
C.双积分型
D.施密特触发器
三、判断题
1方波的占空比为0. 5o (V )
2、、8421 码1001 比0001 大。

(X )
3、数字电路中用“ 1”和“0”分别表示两种状态,二者无大小之分。

(V )
4、若两个函数具有相同的真值表,则两个逻辑函数必然相等。

(V )
5、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

(X )
6、TTL与非门的多余输入端可以接固定高电平。

( V )
7、当TTL与非门的输入端悬空时相当于输入为逻辑 1 o (V )
8、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。

(V )
9、三态门的三种状态分别为:高电平、低电平、不高不低的电压。

(X )
10、TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。

(V )
11、D触发器的特性方程为Q n+1 = D,与Q n无关,所以它没有记忆功能。

(X)
12、RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。

(V)
13、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。

(V)
14、对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。

(X )
15、施密特触发器有两个稳态。

(V)
16、施密特触发器的正向阈值电压一定大于负向阈值电压。

(V)
17、编码与译码是互逆的过程。

(V)
18、二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。

(V)
19、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。

(V)
20、同步时序电路由组合电路和存储器两部分组成。

(V )
通过真值表对应输入变量相同时,输出A B AB Y1 Y2(A B)(A B)
2、利用卡诺图化简表达式Y AB BC BC AB。

(要求先列真值表,再用卡诺图化简)解:
可以先列真值表
A B
C Y 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1
1 0 1 1 1
1
A 00
01 11 10
1 1 1 1 1 1
|1
1 1
I 0
1
则:Y AB BC AC
A
-TLTLrLrLrL
B
解:
输入波形图
3、对应画出信号波形经过与非门后的波形图
Y 。

4、已知某组合逻辑电路的输入 A 、B C 与输出Y 的波形图。


(1)输入与输出功能表(真值表)。

(2)输出逻辑表达式。

I~i _ i~i _ r C
Y -L_ru—i—
解:
AB 表达式:Y ABC ABC ABC ABC ABC ABC BC AC
5、请用74LS161构成十二进制计数器,要求画出简单电路图。

解:
方法
0 10 0
方法二:反馈式
CP。

相关文档
最新文档