数字钟的设计与制作
数字钟的设计与制作
![数字钟的设计与制作](https://img.taocdn.com/s3/m/1eb00bed0975f46527d3e122.png)
数字钟的设计与制作一.指标要求:1.显示时、分、秒。
.采用24小时制。
2.具有校时功能,可以对小时和分单独校时,对分校时的时候,停止分向小时进位。
校时时钟源可以手动输入或借用电路中的时钟。
3.为了保证计时准确、稳定,由晶体振荡器提供标准时间的基准信号。
二.设计计算:1.总体方案设计:画出总体方框图原理框图并给出说明。
数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。
由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。
通常使用石英晶体振荡器电路构成数字钟。
总体方案设计如图(1)所示。
图(1)2.单元电路设计:各功能块电路图,各部分定性说明以及计算分析。
晶体振荡器电路:给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。
石英晶体振荡器如图(2)所示,采用反向器等元件构成。
利用一个与非门的自我反馈使它工作在线性状态,然后利用石英晶体JU来控制震荡频率,电阻为反馈元件,电容C防止寄生振荡。
图(2)分频器电路:由于石英晶体产生较高的32768HZ的频率,而电子钟需要秒脉冲,可采用分频电路实现,具体电路图如(3)所示。
先经过3次十六分频,在经过一次八分频最后得到脉冲信号。
图(3)时间计数单元:因为电子钟有秒、分、时组成,分别60、60和24进制。
采用一片4520接成60进制,4520的第一组4位二进制接成秒的个位,另一组接成秒的十位,“分”也为60 进制,“时”为24 进制。
这两种进制的次序和二进制完全相同, 只是模数不是2 的整幂。
采用反馈置零法清零, 先按二进制计数器串联起来构成计数器, 当计数状态达到所需的脉冲模值后, 经过电路译码、反馈、产生复位脉冲将计数器清零, 然后重新开始进行下一个循环。
(1)60 进制计数器。
电路如图(4)所示。
4520的第一组4 位二进制构成10 进制, 第二组4 位二进制构成6 进制, 因为二组都为16 进制, 而4520具有异步清零的功能。
多功能数字钟电路的设计与制作
![多功能数字钟电路的设计与制作](https://img.taocdn.com/s3/m/8bf55468cc7931b764ce1500.png)
多功能数字钟电路的设计与制作一、设计任务与要求设计和制作一个多功能数字钟,要求能准确计时并以数字形式显示时、分、秒的时间,能校正时间,准点报时。
方案设计与论证1.数字钟设计原理数字电子钟一般由振荡器、译码器、显示器等几部分电路组成,这些电路都是数字电路中应用最广的基本电路。
振荡器产生的1Hz 的方波,作为秒信号。
秒信号送入计数器进行计数,并把累计的结果以“时”、“分”、“秒”的数字显示出来。
“秒”的计数、显示由两级计数器和译码器组成的六十进制计数电路实现;“分”的计数、显示电路与“秒”的相同;“时”的计数、显示由两级计数器和译码器组成的二十四进制计数电路实现。
所有计时结果由七段数码管显示器显示。
用4个与非门构成调时电路,通过改变方波的频率,进行调时。
最后用与非门和发光二极管构成整点显示部分。
2.总体结构框图如下:图14 总体框图单元电路设计与参数计算3.脉冲产生电路图15 晶振振荡器原理图 图16 555定时器脉冲产生电路原理图振荡器可由晶振组成(如图15),也可以由555定时器组成。
图16是由555定时器构成的1HZ 的自激振荡器,其原理是:第一暂态2、6端电位为Vcc 31,则输出为高电平,三极管不导通,电容C 充电,此时2、6端电位上升。
当上升至大于Vcc 32时,输出为低电平,三极管导通,电容C 放电,此时2、6端电位下降,下降至Vcc 31时,输出高电平,以此循环。
根据公式C R R f )2(43.121+≈得,此时频率为0.991。
图17 555定时器波形关系 图18 555定时器产生1Hz 方波原理图4.时间计数电路图19 74LS161引脚图74LS161功能表O来自脉冲产生电路的信号先后经过一个十进制计数器和六进制计数器,分别得到“秒”个位、十位后,用六进制计数器得信号再经过一个十进制计数器和六进制计数器得到“分”个位、十位以及“时”个位、十位的计时。
用第二个六进制计数器得信号得到“时”个位、十位。
武汉理工大学 课程设计 多功能数字钟的设计及制作
![武汉理工大学 课程设计 多功能数字钟的设计及制作](https://img.taocdn.com/s3/m/a95dca0403d8ce2f006623df.png)
摘要数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的应用。
数字钟从原理上讲是一种典型的数字电路,其中包含了组合逻辑电路和时序逻辑电路。
本次课程设计则是利用十进制计数器、译码器,以及数码显示管和一些常用的逻辑门器件设计并制作一个多功能数字钟,对该数字钟的各个单元进行详细的原理分析,同时阐述仿真过程中出现的问题及调试过程,并比较测试结果和理论结果。
除此之外还有硬件实现的步骤和理论依据,最后对整个设计、仿真、硬件实现的过程进行总结。
关键词:数字钟脉冲信号计时清零武汉理工大学《电工电子技术》课程设计说明书多功能数字钟的设计及制作1 设计内容及要求1.1设计内容设计一个多功能数字钟,能够达到指定的要求。
1.2设计要求1.数字钟可以按常理计时,并显示时、分、秒;2.小时以24为一个周期,分和秒均以60为一个周期;3.具有校时功能,可以分别对时和分进行单独校时,使其校正到指定时间;2 电路设计方案及其论证2.1 电路设计方案12.1.1 原理框图图2.1武汉理工大学《电工电子技术》课程设计说明书2.1.2 原理电路图图2.2武汉理工大学《电工电子技术》课程设计说明书2.2 电路设计方案22.2.1 原理框图方案2的基本原理框图和方案一相同。
2.2.2 原理电路图图2.32.3 方案对比,择优选择2.4 方案论证数字电子钟由信号发生器、计数器、数码显示管、校时控制电路组成。
时钟源产生稳定的脉冲信号送进秒计时器,通过六十进制的秒计数器后产生一个分脉冲,使分计数器计一次数,同样通过分计数器产生一个时脉冲,使时计数器计一次数。
最后一整个循环下来,通过反馈清零对数字钟清零。
在计数过程中计数器的输出端接译码器,将二进制码传送到数码显示管,则可以显示时间。
校时电路则是通过开关来控制各个芯片的脉冲输入端,需要校时时,该芯片接开关控制的单脉冲则可以通过一次次的单脉冲来校正时间。
电子数字钟的设计与制作
![电子数字钟的设计与制作](https://img.taocdn.com/s3/m/781b1570c950ad02de80d4d8d15abe23482f03a5.png)
电子数字钟的设计与制作
设计和制作电子数字钟的步骤如下:
1. 确定需求:确定所要设计的电子数字钟的功能要求,如显示时间、日期、闹钟功能等。
2. 选取器件:选取合适的微控制器、显示屏、时钟芯片、按键等器件。
微控制器需要具备足够的处理能力和接口,以便于控制显示屏和处理输入信号。
3. 硬件设计:根据选取的器件,设计电路图和PCB布局。
包
括时钟电路、显示电路、按键电路、电源供电电路等。
4. 软件开发:编写嵌入式软件程序,实现时钟的各种功能。
包括处理时间的计算与显示、闹钟功能的设置与触发、用户界面的交互等。
5. 制作电路板:利用电子设计软件将电路图转化为PCB文件,并进行打样加工,制作出电路板。
6. 组装调试:根据设计好的布局,将所选取的器件焊接到电路板上。
完成后进行电路的检查、组装和连线等工作。
7. 软件烧录:通过编程器将软件程序烧录到微控制器中。
8. 调试测试:进行电源接入,对时钟的各个功能进行测试调试,确保其正常运行。
9. 外壳设计与制作:设计合适的外壳以保护电子数字钟,可以采用3D打印、注塑等方式制作外壳。
10. 最终装配与测试:将完整的电子数字钟进行装配,并进行
最后的测试以确保其功能正常。
数字钟的制作和设计
![数字钟的制作和设计](https://img.taocdn.com/s3/m/df56f108cc175527072208b3.png)
3
图3 a秒计数器
图中,QA1、QB1、QC1、QD1为秒个位上十进制显示的二进制BCD码,QA1、QB2、QC2、QD2为秒十位上6进制BCD码,当十位要显示十进制6时即0110,QB2、QC2位均为1,利用此条件,经74LS08(四二输入与门)内部与门输出为1即高电平,给15脚,高电平使CD4518一组十位上的计数输出全部为0并向前输出一高电平,其他时候为低电平,此脉冲即为分脉冲的输入信号。CD4518 15脚和2脚分别为清零端,当它为高电平时,QD~QA=0为低电平,执行计数功能,其脉冲输入有2个方式,从2脚10脚输入时,为下降沿计数,此时9脚1脚接低电平才有效,否则不能计数,计数脉冲信号从9脚1脚输入时,从脉冲的上升沿开始计数,此时,2脚10脚应高电平才有效,否则不能计数。
【关键词】:电子钟秒脉冲分频器计数器译码驱动振荡器整点报时调试制作
电子数字钟的应用十分广泛,通过计时精度很高的石英晶振(也可采用卫星传递的时钟标准信号),采用相应进制的计数器,转化为二进制数,经过译码和显示电路机械钟相比,它具有走时准确,显示直观,无机械传动,无需人经常调整等优点。它广泛用于电子表、车站、码头、广场等公共场所的大型远距离时间显示电子钟。
多功能数字钟电路的设计与制作
摘要:电子数字钟的应用十分广泛,通过计时精度很高的石英晶振(也可采用卫星传递的时钟标准信号),采用相应进制的计数器,转化为二进制数,经过译码和显示电路准确地将时间“时”“分”“秒”用数字的方式显示出来。与传统的机械钟相比,它具有走时准确,显示直观,无机械传动,无需人的经常调整等优点。它广泛用于电子表、车站、码头、广场等公共场所的大型远距离时间显示电子钟。
为止,
图2秒信号发生电路
2:“时”“分”“秒”计数器电路
数字钟的设计与制作
![数字钟的设计与制作](https://img.taocdn.com/s3/m/37b0124d2b160b4e767fcff5.png)
数字钟的设计与制作一、设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.二、设计要求1,设计指标(1)时间以12小时为一个周期;(2)显示时、分、秒;(3)具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;(4)计时过程具有报时功能,当时间到达整点后进行蜂鸣报时10秒;(5)具有清零功能,具有开机自动清零功能,并且在任何时刻,按动清零开关,可以进行计数器清零。
2,设计要求先在EWB5.0 或者MULTISM2001软件中进行数字钟的设计和仿真,然后在MAX+PLUS软件中修改设计方案,最后下载到FLEX EPF10K10LC84-4中并验证数字钟的功能。
(1)画出电路原理图(或仿真电路图);(2)元器件及参数选择;(3)电路仿真与调试;(4)安装,调试;3,制作要求:自行装配和调试,并能发现问题和解决问题。
4,编写设计报告:写出设计与制作的全过程,附上有关资料和图纸,有心得体会。
三、数字钟的组成与原理框图数字计时器是由计时电路、译码显示电路、脉冲发生电路和控制电路等几部分组成的,其中控制电路按照设计要求可以由校分电路、清零电路和报时电路组成。
具体的原理框图如图(一)所示。
图(一)四、设计原理,方法,步骤1,信号发生电路。
由555设计一个多谐振荡器产生1秒脉冲信号。
原理图如下2,计数器及译码电路。
在MAX+PLUS软件中进行设计,仿真,下载验证。
数字时钟设计与制作
![数字时钟设计与制作](https://img.taocdn.com/s3/m/0eb51ef55ebfc77da26925c52cc58bd6318693df.png)
数字时钟设计学院:电气与电子工程学院班级:学号:姓名:数字时钟设计一、设计目的数字电子技术的迅速发展;使各种类型集成电路在数字系统、控制系统、信号处理等方面得到了广泛的应用..为了适应现代电子技术的迅速发展需要;能够较好的面向数字化和专用集成电路的新时代;数字电路综合设计与制作数字钟;可以让我们了解数字时钟的原理..在实验原理的指导下;培养了分析和设计电路的能力..并且学会检查和排除故障;提高分析处理实验结果的能力..二、设计要求1、掌握各芯片的逻辑功能及使用方法2、数字时钟时的计时要求为24翻1;分和秒的计时要求为60进制3、准确计时;以数字形式显示时、分、秒的时钟4、写出设计、实验总结报告..三、电路中主要元件及功能1、芯片74LS29074LS290的逻辑符号图如下:74LS290的主要功能如下:置“0”功能:当S91.S92=0;且R01=R02=1时;计时器置“0“;即Q3 Q2 Q1 Q0=0000置“9”功能:当S91=S92=1且R01.R02=0时;计时器置“9”;即Q3 Q2 Q1 Q0=1001计数功能:当S91.S92=0;且R01.R02=0时;输入计数脉冲CP;计数器开始计数..计数脉冲由CP0输入;从Q0输出时;则构成一位二进制计数器;计数脉冲由CP1输入; Q3Q2Q1输出时;则构成异步五进制计数器;若将Q0和CP1相连;计数脉冲由CP0输入;输出为Q3Q2Q1Q0时;则构成8421BCD码异步十进制计数器;若将Q3和CP0相连;计数脉冲由CP1输入;从高位到低位输出为Q0Q1Q2Q3时;则构成5421BCD码异步十进制加法计数器..2、芯片CD4511CD4511的逻辑符号图如下:CD4511是一个用于驱动共阴极 LED数码管显示器的 BCD 码—七段码译码器;特点是:具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流;可直接驱动LED显示器..3、芯片CD4060CD4060逻辑符号图如下:CD4060由一振荡器和14级二进制串行计数器位组成;振荡器的结构可以是RC或晶振电路;CR为高电平时;计数器清零且振荡器使用无效..所有的计数器位均为主从触发器..在CP1和CP0的下降沿计数器以二进制进行计数..在时钟脉冲线上使用斯密特触发器对时钟上升和下降时间无限制..4、LED-7LED-7的逻辑符号图如下:7段LED数码管是利用7个LED发光二极管外加一个小数点的LED组合而成的显示设备;可以显示0-9;10个数字和小数点..其半导体数码管有共阳极和共阴极两种类型..共阳极数码管的七个发光二极管的阳极接在一起;而七个阴极则是独立的 ;对低电平有效..共阴极数码管与共阳极数码管相反;七个发光二极管的阴极接在一起;而阳极是独立的;对高电平有效..所以共阳极数码管需要输出低电平有效的译码器去驱动..共阴极数码管则需输出高电平有效的译码器去驱动..5、芯片74LS7474LS74的逻辑符号图如下:74LS74内含两个独立的D上升沿d触发器;每个触发器有数据输入端D、置位输入SD复位输入RD、时钟输入CP和数据输出Q、Q;低电平使输出预置或清除;而与其它输入端的电平无关..当SD、RD均无效高电平时;符合建立时间要求的D 数据在CP上升沿作用下传送到输出端..四、数字时钟原理图五、设计思路1、数字时钟的构成数字时钟是由脉冲发生器、计数器、译码器显示驱动电路和校时电路组成..振荡器产生稳定的高频脉冲信号;作为数字钟的时间基准;然后经过分频器输出标准秒脉冲..秒计数器满60后向分计数器进位;分计数器满60后向小时计数器进位;小时计数器按照“24翻1”规律计数..计数器的输出分别经译码器送显示器显示..由于计时会出现误差时;则需加校时电路对时、分进行校准..其组成框图如下图:2、数字时钟的工作原理1脉冲发生器电路采用了32768Hz的石英晶振经过CD4060十四级二分频后;在经过74LS74 一级二分频;共十五级分频产生1Hz的标准脉冲信号..其电路图如下:2时间计数器计时器是一种计算输入脉冲的时序逻辑网络;被计数的输入信号就是时序网络的时钟脉冲;它不仅可以计数而且还可以用来完成其他的特定逻辑功能;如测量、定时控制、数字运算等..数字时钟的计数电路是用两个六十进制计数电路和24翻1计数电路实现的..数字时钟的计数电路的设计可以用反馈归零法..当计数器正常计数时;反馈门不起作用;只有当进位脉冲到来时;反馈信号将计数电路清零;实现相应模的循环计数..秒计数器是由双四位同步十进制加法计数器组成的六十进制计数器;其功能表如下根据功能表;当1 脚cp脉冲为0;2脚EN下降时计数器做十进制加法计数;当个位计数到9;即1001时时钟清零;同时向引脚10即十位计数器的EN端送进一个下降脉冲; 使十位计数器进一;当秒计数到60时;向分计时器送出一个脉冲信号;同时向秒计时器送清零信号;使秒计数清零..分计时器的工作原理与秒计时器相同;其时钟脉冲来自于秒进位;其频率为1/60Hz..时计时器的工作原理同秒计数器相似;但计时器单元应为24进制计数器;其时钟脉冲来自于分进位;其频率为1/3600Hz..电路图如下:3译码显示驱动电路译码显示电路的功能是将时、分、秒计数器输出的4位代码翻译并显示相应的十进制数的状态;通常译码器和显示器是配套使用的..计数器实现了对时间的累计以8421BCD码形式输出;用CD4511电路将计数器的输出数码转换为LED-7数码管所需要的输出逻辑和一定的电流..其译码显示过程为:把计时器的输出数码接到驱动译码电路的U14、U13上;把秒计数器产生的60进位的二进制信号译成断代码;并驱动数码管DS6、DS5显示秒的十位与个位..、同理;U12、U11驱动数码管DS4、DS3显示分的十位与个位;U10、U9驱动数码管DS2、DS1显示时的十位与个位..其电路图如下:4、校时电路在刚接通电源或者时钟走时出现误差时;则需要进行时间的校准..调节开关S1;S2分别对时、分、秒单独计数;计数脉冲由单次脉冲或联系脉冲输入..校时电路由与非门和二个开关组成;实现时、分的校准..在校时时;分采用等待校时;当正常读分时;S1接VCC;分脉冲送至计数器;使计数器读分;校分时;S1接地;与非门被封;暂停读分;待标准时到立即将S1接VCC即可..时的校时和分的校时相同;当正常读时时;S2接VCC;时脉冲送至计数器;使计数器读时..校时时;S2接地;与非门被封;暂停读时;当标准时到立即将S2接VCC即可校准..其电路图如下:六、设计总结本次的数字时钟实验;让我对自己所学的知识得到了回顾..它也让我充分发挥了对所学知识的理解和设计的书面表达能力..这为今后自己进一步深化学习;积累了一定的宝贵经验..撰写报告的过程是对专业知识的学习过程;它使我运用已有的专业基础知识;对其进行设计;分析和解决一个理论问题或实际问题;把知识转化为能力的实际训练..本次的实验;让我发现理论必须用于实践;否则只是一张白纸..此外只有理论水平提高了;才能更好的运用于实践..另外;本次实验也考验了我的认真的态度..只有做事拥有认真的态度与科学的方法;才能成功..总的来说;这次设计的实验还是比较成功的;有点小小的成就感;终于觉得平时所学的知识有了实用的价值;达到了理论与实际相结合的目的;不仅学到了不少知识;而且锻炼了自己的能力;使自己对以后的路有了更加清楚的认识;同时;对未来有了更多的信心..。
多功能数字钟的设计和制作
![多功能数字钟的设计和制作](https://img.taocdn.com/s3/m/b9252b420b4e767f5acfceb9.png)
目录摘要 (1)1数字钟的结构设计及方案选择 (2)1.1振荡器的选择 (2)1.2计数单元的构成及选择 (3)1.3译码显示单元的构成选择 (3)1.4校时单元电路设计及选择 (4)2 数字钟单元电路的设计 (4)2.1振荡器电路设计 (4)2.2时间计数单元设计 (4)2.2.1集成异步计数器74LS390 (5)2.2.2 用74LS390构成秒和分计数器电路 (5)2.2.3用74LS390构成时计数器电路 (6)2.2.4 时间计数单元总电路 (7)2.3译码显示单元电路设计 (7)2.4 校时单元电路设计 (7)2.5整点报时单元电路设计 (1)3 数字钟的实现电路及其工作原理 (9)4电路的搭建与调试 (10)5结束语 (10)参考文献 (11)附录1: (12)摘要数字钟被广泛用于个人家庭及公共场所,成为人们日常生活中的必需品。
诸如定时自动报警、按时自动打铃、定时广播、自动起闭路灯、定时开关烘箱、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。
因此,研究数字钟及扩大其应用,有着非常现实的意。
数字电子钟,从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
数字电子钟有以下几部分组成:振荡器,分频器,60进制的秒、分计时器和12进制计时计数器,秒、分、时的译码显示部分及校正电路等。
关键词:数字钟 555多谐振荡器计数器 74LS390 74LS48数字电子时钟的设计及制作1数字钟的结构设计及方案选择数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。
主要由振荡器、分频器、计数器、译码器显示器和校时电路组成。
振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准,通常使用石英晶体震荡器,然后经过分频器输出标准秒脉冲,或者由555构成的多谐振荡器来直接产生1HZ的脉冲信号。
秒计数器满60后向分计数器进位,分计数器满60后向小时计数器进位,小时计数器按照“12翻1”规律计数。
数字钟的设计与制作
![数字钟的设计与制作](https://img.taocdn.com/s3/m/5716a8e0524de518964b7dca.png)
数字钟的设计与制作摘要系统使用EDA技术设计了数字钟,采用硬件描述语言VHDL按模块化方式进行设计,然后进行编程,时序仿真等。
利用VHDL语言完成了数字钟的设计。
该数字钟能实现时、分、秒计数的显示功能,且以24小时循环计时。
整个系统结构简单,使用方便,功能齐全,精度高,具有一定的开发价值。
关键字数字钟;EDA;VHDL;目录1引言 (1)1.1课题的背景、目的 (1)1.2设计的内容 (1)2 EDA、VHDL简介 (2)2.1EDA技术 (2)2.2硬件描述语言——VHDL (2)★VHDL的简介 (2)★VHDL语言的特点 (2)★VHDL的设计流程 (3)3 数字钟设计 (4)3.1数字钟的工作原理 (4)3.2晶体振荡器 (5)3.3分频器电路 (6)3.4时、分、秒计数器电路 (6)4 系统仿真 (9)1.秒表计数器电路仿真图 (9)2.小时计数器电路仿真图 (9)3.分计数器电路仿真图 (10)结束语 (11)致谢 (12)参考文献 (13)附录 (14)1 引言随着社会的发展,科学技术也在不断的进步。
特别是计算机产业,可以说是日新月异,数字钟作为计算机的一个组成也随之逐渐进入人们的生活,从先前的采用半导体技术实现的数字钟到现在广泛应用的采用高集成度芯片实现的数字钟。
数字钟正在向着功能强,体积小,重量轻等方向不断发展,本设计主要介绍的是一个基于超高速硬件描述语言VHDL对数字钟中显示电路进行编程实现。
近年来,集成电路和计算机应用得到了高速发展,现代电子设计技术已迈入一个崭新的阶段,具体表现在:(1)电子器件及其技术的发展将更多地趋向于为EDA服务;(2)硬件电路与软件设计过程已高度渗透;(3)电子设计技术将归结为更加标准、规范的EDA 工具和硬件描述语言VHDL的运用;(4)数字系统的芯片化实现手段已成主流。
因此利用计算机和大规模复杂可编程逻辑器件进行现代电子系统设计已成为电子工程类技术人员必不可少的基本技能之一。
多功能数字钟的设计与制作
![多功能数字钟的设计与制作](https://img.taocdn.com/s3/m/12d63277cfc789eb162dc831.png)
一、多功能数字钟的设计与制作(一)相关知识:多位数(DlGIT)的驱动方式1.如采用直接驱动法驱动4个七段显示器,共需要4×8=32条的I/O线:而采用解码器驱动也要4X4=16条的I/O线,形成了I/O端口的浪费。
2.扫描显示法所需的I/O数为8+n条(n个显示器),可节省硬件电路。
3.扫描显示法要注意两点:(1)点亮时要让LED得到最大的顺向电流,通常一个LED需要10mA。
在做四位数的扫描时,每一个LED的平均电流值只有1/4的最高电流值,因此扫描时要得到适当的亮度最好有30mA以上的瞬间电流,即将LED的限流电阻降低到20~100Ω。
(2)在切至下一个显示器时,应把上一个先关闭一段时问(约50μs),再将下一个显示器扫描信号送出,以避免上一个的显示数据显示到下一个显示,即避免鬼影(TBLANK) 的产生.下图为显示器切换时间差示意图。
显示器切换时间差示意图。
4.扫描频率必须高于视觉暂留频率16Hz以卜(即62毫秒以上(二)功能说明1.开机时,显示12:00:00的时间开始计时。
2.P0.0控制“秒”的调整.每按一次加1秒,P0.1控制“分”的调整.每按一次加1分P0.2控制“时”的调整,每按一次加1个小时;(三)硬件:如图所示时钟电路图(四)程序:shiz.ASMORG 00H ;主程序起始地址AJMP START ;跳至主程序ORG 0BH ;TIMER0中断起始地址AJMP TIM0 ;跳至TIMER0中断子程序TIM0START:MOV SP,#70H ;设置堆栈在70HMOV 28H,#00 ;显示寄存器初值为0 0MOV 2AH,#12H ;“时”寄存器l忉值为12HMOV 2BH,#00 ;“分”寄存器初值为0 0HMOV 2CH,#00 :“秒”寄存器初值为00HMOV TMOD,#00000001B :设TIMER0为MODElMOV TH0,#HIGH(65536—4000) ;计时中断为4000微秒MOV TL0,#LOW(6553 6—4000)MOV IE,#10000010B ;TIMER0中断使能MOV R4,#250 ;中断250次SETB TR0 j启动TIMER0LOOP:JB P0.0,N2 ;PO.O (秒)按了?不是则跳至N2检查PO.1 ACALL DELAY ;消除抖动MOV A,2CH ;将秒寄存器的值载入AADD A,#01 ;A的内容加1DA A ;做十进位调整MOV 2CH,A ;将A的值存入秒寄存器CJNE A,#60H,N1 ;是否等于60秒?不是则跳至N1MOV 2CH,#00 ;是则清除秒寄存器的值为00N1:JNB P0.0,$ ;P0.0(秒)放开了?ACALL DELAY ;消除抖动N2:JB P0.1,N4 ;p0.1 (分)按下了吗?不是则跳至N4检查P0.2 ACALL DELAY ;消除抖动MOV A,2BH ;将分寄存器的值载入AADD A,#01 ;A的内容加1DA A ;做十进位调整MOV 2BH.A ;将A的值存入分寄存器CJNE A,#60H,N3 ;是否等于60分?不是则跳至N1MOV 2BH.#00 ;是则清除分寄存器的值为00N3:JNB P0.1,$ ;p0.1 (秒)放开了?CALL DELAY ;消除抖动N4:JB P0.2,LOOP ;P0.2 1秒)按下了吗?不足则跳至LOOP CALL DELAY ;消除抖动MOV A,2AH ;将时寄存器的值载入AADD A.#01 :A的内容加1DA A ;做十进位调整MOv 2AH,A ;将A的值存入时寄存器CJNE A,#24H,N5 ;是否等于24时?不是则跳至N5MOV 2AH,#00 ;是则清除时寄存器的值为00N5:JNB P0.2,$ ;P0.2(秒)放开了?CALL DELAY :消除抖动JMP LOOPTIM0:MOV TH0,#HIGH(6 553 6—4000) ;重设计时4 000微秒NOV TL0,#LOW(6553 6—4 000)PUSH ACC :将A的值暂存于堆栈PUSH PSW ;将PSW的值暂存于堆栈DJNZ R4 X2 :计时1秒MOV R4,#250CALL CLOCK ;调用计时子程序CLOCKCALL DISP :调用显示子程序X2:CALL SCAN ;调用扫描子程序POP PSW ;至堆栈取叫PSW的值POP ACC :至堆栈取回ACC的值SCAN:MOV R0,#28H ;(28H)为扫描指针INC @R0 ;扫描指针加lCJHE @R0.#6,X3 ;扫描完6个显示器?不是跳至X3MOV @R0,#0 ;是则扫描指针为0x3: MOV A,@R0 ;扫描指针载入AADD A,#20H ;A加常数20H(显示寄存器地址)=各时间;显示区地址;存入R1=各时间显示地址MOV R1,A ;扫描指针存入AMOV A,@R0 ;将A高低4位交换(P1高4位为扫描值,SW AP A ;低4位为显示数据值)ORL A,@R1 ;扫描值+显示值MOV P1,A ;输出至P1RETCLOCK:MOV A,2CH ;(2CH)为秒寄存器ADD A,#l ;加1秒DA A ;做十进制调整MOV 2CH,A ;存入秒寄存器CJNE A,#60H,X4 ;是否超过60秒?不是则跳至X4MOV 2CH,#00 ;是则清除为00MOV A,2BH ;(2BH)为分寄存器ADD A,#l ;加1分DA A ;做十进制调整MOV 2BH,A ;存入分寄存器CJNE A,#60H.X4 ;是否超过60分?不是则跳至X4MOV 2BH,#00 ;是则清除为0 0MOV A,2AH 7(2AH)为时寄存器ADD A,#l ;加l时DA A ;做十进制调整MOV 2AH,A ;存入时寄存器CJNE A,#24H,X4 ;是否超过24时?不是则跳至x4MOV 2AH.#00 ;是则清除为00X4:RETDISP:MOV R1,#20H ;(20H)为显示寄存器.R1=20HMOV A,2CH ;将秒寄存器的内容存入AMOV B,#10H ;设B累加器的值为10HDIV AB ;A÷B,商(十位数)存入A.余数(个位数) ;存入BNOV @R1,B :将B的内容仔入(20H)INC R1 ;RI=21HMOV @R1,A ;将A的内容存入(21H)INC R1 ;R1=22HNOV A,2BH ;将分寄存器的内容仃入ANOV B,#10H ;设B累加器的值为10DIV AB ;A÷B,商(十位数)存入A,余数(个位数);存入BMOV @R1,B ;将B的内容存入(22H)INC Rl ;R1= 23HNOV @R1,A ;将A的内容存入(23H)INC R1 ;R1=24HMOV A,2AH ;将时寄存器的内容存入AMOV B,#10H ;设B累加器的值为10HDIV AB ;A÷B,商(十位数)存入A.余数(个位数) ;存入BM0v @R1,B ;将B的内容存入(24H)INC R1 ;R1=25HMOV @R1,A ;将A的内容存入(25H)RETDELAY:MOV R6,#60 ;5毫秒D1:MOV R7,#248DJNZ R7,$DJNZ R6,D1RETEND。
数字时钟的设计与制作
![数字时钟的设计与制作](https://img.taocdn.com/s3/m/cdbc830476c66137ee06195f.png)
1数字时钟的设计与制作1.1课程设计的目的与要求做一个基于AT89C51/89C52的简易的单片机数字钟。
该数字钟有两个四连共阴极七段数码管,显示年、月、日/时、分、秒/学号/温度并对其进行转换。
其显示方式为:XX-XX-XX。
具有校时功能,可以对小时和分单独校对,对分校对的时候,停止向小时的进位。
校时时钟可以手动输入或借用电路中的时钟;实现秒表功能;省电状态(不显示);可以24小时和12小时转换。
(1)课程设计要求①掌握AT89C51/89C52实验开发系统中的实验模块原理,画出电路原理图;②综合运用实验模块,用89C51/89C52开发设计具有一定功能的单片机控制系统,进行软、硬件设计及调试;③写出完整的设计任务书:课题来源、类型、目的和意义、基本要求、完成时间、主要参考资料等。
(2)课程设计目的①巩固、加深和扩大单片机应用的知识面,提高综合及灵活运用所学知识解决工业控制的能力;②培养针对课题需要,选择和查阅有关手册、图表及文献资料的自学能力,提高组成系统、编程、调试的动手能力;③对课题设计方案的分析、选择、比较、熟悉单片机用系统开发、研制的过程,软硬件设计的方法、内容及步骤;④掌握计数器、加法器、半导体数码管显示器与七段码显示译码器的使用。
1.2方案的论证与选择:(1)显示器件的选择:方案一:采用点阵显示,可做成表盘显示,但是点阵显示成本较高,同时所需资源也较多,控制比较繁琐,编程较繁琐。
方案二:采用数码管显示,这种显示方法比较直观,也比较切合现实生活,而且对于电路的设计来说比较方便,节省了电路板的空间,使用三极管驱动后所需电压也相对较低,稳定性也相对较高,而且编程较简单。
方案三:使用点阵式LCD点阵液晶可以显示多种字符及图形,拥有友好的人机界面及强大的显示功能。
特别适用于智能控制的可编程人性化显示。
但是技术含量过高,实现非常复杂,需要完成大量的显示工作,其功能也是最强大的。
采用点阵式LCD,可以将用户需求及时显示出来,使用户自定义输入变得非常方便。
数字钟电路设计与制作实验报告
![数字钟电路设计与制作实验报告](https://img.taocdn.com/s3/m/346578d7f121dd36a32d82af.png)
数字钟电路设计与制作实验报告一、实验目的:1、综合应用数字电路知识;2、学习使用protel进行电子电路的原理图设计、印制电路板设计3、学习电路板制作、安装、调试技能。
二、实验任务及要求:任务:设计一个12小时或24小时制的数字钟,显示时、分、秒,有校时功能,可以分别对时及分进行单独校时,使其校正到准确时间。
可以根据兴趣增加其它与数字钟有关的功能。
要求:画出电路原理图,元器件及参数选择,PCB文件生成、制板及实物制作三、实验原理及电路设计:1、设计方案与模块框图利用74LS161和74LS00 ,555,数码管,开关来设计24小时数字时钟,构造它们主要实现时钟的显示,以及对时、分、秒进行调整,即实现调时的功能。
其数字钟系统整体结构①74LS161和74LS00计数器:用来设计24小时②开关与74LS00结合:用来校时,校分,校秒。
③利用555振荡器:产生脉冲信号④数码管:用来显示时分秒。
2、各子模块电路设计及原理说明74LS161 :十六进制的计数器,当秒到60时要进位当分上利用74LS161与74LS00的结合,当秒、分到60时对其进行清零,进位。
当时24时,对其进行清零。
当时分秒个位到9时,对其本位(时分秒)清零和进位。
74LS00 与开关:74LS00与开关的结合,以此来控制校对。
555振荡器:利用555设计一个振荡器产生一个脉冲信号,以此来控制信号的进行与停止、时间的校对。
数码管:显示时分秒。
3、仿真图及仿真方法说明连好图,按一下仿真键,①若能仿真且准确无误,会出现24小时的显示则成功了。
②若不能仿真,数码管不会显示出来示数,或者显示紊乱,则失败,检查电路是否正确,有没有连错,少连错连,不断地改正,不断改进,直到可以仿真,可以显示无错。
③对校时、校分、校秒:按一下开关,脉冲过来就可以,增加一个数,依次按键对其进行时分秒校对。
四、主要实验元件及器材清单:五、系统设计与实现1、总电路图2、工程变化订单3、PCB图(单独A4纸打印,如有飞线请彩色打印,以区别红蓝二色)4、3D图(彩色打印)六、总结1、电路图、PCB图设计及实物制作过程中遇到的主要问题及解决方法电路图:①:清零端与置数端混淆:使用不同的端口,有不同的连接方式。
多功能数字钟的设计及制作
![多功能数字钟的设计及制作](https://img.taocdn.com/s3/m/a55766c777232f60ddcca1d0.png)
目录整点报时单元电路设计 (1)摘要数字钟被广泛用于个人家庭及公共场所,成为人们日常生活中的必需品。
诸如定时自动报警、按时自动打铃、定时广播、自动起闭路灯、定时开关烘箱、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。
因此,研究数字钟及扩大其应用,有着非常现实的意。
数字电子钟,从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
数字电子钟有以下几部分组成:振荡器,分频器,60进制的秒、分计时器和12进制计时计数器,秒、分、时的译码显示部分及校正电路等。
关键词:数字钟 555多谐振荡器计数器 74LS390 74LS48数字电子时钟的设计及制作1数字钟的结构设计及方案选择数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。
主要由振荡器、分频器、计数器、译码器显示器和校时电路组成。
振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准,通常使用石英晶体震荡器,然后经过分频器输出标准秒脉冲,或者由555构成的多谐振荡器来直接产生1HZ的脉冲信号。
秒计数器满60后向分计数器进位,分计数器满60后向小时计数器进位,小时计数器按照“12翻1”规律计数。
计数器的输出分别经译码器送显示器显示。
由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路,当计时出现误差时,可以用校时电路校时、校分。
如图 1-1所示为数字钟电路系统的组成框图。
图1-1数字钟电路系统的组成框图方案一:首先构成一个NE555定时器产生震荡周期为秒的标准秒脉冲,在加一个74ls74分频电路。
由74LS390采用清零法分别组成六十进制的秒计数器、六十进制分计数器、十二进制时计数器。
使用74ls74d的输出作为秒记数器的CP脉冲,把秒记数器地进位输出作为分记数器地CP脉冲,分记数器的进位输出作为时记数器的CP脉冲。
使用74LS48为驱动器,共阴极数码管作为显示器,再以基本RS锁存器构成校时电路。
方案二:首先构成一个由石英晶体振荡器和由CD4060构成的分频器构成的产生震荡周期为一秒的标准秒脉冲,由CD4518采用清零法分别组成六十进制的秒计数器、六十进制分计数器、十二进制时计数器。
基于51单片机的数字钟设计与制作
![基于51单片机的数字钟设计与制作](https://img.taocdn.com/s3/m/8ba22624bcd126fff7050b36.png)
一.基于52单片机制作的数字钟1.设计任务⑴时间显示: 上电后,系统自动进入时钟显示,从00:00:00开始计时,此时可以设定当前时间.⑵时间调整:按下k1,k2,k3键可以顺序设置秒、分、时,并在相应数码管上显示设置值,直至6位设置完毕。
2.系统基本方案选择和论证本时钟的设计具体有两种方法。
一是通过单纯的数字电路来实现;二是使用单片机来控制实现。
本次设计选取了较为简单的单片机控制;而选择这一方法后还要进行各个芯片的选择。
以下是我在这次设计中所用的方案。
2.1 芯片的选择方案一:采用AT89C51芯片,其为高性能CMOS 8位单片机,该芯片内含有4k bytes的可反复擦写的只读程序存储器(PEROM)、128 bytes的随机存取数据存储器(RAM)、 32位可编程I/O口线、2个16位定时/计数器、6个中断源、可编程串行UART通道及低功耗空闲和掉电模式,但是由于AT89C51芯片可擦写的空间不够大,且中断源提供的较小,为防止运行过程中出现不必要的问题,我们不选用AT89C51。
方案二:采用AT89C52芯片,它除了具备AT89C51的所有功能与部件外,其最大的优势就是AT89C52提供了8K字节可擦写Flash闪速存储器空间、8个中断源、及256*8字节内部存储器(RAM),解决了我们对可反复擦写的Flash闪速存储器空间大小与中断源的不够问题的担心。
2.2显示模块选择方案和论证方案一:采用LCD,电路比较简单,且在软件设计上也相对简单,具有低功耗功能。
价格贵。
方案二:采用LED数码管显示,显示较为清楚。
价格便宜。
所以本方案采用LED数码管显示。
2.3 时钟信号的选择方案和论证直接采用单片机定时计数器提供的秒信号,使用程序实现年、月、日、周、时、分、秒计数。
采用此种方案可减少芯片的使用,节约成本,实现的时间误差较小。
2.4 电路设计最终方案决定综上各方案所述,对此次数字时钟的方案选定为: 采用AT89C52作为主控制系统; 并由其定时计数器提供时钟; LED作为显示电路来实现功能。
数字钟的设计与制作ppt课件
![数字钟的设计与制作ppt课件](https://img.taocdn.com/s3/m/ebd38e4ab0717fd5370cdc1c.png)
响为四低一高,最后一响正好为整点。 其中:2〕、3〕为学生的扩展〔选做〕
部分 2.完成安装及调试。 3.写出设计总结报告。
明确数字钟的总体方案
1.秒脉冲信号源 本系统中的振荡电路选用555定时器构成的
多谐振荡器。 2.计数器 有了时间规范“秒〞信号后,就可以根据
数字钟的设计与制造
主要内容
设计的根本步骤 设计要求 明确数字钟的总体方案 划分并实施功能部件 数字钟的组装与调试 静态和动态检测与调试
设计步骤
方案设计-----根据设计义务书给定的技术目 的和条件,初步设计出完好的电路
方案实验------对所选定的设计方案进展装调 实验。
工艺设计------完成制造测试样机所必需的文 件资料,包括整机构造设计及印制电路板设 计等。
调试的方法地在电路的输入端加上所需 的信号源,并循着信号的注射逐级检测 各有关点的波形、参数和性能目的能否 满足设计要求, 如必要,要对电路参数作进一步伐整。 发现问题,要排除缺点。
样机制造及调试------包括组装、焊接、调试 等。
总结鉴定------考核样机能否全面到达规定的 技术目的,同时写出设计总结报告
数字钟的设计要求
1.数字钟应具有以下功能: 1)、设计一台能直接显示“时〞、“分〞、
“秒〞的数字钟,要求24小时为一计时周期。 2)、当电路发生走时误差时,要求电路具
路,用万用表电压档监测电源电压,察看有 无异常景象:如冒烟、异常气味等, 如发现异常情况,立刻切断电源,排除缺点 如无异常情况,分别丈量各关键点直流电压, 如静态任务点、输入端和输出端的逻辑关系 等能否在正常任务形状下,如不符,那么改 换元器件等,使电路正常。
多功能数字钟的设计及制作
![多功能数字钟的设计及制作](https://img.taocdn.com/s3/m/da9c9145be1e650e52ea99a1.png)
多功能数字钟的设计及制作1.设计分析本次设计的数字钟具有校时功能。
我们需要在先设计一个基本的数字钟,然后在此基础上增加校时电路。
一个基本的数字钟由三个部分组成:秒脉冲产生电路,计数电路,译码显示电路,然后就是加上校时电路,一个四部分构成了本次设计的多功能数字钟,其总体方框图如图1-1图1-1 总体方框图2.设计内容2.1秒脉冲产生部分本设计使用由555定时器构成的多谐振荡器来产生1HZ的信号。
虽然此振荡器没有石英晶体稳定度和精确度高,由于设计简单而成为了设计时的首选。
只要在555定时器电路外部配上两个电阻及两个电容元件,并将某些引脚相连,就可以方便地构成多谐振荡器。
555定时器是数字脉冲产生的核心芯片,所以在了解其原理之前,我们需了解555定时器。
555定时器逻辑符号如图2-1所示:图2-1 555定时器逻辑符号管脚功能如表2-1所示:图2-2 秒脉冲电路根据原理和元件图,结合一阶电路暂态过程的三要素法,可以计算出充放电的时间,两者相加即为脉冲周期,脉冲周期的倒数即为脉冲频率。
充电过程的方程式: 2/3Vcc=Vcc+(1/3Vcc-Vcc)e(t1/RC)t1=(R1+R2)C*㏑2=0.7(R1+R2)C放电过程的方程式: 1/3Vcc=0+(2/3Vcc-0)e(t1/RC)t2=R2*C㏑2=0.7R2*C脉冲周期为: t=t1+t2=0.7(R1+2R2)C脉冲频率为: f=1/t=1.43/(R1+2R2)C令R1=15k,R2=68k,C=0. 01F,(其中0.01F的电容的作用是防干扰的)代入数据,计算得,f=0.94HZ≈1HZ基本满足实验要求。
2.2计数部分计数部分的核心芯片是74LS9074LS90是二---五---十进制异步计数器。
它有两个时钟输入CKA和CKB,其中,CPA和Q0组成一位二进制计数器,CKB和Q1Q2Q3组成五进制计数器,若将Q0与CKB相连接,时钟脉冲从CKA输入,则构成了84212BCD码十进制计数器。
数字钟的设计与制作
![数字钟的设计与制作](https://img.taocdn.com/s3/m/ba0203cf08a1284ac85043db.png)
任务一 认识数码管、译码器和计数器
一、数码管 1.工作原理图
2.外形图
3.管脚图
e d c h
g f a b
二、CD4511译码器 1.引脚图
2.真值表
三、CD4518计数器 1.引脚图
2.真值表
任务二 安装个位十进制电路--- 循 环显示“0~9”十个数码
一、方框图
二、多谐振荡器
1.电路图
2.计算振荡周期
T 0.7(R1 2R2 )C1
三、设计个位十进制电路
四、安装电路要求
1.电阻、二极管、集成电路均采用水平式安装, 电阻的色标方向应一致。 2.面包板上元件排列整齐,装配外形美观、线 路板清洁。 3.连线正确无误,无接触不良和漏点。 4.安装过程中不损耗元器件。
三、使用工具、设备等
1.主要设备:面包板、万用表、稳压电源 2.主要工具:尖镊子、指甲钳、剥线钳 3.主要元器件: LED数码管、CD4511、 CD4518等
四、任务分解
1.认识数码管、译码器和计数器 2.安装个位十进制电路 3.安装十位六进制电路 4.安装四位数字钟电路 ----- 循环显示 “0000~2359”
数字钟的显示(小时、分钟各两位)数字钟,以24 小时计时 2.工作稳定,进位正确 3.布线横平竖直、不能相互交叉
二、学习目标
1.认识数码管、译码器、计数器,学会使用 十进制计数器。 2.能理解数字钟方框图。 3.能设计、安装、调试数字钟电路。 4.培养学生应用面包板安装电路的能力和认 真细致的工作态度。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字钟的设计与制作数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择。
从有利于学习的角度考虑,这里主要介绍以中小规模集成电路和PLD器件设计数字钟的方法。
1 数字钟的基本组成及工作原理1.1数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。
由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。
通常使用石英晶体振荡器电路构成数字钟。
图1.1所示为数字钟的一般构成框图。
图1.1 数字钟的组成框图⑴晶体振荡器电路 晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。
不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。
⑵分频器电路 分频器电路将32768Hz的高频方波信号经32768()次分频后得到1Hz的方波信号供秒计数器进行计数。
分频器实际上也就是计数器。
⑶时间计数器电路 时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为12进制计数器。
⑷译码驱动电路 译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。
⑸数码管 数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为LED数码管。
1.2数字钟的工作原理1)晶体振荡器电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。
一般输出为方波的数字式晶体振荡器电路通常有两类,一类是用TTL门电路构成;另一类是通过CMOS非门构成的电路,如图1.2所示,从图上可以看出其结构非常简单。
该电路广泛使用于各种需要频率稳定及准确的数字电路,如数字钟、电子计算机、数字通信电路等。
图1.2 CMOS晶体振荡器(仿真电路)图1.2所示电路中,CMOS非门U1与晶体、电容和电阻构成晶体振荡器电路,U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。
输出反馈电阻为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。
电容C1、C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个180度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。
由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。
2)分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频。
通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现。
例如,将32768Hz的振荡信号分频为1HZ的分频倍数为32768(),即实现该分频功能的计数器相当于15级2进制计数器。
常用的2进制计数器有74HC393等。
3)时间计数单元时间计数单元有时计数、分计数和秒计数等几个部分。
时计数单元一般为12进制计数器或24进制计数器,其输出为两位8421BCD码形式;分计数和秒计数单元为60进制计数器,其输出也为8421BCD码。
一般采用10进制计数器如74HC290、74HC390等来实现时间计数单元的计数功能。
欲实现12进制和60进制计数还需进行计数模值转换。
4)译码驱动及显示单元计数器实现了对时间的累计以8421BCD码形式输出,为了将计数器输出的8421BCD码显示出来,需用显示译码电路将计数器的输出数码转换为数码显示器件所需要的输出逻辑和一定的电流,一般这种译码器通常称为7段译码显示驱动器。
常用的7段译码显示驱动器有CD4511。
5)校时电源电路当重新接通电源或走时出现误差时都需要对时间进行校正。
通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。
6)整点报时电路一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒。
其作用方式是发出连续的或有节奏的音频声波,较复杂的也可以是实时语音提示。
2 数字钟的设计与制作[例1] 试分别用中小规模集成电路设计并制作一数字钟,指标要求如下:⑴时间以12小时为一个周期;⑵显示时、分、秒;⑶具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间‘⑷计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时;⑸为了保证计时的稳定及准确须由晶体振荡器提供标准时间基准信号。
设计与制作步骤如下:⑴根据要求,选择数字钟电路设计方案如图1.1所示。
⑵电路设计及元器件选择①振荡电路与分频电路:根据要求,振荡电路应选择晶体振荡电路,前已述及。
振荡电路可以由图1.2所示非门来实现。
为使电路具有更高的Q值以提高振荡频率的稳定性,这里选择CMOS非门,从减小电路功耗的角度来考虑, 这也是一种较好的选择,因此,电路的其它部分也应尽量采用CMOS集成电路来实现。
另外,若为适应低电压工作条件,还应考虑采用74HC系列(低压可达2V)的集成电路。
晶体XTAL的频率选为32768H Z。
该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数。
从有关手册中,可查得C1、C2均为30pF。
当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施。
由于CMOS电路的输入阻抗极高,因此反馈电阻R1可选为10MΩ。
较高的反馈电阻有利于提高振荡频率的稳定性。
非门电路可选74HC00或74HC04等。
由于晶体振荡器输出频率为32768H Z,为了得到1H Z的秒信号输入,需要对振荡器的输出信号进行15级2进制分频。
实际上,从尽量减少元器件数量的角度来考虑,这里可选多极2进制计数电路CD4060和CD4040来构成分频电路。
CD4060和CD4040在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。
CD4060计数为14级2进制计数器,可以将32768Hz的信号分频为2Hz,其内部框图如图2.1所示,从图中可以看出,CD4060的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能。
图2.1 CD4046内部框图 图2.2 CD4040内部框图CD4040计数器的计数模数为4096(),其逻辑框图如图2.2所示。
如将32768Hz信号分频为1Hz,则需外加一个8分频计数器,故一般较少使用CD4040来实现分频。
综上所述,可选择CD4060同时构成振荡电路和分频电路。
照图2.1,在和之间接入振荡器外接元件可实现振荡,并利用时计数电路中多一个2分频器(后述)可实现15级2分频,即可得1Hz信号。
②时间计数电路:一般采用10进制计数器来实现时间计数单元的计数功能。
为减少器件使用数量,可选74HC390,其内部逻辑框图如图2.3所示。
该器件为双2-5-10异步计数器,并且每一计数器均提供一个异步清零端(高电平有效)。
图2.3 74HC390(1/2)内部逻辑框图秒个位计数单元为10进制计数器,无需进制转换,只需将QA与CPB(下降沿有效)相连即可。
CPA(下降没效)与1Hz秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连。
秒十位计数单元为6进制计数器,需要进制转换。
将10进制计数器转换为6进制计数器的电路连接方法如图2.4所示,其中Q2可作为向上的进位信号与分个位的计数单元的CPA相连。
图2.4 10进制-6进制计数器转换电路分个位和分十位计数单元电路结构分别与秒个位和秒十位计数单元完全相同,只不过分个位计数单元的Q3作为向上的进位信号应与分十位计数单元的CPA相连,分十位计数单元的Q2作为向上的进位信号应与时个位计数单元的CPA相连。
时个位计数单元电路结构仍与秒或个位计数单元相同,但是要求,整个时计数单元应为12进制计数器,不是10的整数倍,因此需将个位和十位计数单元合并为一个整体才能进行12进制转换。
利用1片75HC390实现12进制计数功能的电路如图2.5所示。
另外,图2.5所示电路中,尚余-2进制计数单元,正好可作为分频器2Hz输出信号转化为1Hz信号之用。
图8.2.5 12进制计数器电路③译码驱动及显示单元电路:选择CD4511作为显示译码电路;选择LED数码管作为显示单元电路。
④校时电路;根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。
图2.6所示即为用COMS与或非门实现的时或分校时电路,图中,In1端与低位的进位信号相连;In2端与校正信号相连,校正信号可直接取自分频器产生的1Hz或2Hz(不可太高或太低)信号;输出端则与分或时个位计时输入端相连。
图2.6 分或时校正电路(仿真电路)如图2.6所示,当开关打向下时,因为校正信号和0相与的输出为0,而开关的另一端接高电平,正常输入信号可以顺利通过与或门,故校时电路处于正常计时状态;当开关打向上时,情况正好与上述相反,这时校时电路处于校时状态。
显然,这样的校时电路需要两个。
若门电路采用TTL型,则可省去电阻R1和R2。
与或非门可选74HC15,非门则可选74HC00或74HC04等。
图2.6所示校时电路存在开关抖动问题,使电路无法正常工作,因此实际使用时,须对开关的状态进行消除抖动处理。
通常采用基本RS触发器构成开关消抖动电路,如图2.7所示即为带有该电路的校正电路,其中与非门可选为74HC00等。
另外,在对分进行校时时应不影响时计数器的现状态,即当分校时时,如果产生进位应该不影响时计数的计数或不产生进位作用,因此,可用分校时时RS触发器的0输出状态来封锁图2.7 带有消抖动电路的校正电路(仿真电路)进位输入信号。
74HC51正好为3—3输入的与或非门,多出的输入端可作为封锁信号输入之用。
⑤整点报时电路:根据要求,电路应在整点前10秒钟内开始整点报时,即当时间在59分50秒到59分59秒期间时,报时电路报时控制信号。
当时间在59分50秒到59分59秒期间时,分十位、分个位和秒十位均保持不变,分别为5、9和5,因此可将分计数器十位的QC和QA、个位的QD和QA及秒计数器十位的QC和QA相与,从而产生报时控制信号。
报时电路可选74HC30来构成。
74HC30为8输入与非门。