数电练习试题(有答案)

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

A
≥1
B
&
F
EN
=1
C
2.分析下图,试写出 F 的表达式,并说明逻辑电路的功能。
A
1
&
F1
≥1
FF13
B
1
&
F2 F1
(三)译码器的应用 1.试用 74LS138 和门电路实现逻辑函数 F = AB + AC + BC 译码器的示意图和功能表达式如下:选通时,S1=1, S2=
F1
S3=0;输出低电平有效。
是 TTL 低功耗肖特基系列产品。( ) 9.实现两个一位二进制相加产生和数及进位数的电路称为全加器。( ) 10.实现两个一位二进制数和低位进位数相加产生和数及进位数的电路称为半加器。( )
11.译码器的输入端是特定的输入信号,输出端是二进制代码。( ) 13.基本 RS 触发器具有“不定”问题。( ) 触发器有保持功能,但无翻转功能。( )
A 1J
Q
C >C1
P“1” 1K
C PA
2.触发器电路如下图所示,试根据图中 CP、D 的波形,对应画出输出端 Q 的波形,并 写出 Q 的状态方程。设触发器的初始状态均为 0。
D 1D C >C1 P
C PD
(五)计数器的应用 1.已知 74LS161 是同步四位二进制加法计数器,计数器功能见下表,试用置数法构成七进
A.1001011
B.1010011
C.1100101
D.1010101
2. 二进制数 11011 转换为十进制数为( )
A.32
B.27
C.64
D.128
4. 8421BCD 码 110011.001 表示十进制为( )
A.
B. C.
D.
5.在下列一组数中,与 (111001 )2 相等的数是( )
A. (34)16
B.(65)8
C. (57)10
6.下列数码均代表十进制数 6,其中按余 3 码编码的是(
)
A.0110;
B. 1100;
C.1001
7. “异或”逻辑与以下哪种逻辑是非的关系(
)
A.“与”逻辑 B.“或”逻辑
C. “同或”逻辑
8. F1 bc b c 与 F2 bc b c 两函数的关系为(
wk.baidu.com
)
A. 相同 B.对偶 C.反函数
9. n 个变量,有多少个最小项(
)
A.2n
B.2n
C.n
10. 利用三极管的截止状态和什么状态实现开关电路的断开和接通( )
A.放大状态
B.击穿状态
C.饱和状态
D. 导通状态
11. TTL 门电路是采用以下什么设计的门电路( )
A.双极型三极管
B.单极型 MOS 管
5.二极管的单向导电性是外加正向电压时
,外加反向电压时

6.晶体三极管作开关应用时一般工作在输出特性曲线的
区和
区。
7.TTL 三态门的输出有三种状态:高电平、低电平和
状态。
8. 集 电极开路门的英文缩写为
门,工作时必须外加


9.一个 2 线-4 线译码器,其输入端的数目与输出端数目相比较,后者较

10. 输出 n 位代码的二进制编码器,一般有 __________个输入信号端。
11.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。
12.时序逻辑电路的输出不仅与
有关,而且与
有关。
13.与非门构成的基本 RS 锁存器的特征方程是
,约束条件是

14.时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 和
(LSB) D0 D1
(MSB)
D8 D9
Rf
-
vo
+
2R 2R 2R RR
2R 2R
R
VREF
练习题参考答案
一、填空题
1.27 2.8 3.循环 一 4.与或运算
0、1
原变量、反变量;
5.导通 截止; 6.饱和
截止; 7.高阻 8.OC 上拉电阻 电源
9.多
10.2n;
11.(低位)进位信号; 12. 当前输入状态 输出的原始状态
20. TTL 门电路的工作电源一般是( )
A.25 v
B.+5V
C.3V—18V
22.输入 100Hz 脉冲信号,要获得 10HZ 的输出脉冲信号需要用多少进制计数器实现( )
A.100 进制
B.10 进制
C. 50 进制
D.5 进制
23.时序逻辑电路设计的任务是( )
A.给定功能,通过一定的步骤设计出时序电路 B.研究电路的可靠性
Y0Y1Y2Y3Y4Y5Y6Y7
74LS138
A2 A1 A0
S1 S2 S3
2.下图为 3 线―8 线译码器 74LS138 的方框图。 图中三个允许端 S1=1、 S 2 = S 3 =0 时, 译码器才能正常译码;输入端的输入代码
顺序为 A2 A1 A0 ;输出端Y 0 ~ Y 7 输出低电平有效。
(一)将下列逻辑函数化简成最简与或表达式。
(1) F1 AB ABD AD A F2 ( A, B,C, D) m (0,1,4,5,7,8,13,15)
(2) F1 A B C AC B C
F2 ( A, B,C, D) m (0,2,5,7,8,10,13,15)
(二)SSI 逻辑电路的分析 1.分析组合逻辑电路图,写出 F 的逻辑函数表达式。

24.MAX+PLUSⅡ中用于仿真文件的编辑器是

25.MAX+PLUSⅡ中采用图形编辑器设计时的后缀名为

26.在MAX+PLUSⅡ集成环境下,为图形文件产生一个元件符号的主要用途是 。
27.VHDL 语言中,
定义设计的输入输出端口。
28.
是 VHDL 语言的标准库,包含了 VHDL 语言中的标准包集合。
29.VHDL语言程序中,关键字实体的英文是

30.VHDL 语言程序中,关键字结构体的英文是

31.VHDL 语言程序保存时的文件名必须与
相同。
32.F<=(A AND B)OR(NOT A AND NOT B)运算的结果是

33.VHDL 语言中,逻辑操作符“NXOR”的功能是

二、选择题
1. 十进制数 85 转换为二进制数为( )
2.已知 74LS161 是同步四位二进制加法计数器,其功能表如表所示。试分析图电路为几进
制计数器,要求(1)写出 LD 的表达式;(2)指出进制数;(3)画出状态转换图。
74LS161 的功能表
CP CR LD CTT CT P 工作状态
&
×0
↑1
×1
×1
↑1
× ××
清零
0 ××
预置数
保持(包括
1
2010 年 10 月
一、填空题
1.(11011)2 =(________)10
码的 1000 相当于十进制的数值

3.格雷码特点是任意两个相邻的代码中有_______位二进制数位不同。
4.逻辑函数的反演规则指出,对于任意一个函数 F,如果将式中所有的_________互换,
_________互换,_________互换,就得到 F 的反函数 F。
13.S+ RQ n RS=0 14. 同步时序电路 异步时序电路 15.1;16.0.7(R1+2R2)C
17.采样 保持 量化 编码 18. % 19.分辨率、转换误差 20.fs≥2fimax 21.采样 22.量化 23.复杂可编程逻辑器件 24.波形编辑器 25..gdf 26.被高层次电路设计调用 27.实体 28.STD库 29.entity 30.Architecture
试用此二进制译码器和与非门实现函数
Y ABC A(B C) ,要求画出连线图。
Y0Y1Y2Y3Y4Y5Y6Y7 74LS138
A2 A1 A0
S1 S2 S3
(四)触发器的应用 1.触发器电路如下图所示,试根据图中 CP、A 的波形,对应画出输出端 Q 的波形,并
写出 Q 的状态方程。设触发器的初始状态均为 0。

19.DAC 的转换精度包括


20.为使采样输出信号不失真地代表输入模拟信号,采样频率 fs 和输入模拟信号的最高频率
fimax 的关系是

21.在 A/D 转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称 。
22.在 A/D 转换中,用二进制码表示指定离散电平的过程称为

23.CPLD 的含义是
C.二极管
D.三态门
14.逻辑电路的分析任务是( )
A.给定功能,通过一定的步骤设计出电路 B.研究电路的可靠性
C.研究电路如何提高速度 D.给定电路,通过一定的步骤说明电路的功能
15.组合逻辑电路不含有( )
A.记忆能力的器件
B.门电路和触发器 C.门电路
D.运算器
16. 常用的一种 3-8 线译码器是( )
01
C 状态)
1 × 0 保持(C=0)
1
11
计数
Q 0 Q1 Q2 Q3
1
CR
LD
CP 74LS161
OC
CTT CT P D0 D1 D2 D3
1
(六)DA 转换器的应用 十位的 D/ A 电路如下图所示,当 R f = 2R ,VREF = 5V,若电路的输入数字量 D9 D8 D7
D6D5D4D3D2D1D0 时=0000110001,试求:输出电压为多少
C.研究电路如何提高速度 D.给定电路,通过一定的步骤说明电路的功能
24.计数器是( )
A.时序逻辑器件
B.组合逻辑器件
C.定时器件
D.整形器件
25.以下何种电路具有记忆能力( )
A.门电路
B.组合逻辑电路 C.时序逻辑电路 D.多谐振荡电路
26.时序逻辑电路一般可以分两类,即( )
A.组合逻辑电路和时序逻辑电路
制加法计数器,要求写出 LD 的表达式;画出连线图。
74LS161 的功能表
CP CR LD CTT CT P 工作状态
×0
↑1
×1
×1
↑1
× ××
清零
0 ××
预置数
保持(包括
1
01
C 状态)
1 × 0 保持(C=0)
1
11
计数
Q 0 Q1 Q2 Q3
RD
LD
CP 74LS161
OC
CTT CT P D0 D1 D2 D3
31.实体名32. AB A B (同或)33.同或
二、选择题 1.D ; 2.B ; 4.A;5. C ;6.C; 7.C; 8.C; 9.A; 10.C ;11.A ; 12.B ; 13.B ;14.D ;15. A ;16. B;17. B;18. C;19. B;20. B;21.B ;22.B; 23.A; 24.A;25.C; ; 27.C; ; ; 三、判断题 1. √2. × 3.× 4.√ 5.√ 6. × 7.√ 8.√9. × 10.× 11.× 12.× 13.√ 14.× 15.× 16.×17.× 18.×19.×20.×21.√22.√23.×24.×25.√ 四、分析、设计、化简题 (一)将下列逻辑函数化简成最简与或表达式。

15.JK 触发器当 J=K=________时,触发器 Qn+1= Qn。
16.用 555 定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成
的脉冲周期 T ____________。
17.A/D 转换需要经过



四个步骤。
18.根据 D/A 转换器分辨率计算方法,4 位 D/A 转换器的分辨率为
B.门电路和触发器
C.同步型和异步型
D.模拟电路和数字电路
28.时序逻辑电路通常由门电路和( )组成。
A. 存储电路 B.寄存器 C.译码器
29.利用定时器 555 可以设计实现( )
A.全加器
B.多谐振荡器
C.寄存器
D.译码器
三、判断题
码是二——十进制码。( )
2.与逻辑是至少一个条件具备事件就发生的逻辑 。( ) 等于 A 和 B 的异或,其表达式是 L=A+B。( ) 4.“同或”逻辑功能是两个输入变量 A、B 相同时,输出为 1;A、B 不同时,输出为 0。( ) 6.三态与非门的三个输出状态分别是高电平、低电平和接地状态。( ) 门实现“线与”时必须要加上拉电阻。( )
15.逻辑器件 74161 是集成寄存器。( ) 16.计数器不能作为分频器。( ) 17.对于 TTL 门电路来说,如果输入端悬空即代表输入低电平。( ) 是将数字信号转换成模拟信号的转换电路。( )
19.集成 D/A 转换器中,集成度是描述其性能参数的重要指标之一。( ) A 转换器的位数越多,转换精度越高。( ) 21.双积分型 A/D 转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。( ) 22.某 CD 音乐的频率范围是~,A/D 转换进行采样时,则采样频率可选择。( ) 23.建立图形编辑文件时,保存的路径可以包含中文名。( ) 24.相比 FPGA,CPLD 的单元数目多。( ) 25.相比 FPGA,CPLD 的单元功能强。( ) 四、分析、设计、化简题
A.74148
B.74138
C.7448
D.74151
是( )
A.时序逻辑器件
B.组合逻辑器件
C.定时器件
D.整形器件
18.共阳型七段数码管各段点亮需要( )
A.高电平
B.接电源
C.低电平
D.接公共端
19. 由门电路组成的全加器是 ( )
A.时序逻辑器件
B.组合逻辑器件 C.脉冲逻辑器件
D.以上答案都不正确
相关文档
最新文档