数字电路复习题(含答案)
10套数字电路复习题带完整答案
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数字电路复习考试题及答案
数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。
) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。
2、数字电路的基本单元电路是 门电路 和 触发器 。
3、数字电路的分析工具是 逻辑代数(布尔代数) 。
4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。
7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。
8、正逻辑的与门等效于负逻辑的 或门 。
9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。
其中形式惟一的是 真值表 。
10、对于变量的一组取值,全体最小项之和为 1 。
11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。
12、对于变量的任一组取值,任意两个最小项之积为 0。
13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。
14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。
15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。
16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。
17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。
18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。
20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。
21、RAM 可分为动态RAM 和静态RAM 。
数字逻辑电路复习题与答案
_、单选题1、十进制整数转换为二进制数一般采用()。
A.除2取整法B.除10取余法C.除2取余法D.除10取整法正确答案:C2、将十进制小数转换为二进制数一般采用()。
A.乘2取整法B.乘10取余法C.乘2取余法D.乘10取整法正确答案:A3、十进制数"13",用三进制表示为()。
A.211B.111C.112D.101正确答案:B4、将十进制数18转换成八进制是().A.20B.24C.22D.21正确答案:C5、十进制数25用8421 BCD码表示为()A.10 010100B.0010 0101C.10 101D.10 000101正确答案:B6、以下代码中为恒权码的是()。
A.余3循坏码B右移码C.5211 码D.余3码正确答案:C7、T立八进制数可以用()位二进制数来表示。
A.4B.3C.1D.2正确答案:B&十进制数43用8421BCD码表示为()。
A.10011B.0100 0011C.101011D.1000011正确答案:B9、A+BC=()A.AB+ACB.BCC・(A+B)(A+C)正确答案:C10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。
A.4B.2C.16D.8正确答案:C11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。
A.4B.16C.1D.2正确答案:A12、一个译码器若有100个译码输出端,则译码输入端至少有()个。
A.5B.8C.7D.6正确答案:C13、能实现并-串转换的是()。
A.数据选择器B.数据分配器C.译码器D.数值比较器正确答案:A14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。
B.6C.4D.5正确答案:B15、4位输入的二逬制译码器,其输出应有()位。
A.4B.1C.8D.16正确答案:D16、对于8线一3线优先编码器,下面说法正确的是()A.有8根输入线,8根输出线B.有8根输入线,3根输出线C.有3根输入线,8根输出线D.有3根输入线,3根输出线正确答案:B17、3线-8线译码电路是()译码器A.八进制B.三进制C.三位二进制D.H-A进制正确答案:C18、实现多输入、单输出逻辑函数,应选()。
数字电子技术复习题及参考答案
数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。
在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。
A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。
A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。
此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。
A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。
A.6B.16C.32D.647、设计计数器时应选用()。
A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。
A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。
A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。
A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。
数电复习题(含答案)
数 电 复 习 题选择题:1.下列四个数中,与十进制数(163)10不相等的是( D )A 、(A3)16B 、()2C 、(0001)8421BCD D 、(203)82.N 个变量可以构成多少个最小项( C )A 、NB 、2NC 、2ND 、2N -13.下列功能不是二极管的常用功能的是( C )A 、检波B 、开关C 、放大D 、整流4..将十进制数10)18(转换成八进制数是 ( B )A 、20B 、22C 、21D 、235.译码器的输入地址线为4根,那么输出线为多少根( C )A 、8B 、12C 、16D 、206.能把正弦信号转换成矩形脉冲信号的电路是(D )A 、多谐振荡器B 、D/A 转换器C 、JK 触发器D 、施密特触发器7.三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项 ( A )A 、m2B 、 m5C 、m3D 、 m78.用PROM 来实现组合逻辑电路,他的可编程阵列是( B )A 、与阵列B 、或阵列C 、与阵列和或阵列都可以D 、以上说法都不对9.A/D 转换器中,转换速度最高的为(??A??? )转换A 、并联比较型B 、逐次逼近型C 、双积分型D 、计数型10.关于PAL 器件与或阵列说法正确的是 ( A )A 、 只有与阵列可编程B 、 都是可编程的C 、 只有或阵列可编程D 、 都是不可编程的11. 当三态门输出高阻状态时,输出电阻为 ( A )A 、无穷大B 、约100欧姆C 、无穷小D 、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频率f ax Im 的关系是(C ) A 、 f s ≥f ax Im B 、f s ≤f ax Im C 、f s ≥2f ax Im D 、 f s ≤2f ax Im13. 下列说法不正确的是( C )A .集电极开路的门称为OC 门B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C .OC 门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14. 以下错误的是( B )A .数字比较器可以比较数字大小B .实现两个一位二进制数相加的电路叫全加器C .实现两个一位二进制数和来自低位的进位相加的电路叫全加器D .编码器可分为普通全加器和优先编码器15. 下列描述不正确的是(A )A .触发器具有两种状态,当Q=1时触发器处于1态B .时序电路必然存在状态循环C .异步时序电路的响应速度要比同步时序电路的响应速度慢D .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为( B )。
数字电路复习题及答案
《数字电子技术基础》复习题一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.处理 b 的电子电路是数字电路。
(a)交流电压信号(b)时间和幅值上离散的信号(c)时间和幅值上连续变化的信号(d)无法确定2.用不同数制的数字来表示2004,位数最少的是 d 。
(a)二进制(b)八进制(c)十进制(d)十六进制3.最常用的BCD码是 b 。
(a)5421码(b)8421码(c)余3码(d)循环码4.格雷码的优点是 c 。
(a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是 a 。
(a)与非(b)或非(c)同或(d)异或6.已知F=ABC+CD,选出下列可以肯定使F=0的取值 d(a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=1117.2004个1连续异或的结果是 a 。
(a)0 (b)1 (c)不唯一(d)逻辑概念错误二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.5的5421BCD码是0101 这个是8421码的。
2.逻辑表达式中,异或的符号是⊕,同或的符号是⊙。
3.逻辑函数常用的表示方法有真值表、逻辑函数式、逻辑图和卡诺图。
4.用代数法化简逻辑函数需要一定的经验和技巧,不容易确定化简结果是否是最简。
5.用卡诺图化简逻辑函数,化简结果一般是最简与-或式。
一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.实体(ENTITY)描述一个设计单元的 C D 的信息。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元2.结构体(ARCHITECTURE)用于描述设计单元的 A D 。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元3.在VHDL语言中,ARCHITECTURE中的语句都是 B 执行的语句。
(完整版)数字电路期末复习试题和答案解析
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
(完整版)数字电路基础考试题(附参考答案)(可编辑修改word版)
数字电子技术-考试复习题一、单项选择题1.(195)H表示( D )。
(a) 二进制数(b) 十进制数(c)八进制数(d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B )(a)与非门(b) 集电极开路门(c) 或非门(d) 或非门3.用不同数制的数字来表示2007,位数11.十进制数24 转换为二进制数,结果为。
(a)10100 (b)10010 (c)01100 (d)1100012.(a) 13.(c) 14.(c) 15.(d)最少的是。
(a)十六进制数(b) 十进制数(c) 八进制数(d) 二进制数4.十进制数36 转换为十六进制数,结果12.( )D,。
(275)O=为。
(a)275 (b) 629 (c) (a)26 (b)24(c)2750 (d) 220022 (d)20 13.三态门的第三态是。
5.8421BCD 码10000111 表示的十进制数是。
(a)131 (b)103 (c)87 (d)136.A/D 转换输出的二进制代码位数越多,其转换精度()(a)越高(b) 越低(c)不变(d) 无法确定7.下列逻辑表示式正确的是()(a)低电平(b)高电平(c)高阻(d)任意电平14.具有8 个触发器的二进制异步计数器最多可能有种状态。
(a)8 (b)128 (c)256 (d)51215.“或非”逻辑运算结果为“0”的条件是该或项的变量。
(a)全部输入“0”(b)全部输入“1”(a) A +B +AB = 1 (b)(c)任一个输入“0”(d)A +AB =A +B(c) AB +AB =AB +AB AB =A +B (d)任一个输入“1”16.当TTL 门电路输入端对地接电阻R=10k Ω时,相当于此端。
8.下列电路中,属于时序逻辑电路的是( ).(a)数据选择器(b) 编码器(c) 计数器(d) 译码器9.由8 位寄存器组成的扭环移位寄存器可以构成进制计数器。
(完整版)数字电路期末复习题及答案
(完整版)数字电路期末复习题及答案数字电路期末复习题及答案⼀、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1 和0 来表⽰。
2、分析数字电路的主要⼯具是逻辑代数,数字电路⼜称作逻辑电路。
3、逻辑代数⼜称为布尔代数。
最基本的逻辑关系有与、或、⾮三种。
常⽤的⼏种导出的逻辑运算为与⾮或⾮与或⾮同或异或。
4、逻辑函数的常⽤表⽰⽅法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到⼀起可实现线与功能。
8、T T L与⾮门电压传输特性曲线分为饱和区、转折区、线性区、截⽌区。
9、触发器有2个稳态,存储8位⼆进制信息要8个触发器。
10、⼀个基本R S触发器在正常⼯作时,它的约束条件是R+S=1,则它不允许输⼊S=0且R=0的信号。
11、⼀个基本R S触发器在正常⼯作时,不允许输⼊R=S=1的信号,因此它的约束条件是R S=0。
12、在⼀个C P脉冲作⽤下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发⽅式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,⼜称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显⽰器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光⼆极管数码显⽰器,应采⽤低电平驱动的七段显⽰译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统⼀的时钟控制分为同步时序电路和异步时序电路。
⼆、选择题1、⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
B.2C.4D. 162、⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输⼊情况下,“与⾮”运算的结果是逻辑0。
数电复习资料(含答案)
数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。
A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)8比十进制数(18)10小。
()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。
()9.十进制数(9)10比十六进制数(9)16小。
数字电路复习题答案
数字电路复习题(自己做的,欢迎大家指正)一、填空题(每空1分,共10分)1 •逻辑函数 -•的两种标准形式分别为}\A=B=C)=迟酬(12357) = 口时(046)十2.将2004个“T异或起来得到的结果是(0)。
3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。
4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。
5.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为(5/128)v ;当输入为10001000,则输出电压为(5*136/128)V。
6.就逐次逼近型和双积分型两种A/D转换器而言,(逐次逼近型)的抗干扰能力强,(双积分型)的转换精度高。
7.(61.5)10 == (3D.8)16 = (10010001.1000»5421BCD;8.已知某74ls00 为2 输入4 与非门,l oL=22mA, l oH=2mA,I iL=2mA,1旧=40讥,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50);9•函数■的最小项表达式为F=( 4,5,7),最大项表达式为(0,1,2,3,6 )10.根据对偶规则和反演规则,直接写出_--的对偶式和反函数,对偶式:’,反函数:(A+B)C^|]£)厦01 = )』;11. —12 .已知X= (-17),则X的8位二进制原码为(10010001),其8位二进制补码为(11101111);13.T'触发器的次态方程是14.D触发器的次态方程是15.根据毛刺的不同极性, 可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=('丄)的情形,则存在1型险象;5 .补码1. 1000的真值是(D )。
A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 10006.组合电路和时序电路比较,其差异在于前者( BA. 任意时刻的输出不仅与输入有关,而且与以前的状态有关B. 任意时刻的输出信号只取决于当时的输入信号C. 有统一的时钟脉冲控制D. 输出只与内部状态有关7.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。
数字电路复习题(含答案)
一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为 1 、 0两个;写出从(000)2依次加1的所有3位二进制数: 000、001、010、011、100、101、110、111 。
2.13=(1101)2;(5A )16=(1011010)2;(10001100)2=(8C)16. 完成二进制加法(1011)2+1=(1100)2 3.写出下列公式:= 1 ;= B ;= A+B ;=B A +。
4.含用触发器的数字电路属于 时序逻辑电路 (组合逻辑电路、时序逻辑电路)。
TTL 、CMOS 电路中,工作电压为5V 的是 TTL ;要特别注意防静电的是 CMOS 。
5.要对256个存贮单元进行编址,则所需的地址线是 8 条。
6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、 高阻态三种状态。
7.施密特触发器有 2 个稳定状态。
,多谐振荡器有 0 个稳定状态。
8.下图是由触发器构成的时序逻辑电路.试问此电路的功能是 移位寄存器 ,是 同步 时序电路(填同步还是异步),当R D =1时,Q 0Q 1Q 2Q 3= 0000 ,当R D =0,D I =1,当第二个CP 脉冲到来后,Q 0Q 1Q 2Q 3= 0100 。
(图一)1.和二进制数(111100111。
001)等值的十六进制数是( B )A .(747.2)16B .(1E7。
2) 16C .(3D7。
1) 16D .(F31.2) 162.和逻辑式B A C B AC ++相等的式子是( A )A .AC+BB . BCC .BD .BC A +1D C1FF 01D C1 FF 01D C1 FF 01D C1 FF 0R D R D R D R D Q 3Q 2Q 1Q 0D IR D CP3.32位输入的二进制编码器,其输出端有( D )位。
A. 256B. 128 C。
4 D。
54.n位触发器构成的扭环形计数器,其无关状态数为个( B )A.2n—n B.2n-2n C.2n D.2n—15.4个边沿JK触发器,可以存储( A )位二进制数A.4 B.8 C.166.三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A.定时B.计数C.整形1.八进制数(34。
数字电子技术复习题三套含答案
复习题一1.下列四个数中,与十进制数(163)10不相等的是D 、(203)8 2.N 个变量可以构成多少个最大项C 、2N3.下列功能不是二极管的常用功能的是C 、放大5.译码器的输入地址线为4根,那么输出线为多少根( 16 )6.用或非门构成钟控R-S 触发器发生竞争现象时,输入端的变化是00→117.一个4K 赫兹的方波信号经4分频后,下列说法错误的是B 、周期为2π×10-3秒 8.用PROM 来实现组合逻辑电路,他的可编程阵列是(或阵列 ) 9.A/D 转换器中,转换速度最高的为( A 、并联比较型 )转换 10.MAXPLUS-II 是哪个PLD 厂家的PLD 开发软件( B 、Altera 1.存储器按存取方式可分为三类,即:1. SAM , RAM , ROM2.设4位逐次逼近型A/D 转换器的电压转换范围为0-15V ,采用四舍五入法量化,模拟输入电压为8.59V ,转换的逼近过程是(其中括号中用✓表示保留,×表示不保留 1000(✓ )→1100(× )→1010(× )→1001(✓ )→10013.时序电路中的时序图的主要作用是:用于在实验中测试检查电路得逻辑功能和用于计算机仿真模拟 4.施密特触发器在波形整形应用中能有效消除叠加在脉冲信号上的噪声,是因为它具有滞后特性 5.既能传送模拟信号,又能传送数字信号的门电路是. CMOS 传输门三、简答题(每小题5分,共10分)1.请写出RS 、JK 、D 、T 触发器的状态转移方程,并解释为什么有的触发器有约束方程。
2.请回答两个状态等价的条件是什么?四、分析题(25分)1.分析如图由3线-8线译码器74LS138构成的电路,写出输出S i 和C i 的逻辑函数表达式,说明其逻辑功能。
(6分)2 1 4&74LS1381 02 43 5 6 7C i-1 B i A iS i C i& &12.问图示电路的计数长度N 是多少?能自启动吗?画出状态转换图。
数电复习题及答案
数电复习题及答案一、多选择题1.以下代码中为无权码的为 。
CDA. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.以下代码中为恒权码的为 。
AB码 B. 5421BCD 码 C. 余三码 D. 格雷码3.十进制数25用8421BCD 码表示为 。
B101 0101 C.1001014. 以下表达式中符合逻辑运算法则的是 。
D·C=C2 +1=10 C.0<1 +1=15. 逻辑函数的表示方法中具有唯一性的是 。
ADA .真值表 B.表达式 C.逻辑图 D.卡诺图=A B +BD +CDE +A D = 。
AC A.D B A + B.D B A )(+ C.))((D B D A ++ D.))((D B D A ++7.逻辑函数F= ()A A B ⊕⊕ = 。
AC.B A ⊕D. B A ⊕8. 三态门输出高阻状态时, 是正确的说法。
ABA.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动9. 以下电路中可以实现“线与”功能的有 。
CDA.与非门B.三态输出门C.集电极开路门D.漏极开路门10.以下电路中常用于总线应用的有 。
A门 门 C. 漏极开路门 与非门11.对于T 触发器,若原态Q n =0,欲使新态Q n+1=1,应使输入T= 。
BD .1 C D. Q12.对于T 触发器,若原态Q n =1,欲使新态Q n+1=1,应使输入T= 。
AD .1 C D. Q13.对于D 触发器,欲使Q n+1=Q n ,应使输入D= 。
C .1 C D. Q14.对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
Cˊ15.下列各函数等式中无冒险现象的函数式有 。
D A.B A AC C B F ++= B.B A BC C A F ++= C.B A B A BC C A F +++= D.C A B A BC B A AC C B F +++++= E.B A B A AC C B F +++=16.函数C B AB C A F ++=,当变量的取值为 时,将出现冒险现象。
(完整版)数字电路期末复习含答案
数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。
2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。
3. 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。
4. A B +AB A AB += A +B ,AB AB += A 。
5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。
6. 编码器的功能是将输入信号转化为 二进制代码输出 。
7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。
所以时序电路具有 记忆 性。
8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。
9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n -1 。
10. 寄存器可分成 数码 寄存器和 移位 寄存器。
11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。
12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。
13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。
14. 施密特触发器具有 回差 现象,又称 滞回 特性。
15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。
16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。
17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。
18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。
19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。
二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。
数字电路、数字电子线路复习题(1)
1.【填空题】连续变化的量称为模拟量,离散变化的量称为 ____。
答案:数字量2.【填空题】数字波形是由0和____组成的序列脉冲信号。
答案:13.【填空题】二进制数的权值是____的幂。
答案:24.【填空题】已知逻辑函数AC C B A Y +=,约束条件为0=C B 则卡诺图中有____个最小项。
答案:35.【填空题】逻辑函数=++++=D C B A D C B A Y ____。
答案:16.【填空题】逻辑函数的____表达式是唯一的 。
答案:最小项7.【填空题】逻辑函数的常用表示方法有4种;其中卡诺图和____具有唯一性。
答案:真值表8.【填空题】在数字逻辑电路中,三极管工作在____状态和截止状态。
答案:饱和9.【填空题】集电极开路(OC 门)使用时,输出端与电源之间应外接____。
答案:负载电阻10.【填空题】可用作多路数据分时传输的逻辑门是____门。
答案:三态11.【填空题】若TTL 与非门的输入低电平噪声容限U NL = 0.7V ,输入低电平U IL = 0.2 V ,那么它的关门电平U OFF =____V 。
答案:0.912.【填空题】在TTL 门电路中,输入端悬空在逻辑上等效于输入____电平。
答案:高13.【填空题】分析组合逻辑电路时,一般根据____图写出输出逻辑函数表达式。
答案:逻辑电路14.【填空题】用门电路设计组合逻辑电路时,通常根据设计要求列出____,再写出输出逻辑函数表达式。
答案:真值表15.【填空题】BCD -七段译码器/驱动器输出高电平有效时,用来驱动____极数码管。
答案:共阴16.【填空题】八位二进制串行进位加法器由____个全加器组成,可完成两个8位二进制数相加。
答案:817.【填空题】主从结构的JK 触发器存在____问题。
答案:一次变化18.【填空题】把D 触发器转换为T ′′ 触发器的方法是____。
答案:nQ D =19.【填空题】把JK 触发器转换为T ′ 触发器的方法是____。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
、一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为 1 、 0两个;写出从(000)2依次加1的所有3位二进制数: 000、001、010、011、100、101、110、111 。
2.13=(1101)2;(5A)16=(1011010)2;()2=(8C)16。
完成二进制加法(1011)2+1=(1100)23.写出下列公式:= 1 ;= B ;= A+B ;=BA 。
.4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。
TTL、CMOS电路中,工作电压为5V的是 TTL ;要特别注意防静电的是 CMOS 。
5.要对256个存贮单元进行编址,则所需的地址线是 8 条。
6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、高阻态三种状态。
7.施密特触发器有 2 个稳定状态.,多谐振荡器有 0 个稳定状态。
8.下图是由触发器构成的时序逻辑电路。
试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当RD =1时,QQ1Q2Q3= 0000 ,当RD =0,DI=1,当第二个CP脉冲到来后,QQ1Q2Q3= 0100 。
?1D'FF01DC1FF01DC1FF0&C1FF0R D R D R D R DQ3%Q1Q0D IR DCP(图一)1.和二进制数等值的十六进制数是( B )A .16B . 16C . 16D . 162.和逻辑式B A C B AC ++相等的式子是( A )A .AC+BB . BC C .BD .BC A +—3.32位输入的二进制编码器,其输出端有( D )位。
A. 256B. 128C. 4D. 5 4.n 位触发器构成的扭环形计数器,其无关状态数为个( B )A .2n -nB .2n -2nC .2nD .2n -15.4个边沿JK 触发器,可以存储( A )位二进制数A . 4B .8C .166.三极管作为开关时工作区域是( D )A .饱和区+放大区B .击穿区+截止区*C .放大区+击穿区D .饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C ) A .基本RS 触发器B .同步RS 触发器C .主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A .定时B .计数C .整形1.八进制数 ) 8 的等值二进制数为 ;十进制数 98 的 8421BCD 码为 。
2.试写出下列图中各门电路的输出分别是什么状态(高电平、低电平)(其中(A )(B )为TTL 门电路,而(C )为CMOS 门电路)(A ) (B ) (C )Y 1= 02 Y 2= 1 Y 3= 1 3.一个 JK 触发器有 2 个稳态,它可存储 1 位二进制数。
4. 单稳态触发器 有一个稳定状态和一个暂稳状态。
施密特触发器 有两个稳定状态、有两个不同的触发电平,具有回差特性。
多谐振荡器 没有稳定状态,只有两个暂稳态。
以上三种电路均可由 555定时器 外接少量阻容元件构成。
5.常用逻辑门电路的真值表如右图所示,则 F 1 、F 2 、F 3 分别属于何种常用逻辑门。
F 1 同或 ,F 2 与非门 ,F 3 或非 。
'6.OC 门的输出端可并联使用,实现__线与____功能;三态门的输出状态有______0________、1 、高阻 三种状态。
7.时序逻辑电路的输出不仅和____输入 ___有关,而且还与___电路原来状态____有关。
1.(.101)2= 10= .0 8421BCD2.已知N 的补码是1.,则N 的原码是 ,反码是 1. 。
3.假设Z i 为电路的输出,x i 为电路的输入,y i 为电路的状态,Z i =f i (x 1…x n ,y 1…y n ),i=1,2…r ,Z i 描述的是 组合逻辑 电路; Zi=fi(x 1…x n ),i=1,2…r ,Z i 描述A B %F 1F 2 F 30 0 1 1 0-0 1 0 1 11 0 0 } 111 1 1 0 1是 时序逻辑 电路。
.4.5位扭环形计数器的无效状态为 22 。
5.如用0V 表示逻辑1,-10V 表示逻辑0,这属于 正 逻辑。
6.不会出现的变量取值所对应的 最小项 叫约束项。
7.对160个符号进行二进制编码,则至少需要 8 位二进制数。
8.逻辑函数 F=BC B A +⋅的最小项之和表达式为ABC BC A C B A C B A ++⋅⋅+⋅⋅。
9.三态门除了输出高电平和低电平之外,还有第三种输出状态,即 高阻态 状态。
10.RS 触发器的特性方程为Q R S Q n +=+*1 、_SR=0__。
【1.二进制码表示的十进制数为 218 ,十六进制为 DA 。
2.D 触发器的特征方程为D Q n =+1,JK 触发器的特征方程为Q K Q J Q n +=+1。
3.在数字电路中三极管工作在 0 和 1 状态,所以数字电路只有 两个 状态。
4.A=(-59)10,A 的原码是 1111011 ,补码是 1000101 。
5.使用与非门时多余的输入端应接 高 电平,或非门多余的输入端应接 低 电平。
6.如果对72个符号进行二进制编码,则至少要 7 位二进制代码。
7.函数)(D C A AB A Y +++=,其反函数为)(D C A B A A ++,对偶式为)(CD A B A A ++。
8.逻辑符号如图一所示,当输入A =""0,输入B 为方波时,则输出F 应为 方波 。
—9.电路如图二所示,则输出F 的表达式为 Y=ABC 。
10.逻辑函数的表示方法 真值表 、 逻辑表达式 、 逻辑图 、 卡诺图 。
11.欲构成能记最大十进制数为999的计数器,至少需要 三 片十进制加法计数器,或 三 片4位二进制加法计数器芯片。
12.时序逻辑电路中一定是含 触发器 。
&13.五位扭环开计数器的无效状态有 22 。
14.若一个逻辑函数由三个变量组成,则最小项共有 8 。
1.2)11010101(=( D5 16)=( 213 10)2)00101(-=( 100101 原码)=( 111011 补码) 10)14(=( 01000111 )码余3=( 00010100 )8421BCD 码2.对于JK 触发器的两个输入端,当输入信号相反时构成 D 触发器,当输入信号相同时构成 T 触发器。
—3.组合逻辑电路的冒险现象是由 竞争 引起,表现为 尖峰 脉冲。
4.常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 施密特触发器 。
5.触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。
6.米利型时序电路输出信号与 输入 和 触发器状态 有关,没有输入变量的时序电路又称 穆尔 型电路。
"0"≥1AFB图一图二7.如果某计数器中的触发器不是同时翻转,这种计数器称为异步计数器,n进制计数器中的n表示计数器的计数状态个数,最大计数值是n-1 。
—二、选择题: (选择一个正确答案填入括号内,每题2分,共20分 )、1.在四变量卡诺图中,逻辑上不相邻的一组最小项为:( D )A.m1与m3B.m4与m6C.m5与m13D.m2与m82.L=AB+C 的对偶式为:( B )A . A+BCB . (A+B)C C . A+B+C D. ABC 3.属于组合逻辑电路的部件是( A )。
A.编码器B.寄存器C.触发器D.计数器4.T触发器中,当T=1时,触发器实现( C )功能。
^A.置1 B.置0 C.计数D.保持5.指出下列电路中能够把串行数据变成并行数据的电路应该是( C )。
A.JK触发器B.3/8线译码器C.移位寄存器D.十进制计数器6.某电路的输入波形 uI 和输出波形 uO下图所示,则该电路为( C )。
A.施密特触发器B.反相器C.单稳态触发器D.JK触发器&7. 三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区8.已知逻辑函数与其相等的函数为( D )。
A. B. C. D.9.一个数据选择器的地址输入端有3个时,最多可以有( C )个数据信号输出。
A.4 B.6 C.8 D.1610.用触发器设计一个24进制的计数器,至少需要( D )个触发器。
-A.3 B.4 C.6 D.51.下列电路中不属于时序电路的是 C 。
A.同步计数器B.异步计数器C.组合逻辑电路D.数据寄存器2.CT74LS290计数器的计数工作方式有 C 种。
A.1 B.2 C.3 D.43.3线—8线译码器有 A 。
A.3条输入线,8条输出线B.8条输入线,3条输出线…C.2条输入线,8条输出线D.3条输入线,4条输出线4.一个五位的二进制加法计数器,初始状态为00000,问经过201个输入脉冲后,此计数器的状态为 D 。
A.00111 B.00101 C.01000 D.010015.若将一TTL异或门输入端A、B当作反相器使用,则A、B端的连接方式为 A 。
A.A或B中有一个接1 B.A或B中有一个接0C.A和B并联使用 D.不能实现6.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触(C.主从结构触发器D.SR锁存器7.逻辑函数F(A,B,C) = AB+B C+AC'的最小项标准式为( D )。
A.F(A,B,C)=∑m(0,2,4) B.F(A,B,C)=∑m(1,5,6,7)C.F(A,B,C)=∑m (0,2,3,4) D.F(A,B,C)=∑m(3,4,6,7)8.设计一个把十进制转换成二进制的编码器,则输入端数M和输出端数N分别为( C )A.M=N=10 B.M=10,N=2 C.M=10,N=4 D.M=10,N=3 9.数字电路中的工作信号为( B )。
A.直流信号B.脉冲信号!C.随时间连续变化的电信号10. L=AB+C 的对偶式为:( A )A.A+BC B.(A+B)C C. A+B+C D.ABC1.数字电路中的工作信号为( B )。
A.随时间连续变化的电信号B.脉冲信号C.直流信号2.逻辑符号如图一所示,当输入A ""0,输入B为方波时,则输出F应为( C )。
A .“1”B .“0”C .方波3.逻辑图和输入A ,B 的波形如图二所示,分析在t 1时刻输出F 为( A )。
A .“1”B .“0”C .任意4.图三逻辑电路为( A )。
A .与非门 B .与门 C .或门D .或非门BCB C5.逻辑电路如图四所示,输入A =0,B =1,C =1,则输出F 1和F 2分别为( D )。