数电各章复习试题与答案
习题数电参考答案(终)-图文
习题数电参考答案(终)-图文第一章数字逻辑概论1.1数字电路与数制信号1.1.1试以表1.1.1所列的数字集成电路的分类为依据,指出下列IC器件属于何种集成度器件:(1)微处理器;(2)计数器;(3)加法器;(4)逻辑门;(5)4兆位存储器。
解:依照表1.1.1所示的分类,所列的五种器件:(1)、(5)属于大规模;(2)、(3)属于中规模;(4)属于小规模。
1.1.2一数字信号波形如图题1.1.2所示,试问该波形所代表的二进制数是什么?解:图题1.1.2所示的数字信号波形的左边为最高位(MSB),右边为最低位(LSB),低电平表示0,高电平表示1。
该波形所代表的二进制数为010110100。
1.1.3试绘出下列二进制数的数字波形,设逻辑1的电压为5V,逻辑0的电压为0V。
(1)001100110011(2)0111010(3)1111011101解:用低电平表示0,高电平表示1,左边为最高位,右边为最低位,题中所给的3个二进制数字的波形分别如图题 1.1.3(a)、(b)、(c)所示,其中低电平为0V,高电平为5V。
1.1.4一周期性数字波形如图1.1.4所示,试计算:(1)周期;(2)频率;(3)占空比。
解:因为图题1.1.4所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10m。
频率为周期的倒数,f=1/T=1/0.01=100Hz。
占空比为高电平脉冲宽度与周期的百分比,q=1m/10m某100%=10%。
1.2数制1.2.1一数字波形如图1.2.1所示,时钟频率为4kHz,试确定:(1)它所表示的二进制数;(2)串行方式传送8位数据所需要的时间;(3)以8位并行方式传送的数据时需要的时间。
解:该波形所代表的二进制数为00101100。
时钟周期T=1/f=1/4kHz=0.25m。
串行方式传送数据时,每个时钟周期传送1位数据,因此,传送8位数据所需要的时间t=0.25m某8=2m。
10套数字电路复习题带完整答案
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数电习题参考答案(1-4)
第一单元练习数制与码制-答案、填空题(10 分)1、数制,基数,位权。
2、 0、1,2,逢二进一3、编码4、时间,幅度,H, L5、布尔代数(逻辑代数),逻辑电路6、二进制、八进制、十六进制7、8421BCD码,2421BCD码,5421BCD码,余三码,格雷码,奇偶校验码8、262.54,B2.B9、11101.1,29.5,1D.8,(0010 1001.0101)10、100111.11,47.6,27.C11、1011110.11, 136.694.75(1001 0100.0111 0101)12、1001110, 116,78, 4E二、选择题1. CD2. C3. B 4. CD 5. ABCD6. ABC7. .AB8. CD 9. BCD 10. A三、判断题1. V2. X3. V4. V5. V6. X7. X8. X9. V 10. V第二单元练习基本逻辑运算、逻辑代数公理定理、填空题(10分)1、布尔,与,或,非,与非,或非, 同或,异或2、逻辑表达式(逻辑函数),真值表,逻辑图,卡诺图3、代入规则,对偶规则,反演规则4、AB <C - D) , AB *(C ■ D)5、 A A B = A B6、AB AC7、0& A B *(C D) (B C). 、选择题1. D2. ABCD3. B4AD 5. AC6. A7. ACD8. C 9 D 10 . BCD V三、判断题1. X2. V3. V4. X5. X6. X7. V8. X 9 . X 10. X四、变换题1、已知F = A• B CL D E, 求其反函数F和对偶式F 二 A B C|_D E 二 A B CDE F =A (B CDE A B A CDE求 F : F =A B C|_D E 二 A B CDEF 二 AB(C D E) = AB CDE五、简答题⑴ 如果已知X •丫二X Z,那么丫二Z 。
数字电子技术期末复习题库及答案完整版
数字电子技术期末复习题库及答案完整版数字电子技术期末复习题库及答案HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。
(对)2、异或函数与同或函数在逻辑上互为反函数。
(对)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
数字电子技术复习题及答案
数字电子技术复习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。
(110110.01)2=( 36.4 )16=( 54.25 )10。
2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。
3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。
4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。
5、组成逻辑函数的基本单元是( 最小项 )。
6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。
7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。
复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。
8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。
11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。
在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。
12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。
(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。
14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。
15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。
16、T TL 与非门的多余输入端不能接( 低 )电平。
17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。
19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。
数电-带答案
第一章 逻辑代数基础 例题1.与(10000111)BCD 相等的十进制数是87, 二进制数是1010111 十六进制数是57,2.AB+CD=0(约束项)求 的最简与或表达式。
解:D C A C B A Z +=,见图1-1, 得3.若F(A,B,C,D)=∑m(0,1,2,3,4,7,15)的函数可化简为: 则可能存在的约束项为( 3 )。
见图1-21.逻辑函数式Y A B C D =++()的反演式为 D C B A + 2. 在下列不同进制的数中,数值最大的数是( D )1051A.() .101010B 2() 163E C.() D.(01011001)8421BCD 码 3、用卡诺图化简下式为最简与或式。
D C B A ++ Y(A,B,C,D)= ∑m(0,2,4,5,6,8,9)+ ∑d(10,11,12,13,14,15) 4.已知F ABC CD =+选出下列可以肯定使F=0的情况( D )A. A=0,BC=1B. B=C=1C. D=0,C=1D. BC=1,D=1 5、是8421BCD 码的是( B )。
A 、1010 B C 、1100 D 、11016、欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( B )。
A 、5B 、6C 、8D 、437、逻辑函数F(A,B,C) = AB+B C+C A 的最小项标准式为( D )。
A 、F(A,B,C)=∑m(0,2,4)B 、F(A,B,C)=∑m(1,5,6,7)C 、F(A,B,C)=∑m (0,2,3,4)D 、F(A,B,C)=∑m(3,4,6,7)Z A BC A B AC D =++Z Z AC AC =+()B C D C D ++1..2..3..4..AC A DA C AB A D A B A B B C++++8、用代数法化简下式为最简与或式。
A+CC B BC C B A BCD A A F ++++=判断题1.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
(完整版)数电1-10章自测题及答案(2)
第一章绪论一、填空题1、根据集成度的不同,数字集成电路分位以下四类:小规模集成电路、中规模集成电路、大规模集成电路、超大规模集成电路。
2、二进制数是以2为基数的计数体制,十六体制数是以16为基数的计数体制。
3、二进制数只有0和1两个数码,其计数的基数是2,加法运算的进位规则为逢二进一。
4、十进制数转换为二进制数的方法是:整数部分用除2取余法,小数部分用乘2取整法,十进制数23.75对应的二进制数为10111.11。
5、二进制数转换为十进制数的方法是各位加权系数之和,二进制数10110011对应的十进制数为179。
6、用8421BCD码表示十进制时,则每位十进制数可用四位二进制代码表示,其位权值从高位到低位依次为8、4、2、1。
7、十进制数25的二进制数是11001,其对应的8421BCD码是00100101。
8、负数补码和反码的关系式是:补码=反码+1。
9、二进制数+1100101的原码为01100101,反码为01100101,补码为01100101。
-1100101的原码为11100101,反码为10011010,补码为10011011。
10、负数-35的二进制数是-100011,反码是1011100,补码是1011101。
二、判断题1、二进制数有0~9是个数码,进位关系为逢十进一。
()2、格雷码为无权码,8421BCD码为有权码。
(√)3、一个n位的二进制数,最高位的权值是2^n+1。
(√)4、十进制数证书转换为二进制数的方法是采用“除2取余法”。
(√)5、二进制数转换为十进制数的方法是各位加权系之和。
(√)6、对于二进制数负数,补码和反码相同。
()7、有时也将模拟电路称为逻辑电路。
()8、对于二进制数正数,原码、反码和补码都相同。
(√)9、十进制数45的8421BCD码是101101。
()10、余3BCD码是用3位二进制数表示一位十进制数。
()三、选择题1、在二进制技术系统中,每个变量的取值为(A)A、0和1B、0~7C、0~10D、0~F2、二进制权值为(B )A、10的幂B、2的幂C、8的幂D、16的幂3、连续变化的量称为(B )A、数字量B、模拟量C、二进制量D、16进制量4、十进制数386的8421BCD码为(B)A、0011 0111 0110B、0011 1000 0110C、1000 1000 0110D、0100 1000 01105、在下列数中,不是余3BCD码的是(C )A、1011B、0111C、0010D、10016、十进制数的权值为(D )A、2的幂B、8的幂C、16的幂D、10的幂7、负二进制数的补码等于(D )A、原码B、反码C、原码加1D、反码加18、算术运算的基础是 ( A )A 、加法运算B 、减法运算C 、乘法运算D 、除法运算9、二进制数-1011的补码是 ( D )A 、00100B 、00101C 、10100D 、1010110、二进制数最高有效位(MSB )的含义是 ( A )A 、最大权值B 、最小权值C 、主要有效位D 、中间权值第二章 逻辑代数基础一、填空题1、逻辑代数中三种最基本的逻辑运算是与运算、或运算、非运算。
数电习题答案
第一章数制和码制1.数字信号和模拟信号各有什么特点?答:模拟信号——量值的大小随时间变化是连续的。
数字信号——量值的大小随时间变化是离散的、突变的(存在一个最小数量单位△)。
2.在数字系统中为什么要采用二进制?它有何优点?答:简单、状态数少,可以用二极管、三极管的开关状态来对应二进制的两个数。
3.二进制:0、1;四进制:0、1、2、3;八进制:0、1、2、3、4、5、6、7;十六进制:0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F。
4.(30.25)10=( 11110.01)2=( 1E.4)16。
(3AB6)16=( 0011101010110110)2=(35266)8。
(136.27)10=( 10001000.0100)2=( 88.4)16。
5. B E6.ABCD7.(432.B7)16=( 010*********. 10110111)2=(2062. 556)8。
8.二进制数的1和0代表一个事物的两种不同逻辑状态。
9.在二进制数的前面增加一位符号位。
符号位为0表示正数;符号位为1表示负数。
这种表示法称为原码。
10.正数的反码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。
11.正数的补码与原码相同,负数的补码即为它的反码在最低位加1形成。
12.在二进制数的前面增加一位符号位。
符号位为0表示正数;符号位为1表示负数。
正数的反码、补码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。
负数的补码即为它的反码在最低位加1形成。
补码再补是原码。
13.A:(+1011)2的反码、补码与原码均相同:01011;B: (-1101)2的原码为11101,反码为10010,补码为10011.14.A: (111011)2 的符号位为1,该数为负数,反码为100100,补码为100101. B: (001010)2的符号位为0,该数为正,故反码、补码与原码均相同:001010.15.两个用补码表示的二进制数相加时,和的符号位是将两个加数的符号位和来自最高有效数字位的进位相加,舍弃产生的进位得到的结果就是和的符号。
最新数字电路与逻辑设计复习资料(含答案)
数字电路与逻辑设计复习资料一、单项选择题1. 十进制数53转换成八进制数应为(B )。
A. 64B. 65C. 66D. 1101012. 将十进制数(18)10转换成八进制数是(B)0A. 20B. 22C. 21D. 233. 十进制数53转换成八进制数应为(D )A. 62B.63C. 64D. 654. 当逻辑函数有n个变量时,共有(D )种取值组合。
A. nB. 2nC. n2D. 2n5. 为了避免干扰,MOST门的多余输入端不能( A )处理。
A. 悬空B. 接低电平C.与有用输入端并接D. 以上都不正确6. 以下电路中可以实现“线与”功能的有(CA. TTL与非门B. TTL 或非门C. OC门D. TTL 异或门7. 用6264型RAM勾成一个32K 8位的存储器,需要(D )根地址线。
A. 12B. 13C. 14D. 158. 同步时序电路和异步时序电路比较,其差异在于后者(B )oA.没有触发器B. 没有统一的时钟脉冲控制C.没有稳定状态D. 输出只与内部状态有关9. 用6264型RAM勾成32K 32位的存储器,需要(D )片进行扩展。
A. 4B. 8C. 14D. 1610. 逻辑函数F 二A 二(A 二B)= (D )oA. AU BB. AC. A- BD. B11. 函数F二ABC - ABCD的反函数为(C )。
A. F =(A B C)(A B C D)B. F=(ABC)(ABCD)C. F = (AB C)(A BC D) D. F = A B C A B C D12. 在图1所示的TTL 电路中,输出应为(B ) o A . F = 0 B. F = 1 C. F = A D. F = A13. 将F =ABC ACD CD 展开成最小项表达式应为( A ) A. ' m(0,3,4,7,8,12,14,15) B. 、m(0,3,4,7,8,12,13,15)C. '、m(0,2,4,7,8,12,14,15)D.'、m(0,3,4,7,8,11,14,15)14. 用异或门实现反相功能,多余输入端应接( B )o A.地B.高电平C. 低电平D.以上都不正确15. 同A BC 相等的逻辑函数表达式是( D )o A. A(B C) B. (A B)(A C) C. A(B C) D. (A B)(A C) 16.图2是CMO 电路,则输出 (C)。
(完整版)数电各章复习题及答案
第1章 逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为 。
A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.一位十六进制数可以用 位二进制数来表示。
A. 1B. 2C. 4D. 163.十进制数25用8421BCD 码表示为 。
A.10 101B.0010 0101C.100101D.101014.与十进制数(53.5)10等值的数或代码为 。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)26.常用的B C D 码有 。
A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有 。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强8. 逻辑变量的取值1和0可以表示: 。
A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F 的对偶式,可将F 中的 。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10. A+BC= 。
A .A +B B.A +C C.(A +B )(A +C ) D.B +C11.在何种输入情况下,“与非”运算的结果是逻辑0。
A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。
A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为113.以下表达式中符合逻辑运算法则的是 。
A. C ·C =C 2B.1+1=10C.0<1D.A +1=114. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n15. 逻辑函数的表示方法中具有唯一性的是 。
(完整版)数电试题及标准答案(五套)。
《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
数字电路试题及答案
数字电路试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 浮空D. 不确定答案:B3. 触发器的两个稳定状态是:A. 0和1B. 正和负C. 高和低D. 真和假答案:A4. 下列哪个不是数字电路的优点?A. 高速度B. 高稳定性C. 低功耗D. 易于集成答案:C5. 以下哪个是组合逻辑电路的特点?A. 输出状态只与当前输入有关B. 具有记忆功能C. 输出状态与过去输入有关D. 以上都不是答案:A6. 一个D触发器的Q端在时钟信号上升沿触发时,其输出将:A. 保持不变B. 变为0C. 变为1D. 翻转答案:D7. 以下哪个逻辑门不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D8. 以下哪个是数字电路设计中的同步设计?A. 所有信号在同一个时钟信号下操作B. 信号在不同的时钟信号下操作C. 信号没有时钟信号D. 以上都不是答案:A9. 一个4位二进制计数器,其计数范围是:A. 0到3B. 0到7C. 0到15D. 1到4答案:C10. 在数字电路中,布尔代数的基本原理不包括:A. 幂等律B. 互补律C. 反演律D. 欧拉定律答案:D二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的主要区别。
答:数字电路主要处理离散的数字信号,使用二进制数字表示信息,具有较高的抗干扰能力,易于实现大规模集成。
而模拟电路处理连续变化的模拟信号,使用电压或电流的连续变化来表示信息,通常需要较高的精度和稳定性。
2. 解释什么是时序逻辑电路,并给出一个例子。
答:时序逻辑电路是一种数字电路,其输出不仅依赖于当前的输入,还依赖于电路的历史状态。
这种电路通常包含存储元件,如触发器或寄存器。
一个常见的例子是计数器,它可以按照时钟信号的上升或下降沿进行计数。
数电复习题及答案教学资料
数电复习题及答案数电复习题及答案一、多选择题1.以下代码中为无权码的为 。
CDA. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.以下代码中为恒权码的为 。
ABA.8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码3.十进制数25用8421BCD 码表示为 。
BA.10 101B.0010 0101C.100101D.101014. 以下表达式中符合逻辑运算法则的是 。
DA.C ·C=C2B.1+1=10C.0<1D.A+1=15. 逻辑函数的表示方法中具有唯一性的是 。
ADA .真值表 B.表达式 C.逻辑图 D.卡诺图6.F =A B +BD +CDE +A D = 。
AC A.D B A + B.D B A )(+ C.))((D B D A ++ D.))((D B D A ++7.逻辑函数F= ()A A B ⊕⊕ = 。
AA.BB.AC.B A ⊕D. B A ⊕8. 三态门输出高阻状态时, 是正确的说法。
ABA.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动9. 以下电路中可以实现“线与”功能的有 。
CDA.与非门B.三态输出门C.集电极开路门D.漏极开路门10.以下电路中常用于总线应用的有 。
AA.TSL 门B.OC 门C. 漏极开路门D.CMOS 与非门11.对于T 触发器,若原态Q n =0,欲使新态Q n+1=1,应使输入T= 。
BD A.0 B.1 C.Q D. Q12.对于T 触发器,若原态Q n =1,欲使新态Q n+1=1,应使输入T= 。
AD A.0 B.1 C.Q D. Q13.对于D 触发器,欲使Q n+1=Q n ,应使输入D= 。
C A.0 B.1 C.Q D. Q14.对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
CA.RSB.DC.TD.T ˊ15.下列各函数等式中无冒险现象的函数式有 。
数电复习题有标准答案 (2)
第一章一、填空题1.二进制数是以2为基数的计数体制,十进制数是以10 为基数的计数体制,十六进制数是以 16 为基数的计数体制。
2.二进制数只有 0 和 1 两个数码,其计数的基数是 2 ,加法运算进位关系为逢2进一。
3.十进制数转换为二进制数的方法是:整数部分是除2取余法,小数部分用乘2取整法。
4.十进制数(23.76)转换为二进制数为(10111.110)2,8421BCD码(00100011.01110110)8421BCD,余三码为(01010110.10101001)余3BCD。
5.二进制数转换为十进制数的方法为各位加权系数之和。
6.将二进制数(1011011)表示为加权系数之和的形式 2×1+2×1+2×1+2×1+2×1 。
7.格雷码的特点是相连不同,其余各位相邻两组代码只有一位代码不同,其余代码都相同。
8.数字电路主要是输出与输入之间的逻辑关系,故数字电路又称逻辑电路。
二、判断题。
1.二进制数是以2为基数的计数体制(√)2.二进制数的权值是10的幂。
(×)3.十进制数整数转换为二进制数的方法是采用“除2取余法”(√)4.BCD码是用4位二进制数表示1位十进制数。
(√)5.二进制数转换为十进制数的方法是各位加权系数之和。
(√)6.模拟电路又称逻辑电路。
(×)7.余3BCD码是用3位二进制数表示1位十进制数。
(×)8.二进制数整数最低位的权值为2。
(×)三、选择题。
1.1010的基数是(B)A10 B2 C16 D任意数2.下列数中,不是余3码的是(D)A 1011 B1010 C 0110 D 00003.二进制数最低位的权值是(B)A 0B 1C 2D 44.十进制数的权值是(A)A 10的幂B2的幂C16的幂 D 8的幂5.二进制数的权值为(B)A 10的幂B2的幂 C 16的幂 D 8的幂6.在二进制计数系统中每个变量的取值为(A)A 0和1B 0—7C 0—10D 0—167.十进制计数系统包含(B)A 六个数字B 十个数字C 十六个数字D 三十二个数字8.(1000100101110101)8421BCD对应的十进制数为(B)A 8561B 8975 C7AD3 7971第二章一、填空题。
完整版数字电路复习题含答案
、填空题:1 •在计算机内部,只处理二进制数;二制数的数码为 丄、_0两个;写出从(000)000、001、010、011、100、101、110、111 。
2. 13= (1101) 2; (5A ) 16= (1011010) 2; (10001100 2= (8C ) 16。
完成二进制加法(1011) 2+1= ( 1100) 23.写出下列公式:蠱+ A =丄;佃長AB = B ; A + SB = A+B ; A+B=A B 。
4•含用触发器的数字电路属于 时序逻辑电路(组合逻辑电路、时序逻辑电路)。
TTL 、CMOS 电路中,工作电压为 5V 的是TTL ;要特别注意防静电的是 CMOS 。
5.要对256个存贮单元进行编址,则所需的地址线是8条。
6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 丄、丄、生阻态三种状态。
7 .施密特触发器有 2 个稳定状态.,多谐振荡器有 0 个稳定状态。
&下图是由触发器构成的时序逻辑电路。
试问此电路的功能是(图一)是 同步 时序电路(填同步还是异步),当 R D =1 时,Q 0Q 1Q 2Q 3=0000 ,当R D =0, D I =1,当第二个CP 脉冲到来后,Q 0Q 1Q 2Q 3 = 0100 02依次加1的所有3位二进制数:移位寄存R D CP1.和二进制数(111100111.001)等值的十六进制数是(B )A.(747.2) 16B.(1E7.2) 16C. (3D7.1) 16D. (F31.2) 162 .和逻辑式AC BC AB 相等的式子是(A )3. 32位输入的二进制编码器,其输出端有(D )位。
6. 三极管作为开关时工作区域是(D )7.下列各种电路结构的触发器中哪种能构成移位寄存器(A. AC+BB. BCC. BD. A BCA. 256B. 128C. 4D. 54. n 位触发器构成的扭环形计数器 ,其无关状态数为个A. 2n-nB. 2n -2nC. 2nD. 2n-15. 4个边沿JK 触发器,可以存储( A )位二进制数A. 4B. 8C. 16A. 饱和区+放大区B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区A.基本RS 触发器B.同步RS 触发器C. 主从结构触发器&施密特触发器常用于对脉冲波形的(C )A.定时B.计数1.八进制数(34.2 )8的等值二进制数为 11100.01;十进制数98的8421BCD 码为 10011000。
数电复习题库答案
数字电子技术试题一参考答案一、填空题(每空1分,共20分)1.()()D C C A ++ ;D C C A + 2.AB ; 1 3.()B 10110111.10 ;()O 56.24.()B 101001 ;H )68.3( 5.写逻辑表达式;化简和变换;列真值表;总结功能 6.逻辑方程组;状态表;状态图;时序图 7.双积分;并联比较 8.两;滞回特性二、电路功能分析题(每题10分,共20分)1.解:当0=LE 时,图2.1(a)所示译码器能正常工作。
所显示的字符即为A 3A 2A 1A 0所表示的十进制数,显示的字符序列为0、1、6、9、4。
当LE 由0跳变为1时,数字4被锁存,所以持续显示4。
………5个字符各2分2.解:图2.2所示电路是由74HCT161用“反馈置数法”构成 的计数器。
设电路的初态为并行置入的数据D 3 D 2 D 1 D 0=0101,在第10个计数脉冲作用后,Q 3Q 2Q 1Q 0变成1111,使进位信号TC=1,并行置数使能端由1变成0,因此在第11个计数脉冲作用后,数据输入端D 3 D 2 D 1 D 0=0101的状态被置入计数器,使Q 3Q 2Q 1Q 0=0101,为新的计数周期作好准备。
…………5分电路的转态图如图解2.2所示,它有11个状态,是一个一 进制计数器。
…………5分三、电路设计题(每题10分,共20分)1.解:8位相同数值比较要求对应的2个数相等。
首先设计两个1位二进制数相等的比较器,设两个1位二进制数为A i 、B i ,输出为L i ,则列出1位二进制数相等时的真值表,如表题解3.1所示。
表题解3.1i A i Bi L0 0 0 1 1 0 1 11 0 0 1图图题解3.1 …………5分由真值表写出逻辑表达式i i i i i i i B A B A B A L ⊕=+= (i=0~7)如果两个8位二进制数相等,则它们对应的每1位应相等。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第1章逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C. 余三码D. 格雷码2.一位十六进制数可以用位二进制数来表示。
A. 1B. 2C. 4D. 163.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101014.与十进制数(53.5)10等值的数或代码为。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)26.常用的B C D码有。
A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强8. 逻辑变量的取值1和0可以表示:。
A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F的对偶式,可将F中的。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10. A+BC= 。
A .A+B B.A+C C.(A+B)(A+C) D.B+C11.在何种输入情况下,“与非”运算的结果是逻辑0。
A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。
A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为113.以下表达式中符合逻辑运算法则的是。
A.C·C=C2B.1+1=10C.0<1D.A+1=114. 当逻辑函数有n个变量时,共有个变量取值组合?A. nB. 2nC. n2D. 2n15. 逻辑函数的表示方法中具有唯一性的是。
A .真值表 B.表达式 C.逻辑图 D.卡诺图16.F=A B+BD+CDE+A D= 。
A.D B A +B.D B A )(+C.))((D B D A ++D.))((D B D A ++17. 逻辑函数F=)(B A A ⊕⊕ = 。
A.BB.AC.B A ⊕D. B A ⊕二、判断题(正确打√,错误的打×)1. 8421码1001比0001大。
( )2. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
( )3.格雷码具有任何相邻码只有一位码元不同的特性。
( )4.八进制数(18)8比十进制数(18)10小。
( )5.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
( )6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
( )7.十进制数(9)10比十六进制数(9)16小。
( )8.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。
( )9.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
( )10.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
( )11.逻辑函数Y=A B +A B+B C+B C 已是最简与或表达式。
( )12.因为逻辑表达式A B +A B +AB=A+B+AB 成立,所以A B +A B= A+B 成立。
( )13.对逻辑函数Y=A B +A B+B C+B C 利用代入规则,令A=BC 代入,得 Y= BC B +BC B+B C+B C =B C+B C 成立。
( )三、填空题1. 数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表示。
2. 分析数字电路的主要工具是 ,数字电路又称作 。
3. 在数字电路中,常用的计数制除十进制外,还有 、 、 。
4. 常用的BCD 码有 、 、 、 等。
常用的可靠性代码有 、 等。
5.(10110010.1011)2=( )8=( )166. ( 35.4)8 =( )2 =( )10=( )16=( )8421BCD7. (39.75 )10=( )2=( )8=( )168. ( 5E.C)16=( )2=( )8=( )10= ( )8421BCD9. ( 0111 1000)8421BCD =( )2=( )8=( )10=( )1610. 逻辑代数又称为 代数。
最基本的逻辑关系有 、 、 三种。
常用的几种导出的逻辑运算为 、 、 、 、 。
11. 逻辑代数中与普通代数相似的定律有 、 、 。
摩根定律又称为 。
12. 逻辑代数的三个重要规则是 、 、 。
13.逻辑函数F=A +B+C D 的反函数F = 。
14.逻辑函数F=A (B+C )·1的对偶函数是 。
15.添加项公式AB+A C+BC=AB+A C 的对偶式为 。
16. 逻辑函数的常用表示方法有 、 、 。
17.逻辑函数F=A B C D +A+B+C+D= 。
18.逻辑函数F=AB B A B A B A +++= 。
19.已知函数的对偶式为B A +BC D C +,则它的原函数为 。
四、思考题1. 在数字系统中为什么要采用二进制?2. 格雷码的特点是什么?为什么说它是可靠性代码?3. 奇偶校验码的特点是什么?为什么说它是可靠性代码?4. 逻辑代数与普通代数有何异同?5. 为什么说逻辑等式都可以用真值表证明?6. 对偶规则有什么用处?7. 逻辑函数的三种表示方法如何相互转换? 8. 见如右Y 的卡诺图,写出最简与或表达式。
第2章 门电路一、选择题(多选题)1. 三态门输出高阻状态时, 是正确的说法。
A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动2. 以下电路中可以实现“线与”功能的有 。
A.与非门B.三态输出门C.集电极开路门D.漏极开路门3.以下电路中常用于总线应用的有 。
A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门4.逻辑表达式Y =A B 可以用 实现。
A.正或门B.正非门C.正与门D.负或门 5.T T L 电路在正逻辑系统中,以下各种输入中 相当于输入逻辑“1”。
A.悬空B.通过电阻 2.7k Ω接电源C.通过电阻 2.7k Ω接地D.通过电阻510Ω接地6.对于T T L 与非门闲置输入端的处理,可以 。
A.接电源B.通过电阻3kΩ接电源C.接地D.与有用输入端并联7.三极管作为开关使用时,要提高开关速度,可。
A.降低饱和深度B.增加饱和深度C.采用有源泄放回路D.采用抗饱和三极管8.C M O S数字集成电路与T T L数字集成电路相比突出的优点是。
A.微功耗B.高速度C.高抗干扰能力D.电源范围宽二、判断题(正确打√,错误的打×)1.TTL与非门的多余输入端可以接固定高电平。
()2.当TTL与非门的输入端悬空时相当于输入为逻辑1。
()3.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。
()4.两输入端四与非门器件74LS00与7400的逻辑功能完全相同。
()5.CMOS或非门与TTL或非门的逻辑功能完全相同。
()6.三态门的三种状态分别为:高电平、低电平、不高不低的电压。
()7.TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。
()8.一般TTL门电路的输出端可以直接相连,实现线与。
()9.CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。
()10.TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。
()三、填空题1.集电极开路门的英文缩写为门,工作时必须外加和。
2.O C门称为门,多个O C门输出端并联到一起可实现功能。
3.T T L与非门电压传输特性曲线分为区、区、区、区。
第3章组合逻辑电路四、选择题(多选题)1.下列表达式中不存在竞争冒险的有。
A.Y=B+A BB.Y=A B+B CC.Y=A B C+A BD.Y=(A+B)A D2.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。
A.5B.6C.10D.503.一个16选一的数据选择器,其地址输入(选择控制输入)端有个。
A.1B.2C.4D.164.下列各函数等式中无冒险现象的函数式有 。
A.B A AC C B F ++=B.B A BC C A F ++=C.B A B A BC C A F +++=D.C A B A BC B A AC C B F +++++=E.B A B A AC C B F +++=5.函数C B AB C A F ++=,当变量的取值为 时,将出现冒险现象。
A.B =C =1B.B =C =0C.A =1,C =0D.A =0,B =06.四选一数据选择器的数据输出Y 与数据输入X i 和地址码A i 之间的逻辑表达式为Y = 。
A.3X A A X A A X A A X A A 01201101001+++ B.001X A A C.101X A A D.3X A A 017.一个8选一数据选择器的数据输入端有 个。
A.1B.2C.3D.4E.88.在下列逻辑电路中,不是组合逻辑电路的有 。
A.译码器B.编码器C.全加器D.寄存器9.八路数据分配器,其地址输入端有 个。
A.1B.2C.3D.4E.810.组合逻辑电路消除竞争冒险的方法有 。
A. 修改逻辑设计B.在输出端接入滤波电容C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰11.101键盘的编码器输出 位二进制代码。
A.2B.6C.7D.8 12.用三线-八线译码器74L S 138实现原码输出的8路数据分配器,应 。
A.A ST =1,B ST =D ,C ST =0B. A ST =1,B ST =D ,C ST =DC.A ST =1,B ST =0,C ST =DD. A ST =D ,B ST =0,C ST =013.以下电路中,加以适当辅助门电路, 适于实现单输出组合逻辑电路。
A.二进制译码器B.数据选择器C.数值比较器D.七段显示译码器14.用四选一数据选择器实现函数Y =0101A A A A +,应使 。
A.D 0=D 2=0,D 1=D 3=1B.D 0=D 2=1,D 1=D 3=0C.D 0=D 1=0,D 2=D 3=1D.D 0=D 1=1,D 2=D 3=0 15.用三线-八线译码器74L S 138和辅助门电路实现逻辑函数Y =122A A A +,应 。
A.用与非门,Y =765410Y Y Y Y Y YB.用与门,Y =32Y YC.用或门,Y =32Y Y +D.用或门,Y =765410Y Y Y Y Y Y +++++五、判断题(正确打√,错误的打×)1. 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。