MCU、硬件工程师笔试面试题

合集下载

硬件工程专业面试题目(3篇)

硬件工程专业面试题目(3篇)

第1篇一、基础知识1. 请简要介绍电子电路的基本组成和功能。

2. 什么是基尔霍夫定律?请分别说明基尔霍夫电流定律和基尔霍夫电压定律。

3. 什么是晶体管?请列举晶体管的三种主要类型及其特点。

4. 请解释什么是放大电路?放大电路的主要参数有哪些?5. 什么是反馈电路?请列举反馈电路的几种类型及其应用。

6. 什么是频率响应?如何判断一个放大电路的稳定性?7. 什么是差分放大电路?为什么差分放大电路在模拟电路中应用广泛?8. 请解释什么是PCB(印刷电路板)?PCB设计过程中需要注意哪些问题?9. 什么是EMC(电磁兼容性)?为什么硬件工程师需要关注EMC?10. 请列举几种常见的无源元件及其符号和功能。

二、电路设计与分析1. 请设计一个简单的放大电路,并分析其性能参数。

2. 请设计一个稳压电路,并说明其工作原理和适用场景。

3. 请设计一个滤波电路,并分析其滤波效果。

4. 请设计一个开关电源,并说明其工作原理和主要参数。

5. 请设计一个PWM(脉冲宽度调制)电路,并分析其控制原理。

6. 请设计一个通信接口电路,并说明其工作原理和协议。

7. 请设计一个传感器电路,并分析其信号处理方法。

8. 请设计一个电源管理电路,并说明其功能。

三、数字电路与系统1. 请解释什么是数字电路?数字电路与模拟电路的主要区别是什么?2. 什么是逻辑门?请列举常见的逻辑门及其功能。

3. 什么是触发器?请列举几种常见的触发器及其功能。

4. 什么是时序电路?请列举几种常见的时序电路及其功能。

5. 什么是组合电路?请列举几种常见的组合电路及其功能。

6. 什么是微处理器?请列举微处理器的主要功能。

7. 什么是总线?请列举总线的主要类型及其特点。

8. 什么是嵌入式系统?请列举嵌入式系统的主要特点。

四、硬件描述语言与FPGA1. 什么是硬件描述语言(HDL)?请列举几种常见的HDL及其特点。

2. 什么是FPGA(现场可编程门阵列)?FPGA的主要特点是什么?3. 请用Verilog或VHDL设计一个简单的数字电路,并说明其工作原理。

硬件工程师招聘笔试题与参考答案(某大型央企)2025年

硬件工程师招聘笔试题与参考答案(某大型央企)2025年

2025年招聘硬件工程师笔试题与参考答案(某大型央企)(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、在数字逻辑电路设计中,最基本的逻辑门不包括以下哪一种?A. 与门B. 或门C. 非门D. 同或门2、在计算机系统中,用来存放CPU当前正在执行的指令的寄存器是?A. 程序计数器(PC)B. 指令寄存器(IR)C. 数据寄存器(DR)D. 状态寄存器(SR)3、以下哪个不是硬件工程师在电路设计中需要遵循的原则?A、可靠性原则B、经济性原则C、环保性原则D、美观性原则4、在数字电路中,一个标准的TTL与非门输入端接有3个低电平信号,输出端接有4个高电平信号,该与非门的输入逻辑表达式为:A、Y = AB’ + C’D’B、Y = A + B + C + DC、Y = AB + CDD、Y = A’ + B’ + C’ + D’5、以下哪种类型的存储器在计算机系统中通常用作主存储器?A. 硬盘驱动器(HDD)B. 固态硬盘(SSD)C. 只读存储器(ROM)D. 动态随机存取存储器(DRAM)6、在硬件设计中,以下哪种接口用于连接计算机与外部显示设备?A. USBB. SATAC. PCIeD. HDMI7、题干:以下哪种电子元件在数字电路中主要用作存储信息?A. 电阻B. 电容C. 晶体管D. 寄存器8、题干:在计算机系统中,以下哪个部件负责将用户输入的字符转换成相应的ASCII码?A. 中央处理器(CPU)B. 存储器C. 输入设备D. 输出设备9、在以下哪种情况下,一个数字信号被描述为“过采样”?A. 采样频率低于奈奎斯特频率B. 采样频率等于奈奎斯特频率C. 采样频率高于奈奎斯特频率D. 采样频率低于信号的最高频率 10、在数字信号处理中,以下哪个概念与“零阶保持器”相对应?A. 滤波器B. 离散傅里叶变换(DFT)C. 滑动平均滤波器D. 零阶保持器二、多项选择题(本大题有10小题,每小题4分,共40分)1、题干:以下哪些技术属于硬件工程师在嵌入式系统设计中常用的技术?()A、C语言编程B、Verilog或VHDL硬件描述语言C、PCB设计D、Linux操作系统E、数字信号处理2、题干:以下哪些硬件接口属于USB接口标准的一部分?()A、USB 1.1B、USB 2.0C、USB 3.0D、USB Type-CE、串行接口(RS-232)3、以下哪些技术或设备属于硬件工程师在嵌入式系统开发中常用的?()A. ARM处理器B. FPGA(现场可编程门阵列)C. 磁盘阵列D. USB接口4、在硬件设计过程中,以下哪些测试方法可以帮助硬件工程师验证电路设计的正确性?()A. 功能仿真B. 实验室测试C. 现场调试D. 用户反馈5、以下哪些是硬件工程师在设计和验证电路时需要考虑的电气特性?()A. 电压波动B. 电流稳定性C. 信号完整性D. 热设计E. 电磁兼容性6、以下关于SMT(表面贴装技术)的说法,正确的是?()A. SMT可以提高电路的组装密度B. SMT可以提高电路的可靠性C. SMT对电路板的设计要求较高D. SMT的制造成本较高E. SMT适用于大规模生产7、以下哪些属于硬件工程师在产品设计阶段需要考虑的因素?()A. 成本控制B. 可靠性设计C. 易用性设计D. 环境适应性设计E. 法律法规要求8、以下关于硬件测试的描述,正确的是?()A. 硬件测试分为功能测试、性能测试、兼容性测试等B. 功能测试主要检查硬件的功能是否满足设计要求C. 性能测试主要检查硬件的性能指标是否达到设计目标D. 兼容性测试主要检查硬件在不同操作系统、软件环境下的运行情况E. 以上都是9、以下哪些组件属于硬件工程师在设计和制造嵌入式系统时可能需要使用的?()A、微控制器(MCU)B、场效应晶体管(MOSFET)C、可编程逻辑器件(PLD)D、光耦合器E、RF模块 10、下列哪些技术或方法在硬件设计过程中有助于提高系统的可靠性?()A、冗余设计B、热设计分析C、电磁兼容性(EMC)测试D、故障检测和自恢复机制E、材料老化测试三、判断题(本大题有10小题,每小题2分,共20分)1、硬件工程师在进行电路板设计时,只需要考虑电路的电气性能,无需考虑机械结构设计。

硬件工程师面试题及答案(全)

硬件工程师面试题及答案(全)

硬件工程师面试题及答案1.你能介绍一下你之前所做过的硬件项目吗?你在这个项目中负责了哪些任务?答:可以举例一个之前做过的硬件项目。

在这个项目中,我负责了硬件设计、原理图设计、PCB布局设计、硬件测试、问题分析和解决等任务。

2.你对硬件设计的流程和标准了解吗?答:了解。

硬件设计的流程通常包括需求分析、概念设计、详细设计、实现、测试和验证等阶段。

同时,硬件设计的标准包括电气标准、机械标准、安全标准等,需要根据不同的项目和产品进行相应的选择和应用。

3.你使用过哪些EDA工具?你对这些工具的使用熟练程度如何?答:我使用过多个EDA工具,包括Altium Designer、OrCAD、PADS等。

在这些工具中,我最熟悉的是Altium Designer,熟练掌握了原理图设计、PCB布局设计、制版输出等功能。

4.你如何保证硬件的可靠性和稳定性?答:在硬件设计中,我会尽可能使用成熟、可靠的电子元器件和电路方案,确保硬件的可靠性和稳定性。

同时,我也会进行各种测试和验证,例如环境测试、可靠性测试、EMC测试等,以验证硬件的稳定性和可靠性。

5.你对EMC的认识和了解如何?答:EMC是指电磁兼容性,是指设备和系统在电磁环境中的电磁耐受能力。

在硬件设计中,需要考虑EMC的问题,避免设备和系统受到电磁干扰或对周围环境造成干扰。

因此,我通常会在硬件设计中采用一些措施,例如屏蔽设计、接地设计、滤波设计等,以提高设备和系统的EMC能力。

6.你对安全标准和认证了解如何?答:在硬件设计中,需要考虑安全标准和认证,例如CE认证、UL认证等。

这些标准和认证通常包括机械、电气、环境等多个方面的要求,需要严格遵守和实施。

在硬件设计中,我会了解和掌握相应的标准和认证要求,确保硬件设计符合相应的标准和认证要求。

7.你在硬件测试中,如何排查故障?答:在硬件测试中,我会先根据测试结果和测试数据进行分析和评估,确定问题的大致方向。

然后,我会通过分析原理图、PCB布局图、元器件手册等,逐步缩小故障范围,并进行相应的测试和验证。

硬件工程师笔试及面试题

硬件工程师笔试及面试题

硬件工程师笔试及面试题硬件工程师是一种专门从事硬件设计与开发的技术职业。

他们负责设计、测试和维护各种计算机硬件设备,包括电路板、芯片和硬件系统等。

作为硬件工程师,他们需要具备扎实的电子技术知识和丰富的工程实践经验。

在笔试和面试中,硬件工程师通常需要回答与电子原理、电路设计、硬件编程、设备测试等相关的问题。

以下是一些常见的硬件工程师笔试及面试题:1. 请简要介绍一下你的工作经验和技能。

2. 请你描述一下你参与设计的一个硬件项目,并详细说明你在其中扮演的角色。

3. 请解释什么是硬件描述语言(HDL)?你是否有使用过HDL进行硬件设计?举例说明。

4. 在硬件设计中,什么是时序逻辑和组合逻辑?请简要说明二者的区别。

5. 请解释什么是双向数据总线?如何实现数据的双向传输?6. 请列举几种常见的数字信号接口协议,并简要介绍它们的特点。

7. 在PCB设计中,如何解决信号完整性和噪声问题?8. 请解释什么是冗余冗延检测(CRC)和校验和,并说明二者的区别。

9. 请描述一下你对于EMC设计和测试的了解和实践经验。

10. 你有使用过哪些EDA工具(如Altium Designer、Cadence等)?请简要介绍你对其中一个工具的使用经验。

以上是一些常见的硬件工程师笔试及面试题,通过这些问题的回答,面试官可以了解到应聘者的基本知识水平、项目经验和解决问题的能力。

此外,硬件工程师在实际工作中还需要具备良好的团队合作能力、问题分析能力和学习能力等。

对于应聘者来说,准备这些问题的答案,并在实践中不断提升自己的技能,是成功面试的重要因素。

并且,在硬件工程师行业中,不断学习新技术和跟进行业发展也是非常重要的,这样才能保持竞争力并在职业发展中获得更多机会。

硬件工程师笔试及面试题

硬件工程师笔试及面试题

硬件工程师笔试及面试题硬件工程师是现代科技领域中非常重要的职业之一。

作为硬件工程师,他们负责设计、开发、测试和维护各种电子、计算机和通信设备。

他们需要掌握电子学、计算机科学、物理学以及相关工程知识,并且具备解决问题和创新的能力。

在笔试和面试中,考官通常会通过提问来评估候选人的知识水平和技能。

以下是一些可能出现在硬件工程师笔试和面试中的问题,供大家参考:1. 请介绍一下你的学术背景和工作经验。

2. 你能解释一下硬件和软件之间的关系吗?3. 你了解什么是集成电路吗?它在硬件工程中的应用是什么?4. 什么是逻辑门?请举例说明。

5. 你熟悉哪些编程语言?你最擅长的编程语言是哪个?6. 请描述一下你设计和开发过的硬件项目。

7. 在硬件设计中,你是如何处理电路噪声和干扰的?8. 你有使用过EDA软件吗?请举例说明你使用过的软件和其功能。

9. 在设计数字电路时,你会使用哪些方法来提高性能和减少功耗?10. 你了解什么是嵌入式系统吗?你有经验在嵌入式系统设计中吗?11. 在硬件测试中,你会使用什么方法来确认电路设计的正确性和稳定性?12. 请描述一下你在解决复杂问题时的思考和解决方法。

13. 你有参与过多人合作的项目吗?你在团队合作中扮演的角色是什么?这些问题只是硬件工程师面试中的一部分,面试官还可能会询问一些专业细节或者要求候选人解决实际问题。

因此,作为一名准备参加硬件工程师面试的候选人,除了对基础知识进行充分准备外,还需要注重解决问题的能力和实际项目经验的阐述。

此外,除了面试问题,面试官还可能要求候选人在面试过程中进行一些实际操作或者解决某个特定问题的思考过程。

在这种情况下,候选人需要有一定的实操能力,并能利用所学知识解决实际问题。

总结起来,硬件工程师的笔试和面试主要考察候选人的专业知识、实际操作能力和解决问题的能力。

通过准备这些常见问题的答案,并结合实际操作经验,候选人可以在面试中展示自己的能力,从而获得这一职位。

硬件开发工程师面试专业问题

硬件开发工程师面试专业问题

硬件开发工程师面试专业问题1.请介绍一下您在硬件开发方面的经验,以及您在之前的项目中担任的角色。

答:在过去的五年中,我一直从事硬件开发工程师的工作,负责项目的整体硬件设计与实施。

最近的项目中,我作为主要硬件设计师,成功设计并实施了一款嵌入式系统,该系统应用于工业自动化领域。

我的职责包括电路设计、原型制作、性能优化以及与团队其他成员的协作。

2.在硬件设计中,您是如何平衡性能和成本的?请提供一个具体的案例。

答:在一次项目中,我们面临性能要求较高的挑战,但预算有限。

我采用了先进的芯片级优化技术,通过精细调整电源分配和时序,最终在不牺牲性能的情况下有效地控制了成本。

这种平衡使得我们的产品在市场上更具竞争力。

3.请描述一次您在硬件故障排除方面的成功经验。

答:在上一份工作中,我们的产品出现了在特定温度条件下出现的周期性故障。

通过深入的根本原因分析,我发现问题源于某个元件的热漂移。

我重新设计了该元件的散热方案,并采用了更可靠的材料,成功解决了这一故障。

4.您在多层板设计中的经验是什么?如何确保设计的稳定性和可靠性?答:我在多层板设计中有丰富的经验,最近的项目中,我们的产品要求在高振动环境下运行。

为确保设计的稳定性,我采用了层间填充材料以增加刚度,并采用细致的布线方式以减小信号串扰。

通过这些措施,我们成功实现了产品在恶劣环境下的可靠运行。

5.在硬件开发中,您是如何处理紧急情况和项目进度压力的?答:在项目中,我经常面临紧急情况和进度压力。

我采用了有效的项目管理技巧,制定了详细的计划,并设定了紧急情况的优先级。

同时,我与团队成员密切协作,确保每个人都清楚任务目标。

在一次紧急情况下,我成功协调了团队,提前完成了关键任务,确保项目按时交付。

6.请详细描述您在EMI/EMC设计方面的经验。

答:我在多个项目中负责过EMI/EMC设计工作。

在最近的项目中,我们的产品需要符合严格的电磁兼容性标准。

我采用了差模传导和共模传导的抑制技术,通过合理的地线设计和电源滤波,最终确保了产品在各种工作条件下的电磁兼容性。

硬件工程师笔试及面试问题

硬件工程师笔试及面试问题

硬件工程师笔试及面试问题硬件工程师笔试及面试问题硬件工程师笔试及面试问题有哪些?就跟随店铺一起去了解下吧,想了解更多相关信息请持续关注我们店铺!篇一:硬件工程师笔试及面试问题gx模拟电路1.基尔霍夫定理的内容是什么?(仕兰微电子)2.a.基尔霍夫电流定律:在电路的任一节点,流入、流出该节点电流的代数和为零3.b.基尔霍夫电压定律:在电路中的任一闭合电路,电压的代数和为零。

2.平板电容公式(C=εS/4πkd)。

Ε为介质常数, S为平板面积 d为两平板间距3.三极管曲线特性。

静态工作点直流和交流饱和失真和截止失真死区电压交越失真4.描述反馈电路的概念,列举他们的应用。

反馈,就是在电子系统中,把放大电路中的输出量(电流或电压)的一部分或全部,通过一定形式的反馈取样网络并以一定的方式作用到输入回路以影响放大电路输入量的过程。

包含反馈作用的放大电路称为反馈放大电路。

反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。

负反馈对放大器性能有四种影响:a.降低放大倍数b.提高放大倍数的稳定性,由于外界条件的变化(T℃,Vcc,器件老化等),放大倍数会变化,其相对变化量越小,则稳定性越高。

C.减小非线性失真和噪声 d 改变了放大器的输入电阻Ri和输出电阻Ro 。

对输入电阻ri的影响:串联负反馈使输入电阻增加,并联负反馈使输入电阻减小。

对输出电阻ro的影响:电压负反馈使输出电阻减小,电流负反馈使输出电阻增加。

负反馈的应用:电压并联负反馈,电流串联负反馈,电压串联负反馈和电流并联负反馈。

电压负反馈的特点:电路的输出电压趋向于维持恒定。

电流负反馈的特点:电路的输出电流趋向于维持恒定。

引入负反馈的一般原则为:a. 为了稳定放大电路的静态工作点,应引入直流负反馈;为了改善放大电路的动态性能,应引入交流负反馈(在中频段的极性)。

b. 信号源内阻较小或要求提高放大电路的输入电阻时,应引入串联负反馈;信号源内阻较大或要求降低输入电阻时,应引入并联系反馈。

硬件工程师招聘笔试题及解答

硬件工程师招聘笔试题及解答

招聘硬件工程师笔试题及解答(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、以下哪种元件不属于半导体器件?A、二极管B、晶体管C、电阻D、电容2、在数字电路中,以下哪种逻辑门可以实现“非”功能?A、与门(AND Gate)B、或门(OR Gate)C、异或门(XOR Gate)D、非门(NOT Gate)3、在数字电路设计中,以下哪种逻辑门可以实现与或非(NAND)功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 或非门(NOR)4、在微处理器中,以下哪个寄存器通常用于存储指令的地址?A. 数据寄存器(Data Register)B. 累加器(Accumulator)C. 程序计数器(Program Counter,PC)D. 指令寄存器(Instruction Register,IR)5、在数字电路中,以下哪种电路能够实现逻辑或(OR)功能?A. 与门(AND Gate)B. 非门(NOT Gate)C. 异或门(XOR Gate)D. 或门(OR Gate)6、在下列存储器中,哪一种存储器的数据在断电后会丢失?A. 只读存储器(ROM)B. 随机存取存储器(RAM)C. 闪存(Flash Memory)D. 硬盘驱动器(HDD)7、以下哪个不属于硬件工程师在PCB(印刷电路板)设计中需要考虑的关键因素?A. 元器件的布局和布线B. 信号完整性C. 元件的温度特性D. 软件编程8、在硬件电路设计中,以下哪种测试方法主要用于验证电路的电气性能?A. 功率测试B. 耐压测试C. 功能测试D. 耐久性测试9、在硬件设计中,以下哪个是用于描述电路元件在电路中相互连接的方式?A. 逻辑门B. 电路图C. 电路板布局D. 元件规格书二、多项选择题(本大题有10小题,每小题4分,共40分)1、以下哪些元件属于数字电路中的基本逻辑门?()A、电阻B、二极管C、三极管D、与门(AND gate)E、或门(OR gate)2、以下关于电路板设计的描述,哪些是正确的?()A、电路板设计应遵循最小化走线长度原则B、电源和地线应设计为粗线以减少电阻C、高电流路径应避免与其他信号线并行D、电路板设计应考虑电磁兼容性(EMC)E、元件布局应尽量紧凑,以提高电路板的密度3、以下哪些技术或工具通常用于硬件工程师的日常工作中?()A. PCB设计软件(如Altium Designer、Eagle)B. 仿真软件(如SPICE、LTspice)C. C语言编程D. 2D/3D机械设计软件(如SolidWorks、AutoCAD)E. 固件编程(如嵌入式C/C++)4、以下关于电子元器件的说法正确的是哪些?()A. 电容器的电容值与其极板面积成正比,与其极板间距成反比。

中兴硬件面试题目(3篇)

中兴硬件面试题目(3篇)

第1篇一、基础知识1. 请简述数字信号与模拟信号的区别。

2. 请解释什么是模数转换(A/D转换)和数模转换(D/A转换)。

3. 什么是串行通信和并行通信?它们各自有哪些优缺点?4. 什么是USB接口?请简述其工作原理。

5. 请解释什么是PCIe接口?请列举其优点。

6. 什么是GPIO?请列举其应用场景。

7. 请解释什么是I2C、SPI和UART?它们各自有哪些特点?8. 什么是存储器?请简述RAM、ROM、ROM、EEPROM和Flash的不同。

9. 什么是微控制器(MCU)?请列举其应用领域。

10. 什么是处理器?请简述CPU、GPU和DSP的区别。

二、电路分析1. 请解释什么是三极管?请列举其三种工作状态。

2. 请解释什么是场效应晶体管(MOSFET)?请列举其优点。

3. 什么是晶体管放大电路?请简述其工作原理。

4. 请解释什么是滤波器?请列举几种常见的滤波器。

5. 什么是振荡器?请列举几种常见的振荡器。

6. 请解释什么是稳压器?请列举几种常见的稳压器。

7. 请解释什么是电源管理芯片(PMIC)?8. 请解释什么是线性电源和开关电源?9. 请解释什么是电磁干扰(EMI)?10. 请解释什么是电磁兼容性(EMC)?三、嵌入式系统1. 请解释什么是嵌入式系统?请列举其特点。

2. 请简述嵌入式系统的发展历程。

3. 请解释什么是实时操作系统(RTOS)?4. 请解释什么是中断?5. 请解释什么是看门狗定时器?6. 请列举几种常见的嵌入式开发工具。

7. 请解释什么是编译器、链接器和调试器?8. 请解释什么是嵌入式系统调试?9. 请列举几种常见的嵌入式系统开发平台。

10. 请解释什么是嵌入式系统测试?四、硬件设计1. 请解释什么是硬件设计?请列举其流程。

2. 请解释什么是硬件设计规范?3. 请解释什么是硬件设计文档?4. 请解释什么是PCB设计?5. 请解释什么是信号完整性(SI)?6. 请解释什么是电源完整性(PI)?7. 请解释什么是热设计?8. 请解释什么是电磁兼容性(EMC)?9. 请解释什么是可靠性设计?10. 请解释什么是硬件设计验证?五、通信原理1. 请解释什么是通信?请列举通信的基本原理。

硬件工程师岗位面试题及答案

硬件工程师岗位面试题及答案

硬件工程师岗位面试题及答案1.请介绍一下您在控制系统硬件设计方面的经验和项目经历。

答:在上一家公司,我负责设计并成功实施了一套复杂的工业控制系统,涵盖了电路设计、传感器集成以及通信协议的开发。

该系统在提高生产效率的同时,降低了能耗,取得了显著的成果。

2.对于硬件设计中的EMC问题,您有哪些经验和解决方法?答:在之前的项目中,我经常面对电磁兼容性问题。

通过使用滤波器、地线设计的优化以及合理的电路布局,我成功地降低了电磁辐射水平,确保系统符合相关标准。

3.在设计控制系统时,如何平衡成本和性能?能否分享一些实际案例?答:我通常采用模块化设计,选择成本效益最高的元器件,并在性能需求与成本之间找到最佳平衡点。

在上一次项目中,通过巧妙的设计,我们在不影响性能的前提下,成功地降低了硬件成本。

4.您对现代通信协议(如CAN、Ethernet等)有何了解?请分享在控制系统中应用的经验。

答:我在先前的项目中广泛应用了CAN总线和Ethernet通信协议。

通过合理的网络拓扑结构和协议选择,确保了实时性和稳定性,提高了系统的可靠性。

5.如何处理硬件故障排查,您有哪些实际经验和方法?答:我在项目中遇到过各种硬件故障,我会采用逐步排查的方法,结合测试仪器进行测量和分析。

通过分析故障日志和使用仿真工具,我能够快速定位问题并提出有效的解决方案。

6.在团队协作中,您如何与软件工程师合作以确保控制系统的协调性?答:我会定期与软件团队进行沟通,确保硬件和软件之间的接口定义清晰,并共同制定测试计划以验证系统的完整性。

我们通常采用迭代开发方法,及时解决硬件与软件集成中出现的问题。

7.对于嵌入式系统的设计,您有哪些关键考虑因素?答:嵌入式系统设计中,我注重功耗优化、系统稳定性和对实时性的要求。

在一个航空电子系统的项目中,我成功设计了一个低功耗、高可靠性的嵌入式硬件系统,确保其在各种环境下都能稳定运行。

8.在工程项目中,您是如何管理时间和资源的?答:我通常使用项目管理工具,确保任务按时完成。

MCU、硬件工程师笔试面试题共11页word资料

MCU、硬件工程师笔试面试题共11页word资料

单片机笔试面试题2019-12-18 17:201、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流流向.简述单片机应用系统的设计原则.(仕兰微面试题目)2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和P2.3参加译码,基本地址范围为3000H-3FFFH.该2716有没有重叠地址?根据是什么?若有蛐闯雒科?716的重叠地址范围.(仕兰微面试题目)3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图.(仕兰微面试题目)4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)5、中断的概念?简述中断的过程.(仕兰微面试题目)6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成.简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八位二进制数N),要求占空比为N/256. (仕兰微面试题目)下面程序用计数法来实现这一功能,请将空余部分添完整.MOV P1,#0FFHLOOP1 :MOV R4,#0FFH--------MOV R3,#00HLOOP2 :MOV A,P1--------SUBB A,R3JNZ SKP1--------SKP1:MOV C,70HMOV P3.4,CACALL DELAY :此延时子程序略----------------AJMP LOOP18、单片机上电后没有运转,首先要检查什么?(东信笔试题)9、What is PC Chipset? (扬智电子笔试)芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片.北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持.南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持.其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge).除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s.10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题.(未知)11、计算机的基本组成部分及其各自的作用.(东信笔试题)12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器). (汉王笔试)13、cache的主要部分什么的.(威盛VIA 2019.11.06 上海笔试试题)14、同步异步传输的差异(未知)15、串行通信与同步通信异同,特点,比较.(华为面试题)16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)模拟电路面试笔试题2019-12-18 17:291、基尔霍夫定理的内容是什么?(仕兰微电子)2、平板电容公式(C=εS/4πkd).(未知)3、最基本的如三极管曲线特性.(未知)4、描述反馈电路的概念,列举他们的应用.(仕兰微电子)5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法.(未知)8、给出一个查分运放,如何相位补偿,并画补偿后的波特图.(凹凸)9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因.(未知)10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量.(未知)11、画差放的两个输入管.(凹凸)12、画出由运放构成加法、减法、微分、积分运算的电路原理图.并画出一个晶体管级的运放电路.(仕兰微电子)13、用运算放大器组成一个10倍的放大器.(未知)14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的rise/fall时间.(Infineon笔试试题)15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器.当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图.(未知)16、有源滤波器和无源滤波器的原理及区别?(新太硬件)17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、带通、高通滤波器后的信号表示方式.(未知)18、选择电阻时要考虑什么?(东信笔试题)19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管还是N 管,为什么?(仕兰微电子)20、给出多个mos管组成的电路求5个点的电压.(Infineon笔试试题)21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述其优缺点.(仕兰微电子)22、画电流偏置的产生电路,并解释.(凹凸)23、史密斯特电路,求回差电压.(华为面试题)24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....) (华为面试题)25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图.(仕兰微电子)26、VCO是什么,什么参数(压控振荡器?) (华为面试题)27、锁相环有哪几部分组成?(仕兰微电子)28、锁相环电路组成,振荡器(比如用D触发器如何搭).(未知)29、求锁相环的输出频率,给了一个锁相环的结构图.(未知)30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举.(未知)31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线无损耗.给出电源电压波形图,要求绘制终端波形图.(未知)32、微波电路的匹配电阻.(未知)33、DAC和ADC的实现各有哪些方法?(仕兰微电子)34、A/D电路组成、工作原理.(未知)35、实际工作所需要的一些技术知识(面试容易问到).如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不一样了,不好说什么了.(未知)硬件工程师笔试面试题2019-12-18 17:251、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系.异步逻辑是各时钟之间没有固定的因果关系.3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能.在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门. 同时在输出端口应加一个上拉电阻.4、什么是Setup 和Holdup时间?(汉王笔试)5、setup和holdup时间,区别.(南山之桥)6、解释setup time和hold time的定义和在时钟信号延迟时的变化.(未知)7、解释setup和hold time violation,画图说明,并说明解决办法.(威盛VIA2019.11.06 上海笔试试题)Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求.建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间.输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器. 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间.如果hold time 不够,数据同样不能被打入触发器.建立时间(Setup Time)和保持时间(Hold time).建立时间是指在时钟边沿前,数据信号需要保持不变的时间.保持时间是指时钟跳变边沿后数据信号需要保持不变的时间.如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况.如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量.8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除.(仕兰微电子)9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争.产生毛刺叫冒险.如果布尔式中有相反的信号则可能产生竞争和冒险现象.解决方法:一是添加布尔式的消去项,二是在芯片外部加电容.10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的.CMOS输出接到TTL是可以直接互连.TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V.11、如何解决亚稳态.(飞利浦-大唐笔试)亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态.当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上.在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去.12、IC设计中同步复位与异步复位的区别.(南山之桥)13、MOORE 与MEELEY状态机的特征.(南山之桥)14、多时域设计中,如何处理信号跨时域.(南山之桥)15、给了reg的setup,hold时间,求中间组合逻辑的delay范围.(飞利浦-大唐笔试)Delay < period - setup – hold16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min.组合逻辑电路最大延迟为T2max,最小为T2min.问,触发器D2的建立时间T3和保持时间应满足什么条件.(华为)17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的delay,写出决定最大时钟的因素,同时给出表达式.(威盛VIA 2019.11.06 上海笔试试题)18、说说静态、动态时序模拟的优缺点.(威盛VIA 2019.11.06 上海笔试试题)19、一个四级的Mux,其中第二级信号为关键信号如何改善timing.(威盛VIA2019.11.06 上海笔试试题)20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径.(未知)21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等.(未知)22、卡诺图写出逻辑表达使.(威盛VIA 2019.11.06 上海笔试试题)23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和.(威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (V out-Vin) And also explain theoperation region of PMOS and NMOS for each segment of the transfer curve? (威盛笔试题circuit design-beijing-03.11.09)25、To design a CMOS invertor with balance rise and fall time,please definethe ration of channel width of PMOS and NMOS and explain?26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)27、用mos管搭出一个二输入与非门.(扬智电子笔试)28、please draw the transistor level schematic of a cmos 2 input AND gate andexplain which input has faster response for output rising edge.(less delaytime).(威盛笔试题circuit design-beijing-03.11.09)29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路.(Infineon笔试)30、画出CMOS的图,画出tow-to-one mux gate.(威盛VIA 2019.11.06 上海笔试试题)31、用一个二选一mux和一个inv实现异或.(飞利浦-大唐笔试)32、画出Y=A*B+C的cmos电路图.(科广试题)33、用逻辑们和cmos电路实现ab+cd.(飞利浦-大唐笔试)34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E).(仕兰微电子)35、利用4选1实现F(x,y,z)=xz+yz’.(未知)36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化简).37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形. (Infineon笔试)38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)39、用与非门等设计全加法器.(华为)40、给出两个门电路让你分析异同.(华为)41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0 多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制.(未知)43、用波形表示D触发器的功能.(扬智电子笔试)44、用传输门和倒向器搭一个边沿触发器.(扬智电子笔试)45、用逻辑们画出D触发器.(威盛VIA 2019.11.06 上海笔试试题)46、画出DFF的结构图,用verilog实现之.(威盛)47、画出一种CMOS的D锁存器的电路图和版图.(未知)48、D触发器和D锁存器的区别.(新太硬件面试)49、简述latch和filp-flop的异同.(未知)50、LATCH和DFF的概念和区别.(未知)51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的.(南山之桥)52、用D触发器做个二分颦的电路.又问什么是状态图.(华为)53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage. (未知)57、用D触发器做个4进制的计数.(华为)58、实现N位Johnson Counter,N=5.(南山之桥)59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰微电子)60、数字电路设计当然必问Verilog/VHDL,如设计计数器.(未知)61、BLOCKING NONBLOCKING 赋值的区别.(南山之桥)62、写异步D触发器的verilog module.(扬智电子笔试)module dff8(clk , reset, d, q);input clk;input reset;input [7:0] d;output [7:0] q;reg [7:0] q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule63、用D触发器实现2倍分频的V erilog描述? (汉王笔试)module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑.(汉王笔试)PAL,PLD,CPLD,FPGA.module dff8(clk , reset, d, q);input clk;input reset;input d;output q;reg q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule65、请用HDL描述四位的全加法器、5分频电路.(仕兰微电子)66、用VERILOG或VHDL写一段代码,实现10进制计数器.(未知)67、用VERILOG或VHDL写一段代码,实现消除一个glitch.(未知)68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解的).(威盛VIA 2019.11.06 上海笔试试题)69、描述一个交通信号灯的设计.(仕兰微电子)70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱.(扬智电子笔试)71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱数. (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求.(未知)72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计工程中可使用的工具及设计大致过程.(未知)73、画出可以检测10010串的状态图,并verilog实现之.(威盛)74、用FSM实现101101的序列检测模块.(南山之桥)a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0.例如a: 0001100110110100100110b: 0000000000100100000000请画出state machine;请用RTL描述其state machine.(未知)75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写).(飞利浦-大唐笔试)76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号).(飞利浦-大唐笔试)77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x为4位二进制整数输入信号.y为二进制小数输出,要求保留两位小数.电源电压为3~5v假设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程.(仕兰微电子)78、sram,falsh memory,及dram的区别?(新太硬件面试)79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9-14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了.(降低温度,增大电容存储容量)(Infineon笔试)80、Please draw schematic of a common SRAM cell with 6 transistors,point outwhich nodes can store data and which node is word line control? (威盛笔试题circuit design-beijing-03.11.09)81、名词:sram,ssram,sdram名词IRQ,BIOS,USB,VHDL,SDRIRQ: Interrupt ReQuestBIOS: Basic Input Output SystemUSB: Universal Serial BusVHDL: VHIC Hardware Description LanguageSDR: Single Data Rate压控振荡器的英文缩写(VCO).动态随机存储器的英文缩写(DRAM).名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡1: 每个嵌入式系统都有只读存储器eprom之类的,请问rom中有些什么,如何布局2: 请描叙bootloader的主要功能和执行流程3: 简要分析嵌入式系统的体系结构4: 列出linux文件系统的目录结构5: 将变量a进行移位操作,首先设置a的第3位为1,然后清除a的第3位6: void GetMemory(char *p){p = (char *)malloc(100);}void Test(void){char *str = NULL;GetMemory(str);strcpy(str, "hello world";printf(str);}请问运行Test函数会有什么样的结果?答:char *GetMemory(void){char p[] = "hello world";return p;}void Test(void){char *str = NULL;str = GetMemory();printf(str);}请问运行Test函数会有什么样的结果? 答:V oid GetMemory2(char **p, int num) {*p = (char *)malloc(num);}void Test(void){char *str = NULL;GetMemory(&str, 100);strcpy(str, "hello";printf(str);}请问运行Test函数会有什么样的结果? 答:void Test(void){char *str = (char *) malloc(100);strc py(str, “hello”);free(str);if(str != NULL){strcpy(str, “world”);printf(str);}}请问运行Test函数会有什么样的结果?单片机、MCU、计算机原理笔试面试题2019-12-18 17:221、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流流向.简述单片机应用系统的设计原则.(仕兰微面试题目)2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和P2.3参加译码,基本地址范围为3000H-3FFFH.该2716有没有重叠地址?根据是什么?若有,则写出每片2716的重叠地址范围.(仕兰微面试题目)3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图.(仕兰微面试题目)4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)5、中断的概念?简述中断的过程.(仕兰微面试题目)6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成.简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八位二进制数N),要求占空比为N/256. (仕兰微面试题目)下面程序用计数法来实现这一功能,请将空余部分添完整.MOV P1,#0FFHLOOP1 :MOV R4,#0FFH--------MOV R3,#00HLOOP2 :MOV A,P1--------SUBB A,R3JNZ SKP1--------SKP1:MOV C,70HMOV P3.4,CACALL DELAY :此延时子程序略----------------AJMP LOOP18、单片机上电后没有运转,首先要检查什么?(东信笔试题)9、What is PC Chipset? (扬智电子笔试)芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片.北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持.南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持.其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge).除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s.10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题.(未知)11、计算机的基本组成部分及其各自的作用.(东信笔试题)12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器). (汉王笔试)13、cache的主要部分什么的.(威盛VIA 2019.11.06 上海笔试试题)14、同步异步传输的差异(未知)15、串行通信与同步通信异同,特点,比较.(华为面试题)16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)第 11 页。

硬件电路设计工程师面试题及答案

硬件电路设计工程师面试题及答案

硬件电路设计工程师面试题及答案1.简述你在硬件电路设计中的经验,以及你曾经设计过的一项成功的电路项目。

答:我在硬件电路设计领域有丰富的经验,曾参与设计过一款高性能嵌入式处理器。

我负责处理器核心的设计,通过优化指令集和流水线结构,成功提高了性能,并通过仿真和验证确保了稳定性。

2.在硬件设计中,你如何平衡性能和功耗的关系?答:在硬件设计中,性能和功耗是相互制约的关系。

我通常采用多层次的优化策略,例如采用先进的低功耗工艺、使用节能算法以及通过电源管理技术来实现性能和功耗的平衡。

3.解释一下时序分析在电路设计中的作用。

答:时序分析在电路设计中是至关重要的,它用于确保电路在不同条件下的稳定性。

通过对时钟、信号传输延迟等进行详细的分析,可以确保电路在各种工作条件下都能够按照预期的时序要求工作。

4.谈谈你在高速电路设计中的经验,如何解决时序和信号完整性问题?答:在高速电路设计中,时序和信号完整性是关键挑战。

我曾经通过采用合适的布线规则、缓冲器的优化和信号重整等手段,成功解决了时序和信号完整性问题,确保了电路的可靠性和性能。

5.你对EMI/EMC的了解和处理方法是什么?答:我在电磁兼容性(EMC)方面有着深入的了解。

通过合理的布局和屏蔽设计、使用滤波器以及优化接地方式等手段,我成功降低了电磁干扰(EMI)水平,确保了设备在电磁环境中的稳定工作。

6.在多层PCB设计中,你如何优化布局以降低信号干扰?答:多层PCB设计中,通过巧妙的布局和层间引脚规划,我成功减小了信号回流路径,降低了串扰。

同时,巧妙使用地平面和电源平面,有效地降低了信号干扰和电磁辐射。

7.谈谈你在FPGA设计方面的经验,包括资源利用和时序优化。

答:在FPGA设计中,我注重资源的有效利用,通过巧妙的模块划分和精细的时序分析,成功实现了对FPGA资源的最优利用。

采用流水线和并行处理等技术,进一步提高了时序性能。

8.请详细介绍你在模拟电路设计中的经验,包括面对噪声和失真时的解决方法。

MCU微控制器工程师面试题

MCU微控制器工程师面试题

MCU微控制器工程师面试题
在进行MCU微控制器工程师面试时,通常会涉及到一些技术性问题,以便了解应聘者对于微控制器及相关领域的知识掌握情况。

以下
是一些可能出现在MCU微控制器工程师面试中的题目:
1. 请介绍一下MCU微控制器的特点以及在电子领域中的应用。

2. 什么是中断?请说明中断在MCU微控制器中的作用和实现方式。

3. 请解释一下定时器和计数器在MCU微控制器中的区别,并举例
说明它们的应用场景。

4. 什么是串行通信?请简要介绍SPI和I2C这两种常见的串行通信
协议,并说明它们之间的异同点。

5. 请说明一下脉宽调制(PWM)在MCU微控制器中的原理及实现
方法,并给出一个使用PWM控制LED亮度的示例。

6. 请解释一下GPIO引脚在MCU微控制器中的作用,如何配置GPIO引脚以及如何进行输入输出控制。

7. 什么是模拟信号和数字信号?请说明模数转换器(ADC)和数模
转换器(DAC)在MCU微控制器中的应用及原理。

8. 请简要介绍一下MCU微控制器的低功耗模式,以及如何在程序
设计中有效利用低功耗模式。

9. 请说明一下Flash和RAM在MCU微控制器中的用途和特点,以
及在程序设计中如何合理利用Flash和RAM资源。

10. 请解释一下嵌入式系统中的裸机编程和操作系统(RTOS)的区别,以及各自适用的场景。

以上题目仅为参考,在实际面试中可能会根据具体岗位和招聘要求有所不同,应聘者可以提前准备相关知识,以应对MCU微控制器工程师的面试挑战。

祝愿每位应聘者都能在面试中展现出色的表现,成功获得工作机会。

硬件电子工程师面试题及答案(精选)

硬件电子工程师面试题及答案(精选)

硬件电子工程师面试题及答案1.介绍一下你在硬件电子领域的工作经验和专业背景。

答:我拥有六年的硬件电子工程师经验,曾在ABC公司负责设计和优化嵌入式系统。

我持有电子工程学士学位,专注于电路设计和嵌入式系统开发。

2.请解释什么是PCB布局,以及在硬件设计中的重要性。

答:PCB布局是指在电路板上放置和连接各种元器件的过程。

合理的布局直接影响信号完整性和电磁兼容性。

例如,在高频电路中,合适的元件布局可以减少信号串扰,确保电路的性能稳定。

3.请谈谈你在EMI/EMC设计方面的经验,如何确保电路板符合电磁兼容性标准?答:我在设计阶段采用差分信号设计、合理的层次布局和地域划分来减少电磁干扰。

通过使用屏蔽罩、优化布线和添加滤波器等手段,我确保电路板在整个生命周期内符合EMC标准。

4.在硬件设计中,你是如何平衡性能和功耗的?答:我注重选择低功耗组件、采用先进的功耗管理技术,并在设计中使用时钟门控和动态电压调整等方法。

通过在不降低性能的前提下降低功耗,我成功设计了多个功耗敏感型项目。

5.描述一次你解决过的复杂信号完整性问题的经历。

答:在项目X中,我面对了一个高速总线上的时序问题。

通过精细的信号调整、增加信号缓冲和降低传输速率等手段,最终成功解决了信号完整性问题,并确保了系统的可靠性。

6.你在处理多层PCB时的经验是什么?有什么特殊考虑?答:在多层PCB设计中,我注重信号和电源分层,降低互ference。

同时,合理使用地层,减少地回流路径,确保信号质量。

在实际项目中,我成功设计了一个十层PCB,满足了高密度和高性能的需求。

7.请详细描述你在模拟电路设计方面的技能,特别是在放大电路和滤波器设计上的经验。

答:我熟练掌握了放大电路设计的基本原理,能够根据不同应用需求选择并配置合适的放大器。

在滤波器设计方面,我有经验设计低通、高通和带通滤波器,确保电路对特定频率的响应符合要求。

8.在硬件设计中,如何应对温度和湿度变化对电子元器件性能的影响?答:我在设计中采用了温度和湿度补偿技术,选择了温度范围广泛的元器件,并在关键部位加入散热装置。

硬件工程师面试题目

硬件工程师面试题目

硬件工程师面试题目硬件工程师面试题目一:题目一:请介绍一下你的硬件设计的经验和项目实践。

硬件工程师面试题目是非常重要的环节,通过这个环节,面试官可以了解到应聘者的技能水平、经验和能力。

在面试时,经常会有这样的问题:“请介绍一下你的硬件设计经验和项目实践”。

下面是一个适用于此题目的回答范例,希望对大家有所帮助。

回答范例:首先,我是一名有着丰富硬件设计经验的工程师。

我从大学开始专注于硬件设计领域,并在多个项目中积累了实践经验。

最值得一提的是,我曾参与了一款智能家居系统的设计与开发。

这个项目的目标是提供一个全面智能化的家庭控制系统,旨在提升人们的生活品质和便利性。

我在其中担任硬件设计师的角色,负责设计和实现各个硬件模块,包括主控板、传感器模块、通信模块等。

在整个项目中,我贡献了多项关键设计。

其中一个亮点是主控板的设计。

我根据系统需求和功能需求,采用了先进的处理器和存储器,并结合其他必要的硬件模块,成功地实现了主控板的功能。

通过精确的外设接口设计和电路优化,我大大提升了整个系统的性能和稳定性。

此外,我还负责了传感器模块的设计。

在研究市场上已有的传感器技术和方案后,我选择了最适合该项目需求的传感器,并在其基础上进行了技术改良和定制化设计。

通过对传感器的性能测试和算法优化,我成功地实现了准确的环境感知和数据采集。

在项目实践中,我充分发挥了团队协作的优势。

与软件工程师密切合作,我积极提供硬件实现的技术支持和解决方案。

我与其他成员保持密切沟通,遇到问题及时协调解决,并及时进行进度和成果的分享。

总的来说,通过这个项目,我不仅提升了自己的硬件设计能力,还增强了与其他团队成员协作的能力。

我相信,我的经验和实践能够为您的公司带来价值,并且我对硬件设计的热情和执着将使我在未来的项目中取得更好的成绩。

至此,我介绍完了我的硬件设计经验和项目实践,如果您有任何问题或需要进一步了解,请随时提问。

硬件工程师面试题目二:题目二:请介绍一下你对硬件设计流程的理解和操作。

硬件工程师面试题(一)

硬件工程师面试题(一)

硬件工程师面试题(一)硬件工程师面试题广泛涉及到硬件设计、嵌入式系统、电路原理和信号处理等领域,对于候选人的技术能力以及解决问题的能力都有较高的要求。

以下是一些常见的硬件工程师面试题,提供给广大求职者供参考。

1. 请简要介绍一下你的背景和经验。

在这个问题中,你需要向面试官展示你的专业背景和工作经验,可以简要介绍你的教育背景、实习经历、项目经验等。

重点强调与硬件工程相关的经验和技能。

2. 当你面对一个复杂的硬件设计问题时,你通常是如何解决的?这个问题考察你的解决问题能力和工作方法。

你可以从分析问题、制定解决方案、实施方案以及验证方案的角度进行回答。

强调你的逻辑思维和实践能力,同时也要强调你愿意与团队合作,寻求合理建议的态度。

3. 设计一种新型的电子产品,你会从哪些方面考虑?这个问题考察你的创新能力和全面思考问题的能力。

你可以从产品功能、硬件架构、电子元器件选型、电路设计、性能测试等方面进行回答。

可以结合你以往的项目经验,提出一套较完整的产品设计思路。

4. 你对FPGA的了解有多少?请谈谈你在FPGA设计方面的经验。

FPGA(Field-Programmable Gate Array)是一种可编程逻辑器件,具有高灵活性和可适应性。

这个问题考察你对FPGA的基本了解和实际应用经验。

可以介绍你在FPGA设计方面的技术水平,熟悉的开发环境和工具,以及参与的项目经验。

5. 解释一下什么是时序约束,为什么它在硬件设计中很重要?时序约束是针对硬件设计中的时序要求而设立的,用于确保各个信号的时钟周期、延迟和时序关系满足特定的要求。

这个问题考察你对时序约束的理解和应用。

你可以解释时序约束的作用,并举例说明如何通过设置约束来满足特定的时序要求。

6. 解释一下什么是同步和异步电路?同步电路是依靠时钟信号来同步各个模块的操作,把电路的工作状态限制在时钟信号的上升或下降沿。

异步电路则不依赖于时钟信号,通过特定的条件来触发电路操作。

MCU、硬件工程师笔试面试题--资料

MCU、硬件工程师笔试面试题--资料

单片机笔试面试题2007-12-18 17:201、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流流向.简述单片机应用系统的设计原则.(仕兰微面试题目)2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和P2.3参加译码,基本地址范围为3000H-3FFFH.该2716有没有重叠地址?根据是什么?若有蛐闯雒科?716的重叠地址范围.(仕兰微面试题目)3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图.(仕兰微面试题目)4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)5、中断的概念?简述中断的过程.(仕兰微面试题目)6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成.简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八位二进制数N),要求占空比为N/256. (仕兰微面试题目)下面程序用计数法来实现这一功能,请将空余部分添完整.MOV P1,#0FFHLOOP1 :MOV R4,#0FFH--------MOV R3,#00HLOOP2 :MOV A,P1--------SUBB A,R3JNZ SKP1--------SKP1:MOV C,70HMOV P3.4,CACALL DELAY :此延时子程序略----------------AJMP LOOP18、单片机上电后没有运转,首先要检查什么?(东信笔试题)9、What is PC Chipset? (扬智电子笔试)芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片.北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持.南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持.其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge).除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s.10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题.(未知)11、计算机的基本组成部分及其各自的作用.(东信笔试题)12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器). (汉王笔试)13、cache的主要部分什么的.(威盛VIA 2003.11.06 上海笔试试题)14、同步异步传输的差异(未知)15、串行通信与同步通信异同,特点,比较.(华为面试题)16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)模拟电路面试笔试题2007-12-18 17:291、基尔霍夫定理的内容是什么?(仕兰微电子)2、平板电容公式(C=εS/4πkd).(未知)3、最基本的如三极管曲线特性.(未知)4、描述反馈电路的概念,列举他们的应用.(仕兰微电子)5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法.(未知)8、给出一个查分运放,如何相位补偿,并画补偿后的波特图.(凹凸)9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因.(未知)10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量.(未知)11、画差放的两个输入管.(凹凸)12、画出由运放构成加法、减法、微分、积分运算的电路原理图.并画出一个晶体管级的运放电路.(仕兰微电子)13、用运算放大器组成一个10倍的放大器.(未知)14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的rise/fall时间.(Infineon笔试试题)15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器.当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图.(未知)16、有源滤波器和无源滤波器的原理及区别?(新太硬件)17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、带通、高通滤波器后的信号表示方式.(未知)18、选择电阻时要考虑什么?(东信笔试题)19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管还是N 管,为什么?(仕兰微电子)20、给出多个mos管组成的电路求5个点的电压.(Infineon笔试试题)21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述其优缺点.(仕兰微电子)22、画电流偏置的产生电路,并解释.(凹凸)23、史密斯特电路,求回差电压.(华为面试题)24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....) (华为面试题)25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图.(仕兰微电子)26、VCO是什么,什么参数(压控振荡器?) (华为面试题)27、锁相环有哪几部分组成?(仕兰微电子)28、锁相环电路组成,振荡器(比如用D触发器如何搭).(未知)29、求锁相环的输出频率,给了一个锁相环的结构图.(未知)30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举.(未知)31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线无损耗.给出电源电压波形图,要求绘制终端波形图.(未知)32、微波电路的匹配电阻.(未知)33、DAC和ADC的实现各有哪些方法?(仕兰微电子)34、A/D电路组成、工作原理.(未知)35、实际工作所需要的一些技术知识(面试容易问到).如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不一样了,不好说什么了.(未知)硬件工程师笔试面试题2007-12-18 17:251、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系.异步逻辑是各时钟之间没有固定的因果关系.3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能.在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门. 同时在输出端口应加一个上拉电阻.4、什么是Setup 和Holdup时间?(汉王笔试)5、setup和holdup时间,区别.(南山之桥)6、解释setup time和hold time的定义和在时钟信号延迟时的变化.(未知)7、解释setup和hold time violation,画图说明,并说明解决办法.(威盛VIA2003.11.06 上海笔试试题)Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求.建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间.输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器. 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间.如果hold time 不够,数据同样不能被打入触发器.建立时间(Setup Time)和保持时间(Hold time).建立时间是指在时钟边沿前,数据信号需要保持不变的时间.保持时间是指时钟跳变边沿后数据信号需要保持不变的时间.如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况.如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量.8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除.(仕兰微电子)9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争.产生毛刺叫冒险.如果布尔式中有相反的信号则可能产生竞争和冒险现象.解决方法:一是添加布尔式的消去项,二是在芯片外部加电容.10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的.CMOS输出接到TTL是可以直接互连.TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V.11、如何解决亚稳态.(飞利浦-大唐笔试)亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态.当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上.在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去.12、IC设计中同步复位与异步复位的区别.(南山之桥)13、MOORE 与MEELEY状态机的特征.(南山之桥)14、多时域设计中,如何处理信号跨时域.(南山之桥)15、给了reg的setup,hold时间,求中间组合逻辑的delay范围.(飞利浦-大唐笔试)Delay < period - setup – hold16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min.组合逻辑电路最大延迟为T2max,最小为T2min.问,触发器D2的建立时间T3和保持时间应满足什么条件.(华为)17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的delay,写出决定最大时钟的因素,同时给出表达式.(威盛VIA 2003.11.06 上海笔试试题)18、说说静态、动态时序模拟的优缺点.(威盛VIA 2003.11.06 上海笔试试题)19、一个四级的Mux,其中第二级信号为关键信号如何改善timing.(威盛VIA2003.11.06 上海笔试试题)20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径.(未知)21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等.(未知)22、卡诺图写出逻辑表达使.(威盛VIA 2003.11.06 上海笔试试题)23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和.(威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (V out-Vin) And also explain theoperation region of PMOS and NMOS for each segment of the transfer curve? (威盛笔试题circuit design-beijing-03.11.09)25、To design a CMOS invertor with balance rise and fall time,please definethe ration of channel width of PMOS and NMOS and explain?26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)27、用mos管搭出一个二输入与非门.(扬智电子笔试)28、please draw the transistor level schematic of a cmos 2 input AND gate andexplain which input has faster response for output rising edge.(less delaytime).(威盛笔试题circuit design-beijing-03.11.09)29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路.(Infineon笔试)30、画出CMOS的图,画出tow-to-one mux gate.(威盛VIA 2003.11.06 上海笔试试题)31、用一个二选一mux和一个inv实现异或.(飞利浦-大唐笔试)32、画出Y=A*B+C的cmos电路图.(科广试题)33、用逻辑们和cmos电路实现ab+cd.(飞利浦-大唐笔试)34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E).(仕兰微电子)35、利用4选1实现F(x,y,z)=xz+yz’.(未知)36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化简).37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形. (Infineon笔试)38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)39、用与非门等设计全加法器.(华为)40、给出两个门电路让你分析异同.(华为)41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0 多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制.(未知)43、用波形表示D触发器的功能.(扬智电子笔试)44、用传输门和倒向器搭一个边沿触发器.(扬智电子笔试)45、用逻辑们画出D触发器.(威盛VIA 2003.11.06 上海笔试试题)46、画出DFF的结构图,用verilog实现之.(威盛)47、画出一种CMOS的D锁存器的电路图和版图.(未知)48、D触发器和D锁存器的区别.(新太硬件面试)49、简述latch和filp-flop的异同.(未知)50、LATCH和DFF的概念和区别.(未知)51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的. (南山之桥)52、用D触发器做个二分颦的电路.又问什么是状态图.(华为)53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage. (未知)57、用D触发器做个4进制的计数.(华为)58、实现N位Johnson Counter,N=5.(南山之桥)59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰微电子)60、数字电路设计当然必问Verilog/VHDL,如设计计数器.(未知)61、BLOCKING NONBLOCKING 赋值的区别.(南山之桥)62、写异步D触发器的verilog module.(扬智电子笔试)module dff8(clk , reset, d, q);input clk;input reset;input [7:0] d;output [7:0] q;reg [7:0] q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule63、用D触发器实现2倍分频的V erilog描述? (汉王笔试)module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑.(汉王笔试) PAL,PLD,CPLD,FPGA.module dff8(clk , reset, d, q);input clk;input reset;input d;output q;reg q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule65、请用HDL描述四位的全加法器、5分频电路.(仕兰微电子)66、用VERILOG或VHDL写一段代码,实现10进制计数器.(未知)67、用VERILOG或VHDL写一段代码,实现消除一个glitch.(未知)68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解的).(威盛VIA 2003.11.06 上海笔试试题)69、描述一个交通信号灯的设计.(仕兰微电子)70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱.(扬智电子笔试)71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱数. (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求.(未知)72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计工程中可使用的工具及设计大致过程.(未知)73、画出可以检测10010串的状态图,并verilog实现之.(威盛)74、用FSM实现101101的序列检测模块.(南山之桥)a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0.例如a: 0001100110110100100110b: 0000000000100100000000请画出state machine;请用RTL描述其state machine.(未知)75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写).(飞利浦-大唐笔试)76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号).(飞利浦-大唐笔试)77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x为4位二进制整数输入信号.y为二进制小数输出,要求保留两位小数.电源电压为3~5v假设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程.(仕兰微电子)78、sram,falsh memory,及dram的区别?(新太硬件面试)79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9 -14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了.(降低温度,增大电容存储容量)(Infineon笔试)80、Please draw schematic of a common SRAM cell with 6 transistors,point outwhich nodes can store data and which node is word line control? (威盛笔试题circuit design-beijing-03.11.09)81、名词:sram,ssram,sdram名词IRQ,BIOS,USB,VHDL,SDRIRQ: Interrupt ReQuestBIOS: Basic Input Output SystemUSB: Universal Serial BusVHDL: VHIC Hardware Description LanguageSDR: Single Data Rate压控振荡器的英文缩写(VCO).动态随机存储器的英文缩写(DRAM).名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡1: 每个嵌入式系统都有只读存储器eprom之类的,请问rom中有些什么,如何布局2: 请描叙bootloader的主要功能和执行流程3: 简要分析嵌入式系统的体系结构4: 列出linux文件系统的目录结构5: 将变量a进行移位操作,首先设置a的第3位为1,然后清除a的第3位6: void GetMemory(char *p){p = (char *)malloc(100);}void Test(void){char *str = NULL;GetMemory(str);printf(str);}请问运行Test函数会有什么样的结果? 答:char *GetMemory(void){char p[] = "hello world";return p;}void Test(void){char *str = NULL;str = GetMemory();printf(str);}请问运行Test函数会有什么样的结果? 答:V oid GetMemory2(char **p, int num) {*p = (char *)malloc(num);}void Test(void){char *str = NULL;GetMemory(&str, 100);strcpy(str, "hello";printf(str);}请问运行Test函数会有什么样的结果? 答:void Test(void){char *str = (char *) malloc(100); strcpy(str, “hello”);free(str);if(str != NULL){printf(str);}}请问运行Test函数会有什么样的结果?单片机、MCU、计算机原理笔试面试题2007-12-18 17:221、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流流向.简述单片机应用系统的设计原则.(仕兰微面试题目)2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和P2.3参加译码,基本地址范围为3000H-3FFFH.该2716有没有重叠地址?根据是什么?若有,则写出每片2716的重叠地址范围.(仕兰微面试题目)3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图.(仕兰微面试题目)4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)5、中断的概念?简述中断的过程.(仕兰微面试题目)6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成.简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八位二进制数N),要求占空比为N/256. (仕兰微面试题目)下面程序用计数法来实现这一功能,请将空余部分添完整.MOV P1,#0FFHLOOP1 :MOV R4,#0FFH--------MOV R3,#00HLOOP2 :MOV A,P1--------SUBB A,R3JNZ SKP1--------SKP1:MOV C,70HMOV P3.4,CACALL DELAY :此延时子程序略----------------AJMP LOOP18、单片机上电后没有运转,首先要检查什么?(东信笔试题)9、What is PC Chipset? (扬智电子笔试)芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片.北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持.南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持.其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge).除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s.10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题.(未知)11、计算机的基本组成部分及其各自的作用.(东信笔试题)12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器). (汉王笔试)13、cache的主要部分什么的.(威盛VIA 2003.11.06 上海笔试试题)14、同步异步传输的差异(未知)15、串行通信与同步通信异同,特点,比较.(华为面试题)16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)。

硬件工程师招聘笔试题与参考答案(某世界500强集团)2024年

硬件工程师招聘笔试题与参考答案(某世界500强集团)2024年

2024年招聘硬件工程师笔试题与参考答案(某世界500强集团)(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、以下哪种接口常用于连接外部存储设备如硬盘、光驱等?A、USB接口B、HDMI接口C、PCI Express接口D、SATA接口2、在计算机硬件中,以下哪项不是构成CPU(中央处理器)的基本组件?A、控制单元B、运算单元C、寄存器D、主板3、在数字逻辑电路设计中,下列哪种触发器通常用于构建同步时序逻辑电路?A. SR锁存器B. JK触发器C. D锁存器D. 单稳态触发器4、如果一个8位二进制数表示的十进制范围是从-128到+127,那么这个数使用了哪种编码方法?A. 原码B. 反码C. 补码D. 无符号数5、在以下哪种情况下,一个硬件工程师可能会使用模拟电路?A. 设计一个微控制器的外围电路B. 实现一个高速数据通信接口C. 构建一个数字信号处理器D. 开发一个嵌入式系统6、在硬件设计中,以下哪个标准通常用于评估电子组件的可靠性?A. IPC-9595B. ISO/IEC 12207C. IEC 60730-1D. IEEE 802.37、在数字逻辑电路设计中,以下哪种门可以直接驱动一个LED灯?A、与门B、非门C、或门D、三态门8、在使用示波器测量一个未知频率的正弦波时,如果屏幕上的波形每两个周期显示完整,则水平刻度设置为10μs/div,总共有5格,请问该正弦波的频率是多少?A、1kHzB、5kHzC、10kHzD、25kHz9、在下列哪种情况下,一个简单的二进制计数器会溢出?A. 当计数器的值达到最大值时B. 当计数器的值达到最小值时C. 当计数器的值等于0时D. 当计数器的值等于1时 10、以下哪种接口通常用于外部设备与计算机之间的数据传输?A. USB(通用串行总线)B. FireWire(IEEE 1394)C. RS-232D. Ethernet二、多项选择题(本大题有10小题,每小题4分,共40分)1、以下哪些技术或组件是硬件工程师在设计和开发嵌入式系统时通常会使用的?A、微控制器(Microcontroller)B、场效应晶体管(MOSFET)C、线性稳压器(Linear Regulator)D、蓝牙模块(Bluetooth Module)E、操作系统(Operating System)2、在硬件设计过程中,以下哪些因素对电路的可靠性有重要影响?A、元件的选择与质量B、电路布局和布线C、散热设计D、电磁兼容性(EMC)E、抗干扰能力3、以下哪些组件属于硬件工程师在设计和测试嵌入式系统时可能会使用?()A. 微处理器(Microprocessor)B. 外部存储器(External Storage)C. 传感器(Sensors)D. 模拟电路(Analog Circuits)E. 通用接口(General Purpose Interface)4、在硬件设计中,以下哪些方法可以提高电路的抗干扰能力?()A. 使用低噪声元件B. 采用屏蔽和接地措施C. 优化电源设计,减少电源噪声D. 使用滤波器E. 提高电路的频率响应5、以下哪些是硬件工程师在电路设计过程中需要考虑的关键因素?()A. 电源稳定性B. 热设计C. 电磁兼容性D. 成本控制E. 信号完整性6、以下关于嵌入式系统硬件设计原则的描述,正确的是哪些?()A. 优先考虑性能,牺牲成本和功耗B. 在满足功能需求的前提下,尽量降低功耗C. 采用模块化设计,提高系统可扩展性D. 优先考虑成本,牺牲性能和功耗E. 保证系统稳定性,提高可靠性7、以下哪些技术或组件是现代嵌入式系统中常见的硬件组成部分?()A. 微控制器(MCU)B. 传感器C. 显示屏D. USB接口E. 无线通信模块8、在以下关于SATA接口的描述中,哪些是正确的?()A. SATA接口主要用于连接硬盘驱动器和主机系统B. SATA接口支持热插拔功能C. SATA接口的最高传输速率可以达到6GbpsD. SATA接口不支持RAID配置E. SATA接口具有较低的功耗9、以下哪些技术或设备属于硬件工程师在设计和测试嵌入式系统时可能需要使用的?()A. ARM处理器B. FPGA(现场可编程门阵列)C. 微控制器D. 液晶显示屏E. 电源管理芯片 10、以下哪些方法可以用于提高硬件设计的可测试性?()A. 设计模块化B. 使用可测试的接口C. 实现硬件设计规范D. 设计冗余功能E. 优化设计文档三、判断题(本大题有10小题,每小题2分,共20分)1、硬件工程师在进行电路设计时,所有元件都必须符合其额定电压和电流规格。

硬件、嵌入式工程师笔面试

硬件、嵌入式工程师笔面试

笔面试题1、技术类(1〕描述一下你的工程(2〕单片机 I/O 口需要注意的问题驱动能力不强,高电平驱动时需要加上拉电阻;电平匹配, xx 或分组。

51 单片机的 P0 口常用作数据线和低8 位地址线、 P2常用作高 8位地址线。

〔 3〕单片机不能启动的原因1〕晶振没有振荡,测量晶振是否起振;2〕一直在复位状态,检查复位电路;3〕程序飞了,检查程序;4〕程序编制错误,检查程序;5〕单片机坏了,更换单片机芯片;6〕硬件电路错误。

〔 4〕单片机最小系统1〕复位电路 :当引脚9出现2个机器周期以上高电平时,单片机复位,程序从头开始运行。

2)时钟电路:有振荡器电路产生频率等于晶振频率,这时用的是外界晶振。

也可以又外部单独输入,此时XTAL2脚接地,时钟信号由XTAL1输入。

3)电源电路: VCC和 GND引脚。

4〕程序下载电路。

〔并不严格包含〕(5〕xx 结构和 xxxx 结构哈佛结构:是一种将程序指令储存和数据储存分开的存储器结构。

首先到程序指令储存器中读取程序指令内容,解码后得到数据地址,再到相应的数据储存器中读取数据,并进行下一步的操作〔通常是执行〕。

程序指令储存和数据储存分开,数据和指令的储存可以同时进行,可以使指令和数据有不同的数据宽度,与xx. 诺曼结构处理器比较,哈佛结构处理器有两个明显的特点:1、使用两个独立的存储器模块,分别存储指令和数据,每个存储模块都不允许指令和数据并存;2、使用独立的两条总线,分别作为CPU与每个存储器之间的专用通信路径,而这两条总线之间毫无xx。

改良的哈佛结构,其结构特点为:1、使用两个独立的存储器模块,分别存储指令和数据,每个存储模块都不允许指令和数据并存,以便实现并行处理;2、具有一条独立的地址总线和一条独立的数据总线,利用公用地址总线访问两个存储模块〔程序存储模块和数据存储模块〕,公用数据总线那么被用来完成程序存储模块或数据存储模块与 CPU之间的数据传输;哈佛结构的微处理器通常具有较高的执行效率。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

单片机笔试面试题2007-12-18 17:201、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流流向.简述单片机应用系统的设计原则.(仕兰微面试题目)2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和P2.3参加译码,基本地址范围为3000H-3FFFH.该2716有没有重叠地址?根据是什么?若有蛐闯雒科?716的重叠地址范围.(仕兰微面试题目)3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图.(仕兰微面试题目)4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)5、中断的概念?简述中断的过程.(仕兰微面试题目)6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成.简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八位二进制数N),要求占空比为N/256. (仕兰微面试题目)下面程序用计数法来实现这一功能,请将空余部分添完整.MOV P1,#0FFHLOOP1 :MOV R4,#0FFH--------MOV R3,#00HLOOP2 :MOV A,P1--------SUBB A,R3JNZ SKP1--------SKP1:MOV C,70HMOV P3.4,CACALL DELAY :此延时子程序略----------------AJMP LOOP18、单片机上电后没有运转,首先要检查什么?(东信笔试题)9、What is PC Chipset? (扬智电子笔试)芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片.北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持.南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持.其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge).除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s.10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题.(未知)11、计算机的基本组成部分及其各自的作用.(东信笔试题)12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器). (汉王笔试)13、cache的主要部分什么的.(威盛VIA 2003.11.06 上海笔试试题)14、同步异步传输的差异(未知)15、串行通信与同步通信异同,特点,比较.(华为面试题)16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)模拟电路面试笔试题2007-12-18 17:291、基尔霍夫定理的内容是什么?(仕兰微电子)2、平板电容公式(C=εS/4πkd).(未知)3、最基本的如三极管曲线特性.(未知)4、描述反馈电路的概念,列举他们的应用.(仕兰微电子)5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法.(未知)8、给出一个查分运放,如何相位补偿,并画补偿后的波特图.(凹凸)9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因.(未知)10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量.(未知)11、画差放的两个输入管.(凹凸)12、画出由运放构成加法、减法、微分、积分运算的电路原理图.并画出一个晶体管级的运放电路.(仕兰微电子)13、用运算放大器组成一个10倍的放大器.(未知)14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的rise/fall时间.(Infineon笔试试题)15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器.当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图.(未知)16、有源滤波器和无源滤波器的原理及区别?(新太硬件)17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、带通、高通滤波器后的信号表示方式.(未知)18、选择电阻时要考虑什么?(东信笔试题)19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管还是N 管,为什么?(仕兰微电子)20、给出多个mos管组成的电路求5个点的电压.(Infineon笔试试题)21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述其优缺点.(仕兰微电子)22、画电流偏置的产生电路,并解释.(凹凸)23、史密斯特电路,求回差电压.(华为面试题)24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....) (华为面试题)25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图.(仕兰微电子)26、VCO是什么,什么参数(压控振荡器?) (华为面试题)27、锁相环有哪几部分组成?(仕兰微电子)28、锁相环电路组成,振荡器(比如用D触发器如何搭).(未知)29、求锁相环的输出频率,给了一个锁相环的结构图.(未知)30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举.(未知)31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线无损耗.给出电源电压波形图,要求绘制终端波形图.(未知)32、微波电路的匹配电阻.(未知)33、DAC和ADC的实现各有哪些方法?(仕兰微电子)34、A/D电路组成、工作原理.(未知)35、实际工作所需要的一些技术知识(面试容易问到).如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不一样了,不好说什么了.(未知)硬件工程师笔试面试题2007-12-18 17:251、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系.异步逻辑是各时钟之间没有固定的因果关系.3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能.在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门. 同时在输出端口应加一个上拉电阻.4、什么是Setup 和Holdup时间?(汉王笔试)5、setup和holdup时间,区别.(南山之桥)6、解释setup time和hold time的定义和在时钟信号延迟时的变化.(未知)7、解释setup和hold time violation,画图说明,并说明解决办法.(威盛VIA2003.11.06 上海笔试试题)Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求.建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间.输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器. 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间.如果hold time 不够,数据同样不能被打入触发器.建立时间(Setup Time)和保持时间(Hold time).建立时间是指在时钟边沿前,数据信号需要保持不变的时间.保持时间是指时钟跳变边沿后数据信号需要保持不变的时间.如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况.如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量.8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除.(仕兰微电子)9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争.产生毛刺叫冒险.如果布尔式中有相反的信号则可能产生竞争和冒险现象.解决方法:一是添加布尔式的消去项,二是在芯片外部加电容.10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的.CMOS输出接到TTL是可以直接互连.TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V.11、如何解决亚稳态.(飞利浦-大唐笔试)亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态.当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上.在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去.12、IC设计中同步复位与异步复位的区别.(南山之桥)13、MOORE 与MEELEY状态机的特征.(南山之桥)14、多时域设计中,如何处理信号跨时域.(南山之桥)15、给了reg的setup,hold时间,求中间组合逻辑的delay范围.(飞利浦-大唐笔试)Delay < period - setup – hold16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min.组合逻辑电路最大延迟为T2max,最小为T2min.问,触发器D2的建立时间T3和保持时间应满足什么条件.(华为)17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的delay,写出决定最大时钟的因素,同时给出表达式.(威盛VIA 2003.11.06 上海笔试试题)18、说说静态、动态时序模拟的优缺点.(威盛VIA 2003.11.06 上海笔试试题)19、一个四级的Mux,其中第二级信号为关键信号如何改善timing.(威盛VIA2003.11.06 上海笔试试题)20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径.(未知)21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等.(未知)22、卡诺图写出逻辑表达使.(威盛VIA 2003.11.06 上海笔试试题)23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和.(威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (V out-Vin) And also explain theoperation region of PMOS and NMOS for each segment of the transfer curve? (威盛笔试题circuit design-beijing-03.11.09)25、To design a CMOS invertor with balance rise and fall time,please definethe ration of channel width of PMOS and NMOS and explain?26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)27、用mos管搭出一个二输入与非门.(扬智电子笔试)28、please draw the transistor level schematic of a cmos 2 input AND gate andexplain which input has faster response for output rising edge.(less delaytime).(威盛笔试题circuit design-beijing-03.11.09)29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路.(Infineon笔试)30、画出CMOS的图,画出tow-to-one mux gate.(威盛VIA 2003.11.06 上海笔试试题)31、用一个二选一mux和一个inv实现异或.(飞利浦-大唐笔试)32、画出Y=A*B+C的cmos电路图.(科广试题)33、用逻辑们和cmos电路实现ab+cd.(飞利浦-大唐笔试)34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E).(仕兰微电子)35、利用4选1实现F(x,y,z)=xz+yz’.(未知)36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化简).37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形. (Infineon笔试)38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)39、用与非门等设计全加法器.(华为)40、给出两个门电路让你分析异同.(华为)41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0 多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制.(未知)43、用波形表示D触发器的功能.(扬智电子笔试)44、用传输门和倒向器搭一个边沿触发器.(扬智电子笔试)45、用逻辑们画出D触发器.(威盛VIA 2003.11.06 上海笔试试题)46、画出DFF的结构图,用verilog实现之.(威盛)47、画出一种CMOS的D锁存器的电路图和版图.(未知)48、D触发器和D锁存器的区别.(新太硬件面试)49、简述latch和filp-flop的异同.(未知)50、LATCH和DFF的概念和区别.(未知)51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的. (南山之桥)52、用D触发器做个二分颦的电路.又问什么是状态图.(华为)53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage. (未知)57、用D触发器做个4进制的计数.(华为)58、实现N位Johnson Counter,N=5.(南山之桥)59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰微电子)60、数字电路设计当然必问Verilog/VHDL,如设计计数器.(未知)61、BLOCKING NONBLOCKING 赋值的区别.(南山之桥)62、写异步D触发器的verilog module.(扬智电子笔试)module dff8(clk , reset, d, q);input clk;input reset;input [7:0] d;output [7:0] q;reg [7:0] q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule63、用D触发器实现2倍分频的V erilog描述? (汉王笔试)module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑.(汉王笔试) PAL,PLD,CPLD,FPGA.module dff8(clk , reset, d, q);input clk;input reset;input d;output q;reg q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule65、请用HDL描述四位的全加法器、5分频电路.(仕兰微电子)66、用VERILOG或VHDL写一段代码,实现10进制计数器.(未知)67、用VERILOG或VHDL写一段代码,实现消除一个glitch.(未知)68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解的).(威盛VIA 2003.11.06 上海笔试试题)69、描述一个交通信号灯的设计.(仕兰微电子)70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱.(扬智电子笔试)71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱数. (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求.(未知)72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计工程中可使用的工具及设计大致过程.(未知)73、画出可以检测10010串的状态图,并verilog实现之.(威盛)74、用FSM实现101101的序列检测模块.(南山之桥)a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0.例如a: 0001100110110100100110b: 0000000000100100000000请画出state machine;请用RTL描述其state machine.(未知)75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写).(飞利浦-大唐笔试)76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号).(飞利浦-大唐笔试)77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x为4位二进制整数输入信号.y为二进制小数输出,要求保留两位小数.电源电压为3~5v假设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程.(仕兰微电子)78、sram,falsh memory,及dram的区别?(新太硬件面试)79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9 -14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了.(降低温度,增大电容存储容量)(Infineon笔试)80、Please draw schematic of a common SRAM cell with 6 transistors,point outwhich nodes can store data and which node is word line control? (威盛笔试题circuit design-beijing-03.11.09)81、名词:sram,ssram,sdram名词IRQ,BIOS,USB,VHDL,SDRIRQ: Interrupt ReQuestBIOS: Basic Input Output SystemUSB: Universal Serial BusVHDL: VHIC Hardware Description LanguageSDR: Single Data Rate压控振荡器的英文缩写(VCO).动态随机存储器的英文缩写(DRAM).名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡1: 每个嵌入式系统都有只读存储器eprom之类的,请问rom中有些什么,如何布局2: 请描叙bootloader的主要功能和执行流程3: 简要分析嵌入式系统的体系结构4: 列出linux文件系统的目录结构5: 将变量a进行移位操作,首先设置a的第3位为1,然后清除a的第3位6: void GetMemory(char *p){p = (char *)malloc(100);}void Test(void){char *str = NULL;GetMemory(str);strcpy(str, "hello world";printf(str);请问运行Test函数会有什么样的结果? 答:char *GetMemory(void){char p[] = "hello world";return p;}void Test(void){char *str = NULL;str = GetMemory();printf(str);}请问运行Test函数会有什么样的结果? 答:V oid GetMemory2(char **p, int num) {*p = (char *)malloc(num);}void Test(void){char *str = NULL;GetMemory(&str, 100);strcpy(str, "hello";printf(str);}请问运行Test函数会有什么样的结果? 答:void Test(void){char *str = (char *) malloc(100); strcpy(str, “hello”);free(str);if(str != NULL){strcpy(str, “world”);printf(str);}请问运行Test函数会有什么样的结果?单片机、MCU、计算机原理笔试面试题2007-12-18 17:221、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流流向.简述单片机应用系统的设计原则.(仕兰微面试题目)2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和P2.3参加译码,基本地址范围为3000H-3FFFH.该2716有没有重叠地址?根据是什么?若有,则写出每片2716的重叠地址范围.(仕兰微面试题目)3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图.(仕兰微面试题目)4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)5、中断的概念?简述中断的过程.(仕兰微面试题目)6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成.简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八位二进制数N),要求占空比为N/256. (仕兰微面试题目)下面程序用计数法来实现这一功能,请将空余部分添完整.MOV P1,#0FFHLOOP1 :MOV R4,#0FFH--------MOV R3,#00HLOOP2 :MOV A,P1--------SUBB A,R3JNZ SKP1--------SKP1:MOV C,70HMOV P3.4,CACALL DELAY :此延时子程序略----------------AJMP LOOP18、单片机上电后没有运转,首先要检查什么?(东信笔试题)9、What is PC Chipset? (扬智电子笔试)芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片.北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持.南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持.其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge).除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s.10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题.(未知)11、计算机的基本组成部分及其各自的作用.(东信笔试题)12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器). (汉王笔试)13、cache的主要部分什么的.(威盛VIA 2003.11.06 上海笔试试题)14、同步异步传输的差异(未知)15、串行通信与同步通信异同,特点,比较.(华为面试题)16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)。

相关文档
最新文档