天大2018年6月考试《数字电子技术基础》离线作业考核试题
最新【数字电子技术基础第六版答案】数字电子技术基础试题及答案.doc
【个人简历范文】数字电子技术基础试题及答案有哪些内容呢?我们不妨一起来参考下范文吧!希望对您有所帮助!以下是为您搜集整理提供到的数字电子技术基础试题及答案内容,希望对您有所帮助!欢迎阅读参考学习!数字电子技术基础试题及答案一、单项选择题(每小题1分,共10分)1、以下描述一个逻辑函数的方法中,( )只能唯一表示。
A.表达式B.逻辑图C.真值表D.波形图2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可( )。
A.接高电平B.接低电平C.悬空D.通过电阻接地3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为( )。
A.11001111B.11110100C.11110010D.111100114、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是( )。
A.A或B中有一个接“1”B.A或B中有一个接“0”C.A和B并联使用D.不能实现5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为( )。
A.16B.4C.8D.26、下列几种TTL电路中,输出端可实现线与功能的门电路是( )。
A.或非门B.与非门C.异或门D.OC门7、下列几种A/D转换器中,转换速度最快的是( )。
A.并行A/D转换器B.计数型A/D转换器C.逐次渐进型A/D转换器D.双积分A/D转换器8、存储容量为8K×8位的ROM存储器,其地址线为( )条。
A.8B.12C.13D.149、4个触发器构成的8421BCD码计数器,共有( )个无效状态。
A.6B.8C.10D.1210、以下哪一条不是消除竟争冒险的措施( )。
A.接入滤波电路B.利用触发器C.加入选通脉冲D.修改逻辑设计二、填空题(每空1分,共20分)1、时序逻辑电路一般由()和( )两分组成。
2、多谐振荡器是一种波形产生电路,它没有稳态,只有两个3、数字电路中的三极管一般工作于________区和________区。
天大2018年6月考试《模拟电子技术基础》离线作业考核试题(第五组答案)
第五组:计算题一、( 本题25分 )放大电路如图所示,已知U CC V =20,U BE .V =07,晶体管的电流放大系数β=100,欲满足I C mA =2,U CE V =4的要求,试求(1)电阻R B ,R C 的阻值;(2)计算放大电路的电压放大倍数答: (1) R U U I U B CC BE B CC BE C =-=-=-=U I β10020072965(.)k k ΩΩ由 U U I R CE CC C C =- 得 R U U I CCC CE C k k =-=-=20428ΩΩo U CC二、 ( 本题15分 )桥式整流、滤波、稳压电路如图所示,(1)求输出电压U o;(2)若W7812的片压降U1-2=3V,求输入电压U I ;(3)求变压器二次电压U2。
答:U o三、( 本 题30分 )由理想运放构成的电路如图,试求(1) 写出各电路的iov v A =表达式;(2)说明各电路的运算功能.。
(3)若所有电阻的阻值都相等,i v =1V , 则各电路的o v =?v i解:(1)图(a)12R R ui u o -= 运算功能为反相输入。
(2) 图(b)344121R R R R R R ui u o +⨯+= 运算功能为减法运算。
(3)四、( 本 题30分 )图示电路为单端输入-双端输出差分放大电路,已知 β = 50,U BE = 0.7 V ,试(1)计算静态工作点(2)差模电压放大倍数A d = u O / u i 。
解:(1) 静态时A ====⨯⨯⨯-=≈=⨯⨯=≈≈10.4μmA 5052.0V 8.9V )1052.0101015(-mA 52.0A 103.142152CB 3-3C C CC CE 3E EE E βI I I R V U R V I I C (2) 差摸放大倍数44.1751085.2101050K 85.2]52.02651300[]26)1(300[33be B C d E -=⨯⨯⨯-=+-=Ω=Ω⨯+=++=r R R A I r be ββ。
【数字电子技术基础】试题和答案
《数字电子技术基础》一、填空题(每空1分,共5分)1.十进制9用余3码表示为 1100 。
2. 逻辑函数Y=A (B+C ),其反函数Y =C B A +。
对偶函数Y ’= A + BC 。
3. OC 门在实际使用时必须在输出端外接 负载电阻和电源 。
4. 设计模值为30的计数器至少需要 5 级触发器。
二、选择题(每题2分,共10分)1. 逻辑函数的描述有多种,下面 B 描述是唯一的。
A.逻辑函数表达式B.卡诺图C.逻辑图D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。
A.15B.8C.7D.1 3. 可用来暂时存放数据的器件是 B 。
A.译码器B.寄存器C.全加器D.编码器 4. D 可用来自动产生矩形脉冲信号。
A.施密特触发器B.单稳态触发器C.T 触发器D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。
A.整形、延时、鉴幅B. 整形、鉴幅、定时C.延时、定时、整形D.延时、定时、存储三、化简题(每题5分、共10分)用卡诺图化简下列逻辑函数,要求用与或式。
⒈ D C A D C A C B A D C ABD ABC Y +++++= 解:D A D C A D C A C B A D C ABD ABC Y +=+++++=得分 评卷人 复查人得分 评卷人 复查人得分 评卷人 复查人⒉ ∑∑+=)15,14,13,12,11,10()9,8,7,6,5(d m Y解:BD BC A d m Y ++=+=∑∑)15,14,13,12,11,10()9,8,7,6,5(四、分析题(共30分)1.(本题10分)分析电路,要求给出最简的与或逻辑表达式。
解:⒈逐级写表达式并化简:(6分)C B A B A C B B A B A BC B A BC B A Y +=+⋅+=⋅⊕=+⊕=)()()(⒉列真值表:(2分)A B C Y 0 0 00 0 1 0 1 00 0 1得分 评卷人 复查人0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0⒊逻辑功能:(2分)当C 为0时,输出Y 为两输入A 、B 异或,当C 为1时,输出Y 为A ·B 。
天大2018年6月考试《模拟电子技术基础》离线作业考核试题
------------------------------------------------------------------------------------------------------------------------------模拟电子技术基础要求: 一、独立完成,下面五组题目中,请任选其中一组题目作答,满分100分;二、答题步骤:1. 使用A4纸打印学院指定答题纸(答题纸请详见附件);2. 在答题纸上使用黑色水笔....按题目要求手写..作答;答题纸上全部信息要求手写,包括学号、姓名等基本信息和答题内容,请写明题型、题号;答题页数不要超过2页;三、提交方式:请将作答完成后的整页答题纸以图片形式依次粘贴在一个.......Word .... 文档中...上传(只粘贴部分内容的图片不给分),图片请保持正向、清晰; 1. 上传文件命名为“中心-学号-姓名-科目.doc ” 2. 文件容量大小:不得超过20MB 。
提示:未按要求作答题目的作业及雷同作业,成绩以....................0.分记..! 题目如下: 第一组:计算题一、( 本 题40分 )电 路 如 图 所 示, 已 知 晶 体 管T 的β= 50,U BE = 0.7 V ,R B1 = 24 k Ω,R B2 =15 k Ω,R C = 2 k Ω,R E = 2 k Ω,R L =10 k Ω,要 求:(1) 估 算 静 态 工 作 点 Q ;(2) 推 导 分 别 自M 、N 两 端 输 出 时 的 电 压 放 大 倍 数 的 表 达 式。
二、( 本 题20分 )电 路 如 图 所 示 R 110=k Ω,R F k =100Ω,输 入 电 压 u u I1I2V ==05. 试 求: 当 开 关 S 打 开 和 闭 合 时 输 出 电 压 u O 分 别 为 多 少?三、 ( 本 题20分 )整 流 滤 波 电 路 如 图 所 示, 二 极 管 为 理 想 元 件, 已 知 负 载 电 阻 R L =55Ω ,负 载 两 端 直 流 电 压U O V =110,试 求 变 压 器 副 边 电 压 有 效 值 U 2, 并 在 下 表 中 选 出 合 适 型 号 的 二 极 管。
数字电子技术试卷试题答案汇总(完整版)
《数字电子技术基础》试题及答案汇总第一套一、填空题(每空1分,共20分)1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。
主从RS 触发器的特性方程 ,主从JK 触发器的特性方程 ,D 触发器的特性方程 。
二、选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A3、A 、Y=AB B 、Y 处于悬浮状态C 、Y=B A +4、下列图中的逻辑关系正确的是 ( )A 、Y=B A + B 、Y=B A +C 、Y=AB 5、下列说法正确的是( )A 、主从JK 触发器没有空翻现象B 、JK 之间有约束C 、主从JK 触发器的特性方程是CP 上升沿有效。
6、下列说法正确的是( )A 、同步触发器没有空翻现象B 、同步触发器能用于组成计数器、移位寄存器。
C、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是()A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制8、下列说法是正确的是()A、施密特触发器的回差电压ΔU=U T+-U T-B、施密特触发器的回差电压越大,电路的抗干扰能力越弱C、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B ()2、当输入9个信号时,需要3位的二进制代码输出。
数电试题及答案(五套)学习资料
数电试题及答案(五套)《数字电子技术基础》试题一一、填空题(22分每空2分)1、A 0 _________ , A 1 _____ 。
2、JK触发器的特性方程为:___________o3、单稳态触发器中,两个状态一个为—态,另一个为—态•多谐振荡器两个状态都为态,施密特触发器两个状态都为______ 态•4、组合逻辑电路的输出仅仅只与该时刻的____ 有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D7~D O),输出为0~25.5V的模拟电压。
若数字信号的最低位是“ 1其余各位是“0”则输出的模拟电压为 _______ o6、一个四选一数据选择器,其地址输入端有_____ 个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1) Y (A,B,C,D) =Em (0,1,2,3,4,5,6,7,13,152) L(A,B,C,D) m(0,13,14,15) d(1,2,3,9,10,11)利用代数法化简逻辑函数,必须写出化简过程3) F(A,B,C) AB ABC A(B AB)三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0)er15—QCP TC1|_ 0! f k i ■■■■Q四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11 分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计个六进制加法计数器。
(8分)2、六、分析画图题(8分)画出下图所示电路在M作用下,输出电压的波形和电压传输特性清零RD预置LD使能EP ET钟p时c预置数据输入D C B A输出Q D Q C Q BQ AL X X X X XXXX L L L LH L X X T D C B A D C B AH H L X X XXXX保持H H X L X XXXX保持H H H H T XXXX计数《数字电子技术基础》试题一答案一、填空题(22分每空2分)1、A,A2、Q n 1 JQ n KQ n3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分每小题5分)1) Y (A,B,C,D) =Em (0,1,2,3,4,5,6,7,13,15 =A BD2) L(A,B,C,D) m(0,13,14,15) d(1,2,3,9,10,11) AB ADAC113) F(A,B,C) AB ABC A(B AB)A B BC AB AB A B BC A 0 、画图题(10分每题5分)2、.gnjiTLar T TTTTTTLjnTL a _r ri_r四、分析题(17分)1、( 6 分)L A B2、( 11分)五进制计数器123456789cJUWWWUL Q« I LJ _I _Ii rQi I I I Q E五、设计题(28分) 1、( 20 分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“ 1”表示正常,0”表示不正常,令 输出为R , 丫, G 表示红、黄、绿三个批示灯的 状态,1”表示亮,0”表示灭。
数字电子技术基础试题及答案
D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11.AB )。
12.13二、分)或未选均无分。
)1.?函数A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( C )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( C )个。
天大2018年6月考试《数字电子技术基捶离线作业考核试题
天大2018年6月考试《数字电子技术基捶离线作业考核试题一、独立完成,下面五组题目中,请任选其中一组题目作答,满分100分;二、答题步骤:1. 使用A4纸打印学院指定答题纸(答题纸请详见附件);在答题纸上使用黑色水笔按题目要求手写作答;答题纸上全部信息要求手写,包括学号、姓名等基本信息和答题内容,请写明题型、题号;答题页数不要超过2页;三、提交方式:请将作答完成后的整页答题纸以图片形式依次粘贴在一个Word文档中上传(只粘贴部分内容的图片不给分),图片请保持正向、清晰;1. 上传文件命名为”中心-学号-姓名-科目.doc”2. 文件容量大小:不得超过20MB。
提示:未按要求作答题目的作业及雷同作业,成绩以0分记!题目如下:第一组:计算题一、(本题20分)逻辑电路如图所示,写出逻辑式并化简成最简与或表达式,画出逻辑电路图。
二、(本题25分)试用与非门设计一个三人表决组合逻辑电路(输入为A、B、C,输出为F),要求在A有一票否决权的前提下遵照少数服从多数原则,即满足:1、A=0时,F一定等于0,2、A、B、C中有2个以上等于1,则输出F=1。
试:(1)写出表决电路的真值表;(2)写出表决电路的逻辑表达式;(3)画出用与非门设计的逻辑电路图。
三、(本题30分)已知逻辑电路图及C 脉冲波形,试:(1)写出各触发器的驱动方程;(2)列出逻辑状态表;(3)画出输出,的波形(设,的初始状态均为”0”)。
四、(本题25分)由555 集成定时器组成的电路如图1 所示。
已知电容C=10μF,电阻R=100KΩ,输入的波形如图2 所示。
试:(1)说明由555集成定时器和R、C组成的是何种触发器(单稳态、双稳态、无稳态);(2)求输出脉冲的宽度的值;(3)画出电容电压和输出电压的波形。
第二组:计算题一、(本题20分)逻辑电路如图所示,试答:1、写出逻辑式并转换为最简与或表达式,2、画出用”与”门及”或”门实现的逻辑图。
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = (1E.4 ) 16 。
2 . 逻辑函数L = + A+ B+ C +D =1 。
3 . 三态门输出的三种状态分别为:低电平、高电平和高阻态。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术基础试卷及答案8套
数字电子技术基础试卷及答案8套(共29页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
FM2M1 F0 00 1111三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
23123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-14BCCPAEpE T LDDQ0Q1 Q3Q2 74LS163 Rd1M&1计数脉冲1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C、V01、A、B、C的波形。
并计算出V01波形的周期T=。
56数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
数字电子技术基础试卷及答案
数字电子技术基础 I 试 卷(作业考核 线下) B 卷(共 6 页)注:请您单面打印,使用黑色或蓝色笔,手写完成作业。
杜绝打印,抄袭作业。
一、化简逻辑函数1、用公式法化简逻辑函数C AB C B BC A AC C B A F +++=),,(。
答案:BCC B B C B C A C AB B C A C AB C B C B C A C AB C B BC AC C AB C B C B A A F =+=++⋅=++⋅=++⋅+⋅=+++=+++=)(2、用卡诺图法化简逻辑函数表达式F 1(A,B,C,D )=∑m (1,3,5,9)+∑d (7,11,13)和∑=),,,,,,,,,(),,,(15141312111098752m m m m m m m m m m D C B A F 。
要求:(1)写出最简的与或表达式;(2)用最少量的两输入与非门实现F 1和F 2,画出逻辑电路图。
答案:AB CD 00011110000111101111×××ABCF 1D AC D A D C F =+=1或D BC D B D C F =+=1AB CD 00011110000111101111111111AB DF 2BD A BD A F ⋅=+=2三、试设计一判定电路。
该电路输入为8421 BCD 码,当输入数大于3小于7时输出为1,否则为0。
要求:(1)只用一片四选一数据选择器实现,画出逻辑图。
四选一数据选择器的逻辑符号如图所示。
(2)用最少量二输入与非门实现,画出逻辑图。
D 0D 1D 2D 3FEA 0A 14选1MUX答案:AB CD 0001111000011110×1××1×××1D B D B D B D B D C B CD B D B C B F +=++⋅==+= D 0=D 3=0;D 1=D 2=1B D 0D 1D 2D 3FEA 0A 14选1MUXD10BC DF四、试用图(a)给定的触发器和门电路设计一个满足图 (b)所示的各信号时序关系的电路。
大学课程《数字电子技术基础》试题及答案
大学课程《数字电子技术基础》试题及答案一、填空题时序逻辑电路1.所谓时序逻辑电路是指电路的输出不仅与当时的有关,而且与电路的有关。
答:输入,历史状态2.含有触发器的数字电路属于逻辑电路。
答:时序3.计数器按照各触发器是否同时翻转分为式和式两种。
答:同步,异步4.某计数器状态转换图如图,该电路为________进制计数器。
答:55.某计数器的输出波形如图1所示,该计数器是进制计数器。
答:56. N个触发器可以构成最大计数长度(进制数)为的计数器。
答: 2N7.若要构成七进制计数器,最少用个触发器,它有个无效状态。
答: 3 18.若要构成十进制计数器,至少用个触发器,它有个无效状态。
答:4 69.串行传输的数据转换为并行传输数据时,可采用寄存器。
答:移位10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于计数器。
答:同步11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。
答:异步12.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
答:10013.驱动共阳极七段数码管的译码器的输出电平为()有效。
答:低二、选择题时序逻辑电路1.时序逻辑电路中一定包含。
A、触发器B、组合逻辑电路C、移位寄存器D、译码器答:A2.在同步计数器中,各触发器状态改变时刻()。
A、相同B、不相同C、与触发器有关D、与电平相同答:A3.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。
A.没有触发器B. 没有统一的时钟脉冲控制C.没有稳定状态D. 输出只与内部状态有关答:B4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是()。
A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000—0111答:A Array 5.某计数器的状态转换图如右:其计数的容量为( )A.8 B. 5C. 4D. 3答:B6.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。
数字电子技术基础题库及答案
试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )5.PLA 的与阵列和或阵列均可编程。
( )6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
------------------------------------------------------------------------------------------------------------------------------
数字电子技术基础
要求:
一、独立完成,下面五组题目中,请任选其中一组题目作答,满分100分;
二、答题步骤:
1.使用A4纸打印学院指定答题纸(答题纸请详见附件);
2.在答题纸上使用黑色水笔
..作答;答题纸上全部信息要求手
....按题目要求手写
写,包括学号、姓名等基本信息和答题内容,请写明题型、题号;答题页数不要超过2页;
三、提交方式:请将作答完成后的整页答题纸以图片形式依次
....
..Word
...一个
..粘贴在
文档中
...上传(只粘贴部分内容的图片不给分),图片请保持正向、清晰;
1.上传文件命名为“中心-学号-姓名-科目.doc”
2.文件容量大小:不得超过20MB。
提示:未按要求作答题目
....0.分记
..!
...及雷同作业
.....,成绩以
........的作业
题目如下:
第一组:
计算题
一、(本题20分)
逻辑电路如图所示,写出逻辑式并化简成最简与或表达式,画出逻辑电路图。
二、(本题25分)
试用与非门设计一个三人表决组合逻辑电路(输入为A、B、C,输出为F),要求在A有一票否决权的前提下遵照少数服从多数原则,即满足:1、A=0时,F一定等于0,2、A、B 、C中有2个以上等于1,则输出F=1。
试:(1)写出表决电路的真值表;(2)写出表决电路的逻辑表达式;(3)画出用与非门设计的逻辑电路图。
三、(本题30分)
已知逻辑电路图及C脉冲波形,试:(1)写出各触发器的驱动方程;(2)列出逻辑状态表;(3)画出输出Q0,Q1的波形(设Q0,Q1的初始状态均为“0”)。
四、(本题25分)
由555 集成定时器组成的电路如图1 所示。
已知电容C=10μ
u的波形如图2 所示。
F,电阻R=100KΩ,输入
1
------------------------------------------------------------------------------------------------------------------------------
试:(1)说明由555集成定时器和R 、C 组成的是何种触发器(单稳态、 双稳态、 无稳态);(2)求输出脉冲的宽度的值;(3)画出电容电压C u 和输出电压O u 的波形。
第二组:
计算题
一、(本题20分)
逻辑电路如图所示,试答: 1、写出逻辑式并转换为最简与或表达式,2、画出用“与”门及“或”门实现的逻辑图。
二、(本题25分)
试用与非门设计一个三人表决组合逻辑电路(输入为A 、B 、C ,输出为F),要求在A 有一票决定权的前提下遵照少数服从多数原则,即满足:1、A=1时,F 一定等于1,2、A 、B 、C 中有两2个以上等于1,则输出F=1。
试:(1)写出表决电路的真值表;
(2)写出表决电路的逻辑表达式并化简; (3)画出用与非门设计的逻辑电路图。
三 、(本题30分)
已知逻辑电路图及C 脉冲波形, 试:(1)写出各触发器的驱动方程;(2)列出逻辑状态表;(3)画出输出 Q 0,Q 1 的波形(设Q 0,Q 1 的初始状态均为“0”)。
四、(本题25分)
由555集成定时器组成的电路如图1 所示。
已知电容C =100 F ,输入I u 和输出O u 的波形如图2 所示。
试 (1) 说明由555 集成定时器和R 、C 组成的是何种触发器(单稳态、 双稳 态、 无稳态),(2) 对应输入I u 和输出 O u 的波形画出电容C 的电压波形图 ,(3)求电阻R 的值。
第三组:
计算题
一、(本题20分)
试写出图示逻辑电路的逻辑表达式,并化为最简与或式。
二、(本题25分)
时序逻辑电路如图所示,已知初始状态Q 1Q 0=00。
(1)试写出各触发器的驱动方程; (2)列出状态转换顺序表; (3)说明电路的功能; 三、(本题30分)
------------------------------------------------------------------------------------------------------------------------------
由集成定时器555组成的电路如图所示,已知:R 1=R 2=10 k Ω,C =5μF 。
(1)说明电路的功能; (2)计算电路的周期和频率。
四、(本题25分)
用二进制计算器74LS161和8选1数据选择器连接的电路如图所示, (1)试列出74LS161的状态表; (2)指出是几进制计数器; (3)写出输出Z 的序列。
第四组:
计算题
一、(本题20分)
1、证明图示电路中的两个逻辑电路具有相同的逻辑功能;
2、写出改用与非门实现该逻辑
电路的表达式。
二、(本题20分)
已知逻辑电路如图(a )所示,触发器初始状态为0,其输入信号见图(b ), (1)写出输出Q 端的逻辑表达试; (2)试写出输出Q 端波形的特征。
三、(本题35分)
试用与非门设计一个组合逻辑电路,设有三个工作台A 、B 、C ,要求:A 工作,则C 必须工作;B 工作则C 必须工作;C 可单独工作。
如不满足上述要求,则发出警报信号(A 、B 、C 工作台工作及输出报警F 均用1表示)。
A
(a)
(b)
&
A
F 1
B
2
------------------------------------------------------------------------------------------------------------------------------
(1)列出真值表
(2)写出输出报警F的逻辑表达式并化简为最简与或表达式;
(3)画出逻辑电路图。
四、(本题25分)
在图示时序逻辑电路中,已知各触发器初始状态皆为“0”。
(1)列出逻辑表;
(2)说明电路功能。
第五组:
计算题
一、(本题20分 )
某逻辑符号如图1所示,其输入波形如图2所示。
试答:(1) 写出逻辑表达式;(2) 画出输出F的波形;(3) 列出其状态表。
二、 (本题20分 )
已知逻辑电路和输入A,B,C 的波形如图所示,试答:(1)写出逻辑式,(2)画出输出F的波形。
三、(本题35分 )
逻辑电路如图所示,试答:(1)写出逻辑式并化简;(2)用与门、或门及非门实现原逻辑功能,写出其逻辑式,画出逻辑图。
四、 (本题25分 )
已知主从JK触发器的C 脉冲和J、K 的波形如图所示。
试答:(1)此触发器实现什么功能?(2)在C 脉冲到来时,此触发器是C 脉冲的上升沿翻转还是在下降沿翻转?(3)在画出其输出Q的波形(设Q的初始状态为“0”),(4)如果C 脉冲的频率为10KHz,则输出Q的波形频率为多少?。