《计算机组成原理》第03章在线测试

合集下载

计算机组成原理—习题解答(第三章)

计算机组成原理—习题解答(第三章)


Copyright ©2012 Computer Organization Group. All rights reserved.
第三章 3.10
题解:
⑴ 64K×32位 / 16K×8位 = 4×4 = 16片; ⑵ 见下页; ⑶ 8ms / 128 = 62.5us,刷新周期为62.5us,128个刷新周期; ⑷ 分散式对存储器刷新一遍用时128×0.5us×2=128us,在8ms
题解: 1ms(1000us)内必须刷新64次,每次刷新时间为1/4us ,则1ms内16us用于刷新,比例为1.6%。 或者, 1ms中包含的存取周期数为:1ms/250ns=4000个

Copyright ©2012 Computer Organization Group. All rights reserved.
第三章 3.10
A6~0行 A13~7列
A6~0 刷新
A14
A15 -RAS
REF
A6~0 地址 -WE 多路 选择 -RAS0 器
-RAS1
片 选 译 -RAS2 码 器 2:4 -RAS3
-CAS

A6~0 -WE
16KX8 DRAM
16KX8 DRAM
第三章 3.6
3.6若用1M×1位的DRAM芯片构成1M×16位的主存储器 ,芯片内部存储元排列成正方形阵列,其刷新最大间隔时 间为4ms。则采用异步刷新时,两次刷新操作应相隔多长 时间?4ms时间内共需多少个刷新周期?
题解: 刷新定时信号的周期时间为: 4ms/1024 = 3.9us; ; 4ms时间内共需1024个刷新周期。
题解:
(1) 寻址范围=64K / (32/8) = 16K字;存储容量为16K×32bit。 (2) 字地址与字节地址的分配:(大端方式)

计算机组成原理 第3章 习题参考答案

计算机组成原理 第3章 习题参考答案

计算机组成原理第3章习题参考答案1. (1)B (2)D (3)B (4)C (5)D (6)C (7)A (8)B2. 解:(1)0.00111 (2)0.11001 (3)-0.101003. 解:[X+Y]变补 = (312022)8[X-Y]变补= (110000)8 溢出(两符号位01)4. 解:(运算过程请参考书中例题)(1)1,101011000010(2)0,000011010010(3)1,000011010010(4)0,0110001110015. 解:(运算过程请参考书中例题)(1)[X/Y]原=1,11000;余=0.10101*2-5=1,11010;余=0.11010*2-5(2)[X/Y]原=1,10000;余=0.01011*2-5(3)[X/Y]原(4)溢出6. 答:原码一位乘法运算过程中,每一步相加的和有可能往前有进位,所以部分积的符号位用一位,以保留往前的进位,然后再进行右移操作;原码两位乘法中的运算过程使用了补码运算,由于有乘2运算,也就是往左移操作,每一步相加的和有可能往前有进位,且有可能影响两个符号位,所以部分积的符号位要三位,以保留往前的进位,然后进行右移操作时可以根据最高符号位确定往右补的编码。

7. 答:运算器的基本结构应包括以下几个部分:(1) 能实现算术和逻辑运算功能的部件ALU;(2) 存放待加工的信息或加工后的结果信息的通用寄存器组;(3) 按操作要求控制数据输入的部件:多路开关或数据锁存器;(4) 按操作要求控制数据输出的部件:输出移位和多路开关;(5) 计算器与其它部件进行信息传送的总线以及总线接收器与发送器;总线接收器与发送器通常是由三态门构成的。

8. 答:浮点加减运算的运算步骤包括:对阶、求和、规格化、舍入、溢出判断。

规则及示例请见书中“浮点加减法运算”一节。

9. 解:原码加减交替法的规则是:当余数为正时,商上1,余数左移一位,减除数绝对值得新余数;当余数为负时,商上0,余数左移一位,加除数绝对值得新余数。

计算机组成原理习题III and IV篇-带答案

计算机组成原理习题III and IV篇-带答案

计算机组成原理III/IV篇练习题参考答案(不保证全对)一、选择题1.设寄存器内容为10000000,若它等于0,则为(C)。

A. 原码B. 补码C.反码D. 移码2.假定有4个整数用8位补码分别表示r1=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是( B )。

A. r1 ×r2B. r2 ×r3C. r1 ×r4D. r2 ×r43.16位长的浮点数,其中阶码7位(含1位阶符),尾数9位(含1位数符),当浮点数采用补码表示时,所能表示的数的范围是(B )。

A.-264 ~ +264(1-2-8)B.-263 ~ +263(1-2-8)C.-263 ~ +263(1-2-9)D. -263 (1-2-8)~ 263(1-2-8)4.浮点数的表示范围和精度取决于(B )。

A.阶码的位数和尾数的机器数形式B.阶码的机器数形式和尾数的位数C.阶码的位数和尾数的位数D.阶码的机器数形式和尾数的机器数形式5.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是(C )。

A. 阶符与数符相同为规格化数B. 阶符与数符相异为规格化数C.数符与尾数小数点后第一位数字相异为规格化数D. 数符与尾数小数点后第一位数字相同为规格化数6.某机器字长16 位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。

假定取指令时,每取一个字节PC 自动加1。

若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指令成功转以后的目标地址是( C )。

A. 2006HB. 2007HC. 2008HD. 2009H7.设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示),若CPU每当从存储器取出一个字节时,即自动完成(PC)+1 PC。

计算机组成原理第三章运算方法与运算器(含答案)

计算机组成原理第三章运算方法与运算器(含答案)

第三章运算方法与运算器3.1定点数运算及溢出检测随堂测验1、定点运算器可直接进行的运算是() (单选)A、十进制数加法运算B、定点数运算C、浮点数运算D、定点数和浮点数运算2、设计计算机字长为8位,两个十进制数X = -97 ,Y = 63, [x]补- [y]补的结果为()(单选)A、01100000B、11011110C、负溢出D、正溢出3、下列关于定点运算溢出的描述中,正确的是( ) (多选)A、补码数据表时,同号数相加可能发生溢出B、补码数据表时,异号数相减可能发生溢出C、参加运算的两个数,当作为有符号数和无符号数进行加法运算时,不可能两者都溢出D、溢出检测既可用硬件实现,也可用软件实现4、设X为被加(减)数,Y为加(减)数,S为运算结果,均采用补码数据表示,下列关于溢出电路设计的描述中,正确的是()(多选)A、采用单符号位时,直接用X、Y和S的符号位就可设计溢出监测电路B、采用双符号位时,可直接用S的双符号位设计溢出检测电路C、采用单符号位时,可直接用X、Y最高有效数据位运算后的进位位和S的进位设计溢出监测电路D、对无符号数的加/减运算,可利用运算器的进位信号设计溢出检测电路3.2 定点数补码加、减运算器设计随堂测验1、如图所示为基于FA的运算器:为了利用一位全加器FA并配合使用控制信号P,当P= 0/1时实现A、B两个数的加法/减法运算,图中空白方框处电路的逻辑功能应该是()(单选)A、与门B、或门C、异或门D、非门2、如图所示为带溢出检测功能的运算器该电路完成的溢出检测功能是()(多选)A、带符号数的加法溢出检测B、带符号数的加法溢出检测C、无符号数的加法溢出检测D、无符号数减法的溢出检测3、下列关于并行进位的描述中,正确的是()(多选)A、并行进位可以提高运算速度B、并行进位模式下,各进位位采用不同电路各自产生,相互间不再有依存关系C、采用先行进位部件和ALU模块可构建长度可变的并行进位运算器D、并行进位只对加法有效,而对减法无效4、四位并行ALU中有两个特殊的输出端,分别是:G =A3B3+(A3+B3)(A2B2+(A2+B2)(A1B 1+ (A1+B1) A 0B0)) 为进位产生函数,P=(B3+A3) (B2+A2)( A1+B1 ) (A0+B0)为进位传递函数下列关于P、G的描述中,正确的是()(多选)A、设计P和G的目的是为了构建位数更长的并行ALUB、P和G对算术运算和逻辑运算都有意义C、P的作用是将本片ALU的最低进位输入位传递到本片ALU的最高进位输出端D、G的作用是根据参与运算的两个数据产生本片ALU的最高进位输出3.3 原码一位乘法随堂测验1、设计算机字长为8位,X = - 19,对该分别执行算术左移和逻辑左移一位后的结果分别为()(单选)A、11011010 ,11011010B、11110010 ,11110010C、11011000 ,11011000D、11110000 ,111100002、设计算机字长为8位,X = - 19,对该分别执行算术右移和逻辑右移一位后的结果分别为()(单选)A、11111001,11111001B、11111001,01111001C、11110110,01110110D、11110110,111101103、关于原码一位乘法的下列描述中,正确的是()(多选)A、数据取绝对值参加运算B、符号位单独处理C、乘法执行过程中的所有移位都是算术移位D、最后的结果由部分积寄存器和乘数寄存器共同保存4、计算机字长为n位, 下列关于原码一位乘法操作过程的描述中,正确的是() (多选)A、乘法过程中共执行n 次算术右移和n 次加法运算B、乘法过程中共执行n -1次算术右移和n-1 次加法运算C、乘法过程中,部分积加0 还是加x的绝对值,取决于此时的YnD、乘法过程中右移部分积是为了使部分积与下次的加数按位对齐3.4 补码一位乘法随堂测验1、16位补码0X 8FA0扩展为32位的结果是() (单选)A、0X 0000 8FA0B、0X FFFF 8FA0C、0X FFFF FFA0D、0X8000 8FA02、计算机字长为n位, 下列关于补码一位乘法操作过程的描述中,正确的是() (多选)A、乘法过程中共执行n 次加法和n-1 部分积右移B、乘法过程中共执行n -1次算术右移和n-1 次加法运算C、乘法过程中,部分积加0 、[x]补还是[-x]补,取决于此时的Yn+1 与Yn的差D、乘法过程中右移部分积的目的是为了使部分积与下次的加数对齐3、关于补码码一位乘法的下列描述中,正确的是()(多选)A、符号位和数据位一起参加运算B、运算开始前,需要在乘数寄存器Y后面补上Yn+1且其初值为0C、乘法执行过程中的对部分积的移位是算术右移D、最后的结果由部分积寄存器和乘数寄存器共同保存3.5 乘法运算器设计随堂测验1、下图为原码一位乘法器原理图正确的是()(单选)A、A: 部分积寄存器B:乘数寄存器C: |X| D: YnB、A: 部分积寄存器B:乘数寄存器C: |X| D: Yn+1C、A: 被乘数寄存器B:乘数寄存器C: |X| D: YnD、A: 被乘数寄存器B:乘数寄存器C: |X| D: Yn+12、下图为补码一位乘法原理图正确的是() (单选)。

《计算机组成原理》第3章习题答案

《计算机组成原理》第3章习题答案

第3章习题解答1.指令长度和机器字长有什么关系?半字长指令、单字长指令、双字长指令分别表示什么意思?解:指令长度与机器字长没有固定的关系,指令长度可以等于机器字长,也可以大于或小于机器字长。

通常,把指令长度等于机器字长的指令称为单字长指令;指令长度等于半个机器字长的指令称为半字长指令;指令长度等于两个机器字长的指令称为双字长指令。

2.零地址指令的操作数来自哪里?一地址指令中,另一个操作数的地址通常可采用什么寻址方式获得?各举一例说明。

解:双操作数的零地址指令的操作数来自堆栈的栈顶和次栈顶。

双操作数的一地址指令的另一个操作数通常可采用隐含寻址方式获得,即将另一操作数预先存放在累加器中。

例如,前述零地址和一地址的加法指令。

3.某机为定长指令字结构,指令长度16位;每个操作数的地址码长6位,指令分为无操作数、单操作数和双操作数三类。

若双操作数指令已有K种,无操作数指令已有L种,问单操作数指令最多可能有多少种?上述三类指令各自允许的最大指令条数是多少?解:X= (24一K)×26一[L/26]双操作数指令的最大指令数:24一1。

单操作数指令的最大指令数:15×26一l(假设双操作数指令仅1条,为无操作数指令留出1个扩展窗口)。

无操作数指令的最大指令数:216一212一26。

其中212为表示某条二地址指令占用的编码数,26为表示某条单地址指令占用的编码数。

此时双操作数和单操作数指令各仅有1条。

4.设某机为定长指令字结构,指令长度12位,每个地址码占3位,试提出一种分配方案,使该指令系统包含:4条三地址指令,8条二地址指令,180条单地址指令。

解:4条三地址指令000 XXX YYY ZZZ..011 XXX YYY ZZZ8条二地址指令100 000 XXX YYY..100 111 XXX YYY180条单地址指令101 000 000 XXX..111 110 011 XXX5.指令格式同上题,能否构成:三地址指令4条,单地址指令255条,零地址指令64条?为什么?解:三地址指令4条000 XXX YYY ZZZ..011 XXX YYY ZZZ单地址指令255条100 000 000 XXX..111 111 110 YYY只能再扩展出零地址指令8条,所以不能构成这样的指令系统。

计算机组成原理第三章练习题

计算机组成原理第三章练习题

第3章内部存储器二.选择题1.主(内)存用来存放 D 。

A.程序 B.数据 C.微程序 D.程序和数据2.下列存储器中,速度最慢的是 C 。

A.半导体存储器 B.光盘存储器 C.磁带存储器 D.硬盘存储器3.某一SRAM芯片,容量为16K×1位,则其地址线有(A)。

A.14根 B.16K根 C.16根 D.32根4.下列部件(设备)中,存取速度最快的是(B)。

A.光盘存储器 B.CPU的寄存器 C.软盘存储器 D.硬盘存储器5.在主存和CPU之间增加Cache的目的是(C)。

A.扩大主存的容量B.增加CPU中通用寄存器的数量C.解决CPU和主存之间的速度匹配D.代替CPU中的寄存器工作6.计算机的存储器采用分级存储体系的目的是(D)。

A.便于读写数据 B.减小机箱的体积C.便于系统升级 D.解决存储容量、价格与存取速度间的矛盾7.相联存储器是按(C)进行寻址的存储器。

A.地址指定方式 B.堆栈存取方式C.内容指定方式 D.地址指定与堆栈存取方式结合8.某SRAM芯片,其容量为1K×8位,加上电源端和接地端后,该芯片的引出线的最少数目应为(D)。

A.23 B.25 C.50 D.209.常用的虚拟存储器由(A)两级存储器组成,其中辅存是大容量的磁表面存储器。

A.主存—辅存 B.快存—主存C.快存—辅存 D.通用寄存器—主存10.在Cache的地址映射中,若主存中的任意一块均可映射到Cache内的任意一快的位置上,则这种方法称为(A)。

A.全相联映射 B.直接映射 C.组相联映射 D.混合映射11.640KB的内存容量为(C)。

A.640000字节 B.64000字节C.655360字节 D.32000字节12.若一台计算机的字长为4个字节,则表明该机器(C)。

A.能处理的数值最大为4位十进制数B.能处理的数值最多由4位二进制数组成C.在CPU中能够作为一个整体加以处理的二进制代码为32位D.在CPU中运算的结果最大为2的32次方13.下列元件中存取速度最快的是(B)。

(完整版)计算机组成原理第3章习题参考答案

(完整版)计算机组成原理第3章习题参考答案

第3章习题参考答案1、设有一个具有20位地址和32位字长的存储器,问(1) 该存储器能存储多少字节的信息?(2) 如果存储器由512K ×8位SRAM 芯片组成,需要多少片?(3) 需要多少位地址作芯片选择?解:(1) 该存储器能存储:字节4M 832220=⨯(2) 需要片8823228512322192020=⨯⨯=⨯⨯K (3) 用512K ⨯8位的芯片构成字长为32位的存储器,则需要每4片为一组进行字长的位数扩展,然后再由2组进行存储器容量的扩展。

所以只需一位最高位地址进行芯片选择。

2、已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位的DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问;(1) 若每个内存条为16M ×64位,共需几个内存条?(2) 每个内存条内共有多少DRAM 芯片?(3) 主存共需多少DRAM 芯片? CPU 如何选择各内存条?解:(1) 共需内存条条4641664226=⨯⨯M (2) 每个内存条内共有个芯片32846416=⨯⨯M M (3) 主存共需多少个RAM 芯片, 共有4个内存条,1288464648464226=⨯⨯=⨯⨯M M M 故CPU 选择内存条用最高两位地址A 24和A 25通过2:4译码器实现;其余的24根地址线用于内存条内部单元的选择。

3、用16K ×8位的DRAM 芯片构成64K ×32位存储器,要求:(1) 画出该存储器的组成逻辑框图。

(2) 设存储器读/写周期为0.5μS ,CPU 在1μS 内至少要访问一次。

试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?解:(1) 用16K ×8位的DRAM 芯片构成64K ×32位存储器,需要用个芯片,其中每4片为一组构成16K ×32位——进行字长位16448163264=⨯=⨯⨯K K数扩展(一组内的4个芯片只有数据信号线不互连——分别接D0~D 7、D 8~D 15、D 16~D 23和D 24~D 31,其余同名引脚互连),需要低14位地址(A 0~A 13)作为模块内各个芯片的内部单元地址——分成行、列地址两次由A 0~A 6引脚输入;然后再由4组进行存储器容量扩展,用高两位地址A 14、A 15通过2:4译码器实现4组中选择一组。

计算机组成原理-单元测试3-参考答案

计算机组成原理-单元测试3-参考答案

《计算机构成原理》单元测试3试题参照答案一、单选题(每题1分,共45分)1、CPU响应中断旳时间是______。

A.中断源提出祈求 B.取指周期结束C.执行周期结束D.间址周期结束。

2、下列说法中______是对旳旳。

A.加法指令旳执行周期一定要访存;B.加法指令旳执行周期一定不访存;C.指令旳地址码给出存储器地址旳加法指令,在执行周期一定访存;D.指令旳地址码给出存储器地址旳加法指令,在执行周期不一定访存。

3、DMA访问主存时,让CPU处在等待状态,等DMA旳一批数据访问结束后,CPU再恢复工作,这种状况称作______。

A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA 4、总线通信中旳同步控制是______。

A.只适合于CPU控制旳方式;B.由统一时序控制旳方式;C.只适合于外围设备控制旳方式;D.只适合于主存5、如下______是错误旳。

A.中断服务程序可以是操作系统模块;B.中断向量就是中断服务程序旳入口地址;C.中断向量法可以提高辨认中断源旳速度;D.软件查询法和硬件法都能找到中断服务程序旳入口地址。

6、在中断周期中,将容许中断触发器置“0”旳操作由______完毕。

A.硬件;B.关中断指令;C.开中断指令;D.软件。

7、水平型微指令旳特点是______。

A.一次可以完毕多种操作;B.微指令旳操作控制字段不进行编码;C.微指令旳格式简短;D.微指令旳格式较长。

8、如下论述______是对旳旳。

A.外部设备一旦发出中断祈求,便立即得到CPU旳响应;B.外部设备一旦发出中断祈求,CPU应立即响应;C.中断方式一般用于解决随机浮现旳服务祈求;D.程序查询用于键盘中断9、DMA接口电路中有程序中断部件,其作用是______。

A.实现数据传送; B.向CPU提出总线使用权;C.向CPU提出传播结束; D.发中断祈求。

10、CPU中旳译码器重要用于______ 。

A.地址译码;B.指令译码;C.选择多路数据至ALU; D.数据译码。

《计算机组成原理教学资料》参考答案(第三章).doc

《计算机组成原理教学资料》参考答案(第三章).doc

参考答案(笫三章)1、(1) 220X(32/8) = 4 MB(2)位扩展:32 b/8 b = 4(片) 字扩展:220/512k = 2 (模块) 故需要4x2二8片(3)两个模块需2个片选信号,故需1位地址经地址译码后进行两个模块的片选。

2、(1)每个模块板的容量为1024k,每个字为64位而存储器的容量为226X 64位,故需226/ 1024k = 64个模块板。

(2)每个模块中采用字位扩展方式,需(1024k / 256k) x(64b/16b)=16 片256k x 16b 的DRAM。

(3)主存共需16x64= 1024 片256k x 16b 的DRAM。

CPU发出的26位地址中,高6位进行地址译码后进行64 个模块板的片选,低20位地址作为模块内的字地址选择其中的某个字。

(2)、根据已知条件,CPU 在lus 内至少访存一次,而整个存储器的 平均读/写周期为0.5us,如果采用集中刷新,有64us 的死时间,肯定 不行;如果采用分散刷新,则每lus 只能访存一次,也不行;所以采 用异步式刷新方式。

假设16K*1位的DRAM 芯片用128*128矩阵存储元构成,刷新 时只对128行进行异步方式刷新,则刷新间隔为2ms/128=15.6us,可 取刷新信号周期15uso刷新一遍所用时间=15us *128 = 1.92ms4、(1) (1024 k/128 k)x(32/8) = 32 片A14地址怎译码cs16Kx8bCPUDo~D3i(3)如果选择一个行地址进行刷新,刷新地址为A 。

〜A 8,因此这一 行上的2048个存储元同时进行刷新,即在8ms 内进行512个周期。

刷新方式可釆用:在8ms 中进行512次刷新操作的集中式刷新方式, 或按8ms/512=15.5us 刷新一次的异步刷新方式。

6、(1) 每次从ROM 中读出的数据为16位,因此数据寄存器为16位 (2) CPU 发出的地址位数为17位(128K=217), 17地址中高2位经 过地址译码进行4个存储模块的片选,低15位打入ROM 的地址驱 动电路,CPUcscsAn 地址CS 16Kx8b 模块8128Kx8b 模块116Kx8b 模块7故地址寄存器需17位。

计算机组成原理第3章习题参考答案.doc

计算机组成原理第3章习题参考答案.doc

第3章习题参考答案1、设有一个具有20位地址和32位字长的存储器,问 (1) 该存储器能存储多少字节的信息?(2) 如果存储器由512K ×8位SRAM 芯片组成,需要多少片? (3) 需要多少位地址作芯片选择? 解:(1) 该存储器能存储:字节4M 832220=⨯(2) 需要片8823228512322192020=⨯⨯=⨯⨯K (3) 用512K ⨯8位的芯片构成字长为32位的存储器,则需要每4片为一组进行字长的位数扩展,然后再由2组进行存储器容量的扩展。

所以只需一位最高位地址进行芯片选择。

2、已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位的DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问; (1) 若每个内存条为16M ×64位,共需几个内存条? (2) 每个内存条内共有多少DRAM 芯片?(3) 主存共需多少DRAM 芯片? CPU 如何选择各内存条? 解:(1) 共需条4641664226=⨯⨯M 内存条 (2) 每个内存条内共有32846416=⨯⨯M M 个芯片(3) 主存共需多少1288464648464226=⨯⨯=⨯⨯M M M 个RAM 芯片, 共有4个内存条,故CPU 选择内存条用最高两位地址A 24和A 25通过2:4译码器实现;其余的24根地址线用于内存条内部单元的选择。

3、用16K ×8位的DRAM 芯片构成64K ×32位存储器,要求: (1) 画出该存储器的组成逻辑框图。

(2) 设存储器读/写周期为0.5μS ,CPU 在1μS 内至少要访问一次。

试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少? 解:(1) 用16K ×8位的DRAM 芯片构成64K ×32位存储器,需要用16448163264=⨯=⨯⨯K K 个芯片,其中每4片为一组构成16K ×32位——进行字长位数扩展(一组内的4个芯片只有数据信号线不互连——分别接D 0~D 7、D 8~D 15、D 16~D 23和D 24~D 31,其余同名引脚互连),需要低14位地址(A 0~A 13)作为模块内各个芯片的内部单元地址——分成行、列地址两次由A 0~A 6引脚输入;然后再由4组进行存储器容量扩展,用高两位地址A 14、A 15通过2:4译码器实现4组中选择一组。

计算机组成原理第三章答案

计算机组成原理第三章答案
片总线 D. 通信总线
正确答案:A你选对了
解析: A、片内总线、系统总线和通信总线为按连接部件不同对总线的分类。存储总线为在单总线基础上又开辟出的一条CPU与主存之间的总线。
2单选(1分)
DMA总线用于___之间交换信息
得分/总分
A.
CPU与主存
B.
I/O设备间
得分/总分
A.
(1)是半互锁 (2)是不互锁 (3)是全互锁
B.
(1)是不互锁 (2)是半互锁 (3)是全互锁
1.00/1.00
C.
(1)是不互锁 (2)是全互锁 (3)是半互锁
D.
(1)是全互锁 (2)是不互锁 (3)是是半互锁
正确答案:B你选对了
得分/总分
A.
链式查询方式
B.
计时器定时查询方式
C.
都可以
D.
独立请求方式
1.00/1.00
正确答案:D你选对了
解析: D、链式查询方式和计时器定时查询方式其优先次序是固定的,设计时可以更改,设计完成后则不能更改。独立请求方式使用排队电路来判优,可通过编程来改变优先次序。
总线带宽
1.00/1.00
C.
信号线数
D.
总线复用
正确答案:B你选对了
解析: B、总线性能包括总线宽度、总线带宽、时钟同步/异步、总线复用、信号线数、总线控制方式及负载能力等。其中总线带宽衡量总线本身所能达到的最高传输速率。
5单选(1分)
以下几种总线判优控制方式中,响应速度快,优先次序控制灵活,但控制线数量多,总线控制更为复杂的是___
解析: A、有效数据为为8位,则比特率为1200*(8/11)=872.72bps

计算机第三章试题及答案

计算机第三章试题及答案

计算机第三章试题及答案一、选择题(每题2分,共10分)1. 在计算机中,用来表示存储容量的基本单位是()。

A. 字节B. 比特C. 兆赫D. 赫兹2. 以下哪个选项不是计算机硬件的组成部分?()A. 中央处理器(CPU)B. 随机存取存储器(RAM)C. 操作系统D. 显示器3. 计算机病毒是一种()。

A. 计算机硬件B. 计算机软件C. 计算机程序D. 计算机数据4. 以下哪种存储设备是可移动的?()A. 硬盘驱动器(HDD)B. 固态硬盘(SSD)C. 光盘驱动器(CD/DVD)D. 所有选项都是5. 在计算机系统中,用于执行程序的是()。

A. 操作系统B. 编译器C. 处理器D. 内存二、填空题(每题2分,共10分)1. 计算机的工作原理基于__________原理。

2. 计算机的内存分为__________和__________。

3. 计算机的输入设备包括键盘、鼠标和__________。

4. 计算机的输出设备包括显示器、打印机和__________。

5. 计算机病毒的主要传播途径是__________。

三、简答题(每题5分,共20分)1. 简述计算机系统的组成。

2. 什么是二进制数,它与十进制数有何不同?3. 计算机病毒有哪些常见的类型?4. 描述计算机硬件和软件的关系。

四、计算题(每题10分,共20分)1. 如果一个计算机的内存容量为8GB,那么它有多少字节的存储空间?(提示:1GB = 1024MB,1MB = 1024KB,1KB = 1024字节)2. 假设一个文件的大小为1.5MB,而一个USB闪存盘的容量为32GB,那么这个USB闪存盘可以存储多少个这样的文件?五、论述题(每题15分,共30分)1. 论述计算机在现代社会中的作用和影响。

2. 讨论计算机安全的重要性以及如何保护计算机不受病毒和恶意软件的侵害。

参考答案:一、选择题1. A2. C3. C4. D5. C二、填空题1. 冯·诺依曼2. RAM(随机存取存储器)和ROM(只读存储器)3. 扫描仪4. 扬声器5. 网络三、简答题1. 计算机系统由硬件系统和软件系统组成。

《计算机组成原理》第01-10章在线测试答案

《计算机组成原理》第01-10章在线测试答案

《计算机组成原理》第01章在线测试《计算机组成原理》第01章在线测试剩余时间:59:54答题须知:1、本卷满分20分。

2、答完题后,请一定要单击下面的“交卷”按钮交卷,否则无法记录本试卷的成绩。

3、在交卷之前,不要刷新本网页,否则你的答题结果将会被清空。

第一题、单项选择题(每题1分,5道题共5分)1、完整的计算机系统应包括______。

A、运算器、存储器、控制器B、外部设备和主机C、主机和实用程序D、配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

A、RAM存储器B、ROM存储器C、主存储器D、主存储器和外存储器3、冯•诺依曼机工作方式的基本特点是______。

A、多指令流单数据流B、按地址访问并顺序执行指令C、堆栈操作D、存储器按内部选择地址4、邮局把信件进行自动分拣,使用的计算机技术是______。

A、机器翻译B、自然语言理解C、模式识别D、机器证明5、计算机高级程序语言一般分为编译型和解释型两类,在Java、Fortran和C语言中,属于编译语言的是______。

A、全部B、FortranC、CD、Fortran和C第二题、多项选择题(每题2分,5道题共10分)1、冯•诺依曼原理的基本思想是:A、采用二进制形式表示数据和指令。

指令由操作码和地址码组成。

B、将程序和数据存放在存储器中,使计算机在工作时从存储器取出指令加以执行,自动完成计算任务。

这就是“存储程序”和“程序控制”(简称存储程序控制)的概念。

C、指令的执行是顺序的,即一般按照指令在存储器中存放的顺序执行,程序分支由转移指令实现。

D、计算机由存储器、运算器、控制器、输入设备和输出设备五大基本部件组成,并规定了5部分的基本功能。

2、计算机总线结构分为:A、单总线结构B、双总线结构C、多总线结构D、全总线结构3、理解计算机的概念,应从以下几个方面:A、以电子器件为物质基础,即研究的对象是电子数字计算机(Digital Computer)B、不需要人的直接干预,说明具有自动化能力,其前提是存储程序C、处理各种数字化信息,计算机以二进制编码作为数字化编码及运算的基础D、具有算逻运算能力,基本运算操作是算术和逻辑运算E、计算机是快速工具,主要取决于两个因素:一是电子器件,二是存储程序F、由硬件和软件组成4、目前常见的系统软件有:A、操作系统B、各种语言处理程序C、数据库管理系统D、各种服务性程序5、计算机系统的主要技术指标有:A、机器字长B、数据通路宽度C、主存储器容量D、运算速度第三题、判断题(每题1分,5道题共5分)1、任何可以由软件实现的操作也可以由硬件来实现正确错误2、固件就功能而言类似于软件,而从形态来说又类似于硬件正确错误3、在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级正确错误4、面向高级语言的机器是完全可以实现的正确错误5、电子数字计算机中处理的信息是在时间上离散的数字量,运算的过程是不连续的;电子模拟计算机中处理的信息是连续变化的物理量,运算的过程是连续的。

15春北航《计算机组成原理》在线作业三满分答案

15春北航《计算机组成原理》在线作业三满分答案

北航《计算机组成原理》在线作业三单选题多选题一、单选题(共20 道试题,共80 分。

)1. 程序控制类指令的功能()。

A. 进行算术运算和逻辑运算B. 进行主存和CPU之间的数据传送C. 进行CPU和I/O设备之间的数据传送D. 改变程序执行的顺序-----------------选择:D2. 常用的虚拟存储器系统由______两级存储器组成,其中辅存是大量的磁表面存储器。

A. 快存—主存B. 主存—辅存C. 通用寄存器—主存D. 快存—辅存-----------------选择:B3. I/O 采用不统一编址时,进行输入输出操作的指令是______。

A. 控制指令B. 访存指令C. 输入输出指令-----------------选择:C4. 3.5英寸软盘记录方式采用()。

A. 单面双密度B. 双面双密度C. 双面高密度D. 双面单密度-----------------选择:C5. 以下叙述______是正确的。

A. 外部设备一旦发出中断请求,便立即得到CPU的响应;B. 外部设备一旦发出中断请求,CPU应立即响应;C. 中断方式一般用于处理随机出现的服务请求;D. 程序查询用于键盘中断。

-----------------选择:C6. 微程序入口地址是()根据指令的操作码产生的。

A. 计数器B. 译码器C. 计时器D. 判断逻辑矩阵-----------------选择:B7. 某单片机的系统程序,不允许用户在执行时改变,则可以选用( )作为存储芯A. SRAMB. 闪速存储器C. cacheD. 辅助存储器-----------------选择:B8. 指令周期是指______。

A. CPU从主存取出一条指令的时间。

B. CPU执行一条指令的时间C. CPU从主存取出一条指令加上执行这条指令的时间D. 时钟周期时间-----------------选择:C9. 逻辑右移指令执行的操作是( )。

计算机组成原理习题第三章

计算机组成原理习题第三章

计算机组成原理习题第三章第三章一.填空题1.在多级存储体系中,cache的主要功能是,虚拟存储器的主要功能是2.SRAM靠存储信息,DRAM靠存储信息。

存储器需要定时刷新。

3.动态半导体存储器的刷新一般有、和4.一个512KB的存储器,其地址线和数据线的总和是5.若RAM芯片里有1024个单元,用单译码方式,地址译码器有条输出线;用双译码方式,地址译码器有条输出线。

6.高速缓冲存储器中保存的信息是主存信息的7.主存、快速缓冲存储器、通用寄存器、磁盘、磁带都可用来存储信息,按存取时间由快至慢排列,其顺序是8.、和组成三级存储系统,分级的目的是9.动态半导体存储器的刷新一般有和两种方式,之所以刷新是因为10.用1K某1位的存储芯片组成容量为64K某8位的存储器,共需片,若将这些芯片分装在几块板上,设每块板的容量为4K某8位,则该存储器所需的地址码总位数是,其中位用于选板,位用于选片,位用于存储芯片的片内地址。

11.最基本的数字磁记录方式、、、、、和六种。

12.缓存是设在和之间的一种存储器,其速度匹配,其容量与有关。

13.Cache是一种存储器,用来解决CPU与主存之间不匹配的问题。

现代的Cache可分为和两级,并将和分开设置。

14.计算机系统中常用到的存储器有:(1)SRAM,(2)DRAM,(3)Flah,(4)EPROM,(5)硬盘存储器,(6)软盘存储器。

其中非易失的存储器有:具有在线能力的有;可以单字节修改的有:可以快速读出的存储器包括15.反映存储器性能的三个指标是、、和,为了解决这三方面的矛盾,计算机采用体系结构。

16.存储器的带宽是指,如果存储周期为TM,存储字长为n位则存储器带宽位,常用的单位是或为了加大存储器的带宽可采用、和17.一个四路组相联的Cache共有64块,主存共有8192块,每块32个字。

则主存地址中的主存字块标记为位,组地址为位,字块内地址为位。

18.在虚拟存储器系统中,CPU根据指令生成的地址是,经过转化后的地址是二.选择题1.在磁盘和磁带这两种磁介质存储器中,存取时间与存储单元的物理位置有关,按存储方式分A.二者都是顺序存取B.二者都是直接存取C.磁盘是直接存取,磁带是顺序存取D.磁带是直接存取,磁盘是顺序存取2.存储器进行一次完整的读写操作所需的全部时间称为A.存取时间B.存取周期C.CPU周期D.机器周期3.若存储周期250n,每次读出16位,则该存储器的数据传送率为A.4某106B/B.4MB/C.8某106B/D.8MB/4.用户程序所放的主存空间属于A.随机存取存储器B.只读存储器C.顺序存取存储器D.直接存取存储器5.以下哪种类型的存储器速度最快A.DRAMB.ROMC.EPROMD.SRAM6.下述说法中正确的是A.半导体RAM信息可读可写,且断电后仍能保持记忆B.动态RAM 是易失性RAM,而静态RAM中的存储信息是不易失C.半导体RAM是易失性RAM,但只要电源不断电所存信息是不丢失的D.半导体RAM是非易失性的RAM7.若数据在存储器中采用以低字节地址为字地址的存放方式,则十六进制数12345678H的存储字节顺序按地址由小到大依次为A.12345678B.78563412C.87654321D.341278568.在对破坏性读出的存储器进行读写操作时,为持续原存信息不变,必须辅以的操作是A.刷新B.再生C.写保护D.主存校验9.SRAM芯片,其容量为1024某8,除电源和接地端外,该芯片最少引出线数为A.16B.17C.20D.2110.存储器容量为32K某16,则A.地址线为16根,数据线为32根B.地址线为32根,数据线为16根C.地址线为15根,数据线为16根D.地址线为16根,数据线为15根11.某计算机字长为32位,存储器容量为4MB,按字编址,其寻址范围是0到A.220-1B.221-1C.223-1D.224-112.设机器字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其可寻址的单元数是A.224B.223C.222D.22113.下列说法正确的是A.EPROM是可改写的,因而也是随机存储器的一种B.EPROM是可改写的,但它不能用作为随机存储器用C.EPROM只能改写一次,故不能作为随机存储器用D.EPROM是只能改写一次的只读存储器14.存储器采用部分译码法片选时A.不需要地址译码器B.不能充分利用存储器空间C.会产生地址重叠D.CPU的地址线全参与译码15.双端口存储器发生读写冲突的情况是A.左端口与右端口地址码不同B.左端口与右端口地址码相同C.左端口与右端口数据码相同D.左端口与右端口数据码不同16.如果一个存储单元被访问,则可能这个存储单元会很快的再次被访问,这称为A.时间局部性B.空间局部性C.程序局部性D.数据局部性17.在主存和CPU之间增加高速缓冲存储器的目的是A.解决CPU和主存之间的速度匹配问题B.扩大主存容量C.扩大CPU通用寄存器的数目D.既扩大主存容量又扩大CPU中通用寄存器的数量18.在程序的执行过程中,cache与主存的地址映射是由A.操作系统来管理的B.程序员调度的C.由硬件自动完成的D.由软硬件共同完成的19.容量为64块的cache采用组相连映射方式,字块大小为128个字,每4块为一组。

《计算机组成原理》第03章在线测试

《计算机组成原理》第03章在线测试

《计算机组成原理》第03章在线测试A BC D74181ALU具有如下进位传递功能:______A BC D、下溢指的是______A、运算结果的绝对值⼩于机器所能表⽰的最⼩绝对B值C D逻辑运算单元A BC D、定点数做补码加减运算时,其符号位是_____。

A BC DE、计算器与其它部件进⾏信息传送的总线以及总线接收器与发送器;总线接收器与发送器通常是由三态门构成的2、浮点加减运算的运算步骤有哪些?A、对阶B、求和C、规格化D、舍⼊E、溢出判断3、原码加减交替法的规则是:A、当余数为正时,商上1,余数左移⼀位,减除数绝对值得新余数B、当余数为负时,商上0,余数左移⼀位,加除数绝对值得新余数C、当余数为正时,商上1,余数右移⼀位,减除数绝对值得新余数D、当余数为负时,商上0,余数右移⼀位,加除数绝对值得新余数4、BCD码中的有权码包括:A、2421码B、模4码C、84-2-1码D、余3码5、原码⼀位乘法中,部分积的符号位需要⼏位?A、1B、2C、3D、4第三题、判断题(每题1分,5道题共5分)1、只有定点数运算才有可能溢出,浮点数运算不会产⽣溢出正确错误、在浮点数的运算中、阶码和尾数运算是分别进⾏的,将⼆个浮点数的运算转换成四个定点数的相关运算。

正确错误、浮点数的乘法运算⽅法是乘积的尾数等于被乘数和乘数的尾数之积,乘积的阶码由两数阶码相加求得。

正确错误、浮点除法运算的⽅法是商的尾数由两数的尾数相除求得,商的阶码由两数阶码相加求得。

正确错误、运算器的主要功能是对数据的加⼯和处理。

正确错误。

15秋北航《计算机组成原理》在线作业三答案

15秋北航《计算机组成原理》在线作业三答案

北航《计算机组成原理》在线作业三单选题多选题一、单选题(共 20 道试题,共 80 分。

)1. 所谓三总线结构的计算机是指______。

. 地址线、数据线和控制线三组传输线。

. I/O总线、主存总统和 M总线三组传输线;. I/O总线、主存总线和系统总线三组传输线;. 以上都不对。

-----------------选择:2. 以下叙述中( )是错误的。

. 取指令操作是控制器固有的功能,不需要在操作码控制下完成. 所有指令的取指令操作都是相同的. 在指令长度相同的情况下,所有指令的取指操作都是相同的. 一条指令包含取指、分析、执行三个阶段-----------------选择:3. 在堆栈寻址中,设为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元。

如果进栈操作顺序是:(SP)-1→SP,()→Msp;那么出栈操作的顺序应是(). (Msp)→,(SP)+1→SP. (SP)+1→SP,(Msp)→. (SP)-1→SP,(Msp)→. (Msp)→,(SP)-1→SP-----------------选择:4. 假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校验的字符码有______。

(四个数为①10011010 ②11010000 ③11010111 ④10111100). ①③. ①. ②④. ④-----------------选择:5. 当采用( )对设备进行编址情况下,不需要专门的I/O指令组。

. 统一编址法. 单独编址法. 两者都是. 两者都不是-----------------选择:6. PU中的译码器主要用于()。

. 地址译码;. 指令译码;. 选择多路数据至LU;. 数据译码。

-----------------选择:7. 下列有关存储器的描述中,不正确的是______。

. 多体交叉存储器主要解决扩充容量问题. 访问存储器的请求是由PU发出的. he与主存统一编址,即主存空间的某一部分属于he. he的功能全由硬件实现-----------------选择:8. 在PU的寄存器中,______对用户是完全透明的。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《计算机组成原理》第03章在线测试
A B
C D
、在定点运算器中,无论采用双符号位还是单符号位必须有______,它一般用______来实现。

A B
C D
、在定点数运算中产生溢出的原因是______
A B
C D
、下溢指的是______
A、运算结果的绝对值小于机器所能表示的最小绝对
B

C D
、若浮点数尾数用补码表示,则运算结果是否为规格化的条件是______。

A B
C D
D、按操作要求控制数据输出的部件:输出移位和多路开关
E、计算器与其它部件进行信息传送的总线以及总线接收器与发送器;总线接收器与发送器通常是由三态门
构成的
2、浮点加减运算的运算步骤有哪些?
A、对阶
B、求和
C、规格化
D、舍入
E、溢出判断
3、原码加减交替法的规则是:
A、当余数为正时,商上1,余数左移一位,减除数绝对值得新余数
B、当余数为负时,商上0,余数左移一位,加除数绝对值得新余数
C、当余数为正时,商上1,余数右移一位,减除数绝对值得新余数
D、当余数为负时,商上0,余数右移一位,加除数绝对值得新余数
4、BCD码中的有权码包括:
A、2421码
B、模4码
C、84-2-1码
D、余3码
5、原码一位乘法中,部分积的符号位需要几位?
A、1
B、2
C、3
D、4
第三题、判断题(每题1分,5道题共5分)
正确错误
、浮点数的乘法运算方法是乘积的尾数等于被乘数和乘数的尾数之积,乘积的阶码由两数阶码相加求得。

正确错误
、浮点除法运算的方法是商的尾数由两数的尾数相除求得,商的阶码由两数阶码相加求得。

正确错误
、运算器的主要功能是对数据的加工和处理。

正确错误
、当两个单符号位补码进行加减运算时,若最高数值位向符号位的进位值与符号位产生的进位输出值相异,则溢出正确错误。

相关文档
最新文档