数字频率计的设计

合集下载

频率计设计

频率计设计

频率计的设计内容介绍:数字频率计是用来测量信号频率的装置。

它可以测量正弦波、方波、三角波和尖脉冲信号的频率。

在进行模拟、数字电路的设计、安装、调试的过程中,经常要用到频率计。

由于其用十进制数显示,测量速度快、精度高、显示直观,因此频率计得到广泛的应用。

一、设计内容及技术指标设计内容:设计用四只数码管显示结果的数字频率计。

技术指标:1、测量信号:正弦波、方波、三角波2、被测量信号频率范围:1HZ—9999HZ3、显示方式:4位十进制数显示4、时基电路由555定时器组成多谐振荡器产生的时基信号,其脉冲宽度分别为:正脉冲 1S,负脉冲0.25S二、电路原理及框图数字频率计测频率的基本原理:所谓频率,就是周期性信号在单位时间(1s)内变化的次数。

若在一定时间间隔T 内测得这个周期性信号的重复变化次数为N,则其频率可表示为:f=N/T (1)图1(a)是数字频率计的组成框图。

被测信号vx经放大整形电路变成计数器所要求的脉冲信号I,其频率与被测信号的频率fx相同。

时基电路提供标准时间基准信号II,其高电平持续时间t1=1s,当l秒信号来到时,闸门开通,被测脉冲信号通过闸门,计数器开始计数,直到l秒信号结束时闸门关闭,停止计数。

若在闸门时间1s内计数器计得的脉冲个数为N,则被测信号频率fx=NHz。

逻辑控制电路的作用有两个:一是产生锁存脉冲IV,使显示器上的数字稳定;二是产生清“0”脉冲V,使计数器每次测量从零开始计数。

各信号之间的时序关系如图1(b)所示。

I所谓频率,就是周期性信号的在单位时间(1s )内变化的次数,若在一定时间间隔T 内测得这个周期性信号的重复变化次数为N ,则其频率可表示为:T N f = (2.2.1)上图是数字频率计的结构框图。

被测信号X V 经放大整形电路变成计数器所要求的脉冲信号I ,其频率与被测信号的频率x f 相同。

时基电路提供标准时间基准信号II ,其高电平持续的时间s t 11=,当s 1信号来到时,闸门开通,被测脉冲信号通过闸门,计数器开始计数,直到s 1信号结束时闸门关闭,停止计数。

数字频率计的设计

数字频率计的设计

一:摘要在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。

测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。

电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法。

频率计主要由四个部分构成:时基(T)电路、输入电路、计数显示电路以及控制电路。

在一个测量周期过程中,被测周期信号在输入电路中经过放大、整形、微分操作之后形成特定周期的窄脉冲,送到主门的一个输入端。

主门的另外一个输入端为时基电路产生电路产生的闸门脉冲。

在闸门脉冲开启主门的期间,特定周期的窄脉冲才能通过主门,从而进入计数器进行计数,计数器的显示电路则用来显示被测信号的频率值,内部控制电路则用来完成各种测量功能之间的切换并实现测量设置。

二:关键词周期;频率;数码管,锁存器,计数器,中规模电路,定时器三:概述EDA技术是以大规模可编程逻辑器件为设计载体,以硬件语言为系统逻辑描述的主要方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件设计的电子系统到硬件系统的设计,最终形成集成电子系统或专用集成芯片的一门新技术。

其设计的灵活性使得EDA技术得以快速发展和广泛应用。

以QUARTUSII软件为设计平台,采用VHDL语言实现数字频率计的整体设计。

伴随着集成电路(IC)技术的发展,电子设计自动化(EDA)逐渐成为重要的设计手段,已经广泛应用于模拟与数字电路系统等许多领域。

EDA的一个重要特征就是使用硬件描述语言(HDL)来完成的设计文件,VHDL语言是经IEEE确认的标准硬件语言,在电子设计领域受到了广泛的接受。

四:软件介绍在本设计中使用的软件有Protel99SE、Quartus II 4.04.1 .1Protel的简介Protel99 SE是Protel公司近几年来致力于Windows平台开发的拳头产品。

数字频率计的设计

数字频率计的设计

数字频率计的设计与制作一设计要求1系统结构要求数字频率计的整体结构要求如图所示。

图中被测信号为外部信号,送入测量电路进行处理、测量。

2技术指标要求:2.1被测信号波形:正弦波、三角波和矩形波。

2.2 测量频率范围:1Hz~999Hz2.3测量精度为2Hz。

2.4显示方式:三位十进制显示。

2.5时基电路由555震荡电路产生。

2.6当被测信号的频率超出测量范围时,报警.二整体方案设计一数字频率计的基本原理数字频率计是一种用十进制数字显示频率的数字测量仪器,它的基本功能是测量正弦波信号,方波信号和尖脉冲信号以及其他各种单位时间内变化的物理量,它的用途十分广泛。

本设计主要由多谐振荡器、整形电路、闸门电路、计数器和数字显示几个模块组成。

数字频率计的主要功能是测量周期信号的频率。

频率是单位时间( 1S )内信号发生周期变化的次数。

如果我们能在给定的 1S 时间内对信号波形计数,并将计数结果显示出来,就能读取被测信号的频率。

数字频率计首先必须获得相对稳定与准确的时间,同时将被测信号转换成幅度与波形均能被数字电路识别的脉冲信号,然后通过计数器计算这一段时间间隔内的脉冲个数,将其换算后显示出来。

二总方案设计数字频率计整体方案结构方框图输入电路:由于输入的信号可以是正弦波,三角波。

而后面的闸门或计数电路要求被测信号为矩形波,所以需要设计一个整形电路则在测量的时候,首先通过整形电路将正弦波或者三角波转化成矩形波。

在整形之前由于不清楚被测信号的强弱的情况。

所以在通过整形之前通过放大衰减处理。

当输入信号电压幅度较大时,通过输入衰减电路将电压幅度降低。

当输入信号电压幅度较小时,前级输入衰减为零时若不能驱动后面的整形电路,则调节输入放大的增益,时被测信号得以放大。

计数显示电路:在闸门电路导通的情况下,开始计数被测信号中有多少个上升沿。

在计数的时候数码管不显示数字。

当计数完成后,此时要使数码管显示计数完成后的数字。

控制电路:控制电路里面要产生计数清零信号和锁存控制信号。

简易数字频率计设计

简易数字频率计设计

简易数字频率计设计简易数字频率计是一种统计计算工具,用于频率统计,使用适当的算法来测量特定序列中给定元素或者元素组合出现的频率,主要用于数据分析和统计工作,帮助使用者深入分析数据,得到较为精准的结果。

本文将详细说明一种简易的数字频率计的设计实现过程和分步流程。

设计步骤第一步:准备设计简易数字频率计所需要的硬件设备设计简易数字频率计需要的硬件设备有:计算机、网络设备、数据存储器、输入输出设备等。

计算机配备相应的硬件设备和软件,网络设备用于连接多台计算机,数据存储器用于存储数据,输入输出设备允许输入和输出各种不同类型的数据。

第二步:制定相应的算法根据具体情况,应制定出相应的算法,用于计算数据序列中给定元素或者元素组合出现的频率,主要包括排序算法,查找算法,求和算法,概率分布算法等。

比如:可以使用冒泡排序或者快速排序对数据序列进行排序,使用二分查找等技术快速查找元素,在运算时可以使用求和、乘法、平方等算法来计算数据,使用贝叶斯理论等方法来求取概率分布。

第三步:实现数据处理根据设计上的算法,使用计算机及其相应的软件和硬件设备,进行数据处理,对相关的数据序列进行相应的操作,实现频率的统计计算,得到精准的统计结果。

第四步:测试并可视化在完成简易数字频率计的设计之后,应当对数据处理过程进行测试,以验证所编写算法的正确性和可靠性。

完成测试之后,可以通过图表和表格的方式可视化频率计算结果,更加直观地显示出数据之间的关系以及频率变化趋势。

以上就是一种简易数字频率计的设计实现过程,它可以为使用者提供准确的统计数据和频率结果,促进数据深入分析等工作,为企业的发展带来重要的帮助。

数字频率计的设计与制作

数字频率计的设计与制作

数字频率计地设计与制作一、任务和目地1、问题引入许多情况下,要对信号地频率进行测量,利用示波器可以粗略测量被测信号地频率,精确测量则要用到数字频率计.2、设计目地:通过本设计与制作项目可以进一步加深我们对数字电路应用技术方面地了解与认识,进一步熟悉数字电路系统设计、制作与调试地方法和步骤.3、设计要求:设计并制作出一种数字频率计,其技术指标如下:(1)频率测量范围:10~9999Hz.(2)输入电压幅度>300mV.(3)输入信号波形:任意周期信号.(4)显示位数:4位.(5)电源:220V、50Hz二、方法和步骤1、设计内容(1)数字频率计地基本原理数字频率计地主要功能是测量周期信号地频率.频率是单位时间(1S)内信号发生周期变化地次数.如果我们能在给定地1S时间内对信号波形计数,并将计数结果显示出来,就能读取被测信号地频率.数字频率计首先必须获得相对稳定与准确地时间,同时将被测信号转换成幅度与波形均能被数字电路识别地脉冲信号,然后通过计数器计算这一段时间间隔内地脉冲个数,将其换算后显示出来.这就是数字频率计地基本原理.(2)系统框图从数字频率计地基本原理出发,根据设计要求,得到如图2.1所示地电路框图.图2.1数字频率计框图下面介绍框图中各部分地功能及实现方法○1电源与整流稳压电路框图中地电源采用50Hz地交流市电.市电被降压、整流、稳压后为整个系统提供直流电源.系统对电源地要求不高,可以采用串联式稳压电源电路来实现.○2全波整流与波形整形电路本频率计采用市电频率作为标准频率,以获得稳定地基准时间.按国家标准,市电地频率漂移不能超过0.5Hz,即在1%地范围内.用它作普通频率计地基准信号完全能满足系统地要求.全波整流电路首先对50Hz交流市电进行全波整流,得到如图2.2(a)所示100Hz地全波整流波形.波形整形电路对100Hz信号进行整形,使之成为如图2.2(b)所示100Hz地矩形波.图2.2全波整流与波形整形电路地输出波形波形整形可以采用过零触发电路将全波整流波形变为矩形波,也可采用施密特触发器进行整形.○3分频器分频器地作用是为了获得1S地标准时间.电路首先对图2.2所示地100Hz信号进行100分频得到如图2.3(a)所示周期为1S地脉冲信号.然后再进行二分频得到如图2.3(b)所示占空比为50%脉冲宽度为1S地方波信号,由此获得测量频率地基准时间.利用此信号去打开与关闭控制门,可以获得在1S时间内通过控制门地被测脉冲地数目.图2.3分频器地输出波形分频器可以采用由计数器通过计数获得.二分频可以采用触发器来实现.○4信号放大、波形整形电路为了能测量不同电平值与波形地周期信号地频率,必须对被测信号进行放大与整形处理,使之成为能被计数器有效识别地脉冲信号.信号放大与波形整形电路地作用即在于此.信号放大可以采用一般地运算放大电路,波形整形可以采用施密特触发器.○5控制门控制门用于控制输入脉冲是否送计数器计数.它地一个输入端接标准秒信号,一个输入端接被测脉冲.控制门可以用与门或或门来实现.当采用与门时,秒信号为正时进行计数,当采用或门时,秒信号为负时进行计数.○6计数器计数器地作用是对输入脉冲计数.根据设计要求,最高测量频率为9999Hz,应采用4位十进制计数器.可以选用现成地10进制集成计数器.○7锁存器在确定地时间(1S)内计数器地计数结果(被测信号频率)必须经锁定后才能获得稳定地显示值.锁存器地作用是通过触发脉冲控制,将测得地数据寄存起来,送显示译码器.锁存器可以采用一般地8位并行输入寄存器,为使数据稳定,最好采用边沿触发方式地器件.○8显示译码器与数码管显示译码器地作用是把用BCD码表示地10进制数转换成能驱动数码管正常显示地段信号,以获得数字显示.选用显示译码器时其输出方式必须与数码管匹配.(3)实际电路根据系统框图,设计出地电路如图2.4所示.7414组成非对称多谐振荡器,产生100Hz标准信号,对100Hz信号地分频得到1Hz信号,这里采用7位二进制计数器74HC4024组成100进制计数器来实现.计数脉冲下降沿有效.在74HC4024地Q7、Q6、Q3端通过与门加入反馈清零信号,当计数器输出为二进制数1100100(十进制数为100)时,计数器异步清零.实现100进制计数.为了获得稳定地分频输出,清零信号与输入脉冲“与”后再清零,使分频输出脉冲在计数脉冲为低电平时保持一段时间(10mS)为高电平.电路中采用双JK触发器74HC109中地一个触发器组成触发器,它将分频输出脉冲整形为脉宽为1S、周期为2S地方波.从触发器Q端输出地信号加至控制门,确保计数器只在1S地时间内计数.从触发器端输出地信号作为数据寄存器地锁存信号被测信号通过741组成地运算放大器放大20倍后送施密特触发器整形,得到能被计数器有效识别地矩形波输出,通过由74HC11组成地控制门送计数器计数.为了防止输入信号太强损坏集成运放,可以在运放地输入端并接两个保护二极管.图2.4数字频率计电路图频率计数器由两块双十进制计数器74HC4511组成,最大计数值为9999Hz.由于计数器受控制门控制,每次计数只在JK触发器Q端为高电平时进行.当JK触发器Q端跳变至低电平时,端地由低电平向高电平跳变,此时,8D锁存器74HC374(上升沿有效)将计数器地输出数据锁存起来送显示译码器.计数结果被锁存以后,即可对计数器清零.由于74HC4518为异步高电平清零,所以将JK触发器地同100Hz脉冲信号“与”后地输出信号作为计数器地清零脉冲.由此保证清零是在数据被有效锁存一段时间(10mS)以后再进行.显示译码器采用与共阴数码管匹配地CMOS电路74HC4511,4个数码管采用共阴方式,以显示4位频率数字,满足测量最高频率为9999Hz地要求.2、方法与步骤(1)器件检测用数字集成电路检测仪对所要用地IC进行检测,以确定每个器件完好.如有兴趣,也可对LED数码管进行检测,检测方法由自己确定.(2)电路连接在自制电路板上将IC插座及各种器件焊接好;装配时,先焊接IC等小器件,最后固定并焊接变压器等大器件.电路连接完毕后,先不插IC.(3)电源测试将与变压器连接地电源插头插入220V电源,用万用表检测稳压电源地输出电压.输出电压地正常值应为+5V.如果输出电压不对,应仔细检查相关电路,消除故障.稳压电源输出正常后,接着用示波器检测产生基准时间地全波整流电路输出波形.正常情况应观测到如图2.2(a)所示波形.(4)基准时间检测关闭电源后,插上全部IC.依次用示波器检测由U1(74HC4024)与U3A组成地基准时间计数器与由U2A组成地触发器地输出波形,并与图2.3所示波形对照.如无输出波形或波形形状不对,则应对U1、U3,U2各引脚地电平或信号波形进行检测,消除故障.(5)输入检测信号从被测信号输入端输入幅值在1V左右频率为1KHz左右地正弦信号,如果电路正常,数码管可以显示被测信号地频率.如果数码管没有显示,或显示值明显偏离输入信号频率,则作进一步检测.(6)输入放大与整形电路检测用示波器观测整形电路U1A(74HC14)地输出波形,正常情况下,可以观测到与输入频率一致、信号幅值为5V左右地矩形波.如观测不到输出波形,或观测到地波形形状与幅值不对,则应检测这一部分电路,消除故障.如该部分电路正常,或消除故障后频率计仍不能正常工作,则检测控制门.(7)控制门检测检测控制门U3C(74HC11)输出信号波形,正常时,每间隔1S时间,可以在荧屏上观测到被测信号地矩形波.如观测不到波形,则应检测控制门地两个输入端地信号是否正常,并通过进一步地检测找到故障电路,消除故障.如电路正常,或消除故障后频率计仍不能正常工作,则检测计数器电路.(8)计数器电路地检测依次检测4个计数器74HC4518时钟端地输入波形,正常时,相邻计数器时钟端地波形频率依次相差10倍.如频率关系不一致或波形不正常,则应对计数器和反馈门地各引脚电平与波形进行检测.正常情况各电平值或波形应与电路中给出地状态一致.通过检测与分析找出原因,消除故障.如电路正常,或消除故障后频率计仍不能正常工作,则检测锁存器电路.(9)锁存电路地检测依次检测74HC374锁存器各引脚地电平与波形.正常情况各电平值应与电路中给出地状态一致.其中,第11脚地电平每隔1S钟跳变一次.如不正常,则应检查电路,消除故障.如电路正常,或消除故障后频率计仍不能正常工作,则检测锁存器电路.(10)显示译码电路与数码管显示电路地检测检测显示译码器74HC4511各控制端与电源端引脚地电平,同时检测数码管各段对应引脚地电平及公共端地电平.通过检测与分析找出故障.三、项目验收1.把作品包装成一个简易产品;2.重新测试逻辑功能,看是否正常;3.启动电路,检查运行情况;4.提供用户使用;5.老师评价.。

数字频率计设计报告

数字频率计设计报告

数字频率计设计报告数字频率计是一种用于测量信号频率的仪器,广泛应用于电子领域。

本文将针对数字频率计的原理、工作方式以及应用进行详细介绍。

一、引言数字频率计是一种基于数字信号处理技术的测量仪器,它能够精确地测量信号的频率。

它广泛应用于通信、无线电、音频和视频等领域,对于各种信号的频率测量具有重要意义。

二、原理数字频率计的测量原理基于信号的周期性特征。

当一个信号通过数字频率计时,它会被转换成数字信号,并通过计数器进行计数。

通过计数器的计数结果和时间基准的参考值进行比较,就可以得到信号的频率。

三、工作方式数字频率计的工作方式通常分为两种:直接计数法和间接计数法。

1. 直接计数法:该方法直接对信号进行计数,通过计数器对信号的脉冲进行计数,并将计数结果进行处理得到频率值。

这种方法简单直接,但对于高频率信号的计数精度较低。

2. 间接计数法:该方法通过将信号的频率分频至低频范围内进行计数。

通过将高频信号分频后再进行计数,可以提高测量的精度。

四、应用数字频率计在各个领域都有广泛的应用,以下是一些常见的应用场景:1. 通信领域:数字频率计在通信系统中被用于测量信号的载波频率,确保信号的稳定传输。

同时,数字频率计还可以用于频率偏移的测量,以评估通信系统的性能。

2. 无线电领域:数字频率计被用于测量无线电频率,对于射频信号的测量具有重要意义。

它可以用于无线电台站的调试和维护,以确保无线电信号的质量和稳定性。

3. 音频和视频领域:数字频率计在音频和视频设备的校准和测试中被广泛应用。

它可以测量音频和视频信号的频率,以确保音频和视频设备的正常工作。

4. 科学研究领域:数字频率计在科学研究中也起到了重要的作用。

比如,在天文学研究中,数字频率计可以用于测量天体的射电信号频率,从而研究宇宙的演化和结构。

五、总结数字频率计作为一种精确测量信号频率的仪器,在电子领域中有着广泛的应用。

本文从原理、工作方式和应用等方面对数字频率计进行了详细介绍。

数字频率计设计报告

数字频率计设计报告

数字频率计设计报告数字频率计设计报告一、设计目标本次设计的数字频率计旨在实现对输入信号的准确频率测量,同时具备操作简单、稳定性好、误差小等特点。

设计的主要目标是实现以下功能:1. 测量频率范围:1Hz至10MHz;2. 测量精度:±0.1%;3. 具有数据保持功能,可在断电情况下保存测量结果;4. 具有报警功能,可设置上下限;5. 使用微处理器进行控制和数据处理。

二、系统概述数字频率计系统主要由以下几个部分组成:1. 输入信号处理单元:用于将输入信号进行缓冲、滤波和整形,以便于微处理器进行准确处理;2. 计数器单元:用于对输入信号的周期进行计数,并通过微处理器进行处理,以得到准确的频率值;3. 数据存储单元:用于存储测量结果和设置参数;4. 人机交互单元:用于设置参数、显示测量结果和接收用户输入。

三、电路原理数字频率计的电路原理主要包括以下步骤:1. 输入信号处理:输入信号首先进入缓冲器进行缓冲,然后通过低通滤波器进行滤波,去除高频噪声。

滤波后的信号通过整形电路进行整形,以便于微处理器进行计数。

2. 计数器单元:整形后的信号输入到计数器,计数器对信号的周期进行计数。

计数器的精度直接影响测量结果的精度,因此需要选择高精度的计数器。

3. 数据存储单元:测量结果和设置参数通过微处理器进行处理后,存储在数据存储单元中。

数据存储单元一般采用EEPROM或者Flash 存储器。

4. 人机交互单元:人机交互单元包括显示屏和按键。

用户通过按键设置参数和查看测量结果。

显示屏用于显示测量结果和设置参数。

四、元器件选择根据系统设计和电路原理,以下是一些关键元器件的选择:1. 缓冲器:采用高性能的运算放大器,如OPA657;2. 低通滤波器:采用一阶无源低通滤波器,滤波器截止频率为10kHz;3. 整形电路:采用比较器,如LM393;4. 计数器:采用16位计数器,如TLC2543;5. 数据存储单元:采用EEPROM或Flash存储器,如24LC64;6. 显示屏:采用带ST7565驱动的段式液晶显示屏,如ST7565R。

数字频率计设计报告

数字频率计设计报告
总线接口部件由以下部件组成:
(1)四个段寄存器:代码段寄存器、数据段寄存器、附加段寄存器、堆栈段寄存器;
(2)指令指针寄存器;
数字频率计设计报告
一、设计要求
近年来,在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。
本设计实现一个由微机控制的数字频率计。具体要求如下:
1.能测量1Hz—10MHz频率范围的矩形和正弦波的频率或周期。
2.在全频率范围内测量误差≤0.1%。
3.以十进制数字显示出被测信号的频率或周期。
二、设计目的
1.进一步掌握8253、8255A的原理及应用方法。
2.熟悉数字频率计的测量原理与实现方法。
3.掌握微机化数字频率计的设计电路。
三、设计的具体实现
3.1系统概述
1.数字频率计的基本原理
频率计的基本原理是用一个频率稳定度高的频率源作为基准时钟,对比测量其他信号的频率。通常情况下计算每秒内待测信号的脉冲个数,此时我们称闸门时间为1秒。闸门时间也可以大于或小于一秒。闸门时间越长,得到的频率值就越准确,但闸门时间越长则每测一次频率的间隔就越长。闸门时间越短,测的频率值刷新就越快,但测得的频率精度就受影响。
图1中S1为一个三刀双掷开关,置于0时为高频挡,按频率测量法测量高频信号;置于1时为低频挡,按周期测量法测量低频信号。S2和S3分别为高频和低频分档开关。S2置于0和1时,分别对应于500KHz—5MHz频段和5MHz—10MHz频段;S3置于0和1时,分别对应于1Hz—100KHz频段和100KHz—500KHz频段。
(2)写入计数值。
若规定只写低8位,则写入的为计数值的低8位,高8位自动置0;若规定只写高8位,则写入的为计数值的高8位,低8位自动置0;若是16位计数值,则分两次写入,先写入低8位,再写入高8位。

数字频率计课程设计报告

数字频率计课程设计报告

数字频率计课程设计报告一、课程目标知识目标:1. 让学生理解数字频率计的基本原理,掌握频率、周期等基本概念;2. 使学生掌握数字频率计的使用方法,能够正确操作仪器进行频率测量;3. 引导学生运用已学的数学知识,对测量数据进行处理,得出正确结论。

技能目标:1. 培养学生动手操作仪器的技能,提高实验操作能力;2. 培养学生运用数学知识解决实际问题的能力,提高数据分析处理技能;3. 培养学生团队协作能力,提高实验过程中的沟通与交流技巧。

情感态度价值观目标:1. 培养学生对物理实验的兴趣,激发学习热情;2. 培养学生严谨的科学态度,养成实验过程中认真观察、准确记录的好习惯;3. 引导学生认识到物理知识在实际应用中的价值,提高学以致用的意识。

课程性质:本课程为物理实验课,结合数字频率计的原理与应用,培养学生的实践操作能力和数据分析能力。

学生特点:六年级学生具备一定的物理知识和数学基础,对实验操作充满好奇,具备初步的团队合作能力。

教学要求:结合学生特点,注重理论与实践相结合,以学生为主体,引导学生主动参与实验过程,培养其动手能力和解决问题的能力。

通过课程目标的分解,使学生在实验过程中达到预期的学习成果,为后续教学设计和评估提供依据。

二、教学内容1. 数字频率计基本原理:- 频率、周期的定义与关系;- 数字频率计的工作原理;- 数字频率计的测量方法。

2. 实验操作技能:- 数字频率计的操作步骤;- 实验过程中的注意事项;- 数据记录与处理方法。

3. 教学大纲:- 第一课时:介绍数字频率计的基本原理,让学生了解频率、周期的概念及其关系;- 第二课时:讲解数字频率计的工作原理,引导学生掌握其操作方法;- 第三课时:分组进行实验操作,让学生动手测量不同频率的信号;- 第四课时:对测量数据进行处理与分析,培养学生数据分析能力;- 第五课时:总结实验结果,讨论实验过程中遇到的问题及解决办法。

4. 教材章节:- 《物理》六年级下册:第六章《频率与波长》;- 《物理实验》六年级下册:实验八《数字频率计的使用》。

简易数字频率计设计报告

简易数字频率计设计报告

根据系统设计要求, 需要实现一个 4 位十进制数字频率计, 其原理框 图如图 1 所示。

主要由脉冲发生器电路、 测频控制信号发生器电路、 待测 信号计数模块电路、 锁存器、 七段译码驱动电路及扫描显示电路等模块组 成。

由于是4位十进制数字频率计, 所以计数器CNT10需用4个,7段显示译 码器也需用4个。

频率测量的基本原理是计算每秒钟内待测信号的脉冲个 数。

为此,测频控制信号发生器 F_IN_CNT 应设置一个控制信号时钟CLK , 一个计数使能信号输出端EN 、一个与EN 输出信号反 向的锁存输出信号 LOCK 和清零输出信号CLR 。

若CLK 的输入频率为1HZ ,则输出信号端EN 输出 一个脉宽恰好为1秒的周期信号, 可以 作为闸门信号用。

由它对频率计的 每一个计数器的使能端进行同步控制。

当EN 高电平时允许计数, 低电平时 住手计数,并保持所计的数。

在住手计数期间,锁存信号LOCK 的上跳沿 将计数器在前1秒钟的计数值锁存进4位锁存器LOCK ,由7段译码器译出 并稳定显示。

设置锁存器的好处是: 显示的数据稳定, 不会由于周期性的标准时钟 CLKEN待测信号计数电路脉冲发 生器待测信号F_INLOCK锁存与译 码显示驱 动电路测频控制信 号发生电路CLR扫描控制数码显示清零信号而不断闪烁。

锁存信号之后,清零信号CLR对计数器进行清零,为下1秒钟的计数操作作准备。

时基产生与测频时序控制电路主要产生计数允许信号EN、清零信号CLR 和锁存信号LOCK。

其VHDL 程序清单如下:--CLK_SX_CTRLLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY CLK_SX_CTRL ISPORT(CLK: IN STD_LOGIC;LOCK: OUT STD_LOGIC;EN: OUT STD_LOGIC;CLR: OUT STD_LOGIC);END;ARCHITECTURE ART OF CLK_SX_CTRL ISSIGNAL Q: STD_LOGIC_VECTOR(3 DOWNTO 0);BEGINPROCESS(CLK)BEGINIF(CLK'EVENT AND CLK='1')THENIF Q="1111"THENQ<="0000";ELSEQ<=Q+'1';END IF;END IF;EN<=NOT Q(3);LOCK<=Q(3)AND NOT(Q(2))AND Q(1);CLR<=Q(3)AND Q(2)AND NOT(Q(1));END PROCESS;END ART;测频时序控制电路:为实现系统功能,控制电路模块需输出三个信号:一是控制计数器允许对被测信号计数的信号EN;二是将前一秒计数器的计数值存入锁存的锁存信号LOCK;三是为下一个周期计数做准备的计数器清零信号CLR。

数字频率计设计报告

数字频率计设计报告

数字频率计设计报告学院:姓名:学号:专业:指导老师:2008-11-11一.内容介绍数字频率计是用来测量信号频率的装置。

它可以测量正弦波、方波、三角波和尖脉冲信号的频率。

在进行模拟、数字电路的设计、安装、调试过程中,经常要用到频率计。

由于其用十进制数显示,测量速度、精度高、显示直观,因此频率计得到广泛的应用。

二.设计内容、技术指标及框图设计内容:设计只用一只数码管显示结果的数字频率计。

技术指标:1.被测量信号频率范围:1KHZ-999KHZ2.测量精度:测量显示3位有效数字3.时基时间宽度:1ms4.测试和显示方法:(1)只用一只数码管显示结果。

(2)每2秒钟自动测试一次,按百、十、个、全灭的顺序逐位显示测试结果,每位的显示时间为0.5秒。

数字频率计的框图:如图1。

图1 频率计系统框图三.单元电路设计1. 时基产生电路时基信号的产生电路可用石英晶体振荡器经分频后得到高稳定度的时基信号。

图2采用CC4060十四级计数器构成0.5s脉冲(3)和毫秒脉冲1ms时基信号。

12脚接地。

图2 秒脉冲和毫秒脉冲时基产生电路2.节拍信号发生器设计要求每2秒自动测试一次,按百、十、个、灭的顺序逐位显示测试结果。

由此可知,节拍信号发生器需产生四种状态的变化,变化周期为2秒。

四种状态信号可以提供给数据选择器的地址端,用来逐位显示百、十、个、灭,2秒的周期信号用来控制计数器计数,保持和清零。

如图3。

节拍信号发生器图3 节拍信号发生器及波形3.整形电路将输入的被测信号送入施密特触发器74LS132的输入端,其输入将得到矩形波至闸门输入如图4。

图4 整形电路4.控制电路(门控电路)要求控制器每2秒向主闸门输入一个时间为2秒,采样脉宽为1ms的周期信号,如图5。

采用2个D触发器,以时基信号T=1ms作为同步时钟脉冲。

控制器电路图5 控制器电路及波形图5.译码显示电路计数器锁存百、十、个数据传送到数据选择器,数据选择器受节拍信号的控制,分时地送入译码显示电路,故译码显示由数据选择器、译码器及数码管组成。

数字频率计设计

数字频率计设计

数字频率计设计[学习要求] 了解数字频率计测频率与测周期的基本原理;熟练掌握数字频率计的设计与调试方法及减小测量误差的方法.[重点与难点]重点:数字频率计的组成框图和波形图.难点:时基电路和逻辑控制电路.[理论内容]一,数字频率计测频率的基本原理所谓频率,就是周期性信号在单位时间(1s)内变化的次数.若在一定时间间隔T 内测得这个周期性信号的重复变化次数为N,则其频率可表示为f=N/T (1)图1 数字频率计的组成框图和波形图图1(a)是数字频率计的组成框图.被测信号经放大整形电路变成计数器所要求的脉冲信号I,其频率与被测信号的频率相同.时基电路提供标准时间基准信号II,其高电平持续时间txvxf1=1秒,当l秒信号来到时,闸门开通,被测脉冲信号通过闸门,计数器开始计数, 直到l秒信号结束时闸门关闭,停止计数.若在闸门时间1s内计数器计得的脉冲个数为N,则被测信号频率=NHz.逻辑控制电路的作用有两个:一是产生锁存脉冲IV,使显示器上的数字稳定;二是产生清"0"脉冲V,使计数器每次测量从零开始计数.各信号之间的时序关系如图1(b)所示.xf二,数字频率计的主要技术指标1,频率准确度一般用相对误差来表示,即+±=ccxxxffTfff1式中,NNNTfx11±==为量化误差(即±1个字误差),是数字仪器所特有的误差,当闸门时间T选定后,越低,量化误差越大;xfTTffcc=为闸门时间相对误差,主要由时基电路标准频率的准确度决定,xccTfff1.2,频率测量范围在输入电压符合规定要求值时,能够正常进行测量的频率区间称为频率测量范围.频率测量范围主要由放大整形电路的频率响应决定.3,数字显示位数频率计的数字显示位数决定了频率计的分辨率.位数越多,分辨率越高.4,测量时间频率计完成一次测量所需要的时间,包括准备,计数,锁存和复位时间.三,数字频率计的电路设计与调试1.基本电路设计数字频率计的基本框图如图2所示,各部分作用如下.①放大整形电路放大整形电路由晶体管3DG100与74LS00等组成.其中3DGl00组成放大器将输入频率为的周期信号如正弦波,三角波等进行放大.与非门74LS00构成施密特触发器,它对放大器的输出信号进行整形,使之成为矩形脉冲.xf②时基电路时基电路的作用是产生一个标准时间信号(高电平持续时间为1s),由定时器555构成的多谐振荡器产生.若振荡器的频率,则振荡器的输出波形如图1中Hz8.0)tt/(1f210=+=的波形II所示,其中t1=1s,t2=0.25s.由公式t1=0.7(R1+R2)C和t2=0.7R2C,可计算出电阻R1,R2及电容C的值.③逻辑控制电路根据图1(b)所示波形,在计数信号II结束时产生锁存信号IV,锁存信号IV结束时产生清"0"信号V.脉冲信号IV和V可由两个单稳态触发器74LS123产生,它们的脉冲宽度由电路的时间常数决定. 设锁存信号IV和清"0"信号V的脉冲宽度tw相同,如果要求tw=0.02s,则得tw=0.45RextCext=0.02s.若取Rext=10kΩ,则Cext=tw/0.45Rext=4.4μF. 由74LS123的功能可得,当1B1R1D==,触发脉冲从1A端输入时,在触发脉冲的负跳变作用下,输出端Q1可获得一负脉冲,其波形关系正好满足图1所示的波形IV和V的要求.手动复位开关S按下时,计数器清"0".图2 频率计整机电路图④锁存器锁存器的作用是将计数器在1s结束时所计得的数进行锁存,使显示器上能稳定地显示此时计数器的值.如图1(b)所示,1s计数时间结束时,逻辑控制电路发出锁存信号IV,将此时计数器的值送译码显示器.选用两个8位锁存器74L273可以完成上述功能.当时锁存信号CP的正跳变来到时,锁存器的输出等于输入,即.从而将计数器的输出值送到锁存器的输出端.高电平结束后,无论D为何值,输出端的状态仍保持原来的状态不变.所以在计数期间内,计数器的输出不会送到译码显示器.2,扩展电路的设计按照上述方法所设计的数字频率计电路,测量的最高频率只能为9.999kHz,完成一次测量的时间约1.25s.若被测信号频率增加到数百千赫兹或数兆赫兹时,则需要增加频率范围扩展电路.图3 频率范围量程扩展电路频率范围扩展电路如图3所示,该电路可实现频率量程的自动转换.其工作原理是:当被测信号频率升高,千位计数器已满,需要升量程时,计数器的最高位产生进位脉冲Q3,送到由74LS92与两个D触发器共同构成的进位脉冲采集电路.第一个D触发器的1D端接高电平,当Q3的下跳沿来到时,74LS92的Q0端输出高电平,则第一个D触发器的1Q端产生进位脉冲并保持到清"0"脉冲到来.该进位脉冲使多路数据选择器74LS151的地址计数器74LS90加1,多路数据选择器将选通下一路输入信号,即比上一次频率低10倍的分频信号,由于此时个位计数器的输入脉冲的频率比被测频率低10倍,故要将显示器的数乘以10才能得到被测频率值,这可以通过移动显示器上小数点的位置来实现.如图3所示,若被测xf信号不经过分频(100输出),显示器上的最大值为9.999kHz,若经过101分频后,显示器上的最大值为99.99 kHz,即小数点每向右移动一位,频率的测量范围扩大10倍. 进位脉冲采集电路的作用是使电路工作稳定,避免当千位计数器到8或9时,产生小数点的跳动.第二个D触发器用来控制清"0",即有进位脉冲时电路不清"0",而无进位时则清"0".当被测频率降低需要转换到低量程时,可用千位(最高位)是否为零来判断.在此利用千位译码器74LS48的灭零输出端RBO,当RBO端为零时,输出为零,这时就需要降量程.因此,取其非作为地址计数器74LS90的清"0"脉冲.为了能把高位多余的零熄灭,只需把高位的灭零输入端RBI,同时把高位的RBO与低位的RBI相连即可.由此可见,只有当检测到最高位为"0",并且在该1秒钟内没有进位脉冲时,地址计数器才清"0"复位,即转换到最低量程,然后再按升量程的原理自动换档,直到找到合适的量程.若将地址译码器74LS138的输出端取非,变成高电平以驱动显示器的小数点h,则可显示扩展的频率范围.四,数字频率计测周期的基本原理当被测信号的频率较低时,采用直接测频方法由量程误差引起的测频误差太大,为了提高测低频时的准确度,应先测周期,然后计算=. xTxfxT/1数字频率计测周期的原理框图如图4所示.被测信号经过放大整形电路变成方波,加到门控电路产生闸门信号,如=10ms,则闸门打开的时间也为10ms,在此期间内,周期为的标准脉冲通过闸门进入计数器计数.若=1us,则计数器计得的脉冲数N=/ =10000个.若以毫秒(ms)为单位,则显示器上的读数为10.000. xTsTxTxTsT以上分析可见,频率计测周期的基本原理正好与测频相反,即被测信号用来控制闸门电路的开通与关闭,标准时基信号作为计数脉冲.频率计的结构包括一个测频率控制信号发生器、一个计数器和一个锁存器(1)测频率控制信号发生器设计频率极的关键是设计一个测频率控制信号发生器,产生测量频率的控制时序。

数字频率计设计实验报告

数字频率计设计实验报告

数字频率计设计实验报告1.实验目的本实验旨在通过设计数字频率计的电路,使学生掌握数字电路的设计与运用,加深对计数器、分频器等数字电路的理解,同时熟悉数字电路及测量方法。

2.实验原理数字频率计的原理基于时间测量,将待测信号的周期或频率转化为时间或计数值,再转化为显示在数码管上的频率或周期。

其电路主要由时基、型切换及显示部分组成。

时基部分是实现数字频率计最核心的部分,具有准确的定频测量功能。

根据时基频率的稳定性,数字频率计还可分为光学时基式和晶体时基式,后者是目前数字频率计设计中较为主流和有效的方案。

型切换部分是将输入信号的周期或频率转化为电平,经一个比较器进行比较,输出脉冲后送到后端的计数器。

可分为一级型切换和两级型切换,一级型切换分频系数较小,能测量的频率范围较宽,但精度相对较低;两级型切换分频系数较多,能够实现更高的精度,但测量范围相对较窄。

显示部分主要由解码器、数码管、驱动器等构成,将计数器输出的数字部分经过解码器解码,以驱动数码管显示实际测量结果。

3.实验内容3.1电路设计本实验按照晶体时基式数字频率计的设计原理,设计一个简单的频率计电路。

时基部分采用简单的晶体振荡器电路,输入3V的电源电压,晶体振荡频率为6M,采用CD4066B型CMOS开关实现时填充寄存器与计数控制部分的切换。

型切换部分采用两级型切换,以加强精度,输入信号经过第一级分频后送到S1端,S1端接CD4066B的开关控制引脚,在S1位置上的6dB衰减电阻衰减输入信号再经过第二级分频后进入计数控制部分。

显示部分采用三片74LS47数码管显示器驱动芯片将数码转移至共阴数码管,选用CD4052B组成的位选开关循环驱动数码管。

3.2电路测试将方法频率计电路搭建完成后,接通电源,输入300Hz、3kHz、30kHz和300kHz的信号,观察数码管的测量结果。

并与示波器进行对比,计算相对误差。

4.实验结果通过实验测试,本设计可以稳定地测量300Hz至300kHz范围内的信号频率,并且测量误差相对较小。

简易数字频率计课程设计报告

简易数字频率计课程设计报告

简易数字频率计课程设计报告《简易数字频率计课程设计报告》一、设计目的和背景随着科技的不断发展和普及,计算机已经成为人们生活中不可或缺的一部分。

而数字频率计作为一种常见的电子测量仪器,在工业控制、电信通讯等领域有着广泛的应用。

本课程设计旨在通过设计一款简易的数字频率计,以帮助学生深入了解数字频率计的工作原理和设计方法。

二、设计内容和步骤1. 学习数字频率计的基本原理和工作方式:介绍数字频率计的基本功能、硬件组成和工作原理。

2. 设计数字频率计的主要电路:通过研究数字频率计的电路原理图,设计出适用于本设计要求的主要电路。

3. 制作数字频率计的原型:使用电子元器件将电路图中设计的电路进行实际制作,制作出数字频率计的原型。

4. 测试数字频率计的性能:通过对数字频率计进行各种频率波形的测试,验证其测量准确性和稳定性。

5. 优化和改进设计:根据测试结果和用户反馈,对数字频率计的电路和功能进行进一步优化和改进。

三、预期效果和评价标准通过本课程设计,预期学生能够掌握数字频率计的基本工作原理、主要电路设计和制作方法,并且能够针对实际需求进行优化和改进。

评价标准主要包括学生对数字频率计原理的理解程度、电路设计的准确性和创新性,以及对数字频率计性能进行测试和改进的能力。

四、开展方式和时间安排本课程设计可以结合理论学习和实践操作进行,建议分为以下几个阶段进行:1. 第一阶段(1周):学习数字频率计的基本原理和工作方式。

2. 第二阶段(1周):设计数字频率计的主要电路。

3. 第三阶段(2周):制作数字频率计的原型,并进行性能测试。

4. 第四阶段(1周):优化和改进数字频率计的设计。

总共需要约5周的时间来完成整个课程设计。

五、所需资源和设备1. 教材教辅资料:提供数字频率计的基本原理和电路设计方法的教材或教辅资料。

2. 实验设备和工具:数字频率计的主要电路所需的电子元器件、测试仪器和焊接工具等。

3. 实验环境:提供安全、稳定的实验室环境,以及必要的计算机软件支持。

数字频率计的课程设计

数字频率计的课程设计

引言近年来, 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要.在电子系统非常广泛应用领域内, 到处可见到解决离散信息的数字电路。

供消费用的微波炉和电视、先进的工业控制系统、空间通讯系统、交通控制雷达系统、医院急救系统等在设计过程中无一不用到数字技术。

数字电路制造工业的进步, 使得系统设计人员能在更小的空间内实现更多的功能, 从而提高系统可靠性和速度。

数字集成电路具有结构简朴(如其中的晶体管是工作于饱和与截止2种状态, 一般不设偏置电流)和同类型电路单元多(如一个计数系统需要很多同类型的触发器和门电路)的特点, 因而容易是高集成度和归一化。

由于数字集成电路与电子计算机的发展紧密相关, 因而发展不久, 目前已是集成电路中产量最高、集成度最大的一种器件。

集成电路的类型很多, 从大的方面可分为模拟和数字集成电路两大类。

虽然它们都可模拟具体的物理过程, 但其工作方式有着很大的不同。

甚至也许完全不同。

电路中的工作信号通常是用电脉冲表达的数字信号。

这种工作方式的信号, 可以表达2种截然不同的现象。

如以有脉冲表达“1”, 无脉冲便表达“0”;以“1”表达“真”, 则“0”便表达“假”, 等等。

反之亦然。

这就是“数字信号”的含义。

所以, “数字量”不是连续变化的量, 其大小往往并不改变, 但在时间分布上却有着严格的规定, 这是数字电路的一个特点。

数字式频率计基于时间或频率的A/D转换原理, 并依赖于数字电路技术发展起来的一种新型的数字测量仪器。

由于数字电路的飞速发展, 所以, 数字频率计的发展也不久。

通常能对频率和时间两种以上的功能数字化测量仪器, 称为数字式频率计(通用计数器或数字式技术器)。

在电子测量技术中, 频率是一个最基本的参量, 对适应晶体振荡器、各种信号发生器、倍频和分频电路的输出信号的频率测量, 广播、电视、电讯、微电子技术等现代科学领域。

电子线路课程设计之数字频率计设计

电子线路课程设计之数字频率计设计

PPT 1电子线路课程设计(一)——数字频率计设计PPT 2一、课程设计的目的通过“数字频率计”设计,学习小型电子系统的设计方法。

初步掌握整机方案拟定、单元电路设计、整机电路安装、调试、性能指标测试等基本方法。

PPT 3二、设计任务设计并实现一个具有四位十进制数字显示功能的频率计。

基本要求:1、频率测量范围:1Hz ~99.99kHz2、频率测量准确度:Δfx/fx ≤∣±10-2∣3、被测信号类型及幅度:正弦波、三角波、方波,Uspp ≥0.5V 。

4、闸门时间及显示要求:1)闸门时间为10S 时,显示001.0~999.9Hz 2)闸门时间为1S 时,显示0001~9999Hz 3)闸门时间为0.1S 时,显示10.00~99.99KHzPPT 4三、设计原理1、测量频率的基本原理所谓“频率”就是周期性信号在单位时间(1S )内变化的次数。

数字频率计测频原理框图及工作波形图①②③④⑤PPT 52、数字频率计的基本组成及工作过程如图是本次所设计数字频率计的基本组成框图,它由时 基电路、脉冲形成电路、闸门电路、计数器、锁存器、 逻辑控制电路和译码显示器组成。

PPT 6工作过程:被测信号fx 经脉冲形成电路整形,变成边沿陡峭的脉冲信号,如图中①所示,其周期Tx 与被测信号的周期相同。

时基电路产生标准时间信号②,设其高电平持续时间T1=1S ,在T1时间内将闸门电路打开,使脉冲信号①通过,至计数器计数,计数器在T1=1S 时间内计得的脉冲信号①的周期数③就是被测信号的频率。

逻辑控制电路的作用有两个:一个是在计数结束时产生锁存信号④,将计数值N 存入锁存器,使显示器上的数字稳定显示。

另一个作用是锁存完成后产生清零脉冲⑤,使计数器每次从零开始计数。

这些信号之间的时序关系如图所示。

这里锁存和清零均在时间T4内完成,故测量时间T ∑= T1+T4 。

……………①②③④⑤T1T4NN锁存T2T3清零PPT 7 3、频率测量的主要技术指标(1)频率准确度数字频率计测量频率fx时的测量误差称为频率准确度,常用相对误差Δfx/fx来表示。

数字频率计设计

数字频率计设计

数字频率计设计一、设计任务与要求1、设计任务设计并实现一个数字频率计。

2、基本要求:(1)测频率范围:10Hz ~ 10K Hz。

为保证测量精度分为三个频段:10Hz ~ 100 Hz100Hz ~ 1K Hz1 K Hz ~ 10K Hz当信号频率超过规定的频段上限时,设有超量程指示。

三个频段之间用手动切换。

(2)输入波形:低频函数信号发生器输出的方波,幅度为5V 。

(3)测量误差:σ≤±1%。

(4)显示和响应时间:测量结果用三位半导体数码管显示,要求显示数码稳定清晰。

三个频段的最大显示数分别为99.9 Hz,999. Hz,9.99 K Hz,为此需要控制小数点位置,并用两个发光二极管分别显示频率单位:Hz 或K Hz,详见表2.2。

3、扩展要求实现量程的自动转换。

二、基本工作原理频率测量的方法常用的有测频法和测周法两种。

(1)测频法测频法的基本思想是让计数器在闸门信号的控制下计数1秒时间,计数结果是1秒内被测信号的周期数,即被测信号的频率。

若被测信号不是矩形脉冲,则应先变换成同频率的矩形脉冲。

测频法的原理框图如图2-2-1所示。

图中,秒脉冲作为闸门信号,当其为高电平时,计数器计数;低电平时,计数器停止计数。

显然,在同样的闸门信号作用下,被测信号的频率越高,测量误差越小。

当被测频率一定时,闸门信号高电平的时间越长,测量误差越小。

但是闸门信号周期越长,测量的响应时间也越长。

例如,闸门信号高电平时间为1秒,被测信号频率的真值为2Hz,如图2-2-2所示。

由图2-2-1 频率测量原理框图图可知,无论被测信号的频率是多少,测量时可能产生的最大绝对误差均为±1Hz,即f测-f真=±1Hz所以,最大相对误差为σmax=(f测-f真)/ f真=±1/ f真由上式可知,在闸门信号相同时,测频法的相对误差与被测信号的频率成反比。

因此测频法适合于测量频率较高的信号。

f真=2图2-2-2 测频法的误差(2)测周法当被测信号频率较低时,为保证测量精度,常采用测周法。

数字频率计(51单片机)

数字频率计(51单片机)

数字频率计(51单片机)数字频率计(51单片机)数字频率计(Digital Frequency Counter)是一种常用的电子测量仪器,可用于测量信号的频率。

在本文中,我们将介绍如何使用51单片机实现一个简单的数字频率计。

一、原理简介数字频率计的基本原理是通过计算信号波形周期内的脉冲数来确定频率。

在实际应用中,我们通常使用51单片机作为微控制器,通过计数器和定时器模块来实现频率计算。

二、硬件设计1.信号输入首先,我们需要将待测信号输入到频率计中。

可以使用一个输入接口电路,将信号连接到51单片机的IO口上。

2.计时模块我们需要使用51单片机的定时器/计数器来进行计时操作。

在这里,我们选择使用定时器0来进行计数,同时可以利用定时器1来进行溢出次数的计数,以扩展计数范围。

3.显示模块为了显示测量结果,我们可以使用数码管、LCD液晶显示屏等显示模块。

通过将结果以可视化的方式呈现,方便用户进行观察和读数。

三、软件设计1.定时器配置首先,我们需要对定时器进行配置,以确定计时器的计数间隔。

通过设置定时器的工作模式、计数范围和时钟频率等参数,可以控制定时器的计数精度和溢出时间。

2.中断服务程序当定时器溢出时,会触发中断,通过编写中断服务程序,实现对计数器的相应操作,例如将计数值累加,记录溢出次数等。

3.数字频率计算根据计数器的值和溢出次数,我们可以计算出信号的频率。

通过简单的公式计算,即可得到测量结果。

四、实验步骤1.搭建硬件电路,将待测信号连接到51单片机的IO口上,并连接显示模块。

2.根据硬件设计要求,配置定时器的工作模式和计数范围。

3.编写中断服务程序,实现对计数器的相应操作。

4.编写主程序,实现数字频率计算和显示。

5.下载程序到51单片机,进行测试。

五、实验结果与分析通过实验,我们可以得到信号的频率测量结果,并将结果以数码管或LCD屏幕的形式进行显示。

通过对比实际频率和测量频率,可以评估数字频率计的准确性和稳定性。

数字频率计课程设计

数字频率计课程设计

数字频率计 课程设计一、课程目标知识目标:1. 学生能理解数字频率计的基本原理,掌握其工作流程和计算方法。

2. 学生能掌握频率、周期、频率分辨率等基本概念,并运用这些概念分析实际问题。

3. 学生能通过实际操作,学会使用数字频率计进行频率测量,并准确读取数据。

技能目标:1. 学生能够运用所学知识,设计简单的数字频率计电路,提高动手实践能力。

2. 学生能够运用频率测量方法,解决实际生活中的问题,培养解决问题的能力。

3. 学生能够通过小组合作,进行数字频率计的搭建和调试,提高团队协作能力。

情感态度价值观目标:1. 学生通过学习数字频率计,培养对电子技术的兴趣,激发创新精神。

2. 学生在学习过程中,养成积极思考、主动探究的良好学习习惯。

3. 学生能够认识到数字频率计在实际应用中的重要性,增强社会责任感和使命感。

课程性质:本课程属于电子技术实践课程,注重理论与实践相结合,培养学生的动手能力和实际操作技能。

学生特点:六年级学生具有一定的电子技术基础,好奇心强,喜欢动手实践,但需加强对理论知识的学习。

教学要求:教师应注重启发式教学,引导学生主动探究,关注学生的个体差异,提高学生的实践能力和综合素质。

在教学过程中,将课程目标分解为具体的学习成果,便于教学设计和评估。

二、教学内容1. 理论知识:- 频率、周期、频率分辨率等基本概念及其相互关系;- 数字频率计的原理、工作流程和计算方法;- 数字频率计的电路组成和功能。

2. 实践操作:- 数字频率计的搭建与调试;- 频率测量方法及其在实际生活中的应用;- 小组合作进行数字频率计电路设计与优化。

3. 教学大纲安排:- 第一课时:回顾频率、周期等基本概念,介绍数字频率计原理及计算方法;- 第二课时:分析数字频率计的电路组成和功能,进行电路搭建与调试;- 第三课时:学习频率测量方法,开展实践操作,解决实际问题;- 第四课时:小组合作,设计并优化数字频率计电路,展示与交流。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

&长安大学电子技术课程设计数字频率计的设计)专业:班级:姓名指导教师::日期:目录引言第一章系统概述一、设计方案的选择¥1、计数法2、计时法二、整体框图及原理第二章单元电路设计一、放大电路设计二、闸门电路设计三、时基电路设计四、控制电路设计|五、报警电路设计六、整体电路图七、整机元件清单第三章设计小结一、设计任务完成情况二、问题及改进三、心得体会鸣谢"附录}引言题目:数字频率计的设计初始条件:本设计可以使用在数模电理论课上学过或没学过的集成器件和必要的门电路构建简易频率计,用数码管显示频率计数值。

要求完成的主要任务:①设计一个频率计。

要求用4位7段数码管显示待测频率,并用发光二极管表示单位。

②测量频率的范围:100hz—100khz。

《③测量信号类型:正弦波和方波。

④具有超量程报警功能。

摘要:本次课程设是基于TTL系列芯片的简易数字频率计,数字频率计应用所学的数字电路和模拟电路的知识进行设计。

在设计过程中,所有电路仿真均基于Multisim仿真软件。

本课程设计介绍了简易频率计的设计方案及其基本原理,并着重介绍了频率计各单元电路的设计思路,原理及仿真,整体电路的的工作原理,控制器件的工作情况。

设计共有三大组成部分:一是原理电路的设计,本部分详细讲解了电路的理论实现,是关键部分;二是性能测试,这部分用于测试设计是否符合任务要求。

三是是对本次课程设计的总结。

关键字:频率计、TTL芯片、时基电路、逻辑控制、分频、计数、报警…第一章系统概述一、设计方案的选择信号的频率就是信号在单位时间内所产生的脉冲个数,其表达式为f=N/T,其中f为被测信号的频率,N为计数器所累计的脉冲个数,T为产生N个脉冲所需的时间。

计数器所记录的结果,就是被测信号的频率。

如在1s内记录1000个脉冲,则被测信号的频率为1000HZ。

测量频率的基本方法有两种:计数法和计时法,或称测频法和测周期法。

、1、计数法计数法是将被测信号通过一个定时闸门加到计数器进行计数的方法,如果闸门打开的时间为T,计数器得到的计数值为N1,则被测频率为f=N1/T。

改变时间T,则可改变测量频率范围。

如图(1-1-1)设在T期间,计数器的精确计数值应为N,根据计数器的计数特性可知,N1的绝对误差是N1=N+1,N1的相对误差为δN1=(N1-N)/N=1/N。

由N1的相对误差可知,N的数值愈大,相对误差愈小,成反比关系。

因此,在f以确定的条件下,为减少N的相对误差,可通过增大T的方法来降低测量误差。

当T为某确定值时(通常取1s),则有f1=N1,而f=N,故有f1的相对误差:δf1=(f1-f)/f=1/f从上式可知f1的相对误差与f成反比关系,即信号频率越高,误差越小;而信号频率越低,则测量误差越大。

因此测频法适合用于对高频信号的测量,频率越高,测量精度也越高。

2、计时法计时法又称为测周期法,测周期法使用被测信号来控制闸门的开闭,而将标准时基脉冲通过闸门加到计数器,闸门在外信号的一个周期内打开,这样计数器得到的计数值就是标准时基脉冲外信号的周期值,然后求周期值的倒数,就得到所测频率值。

—首先把被测信号通过二分频,获得一个高电平时间是一个信号周期T的方波信号;然后用一个一直周期T1的高频方波信号作为计数脉冲,在一个信号周期T的时间内对T1信号进行计数,如图(1-1-2)图 1-1-2 计时法测量原理若在T时间内的计数值为N2,则有:T2=N2*T1 f2=1/T2=1/(N2*T1)=f1/N2N2的绝对误差为N2=N+1N2的相对误差为δN2=(N2-N)/N=1/NT2的相对误差为δT2=(T2-T)/T=(N2*T1-T)/T=f/f1—从T2的相对误差可以看出,周期测量的误差与信号频率成正比,而与高频标准计数信号的频率成反比。

当f1为常数时,被测信号频率越低,误差越小,测量精度也就越高。

根据本设计要求的性能与技术指标,首先需要确定能满足这些指标的频率测量方法。

由上述频率测量原理与方法的讨论可知,计时法适合于对低频信号的测量,而计数法则适合于对较高频信号的测量。

但由于用计时法所获得的信号周期数据,还需要求倒数运算才能得到信号频率,而求倒数运算用中小规模数字集成电路较难实现,因此,计时法不适合本实验要求。

测频法的测量误差与信号频率成反比,信号频率越低,测量误差就越大,信号频率越高,其误差就越小。

但用测频法所获得的测量数据,在闸门时间为一秒时,不需要进行任何换算,计数器所计数据就是信号频率。

因此,本实验所用的频率测量方法是测频法。

二、整体框图及原理输入电路:由于输入的信号可以是正弦波,方波,三角波。

而后面的闸门或计数电路要求被测信号为方波,所以需要设计一个整形电路则在测量的时候,首先通过整形电路将正弦波或者三角波转化成方波。

在整形之前由于不清楚被测信号的强弱的情况。

所以在通过整形之前通过放大衰减处理。

当输入信号电压幅度较大时,通过输入衰减电路将电压幅度降低。

(如仿真图 2-1-5)当输入信号电压幅度较小时,前级输入衰减为零时若不能驱动后面的整形电路,则调节输入放大的增益,时被测信号得以放大。

(如仿真图 2-1-4)频率测量:被测信号经整形后变为脉冲信号(矩形波或者方波),送入闸门电路,等待时基信号的到来。

时基信号由石英晶体多谐振荡器电路产生,经整形分频后,产生一个标准的时基信号,作为闸门开通的基准时间。

被测信号通过闸门,作为计数器的时钟信号,计数器即开始记录时钟的个数,这样就达到了测量频率的目的。

计数显示电路:在闸门电路导通的情况下,开始计数被测信号中有多少个上升沿。

在计数的时候数码管不显示数字。

当计数完成后,此时要使数码管显示计数完成后的数字。

控制电路:控制电路需要控制几个模块。

包括计数电路,锁存电路,和译码显示电路。

通过产生控制信号控制所要控制的模块,同时会产生清零信号和锁存信号,使显示器显示的测量结果稳定。

第二章单元电路设计一、…二、放大整形电路对信号的放大功能由三极管构成放大电路来实现,对信号整形的功能由施密特触发器来实现。

施密特触发器电路是一种特殊的数字器件,一般的数字电路器件当输入起过一定的阈值,其输出一种状态,当输入小于这个阈值时,转变为另一个状态,而施密特触发器不是单一的阈值,而是两个阈值,一个是高电平的阈值,输入从低电平向高电平变化时,仅当大于这个阈值时才为高电平,而从高电平向低电平变化时即使小于这个阈值,其仍看成为高电平,输出状态不这;低电平阈值具有相同的特点。

方案一:放大整形电路由三极管与与非门组成。

三极管构成的放大器将输入频率为fx 的周期信号如正弦波、三角波、等进行放大。

将电源电压设为5V,当输入信号幅值比较大时,会出现线性失真,将放大后的波形幅度控制在5V以内。

与非门构成施密特触发器对放大器的输出信号进行整形,使之成为矩形脉冲。

方案二:放大部分同方案一,整形部分是由555构成的施密特整形电路。

方案对比:用与非门构成的施密特触发器因为阈值电压易受受温度、电源电压及干扰的影响,稳定性较差。

而555定时器的比较器灵敏度高,输出驱动电路大,并且且555定时器构成的施密特触发器结构简单,而且抗干扰能力比用与非门构成的施密特触发器要强,因此选用方案二。

)555构成的施密特触发器将555定时器的u I6和u I2输入端连在一起作信号的输入端,即可组成施密特触发器。

如图(2-1-1)所示。

为了滤除高频干扰,提高比较器参考电压的稳定性,通常将5脚通过μF 电容接地。

如果输入信号电压是一个三角波,当u I从0逐渐增大时,若u I˂ U CC/3时,比较器C1输出高电平,C2输出低电平,使基本RS触发器置1,则输出u0=1;若u I增加到u I≥2U CC/3时,比较器C1输出低电平,C2输出高电平,使基本RS触发器置0,则输出u0=0。

当u I高电平逐渐下降到U CC/3˂u I˂2U CC/3 时,比较器C1和C2输出均为1,基本RS触发器保持原状态,进而使u0=0不变。

若u I继续减小到u I≤U CC/3时,比较器C2输出0,基本RS 触发器置1,输出u0也随之跳为高电平1。

如此连续变化,在输出端就得到一个矩形波,其工作波形如图(2-2-2)所示。

从工作波形上可以看出:上限阈值电压UT+=2U CC/3,下限阈值电压UT- =U CC/3,回差电压△U=UT+ -UT- =U CC/3。

如果在5脚u IC上加控制电压,则可改变的△U值。

回差电压△U越大,回路的抗干扰能力越强。

各引脚名称:1、GND 地2、《3、TRI 触发端4、OUT 输出端5、RST 复位端6、CON 外接控制电压端7、THR 阈值端8、DIS 放电端9、VCC 电源端@图 2-2-1 555构成的施密特触发器图 2-2-2 工作波形放大整形电路图,如图(2-1-3)图 2-1-3 放大整形电路图仿真图:"图 2-1-4图 2-1-5二、闸门电路通过74153数据选择器来选择所要的10分频、100分频和1000分频。

74153的CBA接拨盘开关来对选频进行控制。

当CBA输入001时74153输出的方波的频率是1Hz;当CBA输入010时74153输出的方波的频率是10Hz;当CBA输入011时74153输出的方波的频率是100Hz;74LS90是二-五-十进制计数器。

该芯片无需额外的元器件就可实现十进制计数,计数器依次从个位开始计数,向上为发出进位信号而是高位开始计数。

三、{四、时基电路由两部分组成,第一部分为由石英晶体组成的多谐振荡器电路;第二部分为分频电路。

1、石英晶体多谐振荡器电路石英晶体一种具有较高频率稳定性的选频器件,广泛用于通信、定时等频率要求高的场合,石英晶体的谐振频率由石英晶体的晶体方向和外形尺寸决定,具有极高的稳定性。

由于频率计数器是一种需要频率稳定性高的器件,故此方案选用石英晶体多谐振荡器。

如图(2-3-1)所示100HZ—9999HZ 闸门时间 10ms;1KHZ—100KHZ 闸门时间 1ms取c=10uf(1F(法)=10^3mF(毫法)=10^6uF(微法)=10^9nF(纳法)=10^12pF(皮法)所以:1uF(微法)=10^3nF(纳法)=10^6pF(皮法)最基本的关系)—图 2-3-1矩形周期的振荡周期为 T≈当取Rf=1kΩ,C=100pF~100μF时,则该电路的振荡频率则在几赫到几兆赫的频率范围内变化。

在此选C=10nf的电容及固有频率为10kHZ的石英晶体。

振荡器产生10khz的脉冲,闸门时间为1s 1ms 10ms选用4518x4作为分频电路。

4518为双BCD加计数器,由两个相同的同步4级计数器构成,计数器级为D型触发器,具有内部可交换CP和EN线,用于在时钟上升沿或下降沿加计数,在单个运算中,EN输入保持高电平,且在CP上升沿进位,CR线为高电平时清零。

相关文档
最新文档