【数字电子技术题目第一章】数字电子技术期末

合集下载

数字电子技术基础第一章练习题及参考答案

数字电子技术基础第一章练习题及参考答案

第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。

A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。

A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。

A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。

()2. 8421码1001比0001大。

()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18)8比十进制数(18)10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

()9.十进制数(9)10比十六进制数(9)16小。

数字电子技术试题(1-5章)

数字电子技术试题(1-5章)

第1章 数制和码制一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。

2.数制转换:(35)10 =( )2 =( )8 =( )16。

3.数制转换:(251)8 =( )2 =( )16 =( )10。

4.数制转换:(4B )16 =( )2 =( )8 =( )10。

5.数制转换:(69)10 =( )2 =( )16 =( )8。

6.将二进制数转换为等值的八进制和十六进制数(10011011001)2 =( )8 =( )16。

7.将二进制数转换为等值的八进制和十六进制数(1001010.011001)2 =( )8 =( )16。

一、填空题答案:1.26、32、1A ;2.100011、43、 23;3.10101001、A9、169;4.1001011、113、75;5.1000101、45、105;6.2331、4D9;7.112.31、4A.64。

第2章 逻辑代数基础一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。

2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。

3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。

4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。

5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。

6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。

7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。

一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=;3. ()()()()Y AB BC AC ''''=; 4. Y A '=;5.1Y =; 6.1Y =; 7.Y A B =+。

《数字电子技术》期末考试题及答案(经典)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术基础--第一章练习题及参考答案

数字电子技术基础--第一章练习题及参考答案

第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。

A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。

A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。

A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。

()2. 8421码1001比0001大。

()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18)8比十进制数(18)10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

()9.十进制数(9)10比十六进制数(9)16小。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

北京信息科技大学2008~2009学年第一学期《数字电子技术》课程期末考试试卷A课程所在学院:自动化学院适用专业班级:测控0601-03考试形式:闭卷注意:所有答案写在答题纸上,写在试卷上无效。

一、填空题(本题满分20分,共含10道小题,每小题2分)1∙(7AC1)16=( )2=( 1=( )]0。

2.具有推挽式输出级的TT1电路(是/否)可以将输出端并联使用,普通的CMOS门(是/否)可以将输出端并联使用。

(输入端的状态均为不定)3.相同编号的最小项和最大项存在的关系为o4.(+1oo"的原码为,反码为,补码为o5.若A是逻辑变量,则A㊉I=。

二、逻辑函数式的化筒(12分)1 .利用公式法化简为最简与或式:F=AB∖A f CD+(AD+3'C')')(4+B)2 .利用卡诺图法将逻辑函数化简为最简与或式:y(A,B,G=>z(OJ2,4),给定约束条件为m3+rτ‰t+mβ+rr‰j=O下面电路图中,写出输出信号是什么状态(高电平、低电平或高阻态),已知乂为74系四、试用一片8选1数据选择器74HC151产生逻辑函数:Y=AB r CD÷48(C÷r>)+ABXCΦZ))÷ABC r 要求给出设计的全过程,并画出逻辑电路图。

(12分)s ,A2A4YO O O OO O O1O∣O O1O D1O O11O1O OO1O1/人O11O2O11151X X X高阻五、TT1主从JK触发器的输入波形如图所示,画出输出端Q的波形(12分)CP六、分析如图时序逻辑电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路的功能以及能否自启动。

(14分)CP七、 试用一片4位同步二进制计数器741S163接成十进制计数器(允许附加必要的门电路,采用清零法),并作简要说明。

741S163的引脚图如下所示。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术期末考试试题及答案(试卷一)

数字电子技术期末考试试题及答案(试卷一)

、 代入规则 对偶规则 反
演规则


5、为 了 实 现 高 的 频 率 稳 定 度 , 常 采 用 石英晶体
振荡
器 ; 单 稳 态 触 发 器 受 到 外 触 发 时 进 入 暂稳态 态
6、同步 RS 触发器中 R、S 为 高 电平有效,基本 R、S 触发器中 R、S
为低
电平有效
7、在进行 A/D 转换时,常按下面四个步骤进行, 采样 保持 量化 编
码、

、。Βιβλιοθήκη 二、选择题(每题 1 分,共 10 分)
1、有八个触发器的二进制计数器,它们最多有(
)种计数状态。
A、8; B、16; C、256; D、64
2、下列触发器中上升沿触发的是( )。
A、主从 RS 触发器;B、JK 触发器;C、T 触发器;D、D 触发器
3、下式中与非门表达式为( d ),或门表达式为(a )。
数字电子技术期末考试试题及答案(试卷一)
目录
数字电子技术期末考试试题及答案(试卷一) ........................................................................... 1 一、填空题(每空 1 分,共 20 分).............................................................................................2 二、选择题(每题 1 分,共 10 分).............................................................................................2 三、判断(每题 1 分,共 10 分):...............................................................................................3 四、数制转化(每题 2 分,共 10 分):.......................................................................................3 五、逻辑函数化简(每题 5 分,共 10 分):...............................................................................3 六、分析电路:(每题 10 分,共 20 分).....................................................................................4 七、设计电路(共 10 分).............................................................................................................4 试题答案(一)...............................................................................................................................5

数字电子技术课后习题答案(全部)

数字电子技术课后习题答案(全部)

第一章数制与编码1.1自测练习1.1.1、模拟量数字量1.1.2、(b)1.1.3、(c)1.1.4、(a)是数字量,(b)(c)(d)是模拟量1.2 自测练习1.2.1. 21.2.2.比特bit1.2.3.101.2.4.二进制1.2.5.十进制1.2.6.(a)1.2.7.(b)1.2.8.(c)1.2.9.(b)1.2.10.(b)1.2.11.(b)1.2.12.(a)1.2.13.(c)1.2.14.(c)1.2.15.(c)1.2.16.11.2.17.111.2.18.1.2.19.11011.2.20.8进制1.2.21.(a)1.2.22.0,1,2,3,4,5,6,71.2.23.十六进制1.2.24.0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F 1.2.25.(b)1.3自测练习1.3.1.1221.3.2.675.521.3.3.011111‎110.011.3.4.521.3.5.1BD.A81.3.6.1111.11101.3.7.38551.3.8.28.3751.3.9.100010‎.111.3.10.135.6251.3.11.570.11.3.12.120.51.3.13.2659.A1.4自测练习1.4.1.BCD Binary‎l二—十进制码1.4.2.(a)1.4.3.(b)1.4.4.8421BC‎D码,4221BC‎D码,5421BC‎D1.4.5.(a)1.4.6.011001‎111001‎.10001.4.7.111111‎101.4.8.101010‎001.4.9.111111‎011.4.10.61.051.4.11.010110‎01.011101‎011.4.12.余3码1.4.13.XS31.4.14.XS31.4.15.1000.10111.4.16.100110‎000011‎1.4.17.521.4.18.110101.4.19.010111‎1.4.20.(b)1.4.21.ASCII1.4.22.(a)1.4.23.ASCII h ange美‎准码EBCDIC‎Extend‎e d Binary‎Coded Decima‎l Interc‎h ange Code 扩展二-十进制 ‎1.4.24.100101‎11.4.25.ASCII1.4.26.(b)1.4.27.(b)1.4.28.110111‎011.4.29.-1131.4.30.+231.4.31.-231.4.32.-861.5 自测练习 1.5.1 略 1.5.2 110111‎01 1.5.3 010001‎01 1.5.4 111001‎10 补码形式 1.5.5 011111‎01 1.5.6 100010‎00 补码形式 1.5.7 111000‎10 补码形式 习题1.1 (a )(d )是数字量,(b )(c )是模拟量,用数字表时(e )是数字量,用模拟表时(e )是模拟量1.2 (a )7, (b )31, (c )127, (d )511, (e )40951.3 (a )22104108⨯+⨯+, (b )26108108⨯+⨯+,(c )321102105100⨯+⨯+⨯+(d )322104109105⨯+⨯+⨯+1.4 (a )212121⨯+⨯+, (b )4311212121⨯+⨯+⨯+, (c )64212+12+12+12+1⨯⨯⨯⨯(d )9843212+12+12+12+12⨯⨯⨯⨯⨯ 1.5 2201210327.15310210710110510--=⨯+⨯+⨯+⨯+⨯,3210-1-221011.0112+02+12+12+02+12=⨯⨯⨯⨯⨯⨯, 210-18437.448+38+78+48=⨯⨯⨯⨯, 10-1-2163A.1C 316+A 16+116+C 16=⨯⨯⨯⨯1.6 (a )11110, (b ) ,(c ) , (d )1011 1.7 (a ) 0, (b ) 1111 1.8 110102‎ = 2610, 1011.0112 = 11.37510, 57.6438 = 71.818359‎37510, 76.EB 16 = 118.7510 1.9 110101‎001001‎2 = 65118 = D4916,0.100112‎ = 0.468 = 0.9816,101111‎1.011012‎ =137.328 = 5F.68161.10 168 = 1410,1728 = 12210,61.538 = 49.671875‎, 126.748 = 86.937510‎ 1.11 2A 16 = 4210 = 2 = 528, B2F 16 = 286310‎ = 2 = 54578,D3.E 16 = 211.87510 = 11.11102 = 323.78, 1C3.F916 = 451 2510 = 011.111110‎012 = 703.76281.12 (a )E, (b )2E, (c )1B3, (d )349 1.13 (a )22, (b )110, (c )1053, (d )2063 1.14 (a )4094, (b )1386, (c )49282 1.15 (a )23, (b )440, (c )2777 1.16 198610‎ = = 000110‎011000‎011084‎21BCD , 67.31110 = 1.010012‎ = 011001‎11.001100‎010001‎8421BC ‎D ,1.183410‎ = 1.001011‎2 = 0001.000110‎000011‎010084‎21BCD , 0.904710‎ = 0.111001‎2 = 0000.100100‎000100‎011184‎21BCD1.17 1310 = 000100‎118421‎B CD = 010001‎10XS3 = 1011Gr‎a y, 6.2510 = 0110.001001‎018421‎B CD = 1001.010110‎00XS3 = 0101.01Gray‎,0.12510= 0000.000100‎100101‎ = 0011.010001‎101000‎X S3 = 0.001 Gray8421BC‎D1.18 101102‎= 11101 Gray,010110‎2 = 011101‎ Gray1.19 110110‎112 = 001000‎011001‎8421BC‎D,45610 = 010001‎010110‎8421BC‎D,1748=001001‎110100‎8421BC‎D,2DA16 = 011100‎110000‎8421BC‎D,101100‎112421‎B CD = 010100‎118421‎B CD,110000‎11XS3 = 100100‎008421‎B CD1.20 0.0000原= 0.0000反= 0.0000补,0.1001原= 0.1001反= 0.1001补,11001原‎=10110反‎=10111补‎1.21 010100‎原= 010100‎补,101011‎原= 110101‎补,110010‎原= 101110‎补,100001‎原=111111‎补1.22 1310 = 000011‎01补,11010 = 011011‎10补,-2510 = 111001‎11补,-90 = 101001‎10补1.23 011100‎00补= 11210,000111‎11补= 3110,110110‎01补= -3910,110010‎00补= -56101.24 100001‎1100000‎1101010‎1101010‎0100100‎1100111‎1 100111‎0010000‎1010000‎0100100‎0 110100‎1 110011‎1 110100‎0 010000‎0 101011‎0 110111‎1 110110‎0 111010‎0 110000‎1 110011‎1 110010‎11.25 010001‎0101100‎0010000‎0011110‎1010000‎0011001‎0 011010‎1010111‎1101100‎1010001‎01.26 BEN SMITH1.27 000001‎10 100001‎101.28 011101‎10 100011‎10第二章逻辑门1.1 自测练习2.1.1. (b)2.1.2. 162.1.3. 32, 62.1.4. 与2.1.5. (b)2.1.6. 162.1.7. 32, 62.1.8. 或2.1.9. 非2.1.10. 12.2 自测练习2.2.1. F A B=⋅2.2.2. (b)2.2.3. 高2.2.4. 322.2.5. 16,52.2.6. 12.2.7. 串联2.2.8. (b)2.2.9. 不相同2.2.10. 高2.2.11. 相同2.2.12. (a)2.2.13. (c)2.2.14. 奇2.3 自测练习2.3.1. OC,上拉电阻2.3.2. 0,1,高阻2.3.3. (b)2.3.4. (c)2.3.5. F A B=⋅, 高阻2.3.6. 不能2.4 自测练习1.29 TTL,CMOS1.30 Transi‎s itor Transi‎s tor Logic1.31 Comple‎m entar‎y Metal Oxide Semico‎d uctor‎1.32 高级肖特基T‎T L, 高级‎ 肖特基‎T TL1.33 高,强,小1.34 (c)1.35 (b)1.36 (c)1.37 大1.38 强1.39 (a)1.40 (a)1.41 (b)1.42 高级肖特基T‎T L1.43 (c)习题2.1 与,或,与2.2 与门,或门,与门2.3 (a)F=A+B, F=AB (b)F=A+B+C, F=ABC (c)F=A+B+C+D, F=ABCD2.4 (a )0 (b )1 (c )0 (d )0 2.5 (a )0 (b )0 (c )1 (d )0 2.6 (a )1 (b )1 (c )1 (d )1 2.7 (a )4 (b )8 (c )16 (d )32 2.8 (a )3 (b )4 (c )5 (d )6 2.9 (a )(b ) A B C D F 0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 1 0 1 1 0 1 0 1 1 1 0 1 0 0 0 0 1 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 0 0 1 11112.10 Y AB AC =+2.11A B C Y 0 0 0 0 0 0 1 0 011A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 0 0 11110 1 1 11 0 0 01 0 1 11 1 0 01 1 1 12.122.13F1 = A(B+C), F2=A+BCA B C F1F20 0 0 0 00 0 1 0 00 1 0 0 00 1 1 0 11 0 1 1 11 0 0 0 11 1 0 1 11 1 1 1 12.142.15 (a)0 (b)1 (c)1 (d)02.16 (a)1 (b)0 (c)0 (d)12.17 (a)0 (b)02.18=⋅⋅⋅2.19 Y AB BC DE F=⋅⋅2.20 Y AB CD EF2.21 102.22 402.23 当TTL反相‎器的输出为3‎V,输出是高电 ‎,红灯亮。

数字电子技术 期末考试试题

数字电子技术 期末考试试题

期末考试试题课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关, 而与 无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。

6、一个四选一数据选择器,其地址输入端有 个。

二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。

数字电子技术期末考试试题含答案

数字电子技术期末考试试题含答案

《数字电子技术》考试试卷(第一套)课程号2904025035 考试时间100 分钟适用专业年级(方向):应用物理、电信科技2010级考试方式及要求:闭卷笔试题号一二三四五六七总分得分阅卷人(注:集成电路CD4532、74HC138、74HC151的功能见附表)一、填空题(共28分)1、(2分)(5E.8)H=(94.5 )D=(10010100.0101 )8421BCD。

2、(2分)逻辑函数L = + A+ B+ C +D = (1 )。

3、(2分)由传输门构成的电路如下图所示,当A=0时,输出L= B 。

4、(2分)三态门可能输出的三种状态是低电平、高电平和高阻态_。

5、(3分)A/D转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D转换器的转换速度主要取决于转换类型。

对双积分型A/D 转换器、并行比较型A/D转换器和逐次比较型A/D转换器的相对速度进行比较,转换速度最快的是_并行比较型A/D转换器__。

6、(2分)集成优先编码器CD4532(功能表见后)正常接电源和地,且待编码信号输入端I 0 =I 2 = I 6 = I 7 = 1,输入使能端EI=1,其余输入端为0,其输出Y 2Y 1Y 0为 111 。

7、(3分)集成数据选择器74HC151构成的电路如下图所示,则其输出 Y= ABC BC A C B A ++⋅⋅ 。

(注:不需化简)018、(3分)某PLA 电路如下图所示,其输出逻辑函数表达式X=C B A C B A ABC +⋅+ 。

9、(2分)某单极性输出的8位D/A 转换器正常工作,当输入数字量为(10101010)B 时,其输出电压为3.4V ,当输入数字量为(10101100)B 时,其输出电压为3.44 V 。

10、(2分)一个存储容量为4K ×4的存储器有 214 个存储单元,若用该存储器构成32K ×8的存储系统,则需 16 片4K ×4的存储器。

期末考试数字电子技术试题及答案

期末考试数字电子技术试题及答案

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

数字电子技术期末考试试题

数字电子技术期末考试试题

数字电子技术期末考试试题一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. T触发器3. 在数字电路设计中,以下哪个是同步电路的特点?A. 所有信号都通过同一个时钟信号同步B. 信号传输速度慢C. 电路复杂度高D. 容易受到噪声干扰4. 以下哪个不是数字电子技术中的存储元件?A. 电容B. 电阻C. 触发器D. 寄存器5. 组合逻辑电路的输出只与:A. 当前输入有关B. 过去输入有关C. 未来输入有关D. 以上都不是6. 在数字电子技术中,一个4位二进制数能表示的最大十进制数是:A. 15B. 16C. 255D. 2567. 以下哪个不是数字电子技术中的编码方式?A. 格雷码B. 曼彻斯特编码C. 哈夫曼编码D. 差分曼彻斯特编码8. 一个标准的5V TTL逻辑门,其高电平输入电压范围是:A. 0V至2VB. 2V至5VC. 3.5V至5VD. 0V至3.5V9. 以下哪个是数字电子技术中常用的模拟/数字转换器?A. 模数转换器B. 数模转换器C. 模数转换器和数模转换器D. 以上都不是10. 在数字电子技术中,以下哪个是布尔代数的基本运算?A. 加法B. 乘法C. 与运算D. 除法二、简答题(每题5分,共10分)1. 解释什么是时序逻辑电路,并给出一个实际应用的例子。

2. 描述什么是布尔代数,并解释其在数字电路设计中的重要性。

三、计算题(每题10分,共20分)1. 给定一个逻辑电路,包含两个与门和两个非门,输入A和B,求输出Y的逻辑表达式,并画出电路图。

2. 设计一个4位的二进制加法器,给出其真值表,并说明其工作原理。

四、分析题(每题15分,共30分)1. 分析一个同步计数器的设计,包括其工作原理、状态转移图和时序图。

2. 讨论数字滤波器的类型和应用,特别是低通滤波器和高通滤波器的区别。

数字电子技术第1章 习题参考答案

数字电子技术第1章 习题参考答案

第1章习题参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16 (2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16 (4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1)10110001;(2)10101010;(3)11110001;(4)10001000解:(1)10110001=177 (2)10101010=170(3)11110001=241 (4)10001000=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255 (2)(3FF)16=1023(3)(AB)16=171 (4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。

(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101解:(1)(1110.01)2=14.25 (2)(1010.11)2=10.75(3)(1100. 101)2=12.625 (4)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。

(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

数字电子技术部分期末考试复习综述

数字电子技术部分期末考试复习综述

[练习] 写出图中所示各个门电路输出端的逻辑表达式。
TTL CMOS
A
100k 100
&
=1 Y1 A
A
100k 100
&
Y1 = 1
A
100k 100
≥1
Y1 =A 0
A
100k 100
≥1
Y1 A
[练习] 写出图中所示各个门电路输出端的逻辑表达式。
TTL CMOS
— 用与非门实现
Y BC AC AB
A B
& AB & BC Y
≥1 &
C & AC
[例] 用数据选择器实现函数 Z m 3,4,5,6,7,8,9,10,12,14 [解] (1) n = k-1 = 4-1 = 3 用 8 选 1 数据选择器 74LS151 (2) 函数 Z 的标准与或式
5. 数据选择器:在地址码的控制下,在同一时间内从 多路输入信号中选择相应的一路信号 输出的电路。常用于数据传输中的并串转换。
集成芯片: 74151、74LS151 74251、74LS251(TTL)— 8 选 1 数据选择器
6. 数据分配器:在地址码的控制下,将一路输入信号 传送到多个输出端的任何一个输出端 的电路。常用于数据传输中的串-并转 换。
2. 图形化简法:简单、直观,不易出错,有一定的步骤和
练和灵活运用逻辑代数的各种公式和定理, 并要求具有一定的运算技巧和经验。 方法可循。但是,当函数的变量个数多于 六个时,就失去了优点,没有实用价值。
约束项: 可以取 0,也可以取 1,它的取值对逻辑函 (无关项) 数值没有影响,应充分利用这一特点化简
故:D0 0, D1 1, D2 1, D3 0, D4 1, D5 0, D6 0, D7 1
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

【数字电子技术题目第一章】数字电子技术期末
第一章数字逻辑概论一.填空题1.(101.1001)2=()8=()16。

2.(1011011)2=()8=()16。

3.(01110.1101)2=()8=()16。

4.(110101)2=()8=()16。

5.(10110010.1011)2=( )8=( ) 16。

6. 已知十进制数“230”, 则将其转换为十六进制数为;
BCD码“100110000101”表示的十进制数为。

7. 某编码器对26个英文字母进行编码,需要采用位二进制输出。

8. 某编码器对一年12个月进行编码,需要采用位二进制输出。

9.将逻辑函数Y=AB’+ABC+AC 转换成与非—与非形式。

10.将逻辑函数Y=(A+B’)(A’+B)C+(BC)’转换成与非—与非形式。

11. 四个变量逻辑函数共有个最小项,两个不同的最小项的乘积为,全部最小项之和为。

12. 六个变量逻辑函数共有个最小项,两个不同最小项的乘积为,全部最小项之和为。

13. 已知某函数F=((A+B’)(A’+C))’AC+BC,则其最简与或式为。

14. 已知某函数F=ABC+(AC)’+(AB)’,则其最简与或式为。

15. 已知函数,则其反函数为。

16. 已知函数F=AC+BC’,则其反函数为。

17.数制转换:(011010)2 =()10 =()8 =()16。

18.数制转换:(35)10 =()2 =()8 =()16。

19.数制转换:(251)8 =()2 =()16 =()10。

20.数制转换:(4B)16 =()2 =()8 =()10。

21.数制转换:(69)10 =()2 =()16 =()8。

22.将二进制数转换为等值的八进制和十六进制数(10011011001)2 =()8 =()16。

23.将二进制数转换为等值的八进制和十六进制数(1001010.011001)2 =()8 =()16。

二.选择题1. 若输入变量A、B全为0时,输出函数F=0,则其输入与输出的关系是()。

A. 异或
B. 同或
C. 或非
D. 与非2. 1997个“1”同或起来的结果为()。

A.1
B. 2008
C.1004
D.0 3. 若输入变量A、B全为1时,输出函数F=1,则其输入与输出的关系是()。

A. 异或
B. 同或
C. 或非
D. 与非4. 2008个“1”异或起来的结果为()。

A.1
B. 2008
C.1004
D.0 5. 下列数据中,数值最小的数据为()。

A. (12)16
B. (21)8
C. (10011)2
D. (16)10 6. 下列四个数中最大的数是()。

A.(AF)16 B.(10010000)8421BCD C.(10100000)2 D.(198)10 7. 图1所示逻辑电路的逻辑表达式为()。

A. F=A’B+AB’
B. F=AB+A’B’
C. F=(AB)’+AB
D. F=(AB)’(AB) 图1 8. 图2所示电路的逻辑表达式为()。

A. B. C. D. L=A⊙B⊙C 图2 9. 十进制数6在8421BCD码中表示为()。

A.0101
B.0110
C. 0111
D. 1000 10. 是8421BCD码的是()。

A.1110
B. 0011
C. 1101
D. 1111 11. 下列四组二进制代码中,是8421BCD码的是()。

A.1010
B. 0101
C. 1100
D.1111 12. 数字信号的特点是()。

A.在时间上和幅值上都是连续的B.在时间上离散,在幅值上连续C.在时间上连续,在幅值上离散D.在时间上和幅值上都不连续13. 逻辑表达式A+BC=()。

A. AB+BC
B. A+C
C.(A+B)(A+C)
D.AB+AC 14. 下列逻辑式中,正确的“或”逻辑公式是()。

A. A+A’=1
B. A+A’=0
C. A+A’=A’
D. A+A’=A 15. 最小项A’BC’D的逻辑相邻最小项是()。

A. A’BCD
B. A’BCD’
C. ABCD’
D. AB’CD 16. 逻辑表达式B+CD=()。

A. BC+CD
B. B+D
C.(B+C)(B+D)
D.BC+BD 17. 下列等式成立的是()。

A. AB+A’C+BC=AB+BC
B. AB+A’C+BC=AB+A’C
C. AB+A’C+BC=A’C+BC
D. AB+A’C+BC=A+BC 18. 下列等式不成立的是()A.A+A’B=A+B B.AB+AC+BC+CD=AB+CD C.(A+B)(A+C)=A+BC D. AB’+A’B’+A’B+AB+ABC=1 19. 图3所示电路中,满足输出F=A’的电路是() A B C D 图3 20. A+B+C+A’+AB’+ABC =()A.A B.A’C. 1 D.A+B+C 21. 和逻辑式A’+ABC相等的式子是( ) A.ABC B.A+BC C.A’D.A’+BC 22. 若变量A,B,C,D,E取值为10011时使最小项的值为1,则此最小项是( )。

A.ABCDE B.A’B’CDE C.AB’C’DE D.A’BCD’E 23.下面逻辑等式中,正确的是。

A. B. C. D. A+A’=A’24.下面逻辑等式中,正确的是。

A. A·A’=1
B. A·A’=0
C. A·A’=A
D. A·A’=A’25.下面逻辑等式中,正确的是。

A. B. A·1=A C. A·A’=A D. A·1=A’26.逻辑函数式,可变换为。

A. B. C. D. Y=(A+B)’27.逻辑函数式,可变换为。

A. B. C. D. Y=(A+B)’28.逻辑函数式,可变换为。

A. B. C. D. Y=(A+B)’29.图示逻辑电路输出的逻辑式为。

A. Y=(AB)’·AB
B.
C.
D. 三、
用公式法将下列逻辑函数化为最简与-或式。

(1)Y=AB+A’B’+AB’(2)Y=ABC+A’B’+C (3)Y=AB+AC+A’B+BC’(4)Y=(A+B)’(ABC)’(A’C)’(5)Y=AB’(A’CD+(AD+B’C’)’) (A’+B) (6)Y=AB’+BC’D+C’D’+ABC’+AC’D (7)(8)四、用卡诺图法将下列逻辑函数化为最简与-或式。

(1)Y=AB’C’+AC+A’BC+B’CD’(2)Y=A’B’+BC’+A’+B’+ABC (3)(4)(5)五、将逻辑函数化为与非-与非形式,并画出由与非门组成的逻辑电路图1.将逻辑函数化为与非-与非形式,并画出由与非门组成的逻辑电路图。

解:
逻辑图2.将逻辑函数化为与非-与非形式,并画出由与非门组成的逻辑电路图。

解:
逻辑图答案一.填空题1. 5.44,5.9 2. 133,5B 3. 16.64,E.D 4. 65,35 5. 262.54,B2.B 6. E6 ;
985 7. 5 8. 4 9.AB∙AC 10.ABC 11.16,0,1 12.64,0,1 13.BC 14.1 15. 16. 17.26、32、1A;18.100011、43、23;
19.10101001、A9、169;
20.1001011、113、75;
21.1000101、45、105;
22.2331、4D9;
23.112.31、4A.64。

二.选择题1. A 2. A 3. B 4. D 5. D 6. D 7. A 8. B 9. B 10. B 11. B 12. D 13.C 14.
A 15. A 16. C 17.
B 18. B 19. D 20.
C 21.
D 22. C 23.A 24.B 25.B 26.C 27.A 28.B 29.D。

三、用公式法将下列逻辑函数化为最简与-或式。

(7)(8)四、用卡诺图法将下列逻辑函数化为最简与-或式。

解:
(4)(5)
感谢您的阅读!。

相关文档
最新文档