数字电子技术期末考试题及答案(经典)

合集下载

(完整word版)数字电子技术基础期末考试试卷及答案

(完整word版)数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一)一、填空题: (每空1分,共10分)1.(30.25)10 = (11110.01 )2 = (1E.4)16 .2 。

逻辑函数L = + A+ B+ C +D = 1 。

3 . 三态门输出的三种状态分别为:、和。

4 。

主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 。

存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为8 条。

1.(30。

25)10 = ( 11110.01 )2 = (1E。

4 )16 .2 . 1.3 。

高电平、低电平和高阻态。

4 . .5 . 四。

6 。

12、8二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1。

设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2。

下列几种TTL电路中,输出端可实现线与功能的电路是( D)。

A、或非门B、与非门C、异或门D、OC门3。

对CMOS与非门电路,其多余输入端正确的处理方法是(D ).A、通过大电阻接地(〉1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、D、通过电阻接V CC4。

图2所示电路为由555定时器构成的(A ).A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5。

请判断以下哪个电路不是时序逻辑电路(C )。

A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A ).A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、D、双积分A/D转换器7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C).A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D).A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出.A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术期末复习试卷及答案(四套)

数字电子技术期末复习试卷及答案(四套)

数字电子技术基础试卷(本科)及参考答案试卷一一、(20分)选择填空。

从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。

1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.1C.11.01 和11.1 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。

B.逻辑函数的卡诺图是唯一的。

C.同一个卡诺图化简结果可能不是唯一的。

D.卡诺图中1的个数和0的个数相同。

3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3V图1-8二、(12分)已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。

设触发器的初态为0。

图2三、(10分)如图3所示,为检测水箱的液位,在A 、B 、C 、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。

试用与非门设计一个水位状态显示电路,要求:当水面在A 、B 之间的正常状态时,仅绿灯G 亮;水面在B 、C 间或A 以上的异常状态时,仅黄Y 灯亮;水面在C 以下的危险状态时,仅红灯R 亮。

数电期末考试题库及答案

数电期末考试题库及答案

数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是TTL逻辑门的类型?A. 与非门B. 或非门C. 与门D. 异或门答案:D3. 一个D触发器的输出Q在时钟脉冲的上升沿时:A. 翻转B. 保持不变C. 变为高电平D. 变为低电平答案:A4. 在数字电路中,一个4位二进制计数器的最大计数是:A. 8B. 16C. 15D. 145. 一个简单的RS触发器具有:A. 一个稳定的输出B. 两个稳定的输出C. 一个不稳定的输出D. 两个不稳定的输出答案:A6. 以下哪个是同步时序电路的特点?A. 存储单元的时钟输入是独立的B. 存储单元的时钟输入是共享的C. 存储单元的时钟输入是异步的D. 存储单元的时钟输入是随机的答案:B7. 在数字电路设计中,使用布尔代数的目的是:A. 简化逻辑表达式B. 增加电路复杂性C. 减少电路的功耗D. 提高电路的可靠性答案:A8. 一个8位移位寄存器可以存储多少位二进制数?A. 4B. 8C. 16D. 32答案:B9. 在数字电路中,一个三态输出门可以处于以下哪种状态?B. 低电平C. 高阻态D. 所有上述状态答案:D10. 一个二进制计数器在计数过程中,如果遇到一个无效的输入,它将:A. 停止计数B. 继续计数C. 重置为零D. 跳转到下一个有效状态答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 数字电路中的触发器可以用于:A. 存储数据B. 计数C. 产生时钟信号D. 作为逻辑门E. 以上都不是答案:ABC3. 下列哪些是数字电路的优点?A. 高速度B. 高可靠性C. 易于集成D. 低功耗E. 以上都不是答案:ABCD4. 在数字电路中,同步电路与异步电路的区别在于:A. 同步电路的时钟信号是共享的B. 异步电路的时钟信号是独立的C. 同步电路的时钟信号是独立的D. 异步电路的时钟信号是共享的E. 以上都不是答案:AB5. 以下哪些因素会影响数字电路的性能?A. 温度B. 电源电压C. 信号传输延迟D. 噪声E. 以上都不是答案:ABCD三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。

数字电子技术期末考试题含答案

数字电子技术期末考试题含答案

.z."数字电子技术"考试试卷〔第一套〕课程号2904025035考试时间 100 分钟一、填空题〔共28分〕1、〔2分〕〔5E.8〕H =〔 94.5 〕D =〔 10010100.0101 〕8421BCD 。

2、〔2分〕逻辑函数L =+ A+ B+ C +D =〔 1 〕。

3、〔2分〕由传输门构成的电路如以下图所示,当A=0时,输出L= B 。

4、〔2分〕三态门可能输出的三种状态是 低电平 、高电平和 高阻态_。

5、〔3分〕A/D 转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D 转换器的转换速度主要取决于转换类型。

对双积分型A/D 转换器、并行比拟型A/D 转换器和逐次比拟型A/D 转换器的相对速度进展比拟,转换速度最快的是_并行比拟型A/D 转换器__。

6、〔2分〕集成优先编码器CD4532〔功能表见后〕正常接电源和地,且待编码信号输入端I 0 =I 2 = I 6 = I 7 = 1,输入使能端EI=1,其余输入端为0,其输出Y 2Y 1Y 0为 111 。

7、〔3分〕集成数据选择器74HC151构成的电路如以下图所示,则其输出Y= ABC BC A C B A ++⋅⋅ 。

〔注:不需化简〕8、〔3分〕*PLA 电路如以下图所示,其输出逻辑函数表达式*=适用专业年级〔方向〕: 应用物理、电信科技2010级考试方式及要求:闭卷笔试题 号 一二三四五六七 总分 得 分 阅卷人. z. 6分L D ABC=+4分四、〔16分〕在举重比赛中有A、B、C三名裁判,A为主裁判,B、C 为副裁判。

当两名或两名以上裁判〔且必须包括A在〕认为运发动上举杠铃合格时,按动电钮可发出裁决合格信号〔即输出Z为1〕。

请设计该三输入的组合逻辑电路。

要求:〔1〕列出真值表;〔2〕写出逻辑函数的最简与或式;〔3〕用与非门实现该电路,画出电路图;〔4〕用3线8线译码器74HC138实现该电路,画出电路图。

期末考试数字电子技术试题及答案

期末考试数字电子技术试题及答案

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

《数字电子技术》期末考试题及答案(经典)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术试题库及答案

数字电子技术试题库及答案

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

数电期末考试题及答案

数电期末考试题及答案

数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 没有记忆功能D. 任何时刻输出仅由该时刻的输入决定答案:B4. 一个4位二进制计数器可以计数到()。

A. 8B. 16C. 15D. 14答案:B5. 一个D触发器的特点是()。

A. 有两个稳定状态B. 只有一个稳定状态C. 没有稳定状态D. 以上都不是答案:A6. 在数字电路中,以下哪个不是基本的门电路?()。

A. 与门B. 或门C. 非门D. 异或门答案:D7. 一个3线-8线译码器可以译码()种不同的输入。

A. 3B. 8C. 6D. 7答案:B8. 一个8位寄存器可以存储()位二进制数。

A. 8B. 16C. 32D. 64答案:A9. 以下哪个是同步时序电路的特点?()A. 电路的输出仅依赖于当前的输入B. 电路的输出依赖于当前的输入和电路的历史状态C. 电路的输出不依赖于输入D. 电路的输出仅依赖于电路的历史状态答案:B10. 一个JK触发器可以表示()种不同的状态。

A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个基本的与门电路有_____个输入端和一个输出端。

答案:22. 一个4位二进制计数器的计数范围是从0到_____。

答案:153. 一个D触发器在时钟信号的上升沿到来时,其输出Q将与输入D保持_____。

答案:一致4. 在数字电路中,一个3线-8线译码器的输出是_____进制的。

答案:二5. 一个8位寄存器可以存储的最大十进制数是_____。

答案:2556. 一个JK触发器在J=0,K=0时,其状态将保持_____。

数字电子技术_4套期末试卷_含答案综述

数字电子技术_4套期末试卷_含答案综述

《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

ROM中的数据见表1所示。

试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。

数电期末考试题及答案

数电期末考试题及答案

数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个D触发器具有()个稳定状态。

A. 1B. 2C. 3D. 43. 一个四进制计数器有()个状态。

A. 4B. 8C. 16D. 324. 一个3线到8线译码器可以译出()种不同的二进制信号。

A. 3B. 4C. 8D. 275. 一个4位二进制计数器的计数范围是()。

A. 0到7B. 0到15C. 0到31D. 0到2556. 在数字电路中,若要实现逻辑“与”运算,应该使用()门。

A. 与门B. 或门C. 非门D. 异或门7. 触发器的输出状态取决于()。

A. 当前输入B. 上一状态C. 输入与上一个状态D. 外部控制信号8. 一个8位寄存器可以存储()位二进制数。

A. 1B. 4C. 8D. 169. 一个2进制计数器在计数过程中,其输出状态的变化规律是()。

A. 01, 10, 11, 00B. 00, 01, 11, 10C. 00, 01, 10, 11D. 00, 10, 01, 1110. 在数字电路中,若要实现逻辑“或”运算,应该使用()门。

A. 与门B. 或门C. 非门D. 异或门二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常用电压______伏特表示,逻辑“1”通常用电压______伏特表示。

2. 一个3线到8线译码器的输入端有______个信号线,输出端有______个信号线。

3. 一个4位二进制计数器的进位链是______进制的。

4. 一个D触发器的输出Q与输入D的关系是______。

5. 在数字电路中,逻辑“非”运算的符号是______。

6. 一个4位二进制计数器的计数范围是______到______。

7. 一个3线到8线译码器可以译出______种不同的二进制信号。

8. 一个8位寄存器可以存储______位二进制数。

数电期末考试题及答案

数电期末考试题及答案

数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或答案:A2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间没有记忆功能C. 输出与输入之间存在记忆功能D. 输出与输入之间存在时间延迟答案:C4. 一个4位二进制计数器可以计数的最大值是()。

A. 15B. 16C. 8D. 7答案:B5. 一个D触发器的输出Q与输入D的关系是()。

A. Q=DB. Q=非DC. Q=D的延迟D. Q=D的反相延迟答案:A6. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 与非门答案:D7. 一个3线-8线译码器可以译码的输入信号个数是()。

A. 3B. 4C. 5D. 6答案:B8. 一个8位寄存器可以存储的最大十进制数是()。

A. 255B. 256C. 511D. 512答案:C9. 在数字电路中,以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的状态B. 输出与输入之间存在记忆功能C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时间延迟答案:C10. 一个JK触发器的输出Q与输入J和K的关系是()。

A. Q=JB. Q=KC. Q=J+KD. Q=J⊕K答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以计数的最大值是______。

答案:72. 一个4线-16线译码器可以译码的输入信号个数是______。

答案:43. 一个8位二进制计数器可以计数的最大值是______。

答案:2554. 一个D触发器的输出Q与输入D的关系是Q=______。

答案:D5. 在数字电路中,一个与非门的输出是输入的______。

数字电子技术4套期末试卷含答案

数字电子技术4套期末试卷含答案

《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)=+的两种标准形式分别为()、()。

1.逻辑函数Y AB C2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量为5v。

若只有最低位为高电平,则输出电压为()v;当输入为,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

ROM中的数据见表1所示。

试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

数字电子技术试卷3套含答案(大学期末复习资料).docx

数字电子技术试卷3套含答案(大学期末复习资料).docx

200 X〜200 X学年考试试题一、填空题(每空1分,共20分)1、数字电路中并驾齐驱的两大分支是___________ 电路和 __________ 电路。

2、主从型JK触发器的特征方程°n+i= __________________ ;主从型JK触发器的功能有_______ 、________ 、 _______ 和________ 四种。

3、已知电路结构求解功能的过程称为_________ ;已知功能求解电路结构的过程称为_______ o4、只能存入固定数据,不能写入数据的半导体器件是_________________ , 这种器件中存储的数据可以长期 _____________ ,即使断电也不会 ________ 数据。

5、为使采样后的信号能够不失真的恢复原样,釆样频率沧至少应满足是被采样信号最高频率九ax的两倍。

这一结论称为______ 定理。

6、在一个CP=1期间,电路中的输出信号随着输入信号发生多次翻转的现象称为_______ o具有这种现象的触发器是___________ 触发器。

7、(64.5)!()=()2=()16=()88、施密特触发器具有______ 特性;555定时器是一种_______ 混合电路。

二、判断下列说法的正确与错误(每小题1分,共8分)1、数字电路最大的特点就是具有记忆性。

()2、竞争冒险中凡电压毛刺为高电平时,均称为1冒险。

()3、数值译码器的输入量是十进制,输出量是二进制。

()4、仅具有翻转功能的触发器是T触发器。

()5、74LS90和74LS163都是具有自启动能力的集成计数器。

()6、集成电路74LS138是一个4线-10线的译码器。

()7、多谐振荡器输入三角波,输出可转换成方波。

()8、模5计数器至少需用两位触发器构成。

()三、选择题(每小题2分,共20分)1、由与非门组成的基本RS触发器不允许输入的变量组合g•斥是()A、00B、01C、10D、112、仅具有保持和翻转功能的触发器是()A、JK触发器B、D触发器C、T触发器D、同步触发器3、八输入端的编码器按二进制编码时,其输出端的个数是()A、2个B、3个C、4个D、6个4、用8421 BCD码作为代码的计数器,至少需要的触发器个数是()A、2个B、3个C、4个D、5个5、按触发方式的不同,双稳态触发器可分为()A、高电平触发和低电平触发B、电平触发或边沿触发C、上升沿触发和下降沿触发D、输入触发和时钟触发6、四位移位寄存器构成扭环形计数器时,可构成()计数器。

数电期末考试题库及答案

数电期末考试题库及答案

数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 8答案:A3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 电路中没有存储元件D. 输出状态不随时间变化答案:B4. 一个4位二进制计数器可以计数的最大值是()。

A. 15B. 16C. 8D. 7答案:B5. 在数字电路中,使用最广泛的逻辑门是()。

A. 与非门B. 或非门C. 异或门D. 非门答案:A6. 一个D触发器的输出状态取决于()。

A. 时钟信号B. 数据输入C. 复位信号D. 时钟信号和数据输入答案:D7. 在数字电路中,一个3线-8线译码器的输入线数是()。

A. 3B. 4C. 5D. 8答案:A8. 一个4位二进制计数器的计数周期是()。

A. 8B. 16C. 32D. 64答案:B9. 一个JK触发器在J=0,K=1时的输出状态是()。

A. 保持不变B. 置0C. 置1D. 翻转答案:D10. 在数字电路中,一个同步计数器与异步计数器的主要区别是()。

A. 计数速度B. 电路复杂度C. 计数方式D. 时钟信号的使用答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3线-8线译码器可以产生________种不同的输出状态。

答案:82. 一个D触发器在时钟信号的上升沿到来时,其输出状态将________输入端的数据。

答案:复制3. 一个4位二进制计数器的计数范围是从________到________。

答案:0000到11114. 在数字电路中,一个与非门的输出状态与输入状态之间的关系是________。

答案:反相5. 一个JK触发器在J=1,K=0时的输出状态是________。

答案:置16. 在数字电路中,一个3线-8线译码器的输出线数是________。

(完整版)数字电子技术基础期末考试试卷及答案

(完整版)数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 1 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为8 条。

1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。

2 . 1。

3 . 高电平、低电平和高阻态。

4 . 。

5 . 四。

6 . 12、 8二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。

A、或非门B、与非门C、异或门D、OC门)。

3.对CMOS与非门电路,其多余输入端正确的处理方法是(DA、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、 D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。

A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。

A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、 D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D)。

期末考试数字电子技术试题及答案

期末考试数字电子技术试题及答案

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程 = 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>Ω)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、 B、 C、 D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

【】25、将三输入与非门中的两个输入端都接高电平,就可以实现非门功能。

【】26、基本的逻辑关系有与、或、非三种,其实现单元电路分别为与非门和或非门两种。

【】27、CMOS门电路的输入电流大于TTL门电路的输入电流。

【】28、组合逻辑电路的基本组成单元是门电路。

【】29、组合电路没有记忆功能。

【】30、组合电路是一种具有记忆功能的逻辑电路。

【】31、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。

【】32、译码器的逻辑功能是将输入的二进制代码转换成对应的输出信号输出。

【】33、全加器只能用于对两个1位二进制数相加。

【】34、加法器是用于对两组二进制数进行比较的电路。

【】35、数值比较器的功能是对两个位数相同的二进制数的大小进行比较。

【】36、八选一数据选择器的地址输入端有8个。

【】37、基本RS触发器是最基本的触发器,它只具有置0置1的功能。

【】38、触发器按逻辑功能划分可以分为RS、JK、D、T、T’五种。

【】39、触发器的逻辑功能描述方法只有真值表和特征方程两种。

【】40、D触发器的特征方程是:Q n+1=D+Q n【】41、当JK触发器的输入端JK连在一起并置为“1”时,其特征方程为:Q n+1=Q̅n【】42、当J=K=0时,JK触发器具有翻转计数功能。

【】43、不同逻辑功能的触发器不能相互转换。

【】44、时序电路不含有记忆功能的器件。

【】45、时序逻辑电路的输出状态只与该时刻输入变量的取值有关,与电路原来的输出状态无关。

二、填空题(每题2分,共20分)1、(11101001)2=(___________)10=(___________)162、(0111 1000)8421BCD =(___________)2=(___________)103、(152)10 =(___________)2 =(___________)84、逻辑代数中的变量称为逻辑变量,其取值只有______和______两种可能。

5、逻辑代数的三种基本逻辑关系是与逻辑、_____________和_____________。

6、实现三种基本逻辑关系的门电路分别是_____________、_____________和非门。

7、逻辑代数中与普通代数相似的定律有交换律、________________、________________。

8、逻辑代数的三个基本规则是:_____________规则、_____________规则和反演规则。

9、常用的逻辑函数的化简方法有_____________法和_____________法。

10、正逻辑是用1表示_____________;用0表示_____________。

11、逻辑函数的逻辑功能通常可用_______________、__________、卡诺图、波形图、和逻辑电路图等五种方法表示。

12、对于n个变量组成的最小项,任意两个最小项之积恒为______,全体最小项之和恒为______。

13、在数字电路中,二极管一般是工作在开关状态。

当外加电压为正向电压时,二极管__________;当外加电压为反向电压时,二极管__________。

14、逻辑门电路的参数中,U IH表示_________________,U IL表示_________________。

15、逻辑门电路的参数中,U OH表示_________________,U OL表示_________________。

16、TTL电路的输出高电平为__________V,输出低电平为__________V 。

17、按照逻辑功能的不同,可以将逻辑电路划分为____________________和____________________两大类。

18、组合逻辑电路的功能特征是没有__________功能,电路结构的基础单元是_________________。

19、组合逻辑电路的特征是其输出状态只与该时刻的__________有关,而与电路原来的__________无关。

20、组合逻辑电路的分析主要是根据给定的逻辑图写出__________________和_______________,并总结出电路的逻辑功能。

21、根据编码的数制不同,编码器可以分为_______________编码器和________________编码器两种。

22、将8421BCD 码翻译成十个对应输出信号的电路称为8421BCD 译码器,它有__________个输入端,__________个输出端。

23、一位二进制全加器有两个输出端,一个是_____________S i ,另一个是_______________C i 。

24、常用的消除竟争冒险的方法主要有__________________、__________________和加选通脉冲等。

25、触发器接收信号之前的状态称为__________,用__________表示。

26、触发器接收信号之后的状态称为__________,用__________表示。

27、RS 触发器具有置0、__________和__________三种逻辑功能28、D 触发器的特征方程为________________,JK 触发器的特征方程为__________________。

29、T 触发器只有__________和__________两个逻辑功能。

30、根据触发器的电路结构特点,可以分为基本触发器、同步触发器、_________触发器和_________触发器几种类型。

三、单项选择题(每题2分,共30分。

将正确答案填入题号前的括号中。

) 【 】1、(56)10转换成二进制等于:A 、110000B 、111000C 、111100D 、110001 【 】2、(44)10转换成十六进制等于:A 、1B B 、2BC 、1CD 、2C 【 】3、下列各数中,最大的是:A 、(86)10B 、(1010111)2C 、(56)16D 、(126)8 【 】4、下列不属于有权码的是:A 、余3码B 、8421码C 、5421码D 、2421码 【 】5、8421BCD 码(000101000110)8421BCD 对应的十进制数是:A 、326B 、246C 、146D 、86 【 】6、十进制数(36)10的余3码是:A 、01101001B 、00110110C 、11000011D 、10101011 【 】7、二进制数运算:1+1=A 、0B 、1C 、10D 、2 【 】8、逻辑运算A +A =A 、0B 、1C 、AD 、A 【 】9、逻辑运算A ∙A =A 、0B 、1C 、AD 、A【 】10、逻辑运算 A ∙B ̅̅̅̅̅̅=A 、 A +B ̅̅̅̅̅̅̅̅ B 、 A ∙B ̅C 、 A +B ̅D 、 A ∙B ̅̅̅̅̅̅̅ 【 】11、逻辑运算 A +0∙A +1∙A =A 、0B 、1C 、AD 、A【 】12、逻辑运算AB +A B +AB̅+A B ̅= A 、0 B 、1 C 、A ⊕B D 、A⨀B【 】13、设A 、B 均为逻辑变量,则下列逻辑关系正确的是:A 、AB ̅̅̅̅=A B ̅ B 、A +B ̅̅̅̅̅̅̅̅=A +B ̅C 、A (A +B )=BD 、(A +B )(A +B ̅)=A 【 】14、逻辑符号表示:A 、与非门B 、或门C 、异或门D 、同或门【 】15、下列逻辑符号中,异或门电路是:A 、B 、C 、D 、【 】16、输入端任意一个及以上为0时,输出为0;输入全为1时,输出为1的电路是:A 、同或门B 、或门C 、与门D 、 异或门 【 】17、“输入有1,输出为0;输入全0,输出为1”的逻辑关系是:A 、或非关系B 、同或关系C 、与非关系D 、异或关系 【 】18、“输入相同,输出为0;输入相异,输出为1”的逻辑关系是:A 、或非关系B 、同或关系C 、与非关系D 、异或关系 【 】19、两输入与非门的输入信号为以下哪个组合时输出为0 ?A 、0,0B 、0,1C 、1,0D 、1,1【 】20、下列异或运算表示式中,正确的表示式是:A 、0⊕0=1B 、0⊕1=1C 、1⊕0=0D 、1⊕1=1【 】21、四个逻辑变量A 、B 、C 、D 组成的最小项AB̅CD 的编号是: A 、m 5 B 、m 10 C 、m 11 D 、m 15【 】22、“TTL 电路”的含义是:A 、PMOS 管与NMOS 管组成的互补电路B 、二极管-三极管逻辑门电路C 、三极管-三极管逻辑门电路D 、二极管-二极管逻辑门电路 【 】23、“CMOS 电路”的含义是:A 、PMOS 管与NMOS 管组成的互补电路B 、二极管-三极管逻辑门电路C 、三极管- 场效应管逻辑门电路D 、二极管-二极管逻辑门电路 【 】24、集电极开路门的简称是:A 、OB 门 B 、OE 门C 、OC 门D 、OD 门【 】25、下列门电路中,能够进行线与连接的是:A 、与门B 、与或非门C 、OC 门D 、三态门 【 】26、CMOS 集成门电路的多余输入端在应用时不可以:A 、接高电平B 、接低电平C 、悬空D 、并联使用 【 】27、在实际TTL 门电路中,输出高电平为3.6V ,低电平为:A 、0VB 、0.1VC 、0.3VD 、0.7V 【 】28、用半加器实现算术运算1+1,其本位和S 输出为:A 、0B 、1C 、10D 、2≥1ABY &ABY ≥1A BY =1Y A B&YA B【 】29、可以对一组8421 BCD 码进行译码的电路是:A 、3线/8线译码器B 、3线/10线译码器C 、4线/10线译码器D 、4线/16线译码器 【 】30、在下列逻辑电路中,是组合逻辑电路的是:A 、译码器B 、触发器C 、计数器D 、寄存器 【 】31、在下列逻辑电路中,不是组合逻辑电路的是:A 、编码器;B 、译码器;C 、寄存器;D 、全加器; 【 】32、二进制编码器的作用是:A 、用十进制数码表示二进制数码B 、用十进制数码表示八进制数码C 、用十进制数码表示不同的信号D 、用二进制数码表示不同的信号 【 】33、某种二进制编码器的输入端有8条线,其输出端线数应该是:A 、1B 、2C 、3D 、4【 】34、八路数据分配器,其地址输入端有:A 、3个B 、4个C 、6个D 、8个 【 】35、全加器输出信号中的S i 表示:A 、进位输出B 、本位和C 、加位D 、 被加位 【 】36、Q n+1称为触发器的:A 、原态B 、现态C 、次态D 、状态【 】37、RS 触发器不具有的功能是:A 、保持B 、翻转C 、置1D 、置0 【 】38、与非门构成的基本RS 触发器,当输入同时0时,其输出状态为:A 、0B 、1C 、由1变0D 、无意义 【 】39、RS 触发器的约束条件是:A 、RS=1B 、RS=0C 、R+S=0D 、R+S=1【 】40、要使JK 触发器在时钟脉冲作用下,实现输出Q n+1=Qn ̅̅̅̅,则输入端信号应为: A 、J =K =0 B 、J =K =1 C 、J =1,K =0 D 、J =0,K =1 【 】41、D 触发器的状态方程是:A 、Q n+1=DB 、 Q n+1=D ̅C 、Q n+1=Q nD 、Q n+1=Q n ̅̅̅̅ 【 】42、T 触发器的状态方程是:A 、 Q n+1=TB 、 Q n+1=T⨁1C 、Q n+1=T⨁0D 、Q n+1=Q n ̅̅̅̅ 【 】43、T’触发器具有的逻辑功能是:A 、保持B 、翻转C 、置1D 、置0【 】44、触发器的CP 有效时刻为:A 、CP=0B 、CP=1C 、CP 上升沿D 、CP 下降沿 【 】45、以下电路中,属于时序逻辑电路的是:A 、编码器;B 、译码器;C 、数据选择器D 、计数器四、综合题(每题10分,共60分)JK1、证明逻辑恒等式。

相关文档
最新文档