触发器自测练习与习题

合集下载

20.RS触发器练习

20.RS触发器练习

一、判断题1.仅具有保持和翻转功能的触发器是RS触发器。

()2.基本的RS触发器具有“空翻”现象。

()3.为了使时钟控制的RS触发器的次态为1,RS的取值应为RS=01。

()4.同步RS触发器只有在CP信号到来后,才依据R、S信号的变化来改变输的状态。

()5.触发器能够存储一位二值信号。

()6.触发器与门电路一样,输出状态仅取决于触发器的即时输入情况。

()7.时钟脉冲的主要作用是使触发器的输出状态稳定。

()8.主从触发器电路中,主触发器和从触发器输出状态的翻转是同时进行的。

()9.组合逻辑电路的基本单元是门电路。

()二、选择题1.或非门构成的基本RS触发器的输入S=1、R=0,当输入S变为0时,触发器的输出将会()。

A.置位B.复位C.不变2.基本RS触发器74LS279的输入信号是()有效。

A.低电平B.高电平C.保持不变3.同步RS触发器电路中,触发脉冲消失后,其输出状态()。

A.保持状态B.状态会翻转C.置1D.置04.触发器引入时钟脉冲的目的是()。

A.改变输出状态B.改变输出状态的时刻受时钟脉冲的控制C.改变输入状态5.仅具有置“0”和置“1”功能的触发器是()。

A.基本RS触发器B.同步RS触发器C.D触发器D.JK触发器6.仅具有保持和翻转功能的触发器是()。

A.JK触发器B.T触发器C.D触发器D.Tˊ触发器7.触发器由门电路构成,但它与门电路功能不同,主要特点是()。

A.具有翻转功能B.具有保持功能C.具有记忆功能D.具有置“0”功能8.与非门构成的基本RS触发器的约束条件是()。

A.S+R=0B.S+R=1C.SR=0D.SR=19.按触发器触发方式的不同,双稳态触发器可分为()。

A.高电平触发和低电平触发B.上升沿触发和下降沿触发C.电平触发或边沿触发D.输入触发或时钟触发10.按逻辑功能的不同,双稳态触发器可分为()。

A.RS、JK、D、T等B.主从型和维持阻塞型C.TTL型和MOS型D.上述均包括三、填空题1.RS触发器按结构不同可分为无时钟输入端的基本RS触发器和有时钟输入端的触发器。

触发器习题

触发器习题

触发器习题1.能够存储0、1 二进制信息的器件是()A.TTL门 B.CMOS门C.触发器 D.译码器2.触发器是一种()A.双稳态电路 B.单稳态电路C.无稳态电路 D.三稳态电路、应为()3.用与非门构成的基本RS触发器处于置1 状态时,其输入信号R S A.00R S= B.01R S=C.10R S= D.11R S=4.用与非门构成的基本RS触发器,当输入信号R S、时,其逻辑功能为()A.置 1 B.置 0C.保持 D.不定5.下列触发器中,输入信号直接控制输出状态的是()A.基本RS触发器 B.钟控RS触发器C.主从JK触发器 D.维持阻塞D触发器6.使触发器的状态变化分两步完成的触发方式是()。

A.主从触发方式 B.边沿触发方式C.电平触发方式 D.维持阻塞触发方式7.时钟触发器产生空翻现象的原因是因为采用了()A.主从触发方式 B.边沿触发方式C.电平触发方式 D.维持阻塞触发方式8.下列触发器中,存在一次变化问题的是()A.基本RS触发器 B.主从JK触发器C.主从RS触发器 D.维持阻塞D触发器9.具有直接复位端d R 和置位端d S 的触发器,当触发器处于受CP 脉冲控制的情况下工作时,这两端所加的信号为( )A .d d 00R S =B .d d 01R S =C .d d 10R S =D .d d 11R S =10.RS 触发器中,不允许的输入是 ( )A .RS = 00B .RS = 01C .RS = 10D .RS = 1111.下列触发器中,具有置0、置1、保持、翻转功能的是 ( )A .RS 触发器B .T 触发器C .JK 触发器D .D 触发器12.当输入J = K = 1时,JK 触发器所具有的功能是( )A .置 1B .置 0C .保 持D .翻 转13.当现态Q n = 0时,具备时钟条件后 JK 触发器的次态为 ( )A .Q n+1 = JB .Q n+1 = KC .Q n+1 = 0D .Q n+1 = 114.RS 触发器当输入S R = 时,具备时钟条件后次态Q n+1为 ( )A .Q n+1 = SB .Q n+1 = RC .Q n+1 = 0D .Q n+1 = 1二、填空题1.触发器是双稳态触发器的简称,它由逻辑门加上适当的_____ 线耦合而成,具有两个互补的输出端 Q 和 Q 。

《触发器》练习题

《触发器》练习题

《触发器》练习题一、填空题1、数字电路可分为________________电路和________________电路。

2、触发器具有_________个稳定状态,在输入信号消失后,它能保持______________不变,即这种电路具有______________功能。

3、在CP脉冲作用下,根据输入信号J、K的不同组合状态,凡具有_____________、_____________、_____________和_____________功能的电路称为JK触发器。

4、同步RS触发器状态的改变与________________信号同步。

5、主从触发器是一种能防止_______________现象的实用触发器。

6、时序逻辑电路与组合逻辑电路的最大区别在于____________________________。

二、选择题1、为了提高抗干扰能力,触发脉冲宽度_________。

A、越宽越好B、越窄越好C、随意2、触发器电路如图1所示,其次态方程为_________。

A、Q n+1=1B、Q n+1=0C、Q n+1= Q nD、Q n+1=nQTC1Q Q _CP=1ATC1QQ_CP(1)(2)3、触发器电路如图2所示,当A=1时,其次态方程为_________。

A、Q n+1=1B、Q n+1=0C、Q n+1= Q nD、Q n+1=nQ4、要求JK触发器状态由0→1,其激励输入端JK应为____________。

A、JK=0⨯B、JK=1⨯C、JK=⨯0D、JK=⨯15、为了使同步RS触发器的次态为1,RS的取值应为___________。

A、RS=00B、RS=01C、RS=10D、RS=116、仅具有置0、置1功能的触发器称为__________。

A、JK触发器B、基本RS触发器C、D触发器7、仅具有翻转功能的触发器称为__________。

A、JK触发器B、T触发器C、D触发器D、T‘触发器8、基本RS触发器电路中,触发脉冲消失后,其输出状态__________。

第5章触发器题(含答案)

第5章触发器题(含答案)

第五章触发器5.1 画出如题图5.1所示的基本RS触发器输出端、Q Q的电压波形图。

S和R的电压波形如图5.1(b)所示。

题图5.1解:波形如图:5.2 或门组成的基本RS触发器电路如题图5.2(a)所示,已知S和R的波形如题图5.2(b)所示。

试画出、Q Q的波形图。

设触发器的初态Q=0。

题图5.2解:波形如图:5.3 题图5.3所示为一个防抖动输出开关电路。

当拨动开关K时,由于开关接通瞬间发生振颤,R和S的波形如图中所示,请画出和Q Q端的对应波形。

题图5.3解:波形如图:5.4有一时钟RS触发器如题图5.4所示,试画出它的输出端的波形。

初态Q Q=0。

题图5.4解:波形如图:5.5 设具有异步端的主从JK 触发器的初始状态Q = 0,输入波形如题图5.5所示,试画出输出端Q 的波形。

题图5.5解:波形如图:5.6 设题图5.6的初始状态为2Q 1Q 0Q = 000,在脉冲CLK 作用下,画出、、的波形(所用器件都是CD4013)。

S 0Q 1Q 2Q D 、R D 分别是CD4013高电平有效的异步置1端,置0端。

题图5.6解:波形如图:5.7 设题图5.7电路两触发器初态均为0,试画出、波形图。

1Q 2Q题图5.7解:波形如图:5.8 已知CMOS 边沿触发结构JK 触发器CD4207各输入端的波形如题图5.8所示,试画出、Q Q 端的对应波形,设初态Q = 0。

S D 为高电平置1端,R D 为高电平置0端,电路为CLK 上升沿触发。

题图5.8解:波形如图:5.9 如题图5.9所示,利用CMOS 边沿触发器和同或门组成的脉冲分频器。

试分析它在一系列CLK脉冲作用下的、和Y 的波形(初始状态1Q 2Q 120Q Q ==)。

题图5.9解:波形如图:5.10 设题图5.10中各个触发器的初始状态皆为Q = 0,试画出每个触发器Q 端波形。

题图5.10解:波形如图:5.11 题图5.11示出了一个单稳态电路和它的工作波形,试分析其工作原理(初态Q=0)。

最新触发器练习题

最新触发器练习题

触发器练习题一、填空题1、触发器具有 个稳定状态,在输入信号消失后,它能保持 。

2、在基本RS 触发器中,输入端D R 或D R 能使触发器处于 状态,输入端D S 或D S 能使触发器处于 状态。

3、同步RS 触发器状态的改变是与 信号同步的。

4、在CP 脉冲和输入信号作用下,JK 触发器能够具有 、 、 、和 的逻辑功能。

5、对于JK 触发器,当CP 脉冲有效期间,若J=K=0时,触发器状态 ;若K J =时,触发器 或 ;若J=K=1时,触发器状态 。

6、与主从触发器相比, 触发器的抗干扰能力较强。

7、对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。

8、对于JK 触发器,若K J =,则可完成 触发器的逻辑功能。

二、判断题1、触发器有两个稳定状态,一个是现态,一个是次态。

( )2、触发器有两个稳定状态,在外界输入信号的作用下,可以从一个稳定状态转变为另一个稳定状态。

( )4、同步D 触发器的Q 端和D 端的状态在任何时刻都是相同的。

( )5、同一逻辑功能的触发器,其电路结构一定相同。

( )6、仅具有反正功能的触发器是T 触发器。

( )三、选择题1、对于触发器和组合逻辑电路,以下( )的说法是正确的。

A 、两者都有记忆能力B 、两者都无记忆能力C 、只有组合逻辑电路有记忆能力D 、只有触发器有记忆能力2、对于JK 触发器,输入J=0、K=1,CP 脉冲作用后,触发器的1+n Q 应为( )。

A 、0B 、1C 、可能是0,也可能是1D 、与n Q 有关3、JK 触发器在CP 脉冲作用下,若使n n Q Q =+1,则输入信号应为( )。

A 、1==K JB 、Q K Q J ==,C 、Q K Q J ==,D 、0==K J4、具有“置0” “置1” “保持” “翻转”功能的触发器叫( )。

A 、JK 触发器B 、基本RS 触发器C 、同步D 触发器 D 、同步RS 触发器5、边沿控制触发的触发器的触发方式为( )。

触发器习题集答案

触发器习题集答案

第五章触发器5.1 基本要求1.掌握触发器的基本概念,了解各类触发器的结构和工作原理。

2.熟练掌握各种不同结构的触发器的触发特点,并能够熟练画出工作波形。

3.熟练掌握各类触发器的逻辑功能(功能表、特性方程、状态转换图、驱动表)。

4.熟悉各类触发器间的功能转换。

5.2自测题一、填空题1.触发器有个稳态,存储8位二进制信息要个触发器。

Q,,定义触发器的1状态为,0状态为,2.触发器有两个互补的输出端Q可见触发器的状态指的是端的状态。

3.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是。

4.在一个CLK脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的,触发方式为式或式的触发器不会出现这种现象。

二、选择题1.N个触发器可以构成能寄存位二进制数码的寄存器。

A.N-1B.NC.N+1D.2N2.在下列触发器中,有约束条件的是。

A.主从JK触发器B.主从D 触发器C.同步RS触发器D.边沿D 触发器3.一个触发器可记录一位二进制代码,它有个稳态。

A.0B.1C.2D.3E.44.存储8位二进制信息要个触发器。

A.2B.3C.4D.85.对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T= 。

A.0B.1C.QD. Q6.对于T触发器,若原态Q n=1,欲使新态Q n+1=1,应使输入T= 。

A.0B.1C.QD. Q7.对于D触发器,欲使Q n+1=Q n,应使输入D= 。

A.0B.1C.QD. Q8.对于JK触发器,若J=K,则可完成触发器的逻辑功能。

A.RSB.DC.TD.Tˊ9.欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。

A.J=K=0B.J=Q,K=1C.J=0 ,K=QD.J=Q,K=0E.J=0,K= Q10.下列触发器中,克服了空翻现象的有。

A.边沿D触发器B.主从RS触发器C.同步RS 触发器D.主从JK 触发器11.描述触发器的逻辑功能的方法有 。

触发器练习

触发器练习

触发器练习(一)1、画出图题5-1所示的RS 触发器输出端Q 、Q 端的波形,输入端S 与R 的波形如图所示。

(设Q 初始状态为0)S RSRSRQQ....图题5-12、画出图题5-2所示的RS 触发器输出端Q 、Q 端的波形,输入端S 与R 的波形如图所示。

(设Q 初始状态为0)S RS RQQ...SR....图题5-23、画出图题5-3所示的同步RS 触发器输出端Q 、Q 端的波形,输入端S 、R 与CLK 的波形如图所示。

(设Q 初始状态为0)C1S RS RQQ....CLKS RCLK...图题5-34、画出图题5-4所示的同步D 触发器输出Q 端的波形,输入端D 与CLK 的波形如图所示。

(设Q 初始状态为0)C1DDQQ....CLKDCLK..图题5-45、若在图5-5电路中的CP 、S 、R 输入端,加入如图4.27所示波形的信号,试画出其 Q 和Q端波形,设初态Q =0。

SRCP触发器练习(二)1、画出图题5-6所示的同步JK 触发器输出Q 端的波形,输入端J 、K 与CLK 的波形如图所示。

(设Q 初始状态为0)J KQQ..CLKJKCLK ......C11J 1K..图题5-62、画出图题5-6所示的边沿触发D 触发器输出端Q 端的波形,输入端D 与CLK的波形如图所示。

(设Q 初始状态为0)C11D D QQ....CLKDCLK...D QQ....CLKDCLK...C11D (1)(2)3、画出图题5-7所示的边沿D 触发器输出Q 端的波形,CLK 的波形如图所示。

(设Q 初始状态为0)C11D Q 1CLK....CLK.1C11D Q 2CLK .CLK .图题5-74、画出图题5-8所示的JK 触发器输出Q 端的波形,输入端J 、K 与CLK 的波形如图所示。

(设Q 初始状态为0)J KQQ....CLKJ KCLK ...C11J 1KJ KCLK ......图题5-85、试画出图题5-9所示T 触发器输出Q 端的波形,输入端CLK 的波形如图所示。

触发器练习题

触发器练习题

触发器练习题一、判断题1.由逻辑门组成的各种触发器属于电平异步时序逻辑电路()2、rs、jk、d和t四种触发器中,唯有rs触发器存在输入信号的约束条件()3、与非门的输入端加有低电平时,其输出端恒为高电平。

()4、数字电路可以分为组合逻辑电路和时序逻辑电路两大类。

()5.时序逻辑电路中存在反馈,其输出不仅取决于当时的输入,还取决于电路的最后状态。

(6)组合逻辑电路的输出只与当时的输入有关,与电路的最后状态无关,没有记忆功能。

(7)触发器是时序逻辑电路的基本单元。

()8、时序逻辑电路由组合逻辑电路和存储电路构成。

()9.触发器的反转条件由触发器输入和时钟脉冲决定。

()10、组合逻辑电路任何时刻的输出不仅与该时刻的输入状态有关,还与先前的输出状态有关。

()11.译码器和比较器属于组合逻辑电路。

12、数字电路可分为组合逻辑电路和时序逻辑电路。

13.全加器是一种逻辑电路,它将两个1位二进制数相加,并考虑低进位。

14.实现相同逻辑功能的逻辑电路可以不同。

15.解码是编码的逆过程。

16、寻找组合逻辑电路输入输出关系表达式的过程和方法,是组合逻辑电路的设计过程.17、公式化简法有时不容易判断结果是否最简.18、实现同一逻辑功能的电路是唯一的.19、加法器可以有并行进位加法器.20.七段显示解码器有两个连接:公共阳极和公共阴极显示21、一个班级有80个学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少5位二进制数才能满足要求22.高级有效显示解码器可驱动公共阴极连接数码管23,低级有效显示解码器可驱动公共阳极连接数码管24,高级有效显示解码器可驱动公共阳极连接数码管25,低电平有效显示解码器可以驱动公共阴极连接的数码管26。

由同一CP控制的每个触发器的计数器称为异步计数器()27。

每个触发器具有不同信号源的计数器称为同步计数器()28。

一个触发器可以存储两个二进制数()29和D。

触发器只有时钟脉冲上升沿的有效变化。

最新触发器练习题(1)

最新触发器练习题(1)

触发器练习题一、填空题1、触发器具有 个稳定状态,在输入信号消失后,它能保持 。

2、在基本RS 触发器中,输入端D R 或D R 能使触发器处于 状态,输入端D S 或D S 能使触发器处于 状态。

3、同步RS 触发器状态的改变是与 信号同步的。

4、在CP 脉冲和输入信号作用下,JK 触发器能够具有 、 、 、和 的逻辑功能。

5、对于JK 触发器,当CP 脉冲有效期间,若J=K=0时,触发器状态 ;若K J =时,触发器 或 ;若J=K=1时,触发器状态 。

6、与主从触发器相比, 触发器的抗干扰能力较强。

7、对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。

8、对于JK 触发器,若K J =,则可完成 触发器的逻辑功能。

二、判断题1、触发器有两个稳定状态,一个是现态,一个是次态。

( )2、触发器有两个稳定状态,在外界输入信号的作用下,可以从一个稳定状态转变为另一个稳定状态。

( )4、同步D 触发器的Q 端和D 端的状态在任何时刻都是相同的。

( )5、同一逻辑功能的触发器,其电路结构一定相同。

( )6、仅具有反正功能的触发器是T 触发器。

( )三、选择题1、对于触发器和组合逻辑电路,以下( )的说法是正确的。

A 、两者都有记忆能力B 、两者都无记忆能力C 、只有组合逻辑电路有记忆能力D 、只有触发器有记忆能力2、对于JK 触发器,输入J=0、K=1,CP 脉冲作用后,触发器的1+n Q 应为( )。

A 、0B 、1C 、可能是0,也可能是1D 、与n Q 有关3、JK 触发器在CP 脉冲作用下,若使n n Q Q =+1,则输入信号应为( )。

A 、1==K JB 、Q K Q J ==,C 、Q K Q J ==,D 、0==K J4、具有“置0” “置1” “保持” “翻转”功能的触发器叫( )。

A 、JK 触发器B 、基本RS 触发器C 、同步D 触发器 D 、同步RS 触发器5、边沿控制触发的触发器的触发方式为( )。

触发器练习(答案)

触发器练习(答案)

触发器练习(答案).txt心若无尘,一花一世界,一鸟一天堂。

我曾经喜欢过你,现在我依然爱你希望月亮照得到的地方都可以留下你的笑容那些飘满雪的冬天,那个不带伞的少年,那句被门挡住的誓言,那串被雪覆盖的再见触发器1.编写一个触发器实现如下功能:对修改职工薪金的操作进行合法性检查:a) 修改后的薪金要大于修改前的薪金b) 工资增量不能超过原工资的10%c) 目前没有单位的职工不能涨工资--update emp set sal = 1000 where empno = 7369;create or replace trigger tr1after update of sal on empfor each rowbeginif :new.sal <= :old.sal thenraise_application_error(-20001,'修改后的薪金要大于修改前的薪金');elsif :new.sal > :old.sal * 1.1 thenraise_application_error(-20002,'工资增量不能超过原工资的10%');elsif :old.deptno is null thenraise_application_error(-20003,'没有单位的职工不能涨工资'); end if;end;2. 在emp表上编写一个触发器,实现如下功能:当插入或删除的职工记录属于10号部门时,记录下操作时间,语句的种类(插入/删除), 和涉及的员工号--建立日志表create table logtable(serial number primary key, --序号dmltime date, --时间dmltype varchar2(20), --DML种类empno number --员工号);--建立序列(用于产生logtable的序号)create sequence seq1;--建立触发器create or replace trigger tr2after insert or delete on empfor each rowwhen (new.deptno = 10 or old.deptno = 10) --插入或删除的职工记录属于10号部门时触发--when的条件成立的时候触发--对新值和旧值引用的时候不要用:beginif inserting then --插入insert into logtable values (seq1.nextval,sysdate,'insert语句',:new.empno);elsif deleting then --删除insert into logtable values (seq1.nextval,sysdate,'delete语句',:old.empno);end if;--updating 修改end;。

数字电路(触发器)单元测试与答案

数字电路(触发器)单元测试与答案

一、单选题1、输入高有效的基本RS锁存器在使用时要尽量避免R、S输入同时为高电平(逻辑1)的组合,否则输出()。

A.状态不确定B.全1C.全0D.0态正确答案:C解析:A、只是在高电平同时撤销后的状态无法确定,因为门电路的延迟等因素。

B、基本RS锁存器由两个输入输出交叉耦合的或非门构成,输入高有效。

或非门的特性是有1出02、双稳态电路有()个稳态,可用于存储一位二进制数码。

A.0B.1C.2D.3正确答案:C3、使用基本RS锁存器(或非门构成的)时必须遵循的约束条件是(),否则会输出非法状态。

A.R+S≠2B.R+S=0C.RS=0D.R+S=2正确答案:C4、初态为1态的R̅S基本锁存器(复位、置数信号低有效),若锁存器要输出0态,输入的R̅、S可以是()。

A.R̅=0,S̅=0B. R̅=0,S̅=1C. R̅=1,S̅=0D. R̅=1,S̅=1正确答案:B解析:B、复位低有效5、基本RS锁存器加一个同步信号CP和两个()门可以实现同步信号高有效的同步RS锁存器。

A.与非B.与C.或D.或非正确答案:B6、D触发器具有数据锁存功能,如果将输入D与Q̅端相连,也可以实现()触发器的功能。

A.RSB.TC.T'D.JK正确答案:C二、多选题1、使用基本R̅S锁存器时(与非门构成的),必须遵循的约束条件是(),否则会输出非法状态。

A.输入不可以同时有效B.输入不能同时为1C.输入不能同时为0D. R̅+S̅=1正确答案:A、C、D2、初态为0态的基本RS锁存器(或非门构成的),若锁存器要继续保持0态输出,输入R、S可以是()。

A.R=0,S=0B. R=0,S=1C. R=1,S=0D. R=1,S=1正确答案:A、C3、同步D锁存器()。

A.没有复位与置数功能B.使用时没有约束条件C.对电平敏感D.有数据锁存功能正确答案:B、C、D4、4个()加一个反相器可以构成同步信号()电平有效的同步D锁存器。

7.触发器习题及其答案

7.触发器习题及其答案

触发器习题及其答案1.由与非门组成的基本RS 触发器中输入图P5.1所示R D ’和S D ’的电压波形,试画出输出Q 和Q ’端的电压波形。

设触发器的初始状态为Q=0。

图 P5.1解:2.已知同步D 触发器CP 和D 端的输入电压波形如图P5.5所示,试画出输出Q端的电压波形。

设触发器的初始状态为Q=0。

图 P5.5解:3.已知同步JK 触发器输入CP 、J 、K 的电压波形如图P5.6所示,试画出输出Q和Q ’端的电压波形。

设触发器的初始状态为Q=0。

图 P5.6解:R D ’ S D ’ Q Q ’CPDCPD Q CP J K Q Q ’CP JK4.TTL 边沿JK 触发器如图P5.7(a )所示,输入CP 、J 、K 端的电压波形如图P5.7所示,试对应画出输出Q 和Q ’端的电压波形。

设触发器的初始状态为Q=0。

图 P5.7解:5.图P5.8(a)~(l)所示各边沿JK 触发器的初始状态都为1状态,试对应图P5.8(m)输入的CP 电压波形画出各触发器输出Q 端的电压波形。

1J Q C1 1K Q ’ CPJ KCP JK QQ ’解:6.图P5.9(a)~(h)所示各边沿D 触发器的初始状态都为0状态,试对应图P5.9(i)输入的CP 电压波形画出各触发器输出Q 端的电压波形。

解:CP Q1-(b)Q5-(f) Q8-(i) CP Q4-(e) Q6-(g) Q7-(h)7.试写出图P5.10所示各触发器的特性方程,并注明使用时钟条件。

解:(b)nnnnnnn QA QQ A AQ QQ A Q11111111)()(=+=⊕=+(c) nn n Q A Q A D Q 2212+===+8.在图P5.12(a)所示的电路中输入图P5.12(b)所示的CP 、A 、B 的电压波形,试写出它的特性方程,并画出输出Q 端的电压波形。

设触发器的初始状态为Q=0。

解:A K J ==⊙B=AB+B ACP 下降沿有效9.根据图P5.14(a)给定的逻辑电路和图P5.14(b)所示CP 的电压波形,试画出Q 0和Q 1端的电压波形。

江苏中职触发器练习题

江苏中职触发器练习题

一、填空题1. 基本RS触发器,当R、S都接高电平时,该触发器具有____ ___功能。

2.D 触发器的特性方程为___ ;J-K 触发器的特性方程为______。

3.T触发器的特性方程为。

4.仅具有“置0”、“置1”功能的触发器叫。

5.时钟有效边沿到来时,输出状态和输入信号相同的触发器叫____ _____。

6. 若D触发器的D端连在Q端上,经100 个脉冲作用后,其次态为0,则现态应为。

7.JK触发器J与K相接作为一个输入时相当于触发器。

8. 触发器有个稳定状态,它可以记录位二进制码,存储8 位二进制信息需要个触发器。

9.时序电路的次态输出不仅与即时输入有关,而且还与有关。

10. 时序逻辑电路一般由和两部分组成的。

11. 计数器按内部各触发器的动作步调,可分为___ ____计数器和____ ___计数器。

12. 按进位体制的不同,计数器可分为计数器和计数器两类;按计数过程中数字增减趋势的不同,计数器可分为计数器、计数器和计数器。

13.要构成五进制计数器,至少需要级触发器。

14.设集成十进制(默认为8421码)加法计数器的初态为Q4Q3Q2Q1=1001,则经过5个CP脉冲以后计数器的状态为。

15.欲将某时钟频率为32MHz的CP变为16MHz的CP,需要二进制计数器个。

16. 在各种寄存器中,存放N位二进制数码需要个触发器。

17. 有一个移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数乘上十进制数4,则需将该移位寄存器中的数移位,需要个移位脉冲。

18.某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此其稳态为态,暂稳态为态。

19.单稳态触发器有___ _个稳定状态,多谐振荡器有_ ___个稳定状态。

20.单稳态触发器在外加触发信号作用下能够由状态翻转到状态。

21.集成单稳态触发器的暂稳维持时间取决于。

22. 多谐振荡器的振荡周期为T=tw1+tw2,其中tw1为正脉冲宽度,tw2为负脉冲宽度,则占空比应为_______。

第十二章 触发器习题及答案

第十二章  触发器习题及答案

第十二章 触发器习题及答案一、填空题1、 触发器有_____个稳态,存储8位二进制信息要______个触发器。

2、 一个基本RS 触发器在正常工作时,它的约束条件是R + S =1,则它不允许输入S =____且R =____的信号。

3、 触发发有两个互补的输出端Q 、Q ,定义触发器的1状态为Q=___________,0状态为_________可见,触发器的状态指的是______端的状态。

4、 一个基本RS 触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是___________。

5、 在一个CP 脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的__________ ,触发方式为__________式或_____________的触发器不会出现这种现象。

6、 触发器是一种由门电路构成并具有两个稳定状态的电路,两个稳定状态分别用来表示和寄存二进制数码______和______。

7、按逻辑功能不同可分为_______触发器______触发器______触发器_____触发器和_____触发器等。

8、按电路结构不同,可分为______触发器,________触发器,________触发器,________触发器等。

9、描述触发器功能的方法有:__________、____________、__________、______________和________________。

10、电路在没有外加信息触发时保持某一状态不变,而这种状态叫____________。

11、防止空翻的触发器结构有_________________________。

12、触发器的基本性质有_____________________________________________。

13、从结构上看,时钟同步R-S 触发器是在R-S 触发器的基础上增加了____________构成的。

14、比结构上看主从结构的触发器是由主触发器和___________组成。

触发器练习题

触发器练习题

10、 RS触发器中,不允许的输入是 A RS = 00 RS = 10
× ×
B D
RS = 01 RS = 11
× √
C
分析提示
RS 触发器的约束条件为 RS = 0 即为必须满足的输入条件,即2个输入中至少有一个为0。

5

数字电子技术
第 4 章 触发器
单项选择题 )。
14、 RS触发器当输入 S = R 时,具备时钟条件后次态Q n+1为 (
A C
Q n+1 = S
Q n+1 = 0
√ ×
B D
Q n+1 = R Q n+1 = 1
× ×
SR
分析提示
由RS触发器的特性方程 当
Q n 1 S RQ n RS 0 (约束条件)
n 1 n S R 时, Q S SQ S

6

数字电子技术
第 4 章 触发器
数字电子技术自测练习
触发器
单项选择题 填空题

1

数字电子技术
第 4 章 触发器
单项选择题
3、用与非门构成的基本RS触发器处于置 1 状态时,其输入信号
R、S 应为 A
C
(
)。
R S 00
× √
B D
R S 01 R S 11
× ×
R S 10
分析提示
_
Q & & Q
0 输入有效; R 为置 0 输入端 ,R 0、 S 1 时,使
(约束条件)。该特征方程反映了在CP作用下,钟控RS触发器次态Q n+1
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第5章触发器RS 触发)。

(a) 置位 2. 与非门构成的基本(a) 保持 3•或非门构成的基本(a) Q=0, Q =1 (c) Q=1, Q =14•与非门构成的基本(a) Q=0,Q =1(c) Q=1 , Q =1 (b) 复位 RS 触发器的输入 (b) 复位RS 触发器的输入S=1,(b) Q=1, Q =0(d ) Q=0, Q =0 RS 触发器的输入S=0,(b) Q=1, Q =0 (d ) Q=0, Q =0 RS 触发器的约束条件是(b) S+R=1(d) SR=1 曰 (e )状态不确定R=0时,其输出状态为( (e )状态不确定 )有效。

(b) 高电平(c) S R=0 (d ) SR=19. RS 触发器74LS279中有两个触发器具有两个S 输入端,它们的逻辑关系是()。

(a )或(b )与(c )与非(d )异或10•触发器的输出状态是指( )。

(a ) Q(b ) Q答案:1. c自测练习1.或非门构成的基本 (RS 触发器的输入 S=1、R=0,当输入S 变为0时,触发器的输出将会5.基本RS 触发器74LS279的输入信号是(a )低电平6•触发器引入时钟脉冲的目的是((a )改变输出状态b )改变输出状态的时刻受时钟脉冲的控制。

7•与非门构成的基本(a ) S+R=0 (c ) SR=0 &钟控RS 触发器的约束条件疋( (a ) S+R=0 ( b ) S+R=1(c )不变S=1, R=1,当输入S 变为0时,触发器输出将会((c )置位R=1时,其输出状态为(4.e 5 .A 6 7 .b8.c910. aD 触发器自测练习1要使电平触发 D 触发器置1必须使D= ( )、CP=()。

2.要使边沿触发 D 触发器直接置1,只要使 5=()、F D =( )即可。

3•对于电平触发的 D 触发器或D 锁存器,()情况下Q 输出总是等于 D 输入。

4•对于边沿触发的 D 触发器,下面()是正确的。

(a) 输出状态的改变发生在时钟脉冲的边沿(b) 要进入的状态取决于 D 输入 (c) 输出跟随每一个时钟脉冲的输入 (d) (a ) (b )和(c ) 5•“空翻”是指()。

(a) 在脉冲信号 CP=1时,输出的状态随输入信号的多次翻转 (b) 输出的状态取决于输入信号(c) 输出的状态取决于时钟和控制输入信号 (d) 总是使输出改变状态 6. 对于74LS74, D 输入端的数据在时钟脉冲的()(上升,下降)边沿被传输到((Q, Q )。

JK 触发器自测练习1. 主从JK 触发器是在( )采样,在( )输出。

2. JK 触发器在()时可以直接置1,在( )时可以直接清0。

3. JK 触发器处于翻转时输入信号的条件是()(a ) J=0 , K=0 (b ) J=0, K=1 (c)J=1 , K=0(d ) J=1, K=17•要用边沿触发的 D 触发器构成一个二分频电路,将频率为 100Hz 的脉冲信号转换为 50Hz的脉冲信号,其电路连接形式为 ()。

答案: 1 . 1, 1 2.0, 1 4 .a-------------------------- 5 .a7.巧—卜C1 H3 . CP=1 6.上升,Q4. J=K=1时,边沿JK 触发器的时钟输入频率为120Hz 。

Q 输出为()。

(b) 保持为低电平(d) 频率为240Hz 波形 Q 1+1=Q 1,则输入信号必为()。

(b ) J= Q n , K=0 (d) J=0, K=16•下列触发器中,没有约束条件的是()。

(a )基本RS 触发器 (b )主从JK 触发器(c)钟控RS 触发器 (d )边沿D 触发器7. JK 触发器的四种同步工作模式分别为( )。

&某JK 触发器工作时,输出状态始终保持为1,则可能的原因有()。

(a )无时钟脉冲输入 (b )异步置1端始终有效 (c) J=K=0(d ) J=1, K=09. 集成JK 触发器74LS76内含( )个触发器,()(有,没有)异步清 0端和异步置1端。

时钟脉冲为( )(上升沿,下降沿)触发。

10. 题10图中,已知时钟脉冲 CP 和输入信号J 、K 的波形,则边沿JK 触发器的输出波形()(正确,错误)答案:1 .上升沿,下降沿2.S d =0、R d =1, S d =1、Ri=0 3 . d 4 .c 5. a6 .b , d7 •保持,置1,置0,翻转8.b,d 9. 2,有,下降沿10.正确不同类型触发器的相互转换自测练习1•为实现D 触发器转换成T 触发器,题1图所示的虚线框内应是()。

(a) 与非门 (b) 异或门 T(c) 同或门CP(a )保持为高电平 (c )频率为60Hz 波形 5. JK 触发器在CP 作用下,要使 (a ) J=K=0 (c ) J= Q n , K= Q n 1DCP;J1I1 i I1°;Q题10图边沿JK 触发器的波形图QQ》C1(d)或非门2. JK触发器构成T触发器的逻辑电路为()。

3. JK触发器构成「触发器的逻辑电路为()。

答案:2T1J3 1 ___ _ 1J-Cko>1K D——1K习题解答端Q Q的波形。

RIIIQQ —习题5 . 1图5-2由或非门组成的触发器和输入端信号如习题解:先将 B C进行与运算得到BC信号,再将BC作为或非门的一个输入端对应于RS 触发器的功能表,即可得到输出Q的波形的波形。

5-1由与非门组成的基本RS触发器和输入端S、R信号如习题5. 1图所示,画出输出特征方程。

设触发器的初始状态为5-3 钟控的RS触发器如习题5. 3图所示,设触发器的初始状态为0,画出输出端Q Q Q5. 2图所示,请写出触发器输出Q的1,画出输出端Q的波形。

习题5. 2图D-•■-R■: 1!!! i!Q_j ------------- 1Hi习题5. 3图解:钟控RS 触发器的输出Q 应该在CP=1时,根据输入端 R 、S 的信号改变状态的。

5-4 边沿D 触发器如习题5.4图所示,确定相关于时钟的 Q 输出,并分析其特殊功能。

设触发器的初始状态为 0。

CP . 「口 ~I 「~Ii i i i V i Q L L L习题5 . 4图Q 输出端的状态随 Q 变化,故有如图波形,可见输出端 Q 的波形为输入脉冲 CP 的二分频信号。

5-5 已知边沿D 触发器输入端的波形如习题 5. 5图所示,假设为上升沿触发, 画出输 出端Q 的波形。

若为下降沿触发,输出端 Q 的波形如何设初始状态为 0。

解:上升沿触发时,Q 输出波形为(a ),下降沿触发时,Q 输出波形为(b )。

5-6 已知D 触发器各输入端的波形如习题 5. 6图所示,试画出 Q 和Q 端的波形。

解:根据习题图可得 D 触发器的特征方程Q n 1 D Q ,因此在CP 上升沿到来时,习题5 . 5图解:先将D 、D 2进行与运算得到习D 1D 信号,图再将D iD 作为D 触发器的D 输入端,对应于 D 触发器的功能表,即可得到输出 Q 的波形5-7 已知逻辑电路和输入信号如习题 设触发器的初始状态均为0。

习题5 . 7图解:习题5 . 7图中两个D 均为上升沿触发,输入信号 D 始终为1,且两个D 触发器的 R d 端为高电平有效。

由于初始状态均为 0,故当CP 到来时,Q 首先由0变成1,使得Q i 由1 变成0,当CP 到来时,Q 也由0变成1,而此时的Q=1又使得Q 由1变成0并使D2触发器 Q 直接置0,故Q 的输出始终被钳制为 0。

其波形见习题5 . 7图中。

5-8 已知JK 信号如习题5. 8图中所示,分别画出主从JK 触发器和边沿(下降沿)JK 触发器的输出端Q 的波形。

设触发器的初始状态为0。

解:主从JK 触发器的波形按只能动作一次的特点画出的。

5. 7图所示,画出各触发器输出端 Q 、Q 的波形。

CP11Dt>C1QCP2□1D t>C1 R dQa —D1D2RdDD 2 CP1R d D i D 2D iDCP2CP1CP J K(主从)Q (边沿)Q5-9 边沿JK 触发器电路和输入端信号如习题5. 9图所示,画出输出端 Q 的波形。

S J iJ 2J 35-10 集成JK 触发器的电路图如习题5. 11图所示。

画出输出端器的初始状态均为 0。

习题5 . 11图解:根据波形图可知, Q 输出的波形为CP 的二分频信号,Q 输出的波形为CP 的四分频 信号Q 的波形。

设两触发CP■号, R CP K i K 2 K 3 CPK i1J 1K Q置0直接置1保持保持置0 习题5. 9图S RJ iJ 2 J 3I 直接置0l 翻转试用D触发器和适当的门电路构成JK触发器和T触发器。

解:见正文。

相关文档
最新文档