数电试卷和答案

合集下载

数字电路试题五套(含答案)

数字电路试题五套(含答案)
四、如下图所示维持阻塞D触发器,设初态为0。根据CP脉冲及A输入波形画出Q波形。(8分)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。

数电期末考试题库及答案

数电期末考试题库及答案

数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是TTL逻辑门的类型?A. 与非门B. 或非门C. 与门D. 异或门答案:D3. 一个D触发器的输出Q在时钟脉冲的上升沿时:A. 翻转B. 保持不变C. 变为高电平D. 变为低电平答案:A4. 在数字电路中,一个4位二进制计数器的最大计数是:A. 8B. 16C. 15D. 145. 一个简单的RS触发器具有:A. 一个稳定的输出B. 两个稳定的输出C. 一个不稳定的输出D. 两个不稳定的输出答案:A6. 以下哪个是同步时序电路的特点?A. 存储单元的时钟输入是独立的B. 存储单元的时钟输入是共享的C. 存储单元的时钟输入是异步的D. 存储单元的时钟输入是随机的答案:B7. 在数字电路设计中,使用布尔代数的目的是:A. 简化逻辑表达式B. 增加电路复杂性C. 减少电路的功耗D. 提高电路的可靠性答案:A8. 一个8位移位寄存器可以存储多少位二进制数?A. 4B. 8C. 16D. 32答案:B9. 在数字电路中,一个三态输出门可以处于以下哪种状态?B. 低电平C. 高阻态D. 所有上述状态答案:D10. 一个二进制计数器在计数过程中,如果遇到一个无效的输入,它将:A. 停止计数B. 继续计数C. 重置为零D. 跳转到下一个有效状态答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 数字电路中的触发器可以用于:A. 存储数据B. 计数C. 产生时钟信号D. 作为逻辑门E. 以上都不是答案:ABC3. 下列哪些是数字电路的优点?A. 高速度B. 高可靠性C. 易于集成D. 低功耗E. 以上都不是答案:ABCD4. 在数字电路中,同步电路与异步电路的区别在于:A. 同步电路的时钟信号是共享的B. 异步电路的时钟信号是独立的C. 同步电路的时钟信号是独立的D. 异步电路的时钟信号是共享的E. 以上都不是答案:AB5. 以下哪些因素会影响数字电路的性能?A. 温度B. 电源电压C. 信号传输延迟D. 噪声E. 以上都不是答案:ABCD三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。

(完整版)数字电路试题及参考答案

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。

[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X2、以下各电路中,( B )可以产生脉冲定时。

[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是( C )。

[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器4、同步时序电路和异步时序电路比较,其差异在于后者( B )。

[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有( A )。

[A] 触发器[B] 晶体管[C] MOS管[D] 电容6、能将输出端直接相接完成线与的电路有( C )。

[A] TTL与门[B] 或门[C] 三态门[D] 三极管非门7、TTL与非门的多余脚悬空等效于( A )。

[A] 1 [B] 0 [C] Vcc [D] Vee8、以下哪一条不是消除竟争冒险的措施( B )。

[A] 接入滤波电路[B] 利用触发器[C] 加入选通脉冲[D] 修改逻辑设计9、主从触发器的触发方式是( D )。

[A] CP=1 [B] CP上升沿[C] CP下降沿[D] 分两次处理10、组合型PLA是由( A )构成。

[A] 与门阵列和或门阵列[B] 一个计数器[C] 一个或阵列[D] 一个寄存器11、下列四个数中,最大的数是( B )。

[A] (AF)16[B] (001010000010)8421BCD[C] (10100000)2[D] (198)1012、触发器有两个稳态,存储8位二进制信息要( B )个触发器。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题1. 数字电路中,下列哪种逻辑门属于非门?A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪种编码方式是唯一的一种无歧义性编码?A. 8421编码B. 2421编码C. 余3码D. 灰码答案:D3. 数字电路中,下列哪种触发器具有置位和复位功能?A. D触发器B.JK触发器C. RS触发器D. T触发器答案:C4. 数字电路中,下列哪种寄存器可以实现串行输入、串行输出?A. 移位寄存器B. 计数器C. 锁存器D. 寄存器答案:A5. 下列哪种数字电路可以实现数据的并行输入、串行输出?A. 并行输入/并行输出寄存器B. 串行输入/串行输出寄存器C. 并行输入/串行输出寄存器D. 串行输入/并行输出寄存器答案:C二、填空题6. 数字电路中的基本逻辑门有______、______、______。

答案:与门、或门、非门7. 数字电路中的组合逻辑电路有______、______、______等。

答案:编码器、译码器、多路选择器8. 数字电路中的时序逻辑电路有______、______、______等。

答案:触发器、计数器、寄存器9. 数字电路中的触发器按功能可分为______、______、______、______。

答案:RS触发器、D触发器、JK触发器、T触发器10. 数字电路中的计数器按计数方式可分为______、______。

答案:同步计数器、异步计数器三、判断题11. 逻辑门电路的输出与输入之间具有一一对应关系。

()答案:√12. 组合逻辑电路在任何时刻的输出仅取决于当时的输入信号。

()答案:√13. 时序逻辑电路的输出不仅取决于当前的输入信号,还与电路的前一个状态有关。

()答案:√14. 触发器具有记忆功能,可以存储一位二进制信息。

()答案:√15. 计数器可以用来计算输入脉冲的个数,但不能用于分频。

()答案:×(计数器也可以用于分频)四、简答题16. 简述组合逻辑电路与时序逻辑电路的区别。

数电试题及答案

数电试题及答案

数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。

答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。

答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。

答案:154. 一个5进制计数器的计数范围是______。

答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。

答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。

异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。

2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。

在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。

3. 解释什么是寄存器,并说明它在计算机系统中的作用。

答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。

在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。

四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。

答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。

答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。

答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。

答案:85. 触发器的两个稳定状态是______和______。

答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。

A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。

A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。

A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。

A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。

A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。

A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。

2. 一个2进制计数器的计数范围是___________。

3. 一个3位二进制数可以表示的最大十进制数是___________。

4. 在数字电路中,逻辑“或”运算的符号是___________。

5. 一个4位二进制数可以表示的最大十进制数是___________。

6. 在数字电路中,逻辑“非”运算的符号是___________。

7. 一个5位二进制数可以表示的最大十进制数是___________。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。

答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。

答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。

答案:14. 一个4线到16线译码器的输出线数量是______。

答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。

数电试题及答案(五套)学习资料

数电试题及答案(五套)学习资料

数电试题及答案(五套)《数字电子技术基础》试题一一、填空题(22分每空2分)1、A 0 _________ , A 1 _____ 。

2、JK触发器的特性方程为:___________o3、单稳态触发器中,两个状态一个为—态,另一个为—态•多谐振荡器两个状态都为态,施密特触发器两个状态都为______ 态•4、组合逻辑电路的输出仅仅只与该时刻的____ 有关,而与无关。

5、某数/模转换器的输入为8位二进制数字信号(D7~D O),输出为0~25.5V的模拟电压。

若数字信号的最低位是“ 1其余各位是“0”则输出的模拟电压为 _______ o6、一个四选一数据选择器,其地址输入端有_____ 个。

二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1) Y (A,B,C,D) =Em (0,1,2,3,4,5,6,7,13,152) L(A,B,C,D) m(0,13,14,15) d(1,2,3,9,10,11)利用代数法化简逻辑函数,必须写出化简过程3) F(A,B,C) AB ABC A(B AB)三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0)er15—QCP TC1|_ 0! f k i ■■■■Q四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11 分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计个六进制加法计数器。

(8分)2、六、分析画图题(8分)画出下图所示电路在M作用下,输出电压的波形和电压传输特性清零RD预置LD使能EP ET钟p时c预置数据输入D C B A输出Q D Q C Q BQ AL X X X X XXXX L L L LH L X X T D C B A D C B AH H L X X XXXX保持H H X L X XXXX保持H H H H T XXXX计数《数字电子技术基础》试题一答案一、填空题(22分每空2分)1、A,A2、Q n 1 JQ n KQ n3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分每小题5分)1) Y (A,B,C,D) =Em (0,1,2,3,4,5,6,7,13,15 =A BD2) L(A,B,C,D) m(0,13,14,15) d(1,2,3,9,10,11) AB ADAC113) F(A,B,C) AB ABC A(B AB)A B BC AB AB A B BC A 0 、画图题(10分每题5分)2、.gnjiTLar T TTTTTTLjnTL a _r ri_r四、分析题(17分)1、( 6 分)L A B2、( 11分)五进制计数器123456789cJUWWWUL Q« I LJ _I _Ii rQi I I I Q E五、设计题(28分) 1、( 20 分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“ 1”表示正常,0”表示不正常,令 输出为R , 丫, G 表示红、黄、绿三个批示灯的 状态,1”表示亮,0”表示灭。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 8答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的历史状态D. 输出状态不依赖于电路的初始状态答案:B4. 一个4位二进制计数器可以计数的最大值是()。

A. 15B. 16C. 255D. 256答案:B5. 以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的历史状态B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的初始状态D. 输出状态依赖于电路的初始状态答案:C6. 在数字电路中,使用最多的触发器是()。

A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C7. 一个3线-8线译码器可以译码()种不同的输入信号。

A. 3B. 4C. 8D. 27答案:C8. 以下哪个不是数字电路的优点?()A. 高抗干扰性B. 高稳定性C. 低功耗D. 易于集成答案:C9. 在一个二进制计数器中,如果计数器从0开始计数,那么它的第一个状态是()。

A. 0000B. 0001D. 0101答案:B10. 以下哪个不是数字电路设计中常用的简化方法?()A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 电阻网络简化答案:D二、多项选择题(每题3分,共15分)11. 下列哪些是数字电路中常用的逻辑门?()A. 与门B. 或门D. 异或门E. 与非门答案:ABCDE12. 在数字电路中,以下哪些因素会影响电路的稳定性?()A. 电源电压波动B. 温度变化C. 信号传输延迟D. 电路的初始状态E. 电路的负载答案:ABDE13. 以下哪些是时序逻辑电路的基本组成元素?()A. 触发器B. 计数器D. 译码器E. 编码器答案:ABC14. 在数字电路中,以下哪些是常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 约翰逊计数器D. 环形计数器E. 移位寄存器答案:ABCD15. 以下哪些是数字电路设计中常用的测试方法?()A. 功能测试B. 时序测试C. 静态测试D. 动态测试E. 模拟测试答案:ABCD三、填空题(每题2分,共20分)16. 在数字电路中,一个基本的与门电路有 ______ 个输入端和______ 个输出端。

最新数电考试题及答案

最新数电考试题及答案

最新数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,以下哪个逻辑门可以实现非逻辑功能?A. 与门B. 或门C. 与非门D. 异或门答案:C2. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. XOR触发器答案:D3. 一个4位二进制计数器,其计数范围是多少?A. 0到7B. 0到15C. 0到255D. 0到1023答案:C4. 在数字电路中,一个稳定的触发器应该具有什么特性?A. 亚稳态B. 双稳态C. 单稳态D. 无稳态答案:B5. 以下哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 运算放大器答案:D6. 在数字电路设计中,以下哪个不是布尔代数的基本运算?A. 与运算B. 或运算C. 非运算D. 乘法运算答案:D7. 一个8位二进制数,其最大值是多少?A. 255B. 256C. 511D. 1023答案:A8. 在数字电路中,一个D触发器的输出Q在时钟信号上升沿时的状态如何变化?A. 保持不变B. 翻转C. 变为0D. 变为1答案:B9. 以下哪个不是数字电路中的逻辑门?A. 与门B. 或门C. 门D. 非门答案:C10. 在数字电路中,一个3线到8线解码器的输入线数量是多少?A. 3B. 4C. 5D. 6答案:A二、填空题(每题2分,共20分)1. 在数字电路中,一个稳定的触发器应该具有__双稳态__特性。

2. 一个4位二进制计数器的计数范围是从__0__到__15__。

3. 数字电路中的存储元件包括触发器、__寄存器__和计数器。

4. 布尔代数的基本运算包括与运算、或运算和__非运算__。

5. 一个8位二进制数的最大值是__255__。

6. 在数字电路中,一个D触发器的输出Q在时钟信号上升沿时会__翻转__。

7. 数字电路中的逻辑门不包括__乘法运算__。

8. 一个3线到8线解码器的输入线数量是__3__。

9. 在数字电路中,一个稳定的触发器不应该处于__亚稳态__。

(完整版)数电试题及标准答案(五套)。

(完整版)数电试题及标准答案(五套)。

《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。

6、一个四选一数据选择器,其地址输入端有个。

二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。

(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

数字电路试题五套(含答案)

数字电路试题五套(含答案)

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。

3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。

试用74LS138和与非门实现此功能的逻辑电路。

(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

数字电路考试题目及答案

数字电路考试题目及答案

数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。

2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。

3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。

4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。

5. 一个3线到8线解码器可以产生__8__个输出。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、选择题(每题1分,共10分)1. 数字电路中最基本的逻辑关系是()。

A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点?()A. 抗干扰能力强B. 功耗低C. 体积小D. 工作速度慢3. 一个二进制数1011转换为十进制数是()。

A. 10B. 11C. 13D. 154. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 放大门5. 触发器的主要用途是()。

A. 放大信号B. 存储信息C. 转换信号D. 滤波6. 一个完整的数字系统包括()。

A. 逻辑电路B. 电源C. 输入设备D. 所有选项7. 以下哪个不是数字电路的分类?()A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 存储电路8. 一个4位二进制计数器最多可以计数到()。

A. 8B. 16C. 32D. 649. 以下哪个是数字电路的优点?()A. 易受干扰B. 集成度高C. 功耗大D. 灵活性差10. 一个简单的数字钟至少需要多少个触发器?()A. 1B. 2C. 4D. 6二、填空题(每空1分,共10分)1. 数字电路中,最基本的逻辑运算包括________、________和________。

2. 一个二进制数1101转换为十进制数是________。

3. 触发器的两个稳定状态是________和________。

4. 一个数字电路系统由________、________和________组成。

5. 一个4位二进制计数器的计数范围是________到________。

三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。

2. 解释什么是组合逻辑电路和时序逻辑电路。

3. 描述数字电路中的触发器是如何工作的。

4. 什么是数字电路的抗干扰能力?四、计算题(每题10分,共20分)1. 给定一个二进制数101101,转换为十进制数是多少?2. 如果一个数字钟使用4位二进制计数器,计算它的计数周期是多少秒?(假设时钟频率为1Hz)五、综合题(每题15分,共30分)1. 设计一个简单的数字电路,实现两个输入信号A和B的异或逻辑功能。

数字电路考试题和答案

数字电路考试题和答案

数字电路考试题和答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是数字电路的优点?()。

A. 抗干扰能力强B. 功耗低C. 工作速度快D. 成本高答案:D4. 在数字电路中,逻辑0通常用()表示。

A. 高电平B. 低电平C. 悬空D. 脉冲答案:B5. 一个4位二进制计数器可以计数的最大值是()。

A. 15B. 16C. 7D. 8答案:B6. 以下哪个不是组合逻辑电路的特点?()。

A. 输出只依赖于当前输入B. 输出与输入之间存在时序关系C. 没有记忆功能D. 输出状态随输入状态的变化而变化答案:B7. 一个D触发器的输出Q与输入D的关系是()。

A. Q = DB. Q = ¬DC. Q = D'D. Q = ¬D'答案:A8. 在数字电路中,一个3线-8线译码器可以译码()种不同的输入。

A. 3B. 4C. 8D. 27答案:C9. 以下哪个不是数字电路设计中常用的简化方法?()。

A. 布尔代数B. 卡诺图C. 逻辑门D. 微分方程答案:D10. 一个8位二进制数可以表示的最大十进制数是()。

A. 255B. 256C. 511D. 512答案:A二、填空题(每题2分,共20分)1. 在数字电路中,逻辑运算的输出结果只有两种状态,分别是逻辑______和逻辑______。

答案:1,02. 一个8位寄存器可以存储的最大十进制数是______。

答案:2553. 一个JK触发器在______状态下是稳定的,而在______状态下是不稳定的。

答案:0,14. 一个4位二进制计数器的计数周期是______。

答案:165. 在数字电路中,逻辑运算的输入和输出都是______值。

答案:二进制6. 一个3线-8线译码器有______个输入线和______个输出线。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。

数电期末考试题及答案

数电期末考试题及答案

数电期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的输出为高电平的条件是:A. 所有输入都为高电平B. 至少一个输入为高电平C. 所有输入都为低电平D. 至少一个输入为低电平答案:A2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 运算速度快C. 体积小D. 功耗大答案:D3. 在数字电路中,一个触发器的输出状态由以下哪个因素决定?A. 当前输入B. 过去的输入C. 外部控制信号D. 以上都是答案:D4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有反馈回路D. 输出状态随输入状态变化而变化答案:B5. 一个D触发器的输出Q与输入D的关系是:A. Q始终等于DB. Q始终等于D的反相C. Q在时钟上升沿等于DD. Q在时钟下降沿等于D答案:C6. 在数字电路中,一个计数器的输出在每个时钟脉冲后:A. 增加1B. 减少1C. 保持不变D. 随机变化答案:A7. 一个7段显示器可以显示多少个不同的数字?A. 7B. 10C. 16D. 64答案:B8. 以下哪个逻辑门不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D9. 在数字电路中,一个寄存器的主要用途是:A. 存储数据B. 放大信号C. 产生时钟信号D. 进行算术运算答案:A10. 以下哪种类型的存储器是易失性的?A. ROMB. RAMC. EPROMD. EEPROM答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“或”运算的输出为低电平的条件是_______。

答案:所有输入都为低电平2. 一个完整的数字系统通常包括_______和_______两个部分。

答案:输入/输出系统、中央处理单元3. 在数字电路中,一个D触发器的输出Q在时钟信号的_______沿更新。

答案:上升4. 一个4位的二进制计数器能够表示的最大数值是_______。

数电试题及答案

数电试题及答案

数电试题及答案第一题:选择题1. 二进制数1101对应的十进制数是:a. 9b. 11c. 13d. 15答案:c. 132. 在减法运算电路中使用的补码是为了:a. 简化电路设计b. 提高计算速度c. 实现负数的表示d. 实现浮点数的表示答案:c. 实现负数的表示3. 一个JK触发器在CP=1的时候,J=1,K=0,则在时钟信号下触发器状态将:a. 保持不变b. 清零c. 置1d. 取决于触发器的初始状态答案:a. 保持不变4. 一个带有使能引脚的逻辑门元件,在使能引脚为高电平时,输出始终为:a. 低电平b. 高电平c. 不确定d. 取决于输入信号答案:c. 不确定5. 一个8位寄存器的存储容量是:a. 8个字节b. 64个字节c. 8个位d. 64个位答案:c. 8个位第二题:填空题1. 用JK触发器构成的2位二进制计数器,下一个状态从00到01的时候,J和K的取值分别为______。

答案:J = 1, K = 02. 对于二进制补码,最高位为符号位,0表示正数,1表示负数。

那么10100001的十进制值为_______。

答案:-953. 将十进制数57转换为二进制数,需要______位二进制数来表示。

答案:64. 在门电路中,与门的输出为1当且仅当_______。

答案:所有输入的逻辑值都为1第三题:计算题1. 设有2个8位二进制数A和B,求A和B的和,并将结果转换为十进制。

请给出计算过程和结果。

解答:A = 11001010B = 00111101首先进行二进制加法,从最低位开始逐位相加:1 1 0 0 1 0 1 0 (A)+ 0 0 1 1 1 1 0 1 (B)------------------------1 0 0 0 0 1 1 1 1 (求和结果)将二进制求和结果转换为十进制:10000111 = 135所以A和B的和为135。

2. 设有一个4位二进制数补码操作,求该数的补码。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、单项选择题(每题2分,共10分)1. 在数字电路中,最基本的逻辑门是:A. 与门B. 或门C. 非门D. 异或门答案:C2. 以下哪个不是数字电路的特点?A. 离散性B. 线性C. 确定性D. 可预测性答案:B3. 一个D触发器的输入端是:A. SB. RC. DD. Q答案:C4. 在TTL逻辑门中,高电平的最小值是:A. 0.8VB. 2.0VC. 3.5VD. 5.0V答案:A5. 以下哪个是组合逻辑电路?A. 计数器B. 寄存器C. 译码器D. 触发器答案:C二、填空题(每题2分,共10分)1. 一个标准的二进制数由______和______组成。

答案:0,12. 一个完整的触发器可以存储______位二进制信息。

答案:13. 一个4位二进制计数器可以计数到______。

答案:154. 一个8x3的译码器可以产生______个输出。

答案:85. 在数字电路中,______是最小的可识别信号单位。

答案:位三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。

答案:数字电路处理的是离散信号,具有确定性,而模拟电路处理的是连续信号,具有不确定性。

2. 解释什么是上升沿触发。

答案:上升沿触发是指在时钟信号的上升沿(从低电平变为高电平)时,触发器会根据输入信号更新其状态。

3. 什么是同步电路和异步电路?答案:同步电路是指电路中的各个部分都由同一个时钟信号控制,而异步电路则没有统一的时钟信号,各个部分可以独立工作。

4. 描述一个典型的数字电路设计流程。

答案:数字电路设计流程通常包括需求分析、逻辑设计、电路设计、仿真测试、PCB布局布线、调试和验证。

四、计算题(每题10分,共20分)1. 给定一个逻辑表达式:Y = AB + A'C,请计算当A=0, B=1, C=0时,Y的值。

答案:Y = 0*1 + 0'*0 = 0 + 1 = 12. 一个4位二进制计数器,初始状态为0000,每次计数加1,求经过5次计数后的状态。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、填空题1.(11011)2 =(________)102.8421BCD 码的1000相当于十进制的数值 。

3.格雷码特点是任意两个相邻的代码中有_______位二进制数位不同。

4.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_________互换,_________互换,_________互换,就得到F 的反函数⎺F 。

5.二极管的单向导电性是外加正向电压时 ,外加反向电压时 。

6.晶体三极管作开关应用时一般工作在输出特性曲线的 区和 区。

7.TTL 三态门的输出有三种状态:高电平、低电平和 状态。

8. 集 电极开路门的英文缩写为 门,工作时必须外加 和 。

9.一个2线-4线译码器,其输入端的数目与输出端数目相比较,后者较 。

10. 输出n 位代码的二进制编码器,一般有 __________个输入信号端。

11.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。

12.时序逻辑电路的输出不仅与 有关,而且与 有关。

13.与非门构成的基本RS 锁存器的特征方程是 ,约束条件是 。

14.时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 和 。

15.JK 触发器当J =K =________时,触发器Q n+1=⎺Q n 。

16.用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T ≈____________。

17.A/D 转换需要经过 、 、 和 四个步骤。

18.根据D/A 转换器分辨率计算方法,4位D/A 转换器的分辨率为 。

19.DAC 的转换精度包括 和 。

20.为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频率f i max 的关系是 。

21.在A/D 转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称 。

22.在A/D 转换中,用二进制码表示指定离散电平的过程称为 。

二、选择题1. 十进制数85转换为二进制数为( )A .1001011B .1010011C .1100101D .1010101 2. 二进制数11011转换为十进制数为( )A .32B .27C .64D .128 4. 8421BCD 码110011.001表示十进制为( )A .33.2B .51.0125C .63.2D .51.25.在下列一组数中,与2)111001(相等的数是( ) A .16)34( B .(65)8 C . 10)57(6.下列数码均代表十进制数6,其中按余3码编码的是( ) A .0110; B . 1100; C .1001 7. “异或”逻辑与以下哪种逻辑是非的关系( ) A .“与”逻辑 B .“或”逻辑 C . “同或”逻辑 8. c b c b F +=1与c b bc F +=2两函数的关系为( ) A . 相同 B .对偶 C .反函数9. n 个变量,有多少个最小项( )A.2n B.2n C.n10. 利用三极管的截止状态和什么状态实现开关电路的断开和接通()A.放大状态 B.击穿状态 C.饱和状态 D.导通状态11. TTL门电路是采用以下什么设计的门电路()A.双极型三极管 B.单极型MOS管 C.二极管 D.三态门14.逻辑电路的分析任务是()A.给定功能,通过一定的步骤设计出电路 B.研究电路的可靠性C.研究电路如何提高速度 D.给定电路,通过一定的步骤说明电路的功能15.组合逻辑电路不含有()A.记忆能力的器件 B.门电路和触发器 C.门电路 D.运算器16. 常用的一种3-8线译码器是()A.74148 B.74138 C.7448 D.7415117.74138是()A.时序逻辑器件 B.组合逻辑器件 C.定时器件 D.整形器件18.共阳型七段数码管各段点亮需要( )A.高电平 B.接电源 C.低电平 D.接公共端19. 由门电路组成的全加器是 ( )A.时序逻辑器件 B.组合逻辑器件 C.脉冲逻辑器件 D.以上答案都不正确20. TTL门电路的工作电源一般是()A.25 v B.+5V C.3V—18V22.输入100Hz脉冲信号,要获得10H Z的输出脉冲信号需要用多少进制计数器实现()A.100进制 B.10进制 C. 50进制 D.5进制23.时序逻辑电路设计的任务是()A.给定功能,通过一定的步骤设计出时序电路 B.研究电路的可靠性C.研究电路如何提高速度 D.给定电路,通过一定的步骤说明电路的功能24.计数器是()A.时序逻辑器件 B.组合逻辑器件 C.定时器件 D.整形器件25.以下何种电路具有记忆能力()A.门电路 B.组合逻辑电路 C.时序逻辑电路 D.多谐振荡电路26.时序逻辑电路一般可以分两类,即()A.组合逻辑电路和时序逻辑电路 B.门电路和触发器C.同步型和异步型 D.模拟电路和数字电路28.时序逻辑电路通常由门电路和()组成。

A.存储电路B.寄存器C.译码器29.利用定时器555可以设计实现()A.全加器 B.多谐振荡器 C.寄存器 D.译码器三、判断题1.8421BCD码是二——十进制码。

()2.与逻辑是至少一个条件具备事件就发生的逻辑。

( )3.L等于A和B的异或,其表达式是L=A+B。

( )4.“同或”逻辑功能是两个输入变量A、B相同时,输出为1;A、B不同时,输出为0。

( )6.三态与非门的三个输出状态分别是高电平、低电平和接地状态。

()7.OC门实现“线与”时必须要加上拉电阻。

()8.74LS是TTL低功耗肖特基系列产品。

()9.实现两个一位二进制相加产生和数及进位数的电路称为全加器。

( )10.实现两个一位二进制数和低位进位数相加产生和数及进位数的电路称为半加器。

( ) 11.译码器的输入端是特定的输入信号,输出端是二进制代码。

( ) 13.基本RS 触发器具有“不定”问题。

( ) 14.JK 触发器有保持功能,但无翻转功能。

( ) 15.逻辑器件74161是集成寄存器。

( ) 16.计数器不能作为分频器。

( )17.对于TTL 门电路来说,如果输入端悬空即代表输入低电平。

( ) 18.ADC 是将数字信号转换成模拟信号的转换电路。

( )19.集成D/A 转换器中,集成度是描述其性能参数的重要指标之一。

( ) 20.D/A 转换器的位数越多,转换精度越高。

( )21.双积分型A/D 转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。

( ) 22.某CD 音乐的频率范围是0.02~20.0KHz ,A/D 转换进行采样时,则采样频率可选择50.7KHz 。

( )23.建立图形编辑文件时,保存的路径可以包含中文名。

( ) 24.相比FPGA ,CPLD 的单元数目多。

( ) 25.相比FPGA ,CPLD 的单元功能强。

( ) 四、分析、设计、化简题(一)将下列逻辑函数化简成最简与或表达式。

(1)A D A ABD AB F +++=1 ),,,,,,,1513875410(),,,(2m D C B A F ∑= (2)C B AC C B A F +++=1),,,,,,,151********(),,,(2m D C B A F ∑= (二)SSI 逻辑电路的分析1.分析组合逻辑电路图,写出F 的逻辑函数表达式。

2.分析下图,试写出F 的表达式,并说明逻辑电路的功能。

(三)译码器的应用1.试用74LS138和门电路实现逻辑函数F = AB + AC + BC译码器的示意图和功能表达式如下:选通时,S 1=1,⎺S 2=⎺S 3=0;输出低电平有效。

2.下图为3线―8线译码器74LS138图中三个允许端S 1=1、2S =3S =0时, 译码器才能正常译码;输入端的输入代码顺序为A 2A 1 A 0 ;输出端0Y ~7Y 输出低电平有效。

试用此二进制译码器和与非门实现函数)(C B A ABC Y ++=,要求画出连线图。

(四)触发器的应用1.触发器电路如下图所示,试根据图中CP 、A 的波形,对应画出输出端Q 的波形,并写出Q 的状态方程。

设触发器的初始状态均为0。

2.触发器电路如下图所示,试根据图中CP 、D 的波形,对应画出输出端Q 的波形,并写出Q 的状态方程。

设触发器的初始状态均为0。

(五)计数器的应用1.已知74LS161是同步四位二进制加法计数器,计数器功能见下表,试用置数法构成七进制加法计数器,要求写出LD 的表达式;画出连线图。

Q CC2.已知74LS161是同步四位二进制加法计数器,其功能表如表所示。

试分析图电路为几进制计数器,要求(1)写出LD 的表达式;(2)指出进制数;(3)画出状态转换图。

(六)DA 转换器的应用十位的D/ A 电路如下图所示,当R f = 2R ,V REF = 5V ,若电路的输入数字量D 9 D 8 D 7 D 6D 5D 4D 3D 2D 1D 0时=0000110001,试求:输出电压为多少?74LS161的功能表74LS161的功能表1D D ov MSB )()LSB (。

相关文档
最新文档