微机原理必过题目及答案精选

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

习题练习

一、填空题

1.总线的主要性能指标包括 总线的带宽_、_总线的位宽_和_总线的工作频率__。

2.若CS=8000H ,则现行代码段可寻址的存储空间范围为__80000H~8FFFFH____。

3.8255A 控制字可分为两类:_方式选择命令字_和__端口C 按位置/复位___。

4.执行MOV AL, 91H 与ADD AL, 84H 后,标志位CF=__1__、AF=__0__、ZF=__0_、SF=__0_、OF=__1__。

5.将下列文件类型填入空格:1.obj 2.exe 3.crf 4.asm 5.lst

6.map 编辑程序输出的文件有___4_____________;

汇编程序输出的文件有____1 、5 、3____________;

连接程序输出的文件有__2、6______________。

6.外部中断又称为中断,包括__可屏蔽中断INTR____和__非屏蔽中断NMI______________。

7.8253的内部结构包括___数据总线缓冲器_、_读/写控制逻辑__、_计数器__、__控制寄存器__和内部总线。

8.在RAM 类型存储器中,__动态RAM ____功耗最低,___动态RAM __集成度最高。 9.Intel 系列微处理器的主要性能指标包括__字长___、__可寻址的内存容量__、_指令系统___、__运算速度___以及iCOMP 。 10.从高到低排列如下中断优先权:内部中断、INTR 、单步中断、NMI ________________内部中断> NMI >INTR>单步中断____。 11.CPU 通过接口和外设交换的信息包括__数据信息_、_状态信息__和__控制信息__________。 12.一般来说,CPU 和外设之间的数据传送控制方式包括__程序控制方式___、_中断控制方式__、___DMA 方式____。

13.半导体存储器芯片的基本结构主要包括__存储体_、__地址锁存器___、_地址译码驱动电路___、____数据输入/输出电路____以及___读/写控制逻辑___5个部分。

14.8255A 方式0的使用场合有两种:_无条件传送_____和__查询式传送______。 15.微机系统由__硬件部分____________和__软件部分____________组成。 16.总线是传送信息的公共导线,一般由_地址总线____、__数据总线____和控制总线组成。 17.从功能上,8086/8088CPU 可以分为___总线接口部件BIU ____和__执行部件EU __________两个部件。 18.实现存储芯片片选的方法有3种,分别是线选法、_全译码法____、_部分译码___。 20.8259A 内部结构中用于存放当前正在进行处理的中断是__当前中断服务寄存器ISR______。 21.如果要求产生单次负脉冲(软触发),则8253应工作在方式_0____。 22.8259A 与系统总线的连接分__缓冲_____方式和___非缓冲____方式。 23.I /O 端口地址译码电路的形式一般分为__固定端口地址译码__和_可选式端口地址译码___两种。 24.8259A 有3种中断结束方式,即___中断自动EOI 方式___、_常规中断EOI 方式__和特殊中断EOI 方式。

25.8259A 中断触发方式包括__电平触发方式____、_边沿触发方式____和查询方式。 二、选择题

1.在8259A 内部,( A )是用于反映当前哪些中断源要求CPU 中断服务的。 A .中断请求寄存器 B .中断服务寄存器 C .中断屏蔽寄存器 D .中断优先级比较器

2.若8086系统采用单片8259A 中断控制器控制中断,中断类型码给定为20H ,中断源的请求线与8259A 的IR4相连,则对应该中断源的中断向量表入口地址为( A )。

A .0090H

B .0084H

C .0094H

D .0080H 3.欲实现写8255A 端口2A 、1A 、RD 、WR 、CS 则为( A )。 A .00100B B .00101B C .00111B D .00110B 4.8086CPU 在进行读内存操作时,控制信号M/IO 和DT/R 是( C )。 A .00 B .01 C .10 D .11 5.有一微机系统,采用CPU 的低10位地址线A 0~A 9作为输入/输出口的地址线, 系统中某接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器

产生,则地址译码器的输入地址线一般应为( B )。

A .A 5~A 9

B .A 4~A 9

C .A 2~A 9

D .A 0~A 9 6.在下列8253的四种工作方式中,即使GA T

E 保持为高电平,处于( B )的 8253在写入初值以后也不开始定时或计数。 A .方式0(计数结束中断) B .方式1(硬件可重触发单稳态) C .方式2(分频器) D .方式3(方波) 7.用8259A 管理优先级时,当一个中断请求服务结束后,其中断源的优先级降为最低,其余

中断源优先级也相应变化,这是一种______方式。( A )

A .自动循环

B .完全嵌套

C .特殊循环

D .特殊屏蔽 8.8086访问I /O 端口的指令,常以寄存器间接寻地址方式在DX 中存放( C )。 A .I/O 端口状态 B .I/O 端口数据 C .I/O 端口地址 D .I/O 端口控制字 9.8255A 的PA 口工作于方式2时,PB 口不能工作于( C )。 A .方式0 B .方式1 C .方式2 D .任何方式 10.下面几种对断点的理解正确的是( D )。 A .CPU 执行的现行程序被中断时的指令称为断点。 B .CPU 执行的现行程序被中断时的后继指令称为断点。 C .CPU 执行的现行程序被中断时的指令的地址称为断点。 D .CPU 执行的现行程序被中断时的后继指令的地址称为断点。 11.8255A 内部A 组控制包括( A )。 A .PA 口和PC 7~4PC B .PA 口和PC 口 C .PA 口和PB 口 D .PA 口 12.8086/8088微处理器中堆栈段SS 作为段基值则偏移量为______提供( B )。 A .BP B .SP C .SI D .DI 三、判断题

1.SAR AL ,3 ( × ) 错误原因 如果COUNT ≠1,就必须用CLl 来代替

2.MOV [DX],[AX] ( × ) 错误原因 两个存储单元之间不能直接传送

3.8086MN /MX 接+5V 电源时,系统处于“最小工作模式”。 (√ ) 错误原因

4.POP CS (× ) 错误原因 CS 不能作目的操作数

指令用来指出其后程序段或数据块所存放的起始地址的偏移量。 (√ ) 错误原因

6.MOV AL,DX ( × ) 错误原因 源操作数和目的操作数的长度不一致

8.8259A 最多可以管理64级中断。 (√ ) 错误原因

9.INC [BX] (× ) 错误原因 未指明是字操作还是字节操作

10.当运算结果为0时,ZF=0。 (× ) 错误原因 ZF=1

11.XOR AX ,AX 的作用是把AX 寄存器清0。 (√ ) 错误原因

四、简答题

1.微处理器、微机、微机系统的关系是什么? 答: 微处理器是微机的运算和指挥中心,微机由微处理器和内存储器,I/O 设备构成。配

上软件部分的微机就构成了微机系统。

2.什么是逻辑地址?什么是物理地址?它们之间具有怎样的关系? 答:采用分体结构的存储器中,给每个逻辑段编址的地址称为逻辑地址,逻辑地址是在程序

中使用的地址。

物理地址就是存储器的实际地址,它是指CPU 和存储器进行数据交换时所使用的地址。

物理地址=段地址*16+偏移地址

3.CPU 响应可屏蔽中断的条件是什么? 答:INTR 为高电平且IF=1

4.CPU 响应非屏蔽中断的条件是什么? 答:NMI 信号为上升沿

5.存储器操作数的寻址方式有几种?分别举例说明。 答:①立即数寻址方式 MOV AH ,00H

②寄存器寻址MOV AH ,CX

③直接寻址MOV BX ,【2000H 】

④寄存器间接寻址方式 MOV AX ,【BX 】

⑤寄存器相对寻址方式MOV AX ,10【BP 】

⑥基址变址寻址方式 MOV AX,【BX】【DI】

⑦相对基址变址寻址方式 MOV AX,MASK【BX】【SI】

6.下面语句在存储器中分别为变量分配多少字节? ONE DW 10 2个 TWO DW 4 DUP(?),5 10个

相关文档
最新文档