微机原理习题答案
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第一题是“一般微机中不使用的控制方式的”
一、1.D 2.C 3.D 4.C 5.D 6.B 7.C 8.A9.C 10.B
二、1.可编程的通用并行输入输出 2.2FFFH 3.NMI 4.IN 5.3 6.操作数7.主频8.控制9.非屏蔽中断、非屏蔽中断10.14
三、[1]外设向CPU 申请中断,但CPU 不给以响应,其原因有哪些?
( 1) CPU 处于关中断状态,IF=0;
(2)该中断请求已被屏蔽;
(3)该中断请求的时间太短,未能保持到指令周期结束;
(4)CPU 已释放总线,而未收回总线控制权。
[2]8255 各口设置如下:A 组与B 组均工作于方式0,A 口为数据输入,B 口为输出,C 口高位部分为输出,低位部分为输入,A 口地址设为40H.
(1)写出工作方式控制字
(2)对8255A 初始化
(3)从A 口输入数据,将其取反后从B 口送出
(1)10010001B 即91H
(2)MOV AL, 91H; OUT 43H , AL
(3)IN AL, 40H; NOT AL; OUT 41H ,AL
[3]说明程序存储及程序控制的概念。
程序存储:程序是由一条条指令组合而成的,而指令是以二进制代码的形式出现的,把执行一项信息处理任务的程序代码,以字节为单位,按顺序存放在存储器的一段连续的存储区域内,这就是程序存储的概念。
程序控制:计算机工作时,CPU 中的控制器部分,按照程序指定的顺序(由码段寄存器CS 及指令指针寄存器IP 指引)到存放程序代码的内存区域中去取指令代码,CPU 中完成对代码的分析,CPU 由的控制器部分依据对指令代码的分析结果,适时地向各个部件发出完成该指令功能的所有控制信号,这就是程序控制的概念
[4]已知AH=77H,AL=33H 能否说AX=7733H,为什么?SI 寄存器可分不SH 和SL 吗?
能。因为AX是16位的数据寄存器,它可以以字(16位)或以字节(8位)形式访问。
不能。因为SI 是16位的源变址寄存器,只能以字(16位)为单位使用。
[5]一台微型计算机有16 根地址线,8 根数据线,如果采用字节编址,它可访问的最大存储空间是多少字节? 试用十六进制数表示其地址范围.
64KB, 0000H~FFFFH
四、[3]. 用1K×4的2114芯片构成lK×8的存储器系统。(10分)
(设计要点:
将每个芯片的10位地址线按引脚名称一一并联,按次序逐根接至系统地址总线的低10位。
数据线则按芯片编号连接,1号芯片的4位数据线依次接至系统数据总线的D0-D3,2号芯片的4位数据线依次接至系统数据总线的D4-D7。
两个芯片的端并在一起后接至系统控制总线的存储器写信号(如CPU为8086/8088,也可由WR和IO/M或IO/M的组合来承担)。
引脚也分别并联后接至地址译码器的输出,而地址译码器的输入则由系统地址总线的高位来承担。)
第一题是“8253—5是可编程的()接口芯片……”
一、1.A 2.C 3.A 4.A 5.A 6.B 7.C 8.A9.D 10.D
二、1.主频 2.数据信息、状态信息 3.16 4.中断方式、DMA方式 5.单向 6.指令周期
7.1 8.C
三、[1] 8086 中有哪些寄存器可用来指示存储器偏移地址?
可用来指示段内偏移地址的寄存器共有6个:IP、SP、BP、BX、SI、DI.
[2]8255 的功能作用是什么?它有哪些工作方式?
8255 是可编程的并行接口芯片,设有三个8位的数据输入/输出端口,共有三种工作方式:方式0 为基本的输入/输出方式;
方式1 为应答式输入/输出方式;
方式2 为应答式双向数据传送方式。
[3]写出中断响应的处理过程.
(1)中断请求(2)中断允许(3)保护断电,保护现场(4)中断服务(5)恢复现场,中断返回。
[4]总线周期的含义是什么?8088/8086 基本总线周期由几个时钟周期组成?
总线周期是指CPU 从存储器I/O 端口存取一个字节所需要的时间。8088/8086 基本总线周期由4 个时钟周期组成。
第一题是“存储单元是指( )……”
一、1.C 2.B 3.C 4.B 5.C7.D 8.B 9.B 10.C
二、[1]14 [2]16[3]分时复用[4]16 [5]高8位、低[6]19.2Kbps[7]IN[8]256、中断矢量=中断类型号×4
三、[1]在8086CPU中…………试确定其物理地址
[1] 12000H
[2] 200A0H
[3] 12F40H
[2]8259A 可编程中断控制器的主要功能有哪些?
1 单片8259A可管理8级优先权中断源,通过级联可管理64 级优先权中断源;
2 对任何一级中断源都可单独进行屏蔽,使该中断请求暂时被挂起,直到取消屏蔽时;
3 能向CPU 提供中断类型码;
4 具有多种中断优先级管理方式,这些管理方式可能过程序动态的进行变化。
[3]如果利用中断方式传送数据,则数据是如何传输的?中断机构起什么作用?
利用中断方式传送数据,一般是首先向CPU发出中断请求,CPU响应中断后在中断处理程序中进行数据传输,传输完毕返回。中断机构起控制作用,实时性较强。
[4]8086/8088 系统中为什么一定要有地址锁存器,需要锁存哪些信息?
8088/8086系统中,一般数据位是8位,而地址位是16位的话,那么可以这么理解:程序要输出一个地址,就必须先输出高8位,用锁存器锁定后,再输出低8位(或反之),这时才完成一个16位地址的输出。
锁存的信息:逻辑电路:通过控制信号完成对当前输出信号的固定,主要是逻辑状态(0,1) 集成功能:是一个可以完成当前总线状态的保存计算机组原:完成数据的保存,是存储器等功能器件的辅助器件
[5] 8086被复位以后,有关寄存器的状态是什么?微处理器从何处开始执行程序?
CS:FFFFH
IP:0000H
FR:清除
DS:0000H
SS:0000H
ES:0000H
指令队列缓冲器:清除
CPU从内存FFFF0H单元中读取指令执行
四、[3]. 用1K×4的2114芯片组成2K×8的存储器系统。
分析:由于芯片的字长为4位,因此首先需用采用位扩充的方法,用两片芯片组成1K ×8的存储器。再采用字扩充的方法来扩充容量,使用两组经过上述位扩充的芯片组来完成。
设计要点:
每个芯片的10根地址信号引脚直接接至系统地址总线的低10位,每组两个芯片的4位数据线分别接至系统数据总线的高/低四位。
地址码的A10、A11经译码后的输出,分别作为两组芯片的片选信号,
每个芯片的控制端直接接到CPU的读/写控制端上,以实现对存储器的读/写控制。硬件连线如下图所示
第一题是“当使用BP寄存器作基址寻址时,若无指定段……”