EDA工具简介
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
EDA平台的主要工具有:
(注:将根据用户需求不断增加新的工具)
Mentor Graphics产品
模拟和混合信号仿真Analog/Mix sig
版图物理验证工具Calibre
ASIC/SOC可测性设计Design-for-Test
HDL设计管理及设计输入HDL Designer Series
HDL RTL级和门级功能仿真ModelSim SE (MGC Channer)
Synopsys产品
模拟/混合信号的仿真全定制的自动化仿真环境:CosmosSE
自动化的版图全定制:CosmosLE
高精度电路仿真:HSPICE w/AvanWaves
存储器和混合信号验证:NanoSim
器件特性和参数提取:Aurora
物理验证层次化的物理验证:Hercules
智能验证 RTL级验证平台:VCS
混合硬件描述语言仿真器:VCS MXi
VHDL仿真器:Scirocco Simulator
为功能验证提供测试向量自动生成Vera
最大程度的缩短得到验证结果所需要的时间:Formality
可编程检查器:LEDA
综合逻辑综合:Design Compiler 、DC Ultra 、Design
Analyzer
物理编译器:Physical Compiler
FPGA 编译器:FPGA Compiler II
从system C到硬件的综合:CoCentric System Studio
体系结构设计混合信号、混合技术仿真器Saber
设计规划 SOC设计的层次化的JupiterXT
TCAD工具参数提取:Aurora
TCAD-Davinci
TCAD-Medici
TCAD-Tsuprem4
TCAD-Taurus
功耗检测功耗检测:PrimePower
时序分析晶体管级的静态时序分析:Pathmill
全芯片,门级静态时序分析:PrimeTime
信号完整性静态时序分析:PrimeTime SI
功耗分析和实现:Astro Rail
物理实现针对SOC设计的物理层优化和布局布线:Astro
信号完整性分析和实现:Astro XTalk
可测性设计边界扫描综合:BSD Compiler
测试综合:DFT Compiler
自动测试向量生成:TetraMAX
1
Synopsys ASIC/SoC 设计参考流程
七.
3