数字电子技术期末考试题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
期末考试试卷
课程:数字电子技术 考试形式( 闭卷,考试) A 卷
系: 电子与信息工程系 专业:应用电子技术 班级: 班
一、完成下列数制转换:(每题1分,共6分)
1.(110101)B =( )D 2.(63)D =( )B 3.(10100101)B =( )H 4.(5A )H =( )B
5.(10010011)BCD =( )D
6.( 56)D =( )BCD 二、用代数法化简下列各式:(每题4分,共8分)
1.F=AB+ABC+ACDE+A+CD
2.F=A B C C A B C B A C B A +++⋅
三、用卡诺图化简 这里 无关项,表示这些输入变量组合的函数值是任意的。 8分
四、选择题:(每小题2分,共18分)
1.( )电路的输入电流最小。
a) TTL b) CMOS c)三极管反相器 d)晶闸管 2.在下列逻辑电路中,不是组合逻辑电路的是( )。 a)译码器
b)全加器
c)编码器
d)寄存器
3.半加器是指( )的电路。
a) 两个同位的二进制数相加后不带进位输出, b) 不带进位输入的两个同位二进制数相加
c) 两个同位的二进制数及来自低位的进位三者相加 d) 两个同位的十进制数相加
4.同步计数器和异步计数器的区别在于( )。
a) 前者为加法计数器,后者为减法计数器 b) 前者为二进制计数器,后者为十进制计数器。
c) 前者各触发器由相同脉冲控制,后者各触发器不是由相同脉冲控制 d) 后者各触发器由相同脉冲控制,前者各触发器不是由相同脉冲控制
5.CMOS 与非门多余端的处理方法是( )。
(,,,)(5,6,7,8,9)(10,11,12,13,14,15)
Y A B C D m d =+∑∑(10,11,12,13,14,15)d
a)剪掉b)接地c)接低电平d)接高电平
6.由4个D触发器组成的数码寄存器可以寄存()。
a)4位十进制数码b)4位二进制数码
c)2位十进制数码 d)8位二进制数码
7.施密特电路是具有滞回特性的()。
a)无稳态电路b)单稳态电路c)双稳态电路d)放大器8.A/D转换器是能实现()的电路。
a)数/模转换b)模/数转换c)BCD转换d)交流/直流转换9.能实现串行数据变换成并行数据的电路是()
a)编码器b)译码器c)加法器d)移位寄存器
五、填空题(每空格1分,共15分)
1.基本逻辑门电路有______、________、________三种。
2.三态门的输出有三种状态:________、________和__________。
3.半导体数码管按内部发光二极管的接法可分为共极和共极两种。
4.用来累计输入脉冲数目的部件称为__________。
5.数字信号和模拟信号相比优点有____________和_____________
6.JK触发器具有________、________、____________和_____________四项逻
辑功能。
六、判断题(正确的在括号内打“√”,错误的打“×”。共8分,每小题1分)
1.与逻辑运算中,输入信号与输出信号的关系是“有1出1,全0出0”。( )
2.n个变量的卡诺图共有2n个小方格:( )
3.译码器的功能是将二进制码还原成给定的信息符号。( )
4.用4个触发器可以构成4位二进制计数器。( )
5.用4个触发器可以构成4位十进制计数器。( )
6.基本RS触发器输入信号S=0,R=1,输出Q=0。( )
7.将JK触发器的J、K端连接在一起作为输入端,就构成D触发器。( )
8.T触发器的T端置1时,每输入一个CP脉冲,输出状态就翻转一次。( )七、用多路选择器74LS151实现函数
(8分)
八、某比赛中有三个裁判,一个主裁判,两个副裁判,约定裁决有效的条件是主裁判必须赞同,副裁判至少有一个赞同,试设计一组合逻辑电路,实现该功能。12分
(c,,)(0,2,3,5)
Y b a m
=∑
九、边沿JK 触发器组成如下电路,输入CP 的波形如图,试画出Q 1Q 2端的波形。要求写出Q 1Q 2的输出方程,设Q 1Q 2初态均为0。(5分)
(a )逻辑图
(b)波形图
十 试用74LS163、74LS20、74LS48设计一个十进制计数、译码、显示器,要求画出原理图,集成电路的引脚如下图所示。(13分)
CP Q 1 Q 2