微机原理及应用

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《微机原理及应用》综合复习资料
一、填空题
1、对于十六进制表示的数码19.8H,该数用压缩BCD码表示时数据为:00100101.0101B 。

2、设机器字长为8位,最高位是符号位。

则十进制数–13所对应的补码为11110011B 。

3、8086/8088 CPU从功能上分EU 和BIU两部分。

4、可编程接口芯片8255A含有 3 个8位的I/O口。

5、设CS=2500H,DS=2400H,SS=2430H,ES=2520H,BP=0200H,SI=0010H,DI=0206H 则:指令MOV AX,[BP+SI+4]源操作数的物理地址为24514H 。

6、采用级联方式,用9片8259A可管理64 级中断。

7、指令MOV AX,[BX+DI+10H]源操作数的寻址方式为相对基址加变址寻址。

8、在使用8086间接输入/输出指令时,必须在执行该指令之前将相应的端口地址送入DX 寄存器中。

9、若中断类型码N=3H,则对应的中断向量在中断向量表中第一个字节单元地址为0000CH 。

10、要组成容量为4K×8位的存储器,需要8 片4K×1位的静态RAM芯片并联。

11、可屏蔽中断从CPU的INTR 引脚进入,只有当中断允许标志IF为 1 时,该中断才能得到响应。

12、设计输入/输出接口时,应遵守的基本原则是:输入输入要缓冲;输出输出要锁存。

13、8086/8088CPU可访问2个独立的地址空间,一个为I/O地址空间,其大小为64K 字节;另一个为存储器地址空间,其大小为1M 字节。

14、若定义DA1 DB ‘hello’,则(DA1+3) 存放的数据是‘1’。

15、8086/8088 CPU从功能上分为BIU 和EU 两部分。

8086/8088CPU中执行部件的功能是负责指令的译码和指令执行的执行。

16、8086中的BIU中有 4 个16 位的段寄存器、一个16 位的指令指针、 6 字节指令队列、20 位的地址加法器。

17、8086 可以访问8 位和16 位的寄存器。

18、8086CPU从偶地址读出两个字节时,需要1 个总线周期;从奇地址读出两个字节时,需要 2 个总线周期。

19、8086/8088CPU的最小工作模式是指系统中只有一个处理器,CPU提供全部的控制信号;它是通过将MN/ 引脚接高电平来实现的。

20、CPU访问存储器时,在地址总线上送出的地址称为物理地址地址。

二、单选题
1、下列数据中最大的数为__C___ 。

A.(37)8 B.(75)10 C.(11011001)2 D.(27)16
2.~
3.已知某微机系统的存储器由三个芯片组组成,每个芯片组容量为4K字节,总容量为12K 字节。

试问:为满足其编址范围,至少需要地址总线中的14 根?其中12根用于每个芯片的片内地址输入。

2、中断向量可以提供.中断服务程序入口地址。

3、下列8086指令中,对AX的结果与其他三条指令不同的是 D 。

A.MOV AX,0 B.XOR AX,AX
C.SUB AX,AX D.OR AX,0
4、若寄存器AX,BX,CX,DX的内容分别为11,12,13,14时,依次执行PUSH AX,
PUSH BX,POP CX,POP DX,PUSH CX,PUSH DX,POP AX,POP BX后,则寄存器AX和BX的内容分别为:11,12
5、8086的内存空间和I/O空间是单独编址的,分别是1MB和64KB
6、下列指令中,不合法的指令是:A 。

A.PUSH BL B.ADD BX,[DI] C.INT 21H D.IN AX,09H
7、设(AX)=1000H,(BX)=2000H,则在执行了指令“SUB AX,BX”后,标志位CF 和ZF的值分别为:C.1,0
11、8088/8086 CPU中,指令指针(IP)中存放的是B 指令地址。

12、下面的说法中, B 指令周期大于机器周期是正确的。

三、分析简答题
1、8086/8088 CPU内部包含有哪6个专用寄存器?它们的主要功能是什么?
答:有CS、DS、ES、SS、IP、PSW (3分)
CS(代码段寄存器):用来存放当前代码段的基地址。

(1分)
DS(数据段寄存器):用来存放供程序使用的数据的一段存储区的基地址。

(1分)
ES(附加段寄存器):附加的数据段的基地址,(1分)
SS(堆栈段寄存器):堆栈段的基地址。

(1分)
IP:16位寄存器。

指示代码段存储区域中下一条指令的段内偏移量。

(1分)
PSW:标志寄存器,用来指示微处理器的状态并控制其操作。

(1分)
2 、设计计算机接口要遵循的基本原则是什么?为什么?
答:输出要锁存,输入要缓冲。

(2分)
因为计算机的运行速度比较快,输出数据通常要经过锁存才能被外设读取;外设的数据线通过缓冲器与CPU的数据线相连接,从而保证CPU在读取一个外设数据时不会因其它外设的存在而出错。

(3分)
3 、8086存储器为什么分段?每段最大为多少字节?20位物理地址的形成过程是怎样的? 答:8086CPU是一个16位的结构,内部寄存器及数据总线均为16位,16位地址只能寻址64KB空间。

无法送出外部所需的20位物理地址。

因此采用分段管理办法,来形成超过16位的存储器物理地址,扩大对存储器的寻址范围(1MB,20位地址)。

(3分)最大:64KB (1分)
当CPU访问内存时,段寄存器的内容(段基址)自动左移4位(二进制),与段内16位地址偏移量相加,形成20位的物理地址。

(2分)
4、堆栈存储区由哪两个寄存器管理?简述数据压栈和弹栈的过程。

答:堆栈存储区由两个寄存器管理:堆栈指针(SP)和堆栈段寄存器(SS)。

(2分)
当一个字数据被压入堆栈时,SP首先减2,然后对栈顶存储单元进行16位字的写操作;其高8位数据被放在SP-1单元中,低8位数据被放在SP-2单元中。

当数据从堆栈中弹出时,低8位从SP单元移出,高8位从SP+1单元移出,然后SP+2。

(3分)
(1)MOV AX,[BX]
(2)MOV AX,[BX][SI]
(1) AX= 1200H (2) AX= 43EFH (3) AX= 3412H (4) AX= 8765H (1.5分/题)
7、若STR是字符串的首地址,指出下列程序的功能,并将语句加上注解。

LEA BX,STR ;取STR 的偏移量放到BX中
MOV CX,20 ;_设置循环次数________
LP:CMP [BX],‘*’
JNZ NEXT ;BX所指单元内容不为‘*’,则转移至NEXT
MOV [BX],‘$’;将BX所指单元用‘$’替代
NEXT:INC BX ;BX加1,指向下一个单元
LOOP LP ;CX-1不等于0则转移至LP处,继续循环
HLT
程序的功能:将STR开始的前20个字符中的‘*’用‘$’替代
8、假设某程序段中的数据定义如下:
A1 DW 3 DUP( 2 DUP(1,2))
A2 DB ‘5678H’
A3 DD ?
L EQU $-A1
问:A1、A2、A3在数据段中各占用几个字节?L的值是多少?它表示什么意义?
A1占24个字节A2占5个字节A3占4个字节L的值为33 L表示的意义:变量A1、A2、A3所占的字节总数(1.5分)
五、程序设计题
在BUF开始有一个字节型数组,共有100个元素,利用汇编语言编写完整的程序,计算这个数组中负数的个数,并将结果存入内存COUNT单元。

DA TA SEGMENT
BUF DB 100 DUP (?)
COUNT DB 00
DATA ENDS
CODE SEGMENT
ASSUME CS:CODE,DS:DATA
START:MOV AX,DATA
MOV DS,AX
MOV SI,OFFSET BUF
MOV CX,100
CON:MOV AL,[SI]
TEST AL,80H
JZ NEXT
INC COUNT
NEXT:INC SI
LOOP CON
MOV AH,4CH
INT 21H
CODE ENDS (下一行) END START
微型计算机原理及应用试题
一、填空:(每空1分,共20分)
1.微型计算机是由硬件系统和软件系统两大部分组成的。

2.系统总线包括数据总线、地址总线、控制总线。

3.微型计算机软件系统包括系统软件和应用软件两部分。

4.立即寻址方式所提供的操作数直接包含在指令中。

5.SBB指令在两个操作数相减时,还应减去借位标志CF的当前值。

6.在直接寻址方式下,输入输出指令中直接给出接口地址,且接口地址由一个字节表示。

7.在汇编语言程序设计中有三种程序设计方法,它们分别是顺序程序、分枝程序、循环程序。

8.内存用来存贮当前运行所需要的.程序和数据。

9.半导体存贮器分为读写存贮器(RAM)和只读存贮器(ROM)。

10.为了进行中断优先级控制,人们采用的方法有软件查询法、硬件链式优先级排队电路、硬件优先级编码加比较器。

二、单项选择题:(请将正确答案写在题后括号内。

本题共10小题,每小题2分,共20分)1.当(MN/MX=1 )时,8088CPU工作在最小模式之下。

(C.MN/MX=1 )2.由段寄存器、段偏移地址所确定的物理地址是这样产生的(D.物理地址=段寄存器内容×16+偏移地址)。

3.若READY为低电平,此时CPU执行哪一个周期?(BB.等待的时钟周期TW )4.寄存器寻址的操作数包含在(A.CPU的内部寄存器)中。

5.在CPU内部寄存器之间传送数据(除代码段寄存器CS和指令指针IPC以外)的是( B .MOV )
6.若要对操作数清0,一般对操作数进行(C.异或)运算。

7.汇编语言中包含伪指令INCLUDE的作用是(D.在程序中指明包含另一个程序)。

8.外设与内存独立编址方式中,用于外设的指令功能( B .较弱)。

9.实现高速率传送数据的直接存贮器存取(DMA)方法中,系统总线的控制权属于(B .DMA控制器(DMAC))
10.PENTIUM保护模式下分页管理中的页表是(A .存放页基地址的表)
三、名词解释:(本题共5小题,每小题3分,共15分)
1.基址、变址、相对寻址:这种寻址方式下操作数的地址是由基址、变址方式得到的地址再加上由指令指明的8位或16位的相对偏移地址而得到的。

2.中断:在CPU执行程序过程中,由于某种事件发生,强迫CPU暂时停止正在执行的程序而转向对发生的事件进行处理,事件处理结束后又能回到原中止的程序,接着中止前的状态继续执行原来的程序,这一过程称为中断。

3.HLDA:保持响应信号,高电平有效的输入信号,当CPU对DMAC的HRQ做出响应时,就会产生一个有效的HLDA信号加到DMAC上,告诉DMAC,CPU已放弃对系统总线的控制权。

这时,DMAC即获得系统总线的控制权。

4.单总线方式:在单总线方式里,所有的处理器均只有一个与系统总线的接口,也就是说,处理器只能通过一条系统总线去使用系统总线上的资源。

这种工作方式比较简单。

但是,总线上的所有处理器均要使用系统总线,这就要求总线有更大的带宽。

5.动态范围:所谓动态范围就是D/A变换电路的最大和最小的电压输出值范围。

四、简答题:(本题共5小题,每小题4分,共20分)
1.请写出段间间接寻址方式是如何实现寻址的?
答:用这种寻址方式可计算出存放转移地址的存贮单元的首地址,与此相邻的4个单元中,前两个单元存放16位的段内偏移地址;而后两单元存放的是16位的段地址。

2.请简述单一外设查询工作接收数据的工作过程。

如果CPU要从外设接收一个数据,则CPU首先查询外设的状态,看外设数据是否准备好。

若没有准备好,则等待;若外设已将数据准备好,则CPU从外设读取数据。

接收数据后,CPU向外设发响应信号;表示数据已被接收。

外设收到响应信号之后,即可开始下一个数据的准备工作。

3.请写出中断断点恢复的工作过程。

答:一般来说,保护时是将寄存器的内容压入堆栈,那么返回前就按顺序将这些寄存器的内容由堆栈弹回到原来的寄存器中。

4.请简述保为8289的IOB工作方式?
答:在这种工作方式中,处理器通常采用8089的远地工作方式。

当处理器要与外设通信或对外设进行控制时,要使用I/O总线。

而当处理器要寻址系统共享存贮器时,它必须使用多主控器系统总线。

5.何为PENTIUM保护模式下内存的分段管理?
由选择符的高13位作为偏移量,再以CPU内部事先初始化好的GDTR中的32位基地址为基,可以获得相应的描述符。

由描述符中的线性基地址决定了段的基。

再利用指令(或其他方式)给出的偏移量,便可以得到线性地址。

这种获得线性地址的方式即为内存的分段管理。

五、程序设计题(本题共3小题,第1小题7分,第2小题8分,第3小题10分,共25分)
1.若自BLOCK开始的内存缓冲区中,有100个带符号的数,希望找到其中最大的一个值,并将它放到MAX单元中。

请编程实现上述功能。

1.MOV BX,OFFSET BLOCK
MOV AX,[BX]
INC BX
INC BX
MOV CX,99
AGAIN:CMP AX,[BX]
JG NEXT
MOV AX,[BX]
NEXT:INC BX
INC BX
DEC CX
JNE AGAIN
MOV MAX,AX
HLT
2.编写带显示的键盘输入子程序。

2.KSDIN PROC NEAR
MOV AH,1
INT 21H
MOV IN-BUFF,AL
RET
KSDIN ENOP
3.比较DEST和SOURCE中的500个字节,找出第一个不相同的字节,如果找到,则将SOURCE中的这个数送AL中
3.CLD
LEA DI,ES:DEST
LEA SI,SOURCE
MOV CX,500
REPE CMPB
JCXZ MEXT
MATCH:DEC SI
MOV AL,BYTE PTR[SI]
NEXT:。

相关文档
最新文档