STM32系列ADC采样频率及相应时间的确定

合集下载
相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

STM32系列ADC采样频率及相应时间的确定

一、采样频率的确定1.首先确定ADC 的时钟,这里需要看你的RCC 的设置。在采用固件库的基础上,设定ADC 的采样频率相对来说是很容易的。(1)由时钟控制器提供的ADCCLK 时钟和PCLK2(APB2 时钟)同步。CLK 控制器为ADC 时钟提供一个专用的可编程预分频器。

(2) 一般情况下在程序中将PCLK2 时钟设为与系统时钟相同

RCC_HCLKConfig(RCC_SYSCLK_Div1);

RCC_PCLK2Config(RCC_HCLK_Div1);

RCC_PCLK1Config(RCC_HCLK_Div2);

(3)在时钟配置寄存器(RCC_CFGR) 中有为ADC 时钟提供一个专用的可编程预分器

位15:14 ADCPRE:ADC 预分频

由软件设置来确定ADC 时钟频率

00:PCLK2 2 分频后作为ADC 时钟

01:PCLK2 4 分频后作为ADC 时钟

10:PCLK2 6 分频后作为ADC 时钟

11:PCLK2 8 分频后作为ADC 时钟

相关文档
最新文档