数字电子技术—11历年数字试卷分析
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
Î ¼ ¦ Ü í ² ¿ ¹ Ä ± Ó » Ó ý ½ ±¼ Ê Ó Ó ý ½ ¼ Ê A1 A0 Y1 74LS153
S 1 D10 D11 D12 D13 S 2 D20 D21 D22 D23
Y2
S A 1 A0 Y 0 0 0 D0 0 0 0 1 0 1 1 0 1 1 D1 D2 D3 0
1
)5分
1
16.74160是十进制加法计数器,下图电路是几进制计数器( A、六进制 B、七进制 C、八进制 D、九进制
"1"
)5分
"1"
1
17.判断下列各部分电路各实现了什么功能( )5分 A、L1单稳态触发器 L2施密特触发器 L3多谐振荡器 B、L1多谐振荡器 L2单稳态触发器 L3施密特触发器 C、L1施密特触发器 L2单稳态触发器 L3多谐振荡器 D、L1多谐振荡器 L2施密特触发器 L3单稳态触发器
y3 AC ACD AB EF BD E BCD E BC DE ABEF公式法)
二、请回答下列问题 (15分) 1. 直接A/D转换器中的并联比较型和反馈比较型哪一个转换速度快? 2. 权电阻网络D/A转换器与倒T型电阻网络D/A转换器各有何特点? 3. 组合逻辑电路和时序逻辑电路各有何特点? 4.判断下列逻辑电路,正确的画对号(√),错误的画叉号( X )
A、 di ai bi bi ci 1 ai ci 1 aibi ci 1 , B 、 di ai b i bi ci 1 , ci a i ci 1 aibi ci 1
ci ai ci 1 bi ci 1 ci a i ci 1 bi ci 1 a ibi ci ai ci 1 bi ci 1 ai bi
三、试用三输入端与非门和反向器设计一个1位全加器(20分)
四、用JK触发器和门电路设计一个带进位的五进制加法计数器(15分)
五、试用集成同步十进制计数器74160和数据选择器设计一个逻辑 电路,要求每输入七个时钟脉冲(CP)为一个循环,并且在第2和第 6个脉冲到来时,输出端Z有时钟脉冲(CP)信号输出,其它时间输 出信号为零。(注:可附加必要的门电路) ( 10分)
5. 某RAM有6条地址线和8条数据线(即I/O线),计算其存储容量为多少? 若用此RAM扩展存储容量为1K ×8位的RAM,计算最少需要多少片?
C R A B
功能表 S1 S0
0 0 三、 0 1 1.写出图示电路中Y的逻辑式; (12分) 1 0 & Y 2.填写功能表; A 1 1 3.请用一个2-4线译码器和4个三态与非门实现功能表中的功能。 (提示:译码器译码规则可自行确定,反变量可直接作为输入变量)
VOL
(B) VIL
10kΩ
&
VOL
50Ω
(C)
VIH
51kΩ "1"
&
EN
VOL
(D)
VCC VIL VIH 悬空
&
1
VOH
9.用与非门设计一个全减器,其步骤是( )5分 A、(1)写函数式(2)卡诺图化简(3)画逻辑图 B、(1)画状态图(2)次态卡诺图(3)状态方程(4)驱动方程 (5)画逻辑图 C、(1)真值表 (2)写函数式 (3)画逻辑图 D、(1)画波形 (2)写函数式 (3)校验自启动(4)画逻辑图 10.设计一个全减器,设ai为被减数,bi为减数,ci-1为低位借位, di为差输出,ci为借位输出,其逻辑函数式为( )7分
0 VO
返回
5¶ Î Í ½ µ Ñ Ë ´ â Ó ç ¹ t
0
5¶ Í ½ µ Ñ V CO=5V Ë â Ó ç ¹
t
信息学院00级数字试卷2002.7.1
一、求下列逻辑函数的最简与或式。(20分)
y1 AB AB BC BC ACDE(公式法) y2 AC CD AB BC B AD CE(公式法) y4 A B B C D A B B C (图形法) 约束条件:ABC ABD ACD BCD 0
19.电路图如下所示,设初始状态为“000”状态,在CP的用下,电路 输出Vo波形为? 5分
VO
000->001->011->111->110->100->000
五、请画出下述各触发器Q端的输出波形,设各触发器的起始状态均 为“0”状态。 (10分)
A B & CP 1D C1
Q1
A CP B
Q1
1J C1 1K
Q2
Q2
CP A B
Q1
Q2
六、 1.说出图示电路中I、II部分的名称和功能; 2.当VREF= - 8V时,简单计算并画出VO时序波形 (注:设十进制加 法计数器74160初始状态Q3Q2Q2Q0=0011)。 (13分)
&
S1 S0
VCC
A B
& &
R
S1 0 0 Y 1 1
S0 0 1 0 1
Y
S0
2-4线译 码器
功能表
S1
Y0 Y1 Y2 Y3
&
EN EN
&
EN EN
请为此译码器设计译码规则表: S1 S0 Y0 Y1 Y2 Y3
&
EN
EN
A
&
EN EN
四、用双四选一数据选择器74LS153设计一位全加器,按图示端 子接线(A1A0端),写出设计步骤,画出电路图(可附加必要 门电路)。74LS153逻辑框图和参考功能表如下所示。(10分)
ຫໍສະໝຸດ Baidu
3. 与Y AB A C BC C D逻辑关系相同的是( A、 Y A C D B 、 Y AB C D C、 Y AC D D、 Y AB CD
)分 5
4. 与Y AB C D AC DE B DE AC D E逻辑关系相同的是( A 、 Y AB C D B DE AC D E B 、 Y ( A C E )(B D E ) C 、 Y A B BC CD CE D 、 Y BC BE D E A E CE 5. 与Y AB A C逻辑关系相同的是( A 、 Y AB A C B 、 Y AB A C C 、 Y ( A B)( A C ) D 、 Y ( A C )( A B) )分 5
A 、 Q2 C 、 Q2
n 1 n 1
Q1Q2 Q0 Q2 Q0 Q1Q2 Q0 Q1Q2
B 、 Q2
n 1 n 1
Q0 Q1Q2 Q0 Q2 Q0 Q2 Q1Q2
D 、 Q2
13. 同12题,得到的驱动方程中的J0和K0是(
)5分
A、 J 0 1 C、 J 0 0
六、给定555定时器电路。 (10分) 1. 如果输入是一个三角波,输出的是一个方波。 ①连接相应电路;②画出输出波形。(5分)
2. 如果在“5”号端分别加高低两个电平值,输出端加发音设备 后,能连续发出高低音频率。①连接相应电路
七、逻辑图给出如下,图中所用元件为74LS04和74LS20(G4,G5 为一片)。 (10分) 1. 请分析该电路的逻辑功能? 2. 若A、B、C输入端由于误操作全被对地短路,输出Z应是什么值? 3. 若A、B、C端全未被接入(悬空),输出Z应是什么值? 4. 若G4门的输出端被接地,则可能会出现什么情况?
K0 0 K0 0
B、 J 0 0 D、 J 0 1
)5分 C、C=Q2Q0
K0 1 K0 1
14.同12题,进位输出方程是( A、C=Q2Q1 B、C=Q1Q0
D、C=Q2Q1Q0
15.74160是十进制加法计数器,下图电路是几进制计数器( A、五进制 B、六进制 C、七进制 D、八进制
C 、 d i ai bi ci 1 ai bi ci 1 ai bi ci 1 aibi ci 1 , D 、 di ai bi c i 1 a i bi ci 1 ai bi ci 1 aibi ci 1 ,
11.若触发器在CP作用下其输出波形如下图所示(初始状态为零状 态),问下面四组电路哪一组电路的输出都和此波形一致( )8分
二、请回答下列问题
(15分)
1. 何谓ROM和RAM? 二者主要区别是什么? 2. 如果时钟频率为1MHz,8位逐次渐近型A/D转换器和8位双积分型 A/D转换器,哪一个转换速度快?并定量说明为什么? 3. 若将15.36kHz的脉冲转换成60Hz的脉冲,计算出最少需要多少个触 发器才能构成此分频器? 4. 555定时器可以用来构成多谐振荡器,欲改变其振荡频率,可以调 整那些参数?
历年数字试题分析
电气学院00级数字试卷2003.1.13 信息学院00级数字试卷2002.7.1 04年春季学期(选择题) 05年秋电院各专业 08年春信院各专业
电气学院00级数字试卷2003.1.13
一、求下列逻辑函数的最简与或式(方法不限) (20分)
y1 AC(CD AB) BC B AD CE y2 AB AC A B( A B) y3 ( A, B, C , D) AB BC C D D A 约束条件:AB AC 0 y4 A, B, C , D (m0 , m1 , m3 , m4 , m7 , m8 , m9 )
)分 5
6. 与Y(A, B, C , D) m(2,3,7,8,11,14) d (0,5,10,15)逻辑关系相同的是( A、 Y CD AC ABC B 、 Y B D CD C 、 Y B C ABC AB D D 、 Y AC B D CD
)分 5
7. 下列哪个电路输出(TTL门电路)是正确的(
)5分
(A) VIL
10kΩ ≥1
VOL
(B) VIL
10kΩ
&
VOL
50Ω
(C)
VIH
51kΩ "1"
&
EN
VOL
(D)
VCC VIL VIH 悬空
&
1
VOH
8.下列哪个电路输出(CMOS门电路)是正确的(
)5分
(A) VIL
10kΩ ≥1
返回
04年春季学期
1.下列叙述正确的是( )5分 A、通常把存储容量和存取速度作衡量ADC和DAC性能的重要指标 B、转换精度和转换速度是RAM和ROM性能优劣的主要指标。 C、当地址输入A7A6A5A4A3A2A1A0分别为0000 0000、1000 0000、1111 1111时,译码输出的地址数为1、126、256。 D、并联比较型ADC的转换速度要高于逐次渐近型ADC的速度。 2.下列叙述正确的是( )5分 A.数值比较器的输出不仅取决于当时的输入信号,而且还取决于 电路原来的状态。 B、移位寄存器的输出仅仅取决于该时刻的输入,与电路原来的状 态无关。 C、卡诺图是逻辑函数唯一的表示方法。 D、ROM是组合电路。
计算步骤:
1
2
3
4
5
6
7
8
9
10
CP VO
0
七、用边沿JKFF设计同步时序电路,能实现下面时序图所描述逻 辑功能(13分)
1
2
3
4
CP
Q0
Q1
Y
八、 1.指出此电路的名称; 2.按已知条件定性画出VO波形(已知:VCC=6V)。 (7分)
VI(V) 6 5 4 3 2 1 0 VO 2.5 1.5 t
VO L1 VI L2 L3
555定时器内部结构图
18.如17题电路图所示,VCC=5V,VI=4V,输出Vo波形的频率为( )5分
A、 C、
1 f ( R1 2 R2 )C ln 2 f 1 ( R1 2 R2 )C ln 3
B、 D、
1 f ( R1 2 R2 )C ln 2 R2 C ln 3 f 1 ( R1 R2 )C ln 3 R2 C ln 2
CP Q
"1"
(A)
1J C1 1K 1D C1 CP
"1"
1D CP C1
CP
(B)
"1"
1J C1 1K 1J CP C1 1K
CP
(C)
"1"
1N C1
CP
"1"
(D)
1J C1 1K CP
CP
1D C1
12.试用JK触发器和门电路设计一个同步六进制加法计数器,其状 态方程中Q2n+1的表达式是( )5分