(完整版)数字电路期中考试试卷167101

合集下载

数字电子技术期中考试试卷

数字电子技术期中考试试卷

一、判断题(10分)1、若1AC =+C B ,则A+B =12、若A+B =A+C ,则B =C3、=⊕⊕C B A A ⊙B ⊙C4、n 个变量可组成2n 个最小项,对于变量的任意一组取值必有1=⋅j i m m (i ≠ j )5、一个最简的逻辑式,实现的器件不一定是最少的6、一个输入端的与非门和一个输入端的或非门的功能是相同的7、一般TTL 门电路的输出端可以直接相连,实现线与8、欲将异或门作反相器使用,多余输入端直接接高电平9、并行加法器采用超前进位的目的是简化电路结构。

10、组合逻辑电路中的竞争冒险现象是由于输入信号经不同路径到达输出端的时延不同而引起的。

二、填空题(20分)1、十进制数5.625化为十六进制为 ,二进制数为 八进制数为2、二进制1011000化为8421BCD 码为 ,余3码为3、逻辑代数的三条重要规则是指____ 、____和____4、AB+A C+BC=AB+A C 的对偶式为 。

5、逻辑函数F=A +B+C D 的反函数F =6、集电极开路门的英文缩写为 门,工作时必须外加 和 。

7、在TTL 三态门、OC 门、与非门和异或门电路中,能实现线与功能的门电路有____、____8、TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平越9、消除竟争冒险的方法有 、 、 等三、化简(每小题5分)1、用代数化简(1)C B A C B A C B A Y ++= (2)ABC CD C A D AC Y +++=2、用卡诺图化简(1)D C B A C B A D C B A C B A AC Y ++++= (2)C B B A B A ABC Y ++++=四、设计一个数值比较器,该电路输入端接收两个二位二进制数A(A=A 2A 1)和B(B=B 2B 1) ,当A>B 时,输出Z 为1,否则Z 为0。

(10分)五、用门电路设计一个代码转换电路,将8421BCD 码转换为余3码,写出逻辑表达式,不必画出电路图。

数字电路期中考试试卷167101

数字电路期中考试试卷167101

2014—2015学年度《数电》期中考试试卷班别 姓名: 学号:题 号 一 二 三 四 五 总 分 得 分一、 填空题(每空1分,共25分)1、常用数制有十进制、 、 等。

2、在逻辑代数中,A+1= ;B+B = 。

3、数字电路的基本逻辑关系有 、 、 ,基本逻辑运算有 、 、 。

4、逻辑代数中的变量只有 和 两种取值。

5、(123.75)10= ( )26、(1010110010011)2= ( )167、(10110)2=( )108、数字电路中基本逻辑门是 、 、 。

常用的复合门电路有 、 、 、 。

9、与非门实现的逻辑功能为 。

异或门实现的逻辑功能是 。

10、如果把两输入与非门的两个输入端连在一起使用,它将成为一个 门。

二、 选择题(每题2分,共20分)1、逻辑代数中的摩根定律可表示为C B A ⋅⋅=( )。

A 、CB A ++ B 、A ·B ·C C 、A +B +CD 、A +B ·C 2、有10101的二进制代码,表示十进制数为( )。

A 、11B 、21C 、25D 、17 —3、图中这个电路实现什么功能( )A 、Y=1B 、Y=0C 、Y=AD 、Y= A 4、模拟电路与脉冲电路的不同在于( ) 模拟电路的晶体管多工作在开关状态 脉冲电路的晶体管多工作在饱和状态 模拟电路的晶体管多工作在截止状态 脉冲电路的晶体管多工作在开关状态≥1 A Y5、若逻辑函数L=A+ABC+BC+B C,则L可化简为()A、L=A+BCB、L=A+CC、L=AB+B CD、L=A6、在何种输入情况下,“或非”运算的结果是逻辑0,不正确的是( )A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1,其他输入为0。

7、.一位十六进制数可以用多少位二进制数来表示?()A.1B.2C.4D. 168、以下表达式中符合逻辑运算法则的是()A.C·C=C2B.1+1=10C.0<1D.A+1=19、四位16进制数最大的数是()A.1111 B .7777 C. FFFF D 都不是10、以下表达式中符合逻辑运算法则的是()四、化简与计算(25分)1、B A B A B A AB Y +++=2、BD C A AB D A AD Y ++++=3、C B A ABC Y +++=4、计算下列用补码表示的二进制数的代数和。

(完整版)数字电路试题及参考答案

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。

[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X2、以下各电路中,( B)能够产生脉冲准时。

[A]多谐振荡器[B]单稳态触发器[C]施密特触发器[D]石英晶体多谐振荡器3、以下逻辑电路中为时序逻辑电路的是(C)。

[A]变量译码器[B]加法器[C]数码存放器[D]数据选择器4、同步时序电路和异步时序电路比较,其差别在于后者(B)。

[A]没有触发器[B]没有一致的时钟脉冲控制[C]没有稳固状态[D]输出只与内部状态相关5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。

[A]触发器[B]晶体管[C] MOS 管[D]电容6、能将输出端直接相接达成线与的电路有(C)。

[A] TTL 与门[B]或门[C]三态门[D]三极管非门7、 TTL 与非门的剩余脚悬空等效于(A)。

[A] 1[B] 0[C] Vcc[D] Vee8、以下哪一条不是除去竟争冒险的举措(B)。

[A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计9、主从触发器的触发方式是(D)。

[A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理10、组合型 PLA 是由( A)组成。

[A]与门阵列和或门阵列[B]一个计数器[C]一个或阵列[D]一个存放器11、以下四个数中,最大的数是(B)。

[A] (AF) 16[B] (001010000010)8421BCD[C] (10100000) 2[D] (198) 1012、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。

[A] 2[B] 8[C] 16[D] 3213、以下门电路属于双极型的是(A)。

中职数字电路中考试试题

中职数字电路中考试试题

- 1 -职教中心2016-2017学年度第一学期期中考试题(卷)科目:电子技术基础 适用班级:16汽修、采矿一、 选择题 (每题3分,共12分) 1、右图①表示( A )电路, ②图表示( B )电路A、与门B、或门 C、非门 D、与非门2、逻辑电路如图⑤,函数式为( A )A 、 F= AB + CB 、 F= A B + CC 、 F= AB +CD 、F=A+B C3、下列图中的逻辑关系正确的是 ( B )A.Y= A BB.Y= ABCC.Y= AB4、逻辑功能为“全1出0,有0出1”的逻辑门是( ) 二、 计算题、(本题共10分,要求有计算过程)5、有一数码 10010011,作为自然二进制数时,它相当于十进制数 147 ,作 为 8421BCD 码时,它相当于十进制数 93 。

三、 作图题(本题共30分)6、已知各逻辑门输入 A 、 B 和输出 F 的波形如下图所示写出 F 的逻辑表达式并画出逻辑电路。

A B7、图 1、2 中电路由 TTL 门电路构成,试分别写出 F1、F2 的表达式。

题号 一 二 三 四 五 六 总分 得分班级: 姓名:四、填空题(本题共10分)8.在门电路中,最基本的逻辑门是、、。

9.异或门的逻辑功能是:__________________ 、________________。

五、用公式法化简下列函数(每题5分,共10分)1.Y1=AB+ABD+AC+BCD2.Y2=(A+AB)(A+BC+C)六、判断题(本题共10分)1、()负逻辑规定:逻辑1代表低电平,逻辑0代表高电平。

2、()逻辑代数中的0和1代表两种不同的逻辑状态,并不表示数值的大小。

3、()逻辑代数式A+1=A成立4、()非门可以用与非门代替,但,与非门不能用非门代替。

5、()非门通常是多个输入端,一个输出端。

七、证明题(本题共9,共18分)1、用真值表验证摩根定律2、证明:AB+A C+BC=AB+A C- 2 -。

数字电子技术期中试卷

数字电子技术期中试卷
A
011
B
100
C
000
D
111
正确答案:A
解析:
24、
JK触发器的特性方程为()。(Q*为次态,Q为现态)
A
Q*=JQ'+K'Q
B
Q*=JQ'+K'Q'
C
Q*=JQ'+KQ'
D
Q*=J'Q+KQ'
正确答案:A
解析:
25、
将时钟触发器预置成“1”状态,应将异步输入端SD’、RD’置成()。
A
SD’=0、RD’=0
数字电子技术相关知识点-----期中考试
总分:100.0分
第一题:判断题共计:18小题,合计:36.0分
1、
将集电极开路门(OC门)的输出端直接相连叫线与连接。()
正确答案:对
解析:
2、
三态门的输出端可连接至系统总线。()
正确答案:对
解析:
3、
在数字电路中,双极型晶体管BJT通常工作在开关状态,即工作在放大区。( )
C
101
D
011
正确答案:A
解析:
6、
若AB是无关项,则Y=AB’的最简与或式为()。
A
0
B
1
C
A
D
A’
正确答案:C
解析:
7、
在4变量卡诺图中,8个逻辑相邻项可合并成一项,并消去()。
A
3个变量
B
4个变量
C
6个变量
D
8个变量
正确答案:A
解析:
8、
8421BCD码“0001 0010”,右数第六位的权是()

(数字电子技术基础)期中考试卷

(数字电子技术基础)期中考试卷

******2014—2015学年下学期 《数字电子技术基础》课程期中考试试卷 考试院系: ******** 考试日期:一、填空题(每空1分,共15分) 1.(10110010.1011)2=( )8=( )16 2.对于JK 触发器,若K J =,则可完成 触发器的逻辑功能;若K J =,则可完成 触发器的逻辑功能。

3. 逻辑代数又称为布尔代数。

最基本的逻辑关系有 、 、 三种。

4.逻辑函数F=A +B+C D 的反函数F = 。

5.逻辑函数F=A B C D +A+B+C+D= 。

6.O C 门称为集电极开路门,多个O C 门输出端并联到一起可实现 功能。

7.七段字符显示器的部接法有两种形式:共 接法和共接法。

8.消除竟争冒险的方法有 、和引入选通脉冲等。

9.逻辑函数有四种常用的表示方法,它们分别是 、、逻辑函数式和逻辑图 二、选择题(每题1分,共15分) 1.一位十六进制数可以用 位二进制数来表示。

A.1B.2C.4D. 16 2.下列触发器中没有约束条件的是。

A. 基本RS触发器B. 钟控RS触发器C. 主从RS触发器D. 边沿JK触发器3.组合电路设计的结果一般是要得到 。

A. 逻辑电路图B. 电路的逻辑功能C. 电路的真值表D. 逻辑函数式4. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n5. 逻辑函数的表示方法中具有唯一性的是 。

A .真值表 B.表达式 C.逻辑图 D.以上三种都是6.逻辑函数F=)(B A A ⊕⊕ = 。

A.BB.AC.B A ⊕D.B A ⊕ 7.在何种输入情况下,“与非”运算的结果是逻辑0。

A .全部输入是0 B.任一输入是0C.仅一输入是0D.全部输入是18.对于T T L 与非门闲置输入端的处理,不正确的是 。

A.接电源B.通过电阻3k Ω接电源C.接地D.与有用输入端并联9.下列表达式中不存在竞争冒险的有 。

《数字电路与逻辑设计》期中考试试卷

《数字电路与逻辑设计》期中考试试卷

8、在下列逻辑运算式中, ()是“或非”逻辑运算。 A、Y A B B、Y=A·B C、Y=
AB
D、Y= A
9、逻辑函数 F=A+BC=() 。 A、A+B ; B、A+C; C、 (A+B)(A+C);D、B低电平用逻辑 0 表示,这种表示方法称为() 体制。 A、正逻辑; B、负逻辑; C、1 逻辑;D、0 逻辑
_
5、下列数据中,数值最小的是() 。 A、 (19)16;B、 (10011)2;C、 (26)8;D、 (17)10 。 6、组合逻辑电路的特点是()。 A.含有记忆元件; C.电路输出与以前状态有关; B.全部由门电路组成输入; D.输出、输入间有反馈通路。
7、在下列逻辑电路中,不是组合逻辑电路的是() 。 A、译码器; C、全加器; B、编码器; D、寄存器。
《数字电路与逻辑设计》期中考试试卷
一、单项选择题(每题 2 分,共 20 分) 1、逻辑函数 F A ( A B) () A.0;B. B ; C. A B ;D. AB AB 。 2、逻辑函数 F=AB+C 的真值表中,F=1 的个数有() 。 A.1; B .2;C.7;D.5 .; 3、四选一数据选择器,AB 为地址信号,D0=D3=1,D1=C,D2= C ,当 AB=00 时,输出 F=() 。 A.1; B.0; C.C; D. C 4、在七段 LED 数字显示器中,如要显示 7 时,对于共阴极结构的显示器而 言,abcdefg 的编码为() 。 A、0110000; B、1110000; C、 1111000; D、1111110
������1 = ������������ + AB������ ������2 = (0,3,4,7)

数字电路考试题目及答案

数字电路考试题目及答案

数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。

2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。

3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。

4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。

5. 一个3线到8线解码器可以产生__8__个输出。

数电期中考试试题和答案

数电期中考试试题和答案

数电期中测试题 参考答案系别 班级 学号 姓名一、单项选择题(本大题共7小题,每小题2分,共14分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

1.十进制数25用8421BCD 码表示为(B )A.10101B.0010 0101C.100101D.110012.函数B A ABC ABC F //++=的最简与或式是(D )A.F=A+BB.//C A F +=C.F=B+CD.F=B3.若将一个同或门(输入端为A,B )当作反相器使用,则A 、B 端应(C )A.A 或B 中有一个接1;B.A 和B 并联使用;C. A 或B 中有一个接0;D.同或门无法转换为反相器4.符合下面真值表的门电路是(C )A.与门B.或门C.同或门D.异或门5.下列代码属于8421BCD码的是(C)A.1010B.1100C.0111D.11016.最小项''A BC D的逻辑相邻最小项是(B)A.''ABCD D.'AB CDA BC D C.'A B CD B.'''7.函数F=AB+BC,使F=1的输入ABC组合为(D)A.ABC=000 B.ABC=010C.ABC=101 D.ABC=110二、填空题(本大题共10小题,每小题2分,共20分)请在每小题的空格中填上正确答案。

错填、不填均无分。

1.基本逻辑运算有_______、、3种。

与、或、非2.描述逻辑函数各个变量取值组合和函数值对应关系的表格叫_真值表。

3.函数Y=AB+AC 的最小项之和表达式为________。

(ABC ABC C AB Y ++=//) 4.3线-8线译码器74LS138处于译码状态时,当输入A 2A 1A 0=001时,输出/0/7~Y Y =______。

111111015.能够将1个输入数据,根据需要传送到m 个输出端的任何一个输出端的电路叫_______。

数电期中期末测试题

数电期中期末测试题

数字电子技术期终试卷1
一、完成下面各数制之间的转换。

(10分)
(1) (185)10=( )16 (2) (101)10=( )2
(3) (5A、E)16=( )10 (4) (3128)10=( )8421BCD
(5) (6B9C、44)16=( )8
二、利用卡诺图法化简下列函数。

(14分)
(1) F1(A,B,C,D)=Σm(5,6,8,10)+Σd(0,1,2,13,14,15)
(2) F2(A,B,C)=A B+AC +B C
三、一检码电路输入为8421BCD码,当输入变量DCBA的数值为质数时,要求电路输出F为高电平。

试设计该电路。

(15分)
(1)列出电路真值表;
(2)求出最简与或式;
(3)用与非门实现此电路。

四、分析下图电路为几进制计数器?画出电路的状态转换图。

(15)
五、试用D触发器设计CP上升沿触发的模6同步减计数器。

(16分)
六、二极管ROM电路如下图所示,已知A1A0取值为00,01,10,11时,地址译码器输出W0~W3分别出现高电平。

根据电路结构,说明内存单元0~3中的内容是什么?(15分)
七、将4片256⨯8为的RAM扩展成一个1024⨯8位的RAM 。

(15分)。

数电期中考试卷

数电期中考试卷

1一、单选题(每题1分,共10分)1. JK 触发器在CP 脉冲作用下,欲使 n+1n Q =Q , 则对输入信号描述不正确的是A 、J =K =1B 、J =Q ,K =QC 、J =Q , K =QD 、J =Q ,K =12. 由与非门构成的基本RS 触发器的输入端为R 、S ,则其约束条件为 。

A 、RS=0 B 、R+S=1 C 、RS=1 D 、R+S=03. 在组合逻辑电路的常用设计方法中,可以用 来表示逻辑函数。

A 、真值表 B 、状态表 C 、状态图 D 、特性方程4. 题目:如下图所示电路中,CP 脉冲的频率为4KHZ ,则输出端Q 的频率为 。

A 、 1 kHZ B 、 2 kHZ C 、 4 kHZ D 、 8 Khz5. 如下图电路,设现态Q1Q2=10,经三个脉冲作用后,Q1Q2的状态应为 。

A .10B .00C .11D .016. 同或逻辑对应的逻辑图是 。

ABC D7. 下列关于n 变量最小项“相邻性” 描述正确的是 。

A 、两个最小项只有一个因子不同B 、两个最小项只有一个因子相同C 、两个最小项没有一个因子不同D 、两个最小项所有的因子都不同 8. 在下列电路中,只有 属于组合逻辑电路。

A 、触发器 B 、计数器 C 、数据选择器 D 、寄存器9. 一个32路数据选择器,其地址输入(选择控制输入)端有 。

A 、2个 B 、3个 C 、4个 D 、5个10. 函数Y =AB+BC +AC 与AC BC AB Y ∙∙= 。

A 、相等 B、互为反函数C 、互为对偶式D 、答案都不正确二、填空题(每题1分)1、将每组输入的二进制代码译成对应的输出高、低电平信号的逻辑电路叫( )。

2、将二进制数(1101001.01101)2转换成十进制数是( ),转换成十六进制数是( )。

3、由1⊕1⊕1结果为()、由1⊕1⊕1⊕1的结果是(),由此可知奇数个“1”异或起来结果为(),偶数个“1”异或结果是()。

电子技术数字电路期中考试试卷

电子技术数字电路期中考试试卷

高三月考电子试题一、填空题1 . 逻辑函数L= + A+ B+ C +D =()。

2 . 用4个触发器可以存储()位二进制数3.十进制数 34 的等值二进制数为()2;十进制数 98 的 8421BCD 码为() 8421BCD 。

4. 一个 JK 触发器有()个稳态,它可存储()位二进制5. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、F 3 分别属于何种常用逻辑门。

表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1();F 2();F 3()。

6、太阳出来和月亮出来的逻辑关系是()7.与非门的逻辑函数表达式为(),逻辑功能为()。

8、编码就是()。

9、触发器具备()种稳定状态,即()状态、()状态。

10、一个触发器可以寄存()位二进制数码,若要寄存N 位二进制数码至少需要()个触发器。

二、选择题1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

2.下列几种TTL电路中,输出端可实现线与功能的电路()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.请判断以下哪个电路不是时序逻辑电路()。

A、计数器B、寄存器C、译码器D、触发器5、已知逻辑函数与其相等的函数为()。

A、 B、C、D、6、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16 7、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为()。

A . 00100000 B. 11011111C.11110111D. 000001008、属于组合逻辑电路的部件是()。

《数字电路》期中考试试卷

《数字电路》期中考试试卷

《数字电路》期中考试试卷一、填空题(每空1分,共20分)1、(、101)2=10=8421BCD2、一个 JK 触发器有个稳态,它可存储位二进制数。

3、三态门的输出状态有、、三种状态。

4、对160个符号进行二进制编码,则至少需要位二进制数。

5、A=(-59)10,A的原码是,补码是。

6、使用与非门时多余的输入端应接电平,或非门多余的输入端应接电平。

7、触发器有个稳态,存储8位二进制信息要个触发器。

8、3线—8线译码器有条输入线,条输出线。

9、组合逻辑电路的冒险有型冒险和型冒险。

10、对于JK触发器的两个输入端,当输入信号相反时构成触发器,当输入信号相同时构成触发器。

二、选择题(每题2分,共20分)1.和逻辑式相等的式子是( )A.AC+B B. BC C.B D.2.32位输入的二进制编码器,其输出端有( )位。

A、256B、128C、4D、53.4个边沿JK触发器,可以存储( )位二进制数A.4B.8C.164.三极管作为开关时工作区域是( )A.饱和区+放大区B.击穿区+截止区 C.放大区+击穿区D.饱和区+截止区5、在四变量卡诺图中,逻辑上不相邻的一组最小项为:() A.m1 与m3 B.m4 与m6 C.m5 与m13D.m2 与m86.L=AB+C 的对偶式为:()A 、 A+BCB 、 (A+B)C C 、 A+B+CD、 ABC7.逻辑函数F(A,B,C)= AB+B C+AC的最小项标准式为()。

A.F(A,B,C)=∑m(0,2,4)B.F(A,B,C)=∑m(1,5,6,7)C.F(A,B,C)=∑m (0,2,3,4)D.F(A,B,C)=∑m(3,4,6,7)8.逻辑电路如图1所示,其逻辑功能相当于一个()。

A.“与”非门B.“导或”门C.“与或非”门图19.三输入、八输出译码器,对任一组输入值其有效输出个数为()。

A.3个B.8个 C.1个D.11个10、逻辑函数F==( )。

数字电子技术中期测试

数字电子技术中期测试

三、卡诺图化简,写出最简与或表述式(10分)
四、作图题(10分)
边沿JK触发器,初态为“0”, 画出时序图。
五、设计题(25分)
1、试用74LS00实现下列函数,画出逻辑图,标出连线引脚。 F(A,B, C, D) (2,3,6,7,8 ,9,10,11,1 2,13)
2、选择合适的中规模集成电路,实现如下逻辑函数式
数字电子技术中期测试
1、开卷考试 2、独立完成 3、保持安静,下课后方可离开教室。 4、时间10:20-12:00
一、名词解释(25分)
• 1、数字信号 • 2、编码 • 3、最小项 • 4、标准与或表述式 • 5、最简与或表述式
二、问答题(30分)
• 1、如何表示逻辑关系,不同的表达方式各有什么优点? • 2、请总结用SSI和MSI实现组合逻辑电路的步骤。 • 3、触发器有哪些类型?各自有哪些特点?并写出其特性方程?

《数字电路》期终考试试卷

《数字电路》期终考试试卷

《数字电路》期终考试试卷2.在数字电路中,用来存放二进制数据或代码的电路称为__________。

3.在数字电路中,产生脉冲的方法主要有两种:一种是利用各种形式的直接产生,一种是通过将其他波形变换成所需的矩形脉冲波形。

4.若一个逻辑电路在任何时刻产生的输出信号不仅与该时刻的输入信号有关,而且还与电路原来的状态有关,则称该电路为___________。

5.施密特触发器有两个不同的触发电平,存在 __ 。

二、选择题(每小题5分,共20分)1.(126)8=( )10A (86)10B (85) 10C (87) 10D (84)102. (219) 10=( )16A (DB) 16B (DA) 16C (DC) 16D (DD) 163.用555定时器构成的多谐振荡器,输出矩形脉冲的周期是:A T=0.7(R1+2R2)CB T=0.7(R1+R2)C C T=0.7(2R1+R2)CD T=0.7(2R1-R2)C4.单稳态触发器的暂稳态持续时间t w=A t w=0.7RCB t w=0.6RC C t w=0.5RCD t w=0.4RC三、计算题(每小题10分,共60分)1.已知逻辑函数表达式为F=AB+A B,画出对应的逻辑图2.采用卡诺图化简逻辑函数 F=∑m(1,7,8)+∑d(3,5,9,10,12,14,15)3.分析如图所示电路的逻辑功能4.对负边沿JK触发器加输入信号CP、J、K,波形如下图所示。

试画出输出端Q的波形,设初态Q n=05.试写出该时序电路的驱动方程、状态方程、输出方程。

6.试用4选1数据选择器实现组合逻辑函数L(A、B、C)=A B C+A B C+AB。

数字电子期中试题答案

数字电子期中试题答案

期中检测题A (共100分,120分钟)一、填空题:(每空0.5分,共20分)1、在时间上和数值上均作连续变化的电信号称为 模拟 信号;在时间上和数值上离散的信号叫做 数字 信号。

2、数字电路中,输入信号和输出信号之间的关系是 逻辑 关系,所以数字电路也称为 逻辑 电路。

在 逻辑 关系中,最基本的关系是 与逻辑 、 或逻辑 和 非逻辑 关系,对应的电路称为 与 门、 或 门和 非 门。

3、三态门除了 “1” 态、 “0” 态,还有第三种状态 高阻 态。

4、一般TTL 门和CMOS 门相比, TTL 门的带负载能力强, CMOS 门的抗干扰能力强。

5、在化简的过程中,约束项可以根据需要看作 0 或 1 。

6、用来表示各种计数制数码个数的数称为 基数 ,同一数码在不同数位所代表的 位权 不同。

十进制计数各位的 基 是10, 位权 是10的幂。

7、卡诺图是将代表 最小项 的小方格按 相邻 原则排列而构成的方块图。

8、两个与非门构成的基本RS 触发器的功能有 置0 、 置1 和 保持 。

电路中不允许两个输入端同时为 0 ,否则将出现逻辑混乱。

9、JK 触发器具有 置0 、 置1 、 保持 和 翻转 四种功能。

欲使JK 触发器实现n n Q Q =+1的功能,则输入端J 应接 1 ,K 应接 1 。

10、时序逻辑电路的输出不仅取决于 输入 的状态,还与电路 已存 的现态有关。

11、触发器的逻辑功能通常可用特征方程 、 功能真值表 、 状态图和 时序图 四种方法来描述。

二、判断正误题(每小题1分,共10分)1、组合逻辑电路的输出只取决于输入信号的现态。

(对)2、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。

(错)3、74LS138集成芯片可以实现任意变量的逻辑函数。

(错)4、74系列集成芯片是双极型的,CC40系列集成芯片是单极型的。

(对)5、仅具有保持和翻转功能的触发器是RS 触发器。

(错)6、同步时序逻辑电路中各触发器的时钟脉冲CP 不一定相同。

数字电路期中试卷(答案)

数字电路期中试卷(答案)

三、简答题 (每小题5分,共25分)1、用真值表证明等式:)(B A ⊕⊙A C =⊙)(C B ⊕ 证明:真值表如下:A B C B A ⊕C B ⊕)(B A ⊕⊙C A ⊙)(C B ⊕0 0 0 0 0 1 1 0 0 1 0 1 0 0 0 1 0 1 1 0 0 0 1 1 1 0 1 1 1 0 0 1 0 0 0 1 0 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 0 0 0由上述真值表(的后两列)知:)(B A ⊕⊙A C =⊙)(C B ⊕2、用代数法化简函数:ADCBD D C B C B ABD D ABC L +++⋅+=)(解:CB AB AC B AD A C B C AD AC B C B ABD ABC D C B C B ABD ABC D C B C B ABD ABCD D ABC ADCBD D C B C B ABD D ABC L +=+=++=++=++=+++=+++++=+++⋅+=)()()()()(3、用卡诺图法化简函数:∑∑+=)96,3,21()15,1312,111075,0(),,,(,,d ,,,,m D C B A R 解:画出卡诺图并化简,得D C B C AB B A R +++=4、分析下列功能表,说明其功能。

解:由功能表知:(1)功能表是4线-2线优先编码器的功能表;(2)此优先编码器有1个输入使能控制端E ,高电平有效;(3)有4个输入端,优先级别从3I 、2I 、1I 、0I 依次降低,且为高电平有效; (4)有1个输出指示端GS ,低电平有效;(5)有2个输出端1Y 、0Y ,高电平有效,权值分别为2、1。

(6)优先编码器的输出为:321I I Y +=,3210I I I Y +=,3210I I I I GS =5、根据下图所示4选1数据选择器实现的组合电路,写出输出F 的逻辑表达式,并化成最简“与或”表达式。

《数字电子》期中30份

《数字电子》期中30份

第二学期期中考试试卷《数字电子》班级姓名一、选择题(共15小题,每小题1分,共15分)1、下列说法中不属于基本逻辑关系的是()A、与B、或C、非D、与或非2、符合说法“决定某一事件发生的几个条件中有一个发生,则该事件必然发生”的逻辑关系称为()A、与逻辑B、或逻辑C、非逻辑D、与门3、TTL与非门的第一级为三发射极晶体管,可以把它看成由()个二极管。

A、3B、4C、2D、54、基本逻辑门中不包含的是()A、同或门B、异或门C、与门D、非门5、将八进制数270转换为二进制数为()A、10111011B、10011110C、10111000D、110111006、计算机中存贮资料图片等使用的数制是()A、十进制B、二进制C、八进制D、十六进制7、关于半加器的说法中正确的是()A、半加器可适用多位二进制数的相加B、输入信号有三个C、不考虑低位进位信号D、输出有本位信号和进位信号组成,故考虑进位信号8、半加器的本位相加和的表达式为()A、S=A B+BAB、A BC、ABD、A B+AB9、反相器是那种逻辑门()的另一种说法。

A、与非门B、或非门C、同或门D、非门10、分立元件电路是由()组装而成的门电路。

A、仅由二极管B、电阻和二极管C、晶体管和电阻D、电阻、二极管和晶体管11、一位十六进制数可以由()为二进制数表示A、 2B、3C、 4D、112、十进制数转换为二进制数的方法是()A、按权展开B、连除2取余顺序排列C、连除2取余倒序排列D、除2去余13、数字42DCH是一个()A、八进制数B、六进制数C、十六进制数D、BCD码14、将十进制数51转化为二进制数正确的应是()A、110011B、101110C、111010D、10101115、二-十进制编码器的说法中将正确的填入括号()A、低电平有效B、又称BCD编码器C、将二进制数编成十进制数D、有四个输入端和十个输出端二、填空题(每空1分,共20分)1、数字逻辑中基本的逻辑关系有、、三种。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

2014—2015学年度《数电》期中考试试卷
班别 姓名: 学号:
题 号 一 二 三 四 五 总 分 得 分
一、 填空题(每空1分,共25分)
1、常用数制有十进制、 、 等。

2、在逻辑代数中,A+1= ;B+B = 。

3、数字电路的基本逻辑关系有 、 、 ,基本逻辑运算有 、 、 。

4、逻辑代数中的变量只有 和 两种取值。

5、(123.75)10= ( )2
6、(1010110010011)2= ( )16
7、(10110)2=( )10
8、数字电路中基本逻辑门是 、 、 。

常用的复合门电路有 、 、 、 。

9、与非门实现的逻辑功能为 。

异或门实现的逻辑功能是 。

10、如果把两输入与非门的两个输入端连在一起使用,它将成为一个 门。

二、 选择题(每题2分,共20分)
1、逻辑代数中的摩根定律可表示为C B A ⋅⋅=( )。

A 、C
B A ++ B 、A ·B ·
C C 、A +B +C
D 、A +B ·C 2、有10101的二进制代码,表示十进制数为( )。

A 、11
B 、21
C 、25
D 、17 —
3、图中这个电路实现什么功能( )
A 、Y=1
B 、Y=0
C 、Y=A
D 、Y= A 4、模拟电路与脉冲电路的不同在于( ) 模拟电路的晶体管多工作在开关状态 脉冲电路的晶体管多工作在饱和状态 模拟电路的晶体管多工作在截止状态 脉冲电路的晶体管多工作在开关状态
≥1 A Y
5、若逻辑函数L=A+ABC+BC+B C,则L可化简为()
A、L=A+BC
B、L=A+C
C、L=AB+B C
D、L=A
6、在何种输入情况下,“或非”运算的结果是逻辑0,不正确的是( )
A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1,其他输入为0。

7、.一位十六进制数可以用多少位二进制数来表示?()
A.1
B.2
C.4
D. 16
8、以下表达式中符合逻辑运算法则的是()
A.C·C=C2
B.1+1=10
C.0<1
D.A+1=1
9、四位16进制数最大的数是()
A.1111 B .7777 C. FFFF D 都不是
10、以下表达式中符合逻辑运算法则的是()
四、化简与计算(25分)
1、B A B A B A AB Y +++=
2、BD C A AB D A AD Y ++++=
3、C B A ABC Y +++=
4、计算下列用补码表示的二进制数的代数和。

(1) 01001101+00100110 (2)10011101+01001011
五、有三种化学药品A、B、C,它们之间绝对不能混合使用,试设计一个报警系统,当出现同时取用其中两种药品时给出警示信号。

(15分)
(3)画出逻辑电路。

相关文档
最新文档