05级计算机组成原理本科期末试题A带答案(史岚)
计算机组成原理期末考试试卷及答案
计算机组成原理期末考试试卷(1)
一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。
A. 11001011 B。 11010110 C. 11000001 D。11001001
2.在定点二进制运算器中,减法运算一般通过______ 来实现。 A.补码运算的二进制加法器 B. 补码运算的二进制减法器C。补码运算的十进制加法器 D。原码运算的二进制减法器
3.下列关于虚拟存储器的说法,正确的是_B___.
A.提高了主存储器的存取速度
B.扩大了主存储器的存储空间,并能进行自动管理和调度
C. 提高了外存储器的存取速度
D. 程序执行时,利用硬件完成地址映射
4.下列说法正确的是__B__。
A。存储周期就是存储器读出或写入的时间
B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取
C。双端口存储器在左右端口地址码不同时会发生读/写冲突
D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式
5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。
A。堆栈 B。立即 C。隐含 D. 间接
6.指令系统中采用不同寻址方式的目的主要是___D___ 。A.实现存储程序和程序控制B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D.缩短指令长度,扩大寻址空间,提高编程灵活性
7.下列说法中,不符合RISC指令系统特点的是__B__。
2023年计算机组成原理本科期末试题A带答案史岚
东北大学考试试卷(A 卷) 2023—2023学年第 一 学期
课程名称: 计算机构成原理(共5页,八个大题)
┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄
三、(10分)某计算机主存具有24bit地址和16 bit旳字长。问:
(1)该存储器能存储多少字节旳信息?
(2)假如用4M×4 bit旳SRAM芯片构成该存储器,需要多少片?
(3)用文字简要阐明这些SRAM芯片怎样组织并指出需要多少位地址做
芯片选择?
解答:
(1)32MB(32M个字节)
(2)需16片
(3)每4片4M×4 bit旳SRAM芯片并联成一种4M×16 bit旳单元,再
用4个这样旳单元(共16片)串联,四个单元旳选择及芯片选择使用24位地
址中旳高2位:A23和A22(A21~A0这22位为片内寻址用)。
…
…
…
……………○……………密……………○……………封……………○…………线………………………………
六、(12分)若某计算机有5级中断,中断响应优先级由高到低为1﹥2﹥3﹥4﹥5,而中断处理优先级由高到低为1﹥4﹥5﹥2﹥3。规定完毕如下工作:
(1)设计各级中断处理程序旳中断屏蔽码(设“1”为屏蔽,“0”为开放),规定将各个屏蔽码写在右面表格中。
(2)若在运行主程序旳t1时刻,同步出现第2、4级中断祈求,而在处理第4级中断过程中旳t2时刻,又同步出现1、3、5级中断祈求,试在下面所给坐标
图中画出CPU 运行程序旳轨迹,并规定在图中将t2时刻及各级中断程序处理完
计算机组成原理期末试题(本科卷)
绝密★启用前
《 》试卷A 第 1 页 共 1 页
计算机组成原理期末试题(本科卷) 一、 填空题
1 定点32位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是( )。
2 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为( )。
3 浮点加、减法运算的步骤是( )、( )、( )、( )、( )。
4 某计算机字长32位,其存储容量为64MB ,若按字编址,它的存储系统的地址线至少需要( )条。
5 一个组相联映射的Cache ,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共( )位,其中主存字块标记应为( )位,组地址应为( )位,Cache 地址共( )位。
6 CPU 从主存取出一条指令并执行该指令的时间叫( ),它通常包含若干个( )
,而后者又包含若干个( )。 7 某中断系统中,每抽取一个输入数据就要中断CPU 一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。该中断处理需要X 秒。另一方面,缓冲区内每存储N 个数据,主程序就将其取出进行处理,这种处理需要Y 秒,因此该系统可以跟踪到每秒( )次中断请求。
8 在计算机系统中,多个系统部件之间信息传送的公共通路称为( )。就其所传送信息的性质而言,在公共通路上传送的信息包括( )、( )、( )。
9 在虚存系统中,通常采用页表保护、段表保护和键保护方法实现( )保护。
10 安腾体系结构采用推测技术,利用( )推测方法和( )推测方法提高指令执行的并行度。 二、 计算题
《计算机组成原理》期末考试a试题及参考答案
………………………………装…………………………………订…………………………线……………………………
一. 填空题(每空2分,共40分)
1.一个较完善的指令系统应包含A. ______类指令,B. ______类指令,C. ______类指令,程序控制类
指令,I/O类指令,字符串类指令,系统控制类指令。
2.数的真值变成机器码可采用A. ______表示法,B. ______表示法,C.______表示法,移码表示法。
3.对存储器的要求是A. ______,B. ______,C. ______。为了解决这三方面的矛盾计算机采用多级存
储体系结构。
4.在计算机系统中,CPU对外围设备的管理处程序查询方式、程序中断方式外,还有A. ______方式,
B. ______方式,和
C. ______方式。
5.主存与cache的地址映射有A. ______、B. ______、组相连方式三种方式。其中组相连方式适度地
兼顾了前二者的优点,又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想。
6.CPU中至少有如下六类寄存器,除了A.______寄存器,B.______计数器,C.______寄存器外,还应
有通用寄存器,状态条件寄存器,数据缓冲寄存器。
7.设D为指令中的形式地址,I为基址寄存器,PC为程序计数器。若有效地址E = (PC) + D,则
为A.______寻址方式;若E = (I)+ D ,则为B.______ 寻址方式;若为相对间接寻址方式,则有效地址为C.______。
二. 选择题(每题2分,共20分)
2005级操作系统期末试卷A卷及答案
漳州师范学院
计算机科学与工程系计算机科学与技术专业 05 级《计算机操作系统》课程期末考试卷(A)
(2007—2008学年度第一学期)
班级_________学号____________姓名__________考试时间:
一、单项选择题(每小题1分,共 20 分)
1.下面关于操作系统的叙述中正确的是( A )。
A. 批处理作业必须具有作业控制信息
B. 分时系统不一定都具有人机交互功能
C. 从响应时间的角度看,实时系统与分时系统差不多
D. 由于采用了分时技术,用户可以独占计算机的资源
2.在非剥夺调度方式下,当( A )时,不会引起一进程从就绪态变为运
行态。
A.一个进程被创建后进入就绪态
B.一个进程从运行态变为等待态
C.运行的进程执行结束
D.一个进程从运行态变成就绪态
3.下面对进程的描述中,错误的是( C )。
A. 进程是动态的概念
B.进程有生命期
C. 进程是指令的集合
D.进程可以并发执行
4.在9个生产者、6个消费者共享容量为8的缓冲器的生产者-消费者问题
中,互斥使用缓冲器的信号量mutex的初始值为( A )。
A. 1
B. 6
C. 8
D. 9
5.一作业8:00达到系统,估计运行时间为1小时。若10:00开始执行该
作业,其响应比是( C )。
A. 2
B. 1
C. 3
D. 0.5
6.采用( B )不会产生内部碎片。
A.分页式存储管理
B.分段式存储管理
C.固定分区式存储管理
D.段页式存储管理
7.在请求分页存储管理中,若采用FIFO页面淘汰算法,则当可供分配的物理块数增加时,缺页中断的次数( D )。
(完整版)计算机组成原理期末考试试题及答案
计算机组成原理期末考试试题及答案
一、选择题
1、完整的计算机系统应包括______。D
A. 运算器、存储器和控制器
B. 外部设备和主机
C. 主机和实用程序
D. 配套的硬件设备和软件系统
2、计算机系统中的存储器系统是指______。D
A.RAM存储器
B.ROM存储器
C. 主存储器
D. 主存储器和外存储器
3、冯·诺依曼机工作方式的基本特点是______。B
A. 多指令流单数据流
B. 按地址访问并顺序执行指令
C. 堆栈操作
D. 存储器按内部选择地址
4、下列说法中不正确的是______。D
A. 任何可以由软件实现的操作也可以由硬件来实现
B. 固件就功能而言类似于软件,而从形态来说又类似于硬件
C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级
D. 面向高级语言的机器是完全可以实现的
5、在下列数中最小的数为______。C
A. (101001)2
B. (52)8
C. (101001)BCD
D. (233)16
6、在下列数中最大的数为______。B
A. (10010101)2
B. (227)8
C. (143)5
D. (96)16
7、在机器中,______的零的表示形式是唯一的。B
A. 原码
B. 补码
C. 反码
D. 原码和反码
9、针对8位二进制数,下列说法中正确的是______。B
A.–127的补码为10000000
B.–127的反码等于0的移码B
C.+1的移码等于–127的反码
D.0的补码等于–1的反码
9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。
计算机组成原理试题及答案05
本科生期末试卷五
一.选择题(每题1分,共10分)
1.对计算机的产生有重要影响的是:______。
A 牛顿、维纳、图灵
B 莱布尼兹、布尔、图灵
C 巴贝奇、维纳、麦克斯韦
D 莱布尼兹、布尔、克雷
2.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是______。
A 11001011
B 11010110
C 11000001
D 11001001
3.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是______。
A 全串行运算的乘法器
B 全并行运算的乘法器
C 串—并行运算的乘法器
D 并—串型运算的乘法器
4.某计算机字长32位,其存储容量为16MB,若按双字编址,它的寻址范围是______。
A 0—16M
B B 0—8M
C 0—8MB
D 0—16MB
5.双端口存储器在______情况下会发生读/ 写冲突。
A 左端口与右端口的地址码不同
B 左端口与右端口的地址码相同
C 左端口与右端口的数据码相同
D 左端口与右端口的数据码不同
6.程序控制类指令的功能是______。
A 进行算术运算和逻辑运算
B 进行主存与CPU之间的数据传送
C 进行CPU和I / O设备之间的数据传送
D 改变程序执行顺序
7.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。
A 主存中读取一个指令字的最短时间
B 主存中读取一个数据字的最长时间
C 主存中写入一个数据字的平均时间
D 主存中读取一个数据字的平均时间
8.系统总线中控制线的功能是______。
A 提供主存、I / O接口设备的控制信号响应信号
计算机组成原理期末考试试题及答案
计算机组成原理期末考试试题及答案
编辑整理:
尊敬的读者朋友们:
这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望(计算机组成原理期末考试试题及答案)的内容能够给您的工作和学习带来便利。同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。
本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快业绩进步,以下为计算机组成原理期末考试试题及答案的全部内容。
计算机组成原理试题
一、选择题(共20分,每题1分)
1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__.
A.立即数和栈顶;
B.暂存器;
C.栈顶和次栈顶;
D.累加器。
2.___C___可区分存储单元中存放的是指令还是数据。
A.存储器;
B.运算器;
C.控制器;
D.用户.
3.所谓三总线结构的计算机是指_B_____。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;
C.I/O总线、主存总线和系统总线三组传输线;
D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____B_。
A.128K;
B.64K;
C.64KB;
D.128KB。
5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的.
A.程序查询方式;
B.中断方式;
C.DMA方式;
D.通道。
6.在整数定点机中,下述第___B___种说法是正确的。
计算机组成原理期末考试试卷及答案
计算机组成原理期末考试试卷(1)
一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____.
A. 11001011
B. 11010110
C. 11000001 D。11001001
2.在定点二进制运算器中,减法运算一般通过______ 来实现。
A.补码运算的二进制加法器
B. 补码运算的二进制减法器
C. 补码运算的十进制加法器 D。原码运算的二进制减法器
3.下列关于虚拟存储器的说法,正确的是_B___。
A.提高了主存储器的存取速度
B.扩大了主存储器的存储空间,并能进行自动管理和调度
C。提高了外存储器的存取速度
D. 程序执行时,利用硬件完成地址映射
4.下列说法正确的是__B__.
A. 存储周期就是存储器读出或写入的时间
B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取
C。双端口存储器在左右端口地址码不同时会发生读/写冲突
D。在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。
A. 堆栈
B. 立即
C.隐含
D. 间接
6.指令系统中采用不同寻址方式的目的主要是___D___ 。
A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度
C.可以直接访问外存 D.缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。
四川大学2005计算机组成原理A卷
四川大学期末考试试题(闭卷)
(2005H2006学年第1学期)
课程号:课序号:课程名称:计算机组成原理(闭卷)任课教师: 适用专业:计算机科学适用年级:2003学生人数: 印题份数:学号:姓名:
四、回答题(每个5分,共20分)
1、比较组合逻辑控制和微程序控制的优缺点和应用场合。
2、请描述中断响应的过程。
3、1101的海明码是多少?请写出过程。
4、请描述接口的功能。
五、计算或设计(共25分)
1、(7 分)X= -0.1011,Y= -0.1101 用补码一位乘法计算[XY]补=?
2、(7分)用4K x 8的存储器芯片构成12K x 16位的存储器,共需多少片?如果CPM勺信号线有读写控制信号R/W (低电平为写),地址线为A15 ~ A0,存储器芯片的控制信号有CS (低电平有效)和WE(低电平有效),请画出此存储器与CPU勺连接。
3、(11分)设一处理器的数据通路图如后所示,整个数据通路采用单向总线结构,寄存器采用独立寄存器结构。
试根据此图拟出
(1)ADD X(R1) X(R0)指令的执行流程图。
(2)ST1的操作时间表。
计算机组成原理期末考试试卷及答案
计算机组成原理期末考试试卷及答案
计算机组成原理期末考试试卷(1)⼀.选择题(下列每题有且仅有⼀个正确答案,每⼩题2分,共20分)
1.假设下列字符码中最后⼀位为校验码,如果数据没有错误,则采⽤偶校验的字符码的是____。
A. 11001011
B. 11010110
C. 11000001 D。11001001
2.在定点⼆进制运算器中,减法运算⼀般通过______ 来实现。
3. A.补码运算的⼆进制加法器 B. 补码运算的⼆进制减法器
4. C. 补码运算的⼗进制加法器 D. 原码运算的⼆进制减法器
5.下列关于虚拟存储器的说法,正确的是_B___。
A.提⾼了主存储器的存取速度
B.扩⼤了主存储器的存储空间,并能进⾏⾃动管理和调度
C. 提⾼了外存储器的存取速度
D. 程序执⾏时,利⽤硬件完成地址映射
6.下列说法正确的是__B__。
A. 存储周期就是存储器读出或写⼊的时间
B. 双端⼝存储器采⽤了两套相互独⽴的读写电路,实现并⾏存取
C. 双端⼝存储器在左右端⼝地址码不同时会发⽣读/写冲突
D. 在cache中,任意主存块均可映射到cache中任意⼀⾏,该⽅法称为直接映射
⽅式
7.单地址指令中,为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个操作数⼀般采⽤__C__寻址⽅式。
A. 堆栈
B. ⽴即
C.隐含
D. 间接
8.指令系统中采⽤不同寻址⽅式的⽬的主要是___D___ 。
9.A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度
10. C .可以直接访问外存 D 。缩短指令长度,扩⼤寻址空间,提⾼编
05级计算机组成原理本科期末试题A带答案课件
1 东北大学考试试卷(A 卷)
2007—2008 学年第 一 学期
课程名称: 计算机组成原理 ┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄
一、 (10分)填空题(每小题1分,答在各小题下面空白处)
……………○……………密……………○……………封……………○…………线………………………………
……………○…
3
解答:
(1)设计该存储器共需要这样的DRAM 芯片片数为——
(4K×8bit )/(1K×1bit )=32片。
(2)存储体组成示意图如右图(第六题答图)所示。
……………○……………密……………○……………封……………○…………线………………………………
4
……………○……………密……………○……………封……………○…………线………………………………
……………○
5
……………○……………密……………○……………封……………○…………线……………………
…
计算机组成原理试卷A卷及答案
一、选择题(每题2分,共18分)
1、下列关于冯•诺依曼型计算机的描述,不正确的是__C____。
A)计算机硬件系统由运算器、存储器、控制器、输入设备、输出设备五大部件组成
B)指令和数据在存储器中都是二进制码存储
C)指令存储器和数据存储器独立分设在不同的存储器
D)存储程序并按地址顺序执行是CPU自动工作的关键
2、若机器数为补码,某寄存器中的内容为BF(十六进制),则该寄存器存储的数据真值是__B____(用十进制表示)。
A)65 B)-65 C)64 D)-64
3、下列关于存储器的描述,不正确的是__C____。
A)SRAM和DRAM都是易失性存储器
B)ROM存储器内容是预置的,固定的,无法改写
C)多模块交叉存储器主要是解决主存空间不够大的问题
D)cache存储器是为了解决CPU和主存之间在速度上不匹配的问题
4、下列关于RISC的描述中,不正确的是___C___。
A)指令条数比CISC少
B)指令长度固定,指令格式种类少,寻址方式种类少
C)在程序中出现频率占80%的指令占指令总数的20%
D)只有取数/存数指令访问存储器
5、设机器数字长为16位,一个容量为32MB的存储器,CPU按半字长寻址,其寻址范围是___C____。
A)223 B)224 C)225 D)226
6、在程序的执行过程中,cache与主存的地址映射是由__D____。
A)程序员调度的
B)操作系统管理的
C)由程序员和操作系统共同协调完成的
D)硬件自动完成的
7、下列关于指令的描述,不正确的是___A____。
A)指令周期是指CPU执行某条指令的时间
计算机组成原理试卷及其答案(A卷5套)
计算机组成原理试卷及答案(A卷5套)
试卷 A-01
一.选择题(每小题1分,共10分)
1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于_______计算机。
A 并行
B 冯•诺依曼
C 智能
D 串行
2若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。
A 阶符与数符相同为规格化数
B 阶符与数符相异为规格化数
C 数符与尾数小数点后第一位数字相异为规格化数
D数符与尾数小数点后第一位数字相同为规格化数
3定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是______。
A -215 ~ +(215 -1)
B -(215 –1)~ +(215 –1)
C -(215 +1)~ +215
D -215 ~ +215
4某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为______。
A 64,16
B 16,64
C 64,8
D 16,16。
5交叉存贮器实质上是一种______存贮器,它能_____执行______独立的读写操作。
A 模块式,并行,多个
B 模块式串行,多个
C 整体式,并行,一个
D 整体式,串行,多个
6用某个寄存器中操作数的寻址方式称为______寻址。
A 直接
B 间接
C 寄存器直接
D 寄存器间接
7流水CPU 是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一个 m段流水CPU______。
A 具备同等水平的吞吐能力 B不具备同等水平的吞吐能力
C 吞吐能力大于前者的吞吐能力 D吞吐能力小于前者的吞吐能力
全国2005年4月高等教育自学考试计算机组成原理试题历年试卷
做试题,没答案?上自考365,网校名师为你详细解答!
全国2005年4月高等教育自学考试
计算机组成原理试题
课程代码:02318
第一部分选择题(共15分)
一、单项选择题(本大题共15小题,每小题1分,共15分)在每小题列出的四个备选项中只
有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。
1.若[X]补=0.1011,则真值X=( )
A.0.1011
B.0.0101
C.1.1011
D.1.0101
2.若十六进制数为B5.4,则相应的十进制数为( )
A.176.5
B.176.25
C.181.25
D.181.5
3.一个n+1位整数原码的数值范围是( )
A.-1n+1<x<2n-1
B.-2 n+1≤x<2 n-1
C.-2 n+1<x≤2n-1
D.-2 n+1≤x≤2 n-1
4.若采用双符号位补码运算,运算结果的符号位为01,则( )
A.产生了负溢出(下溢)
B.产生了正溢出(上溢)
C.结果正确,为正数
D.结果正确,为负数
5.已知一个8位寄存器的数值为11001010,将该寄存器小循环左移一位后,结果为( )
A.01100101
B.10010100
C.10010101
D.01100100
6.动态存储器的特点是( )
A.工作中存储内容会产生变化
B.工作中需要动态改变访存地址
C.工作中需要动态地改变供电电压
D.需要定期刷新每个存储单元中存储的信息
7.组相联映象和全相联映象通常适合于( )
A.小容量Cache
B.大容量Cache
C.小容量ROM
D.大容量ROM
计算机组成原理试卷A及答案
《计算机组成原理》试卷A
一、单项选择题(本大题共15小题,
每小题1分,共15分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在题后的括号内。
1.若十进制数为13
2.75,则相应的十六进制数为( )。
A.21.3
B.84.c
C.24.6
D.84.6
2.若x=1011,则[x]补=( )。
A.01011
B.1011
C.0101
D.10101
3.某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为( )。
A.2-9
B.2-8
C.1-2-7
D.2-7
4.设某浮点数共12位。其中阶码含1位阶符共4位,以2为底,初码表示;尾数含1位数符共8位,补码表示,规格化。则该浮点数所能表示的最大正数是( )。
A.27
B.28
C.28-1
D.27-1
5.原码乘法是指( )
A.用原码表示乘数与被乘数,直接相乘
B.取操作数绝对值相乘,符号位单独处理
C.符号位连同绝对值一起相乘
D.取操作数绝对值相乘,乘积符号与乘数符号相同
6.一般来讲,直接映象常用在( )
A.小容量高速Cache
B.大容量高速Cache
C.小容量低速Cache
D.大容量低速Cache
7.下列存储器中,( )速度最快。
A.硬盘
B.光盘
C.磁带
D.半导体存储器
8.采用直接寻址方式,则操作数在( )中。
A.主存
B.寄存器
C.直接存取存储器
D.光盘
9.零地址指令的操作数一般隐含在( )中。
A.磁盘
B.磁带
C.寄存器
D.光盘
10.微程序存放在( )
A.主存中
B.堆栈中
C.只读存储器中
D.磁盘中
11.在微程序控制方式中,机器指令和微指令的关系是( )。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
1
东北大学考试试卷(A 卷)
2007—2008 学年第 一 学期
课程名称: 计算机组成原理
┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄ 总分 一 二 三 四 五 六 七 八 得分 得分 学 院
班 级 学 号 姓 名 ……
………○……
………
密
…………
…○…
…………封……
………○…………线……………………………
…
一、 (10分)填空题(每小题1分,答在各小题下面空白处) 1.16位(包括1位符号位)的定点小数,若用补码表示,其表示的真值范围是 。
-1~1-2-
15 2.DRAM 存储器之所以需要刷新是因为 。 有电荷泄漏,需定期补充
3.计算机的存储器采用分级存储体系的主要目的是 。 解决存储器在容量、速度、价格上的矛盾 4.组合逻辑控制的计算机经常采用三级的时序体制,这三级的具体名称是: 。 主状态周期-节拍电位-节拍脉冲 5.某SRAM 芯片,其容量为128K×16位,除电源和接地端外,该芯片引
出线的最少数目是 。 35
6.微指令格式可分为水平型和垂直型两类,其中 型微指令用较长
的微程序结构换取较短的微指令结构。 垂直
7.某些计算机的中断分为不可屏蔽中断和可屏蔽中断,CPU 对 中断必须响应。 不可屏蔽
8.在I/O 设备单独编址的方式中,输入输出操作使用 指令实现。 专门的I/O
9.软件和硬件在逻辑功能上是 的,从系统的角度看,软件和硬件之间的界面即指令系统。 等效
10.指令周期是指 的时间。
CPU 从内存中取出一条指令、分析该指令及执行完该指令所需要 二、(10分)判断题(判断下面每小题的叙述是否正确,在各小题后的括号内用“正确”/“错误”表示判断的结果。每小题1分) 1.在微指令中对微命令采用字段译码法时,一般将相容性微命令编在同一个字段中。( 错误 ) 2.CPU 响应中断期间仍执行原程序。( 错误 ) 3.相联存储器是按内容(关键字段)寻址的存储器。( 正确 )
4.主存都是由易失性的随机读/写存储器构成的。( 错误 ) 5.广泛采用的奇偶校验码,既能检测出奇数个数位的出错,又能检测出偶数个数位的
出错。( 错误 ) 6.在统一编址方式下,一个具体地址只对应I/O 设备(端口)或者只对应内存单元。( 正确 ) 7.在中断响应中,保护断点由用户编程完成。( 错误 ) 8.半导体存储器的存取时间和存取周期是不相等的。( 正确 ) 9.双端口存储器中的“双端口”是指分离的读端口和写端口,这样使得CPU 可以同时对该存储器进行读、写操作。( 错误 ) 10.微程序控制方式和硬布线方式相比,前者可以使指令的执行速度更快。(错误 ) 五、(15分)画出组合逻辑控制器框图,根据指令处理过程,结合
该框图中部件简要说明组合逻辑控制器的工作原理。
2 解答: ①全加器进位逻辑表达式为—— Ci+1=AiBi+(A i ⊕Bi )Ci 可写为Ci+1=Gi+PiCi ,其中Ai 和Bi 为参加 运算的两个二进制位,Ci 为低位传来的进位; ②用n 个这样的全加器构成并行加减法器时,进位的生成成为影响运算速度
的关键,故考虑有罪地位进位和操作数同时生成所有其他所需进位应是最为理 想。现已n=4为例带入上面逻辑表达式: C1=G0+P0C0 C2=G1+P1C1,将上式C1带入则C2=G1+P1G0+P1P0C0,同理有 C3=G2+P2C2=G2+P2G1+P2P1G0+P2P1P0C0 C4=G3+P3C3=G3+P3G2+P3P2G1+P3P2P1G0+P3P2P1P0C0 可见各个进位之间不必一一等待,可经同样延迟时间得到。将同时生成的各个 C 送去求和,即可同时得到加减法器的运算结果。此称并行或先行进位。
③加减法器中使用先行进位就是为了加快加减运算的速度。
解答: ① 三级存储体系主要有“高缓-主存”层次及“主存-辅存”层次构成(或答: 高缓、主存、辅存);其中高缓即Cache 一般由SRAM 构成,主存由DRAM 构
成,辅存由磁、光及磁光存储器构成。CPU 可访问Cache 、主存;Cache 和主存 之间可交换数据;主存和辅存之间可交换数据;但是CPU 能直接访问辅存。 ②Cache-主存之间主要依据程序运行的局部性原理,将CPU 近期要访问的信息 按某种规则从主存映射到较之容量小、速度快、位于CPU 和主存之间的Cache 中, 使CPU 访问这个快速的存储器,从而弥补了主存在速度上的不足。一旦Cache 中无法在装入主存映射过来的内容,就使用适当的替换算法进行旧块的淘汰及新 块的装入。Cache 的全部功能由硬件实现。
……
…
…
…○………
…
…
密
…
…………○
…
…
…
……封………
…
…
○
…
………线…
…
…
…
……………………
…○…
…………○………
三、(10分)请使用全加器的进位逻辑表达式阐述先行进位的概念,并说明为什么要在并行加/减法器中考虑采用先行进位方式。 解答:组合逻辑控制器框图如第五题答图所示(二者均可,也可用其他合理画法给出)。 完成一条指令经过取指阶段和执行阶段——
(控制器工作原理从图中按这两个阶段进行细节说明即可;执行阶段可任意以某常见指令
为例,略)
微操作命令
序列形成部件PC
OP ADDR
ID
时序电路控制台
中断系统
状态控制条件
+1
至运算器至存储器至输入设备至输出设备组合逻辑控制器参考框图之一
组合逻辑线路N ……微操作控制信号
C1 Cn
指令
译码器…
I1
Im
指令寄存器IR 结果反馈信息B1
Bj …
节拍电位/节拍脉冲发生器启动
停止
时钟
复位
M1 …Mi T1 …Tk
组合逻辑控制器参考框图之二
第五题答图 组合逻辑控制器框图(参考)