05级计算机组成原理本科期末试题A带答案(史岚)

合集下载

计算机组成原理期末考试及答案

计算机组成原理期末考试及答案

计算机组成原理期末考试及答案A卷基础知识(50分)1、名词解释(10分)机器字长SRAMEPROM指令系统微指令2、选择题(10分)1)设字长32位,使⽤IEEE格式,则阶码采⽤______表⽰。

A.补码B. 原码C. 移码D. 反码2) 四⽚74181ALU和⼀⽚74182CLA器件相配合,具有如下进位传递功能______。

A.形波进位B. 组内先⾏进位,组间先⾏进位C.组内先⾏进位,组间⾏波进位D. 组内形波进位,组间先⾏进位3) 某SARM芯⽚,其存储容量为64K×16位,该芯⽚的地址线数⽬和数据线数⽬分别是___。

A. 16, 16 B .16, 64, C. 64, 8 D. 64, 164)单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个数常需采⽤______。

A. 堆栈寻址⽅式B. ⽴即寻址⽅式C. 隐含寻址⽅式D. 间接寻址⽅式微5)程序控制器中,机器指令与微指令的关系是______。

A.每⼀条机器指令由⼀条微指令来执⾏B.⼀段机器指令组成的程序可由⼀条微指令执⾏C.⼀条微指令由若⼲条机器指令组成D. 每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏3、填空题(10分)1)存储___①___并按__②____顺序执⾏,这是冯?诺依曼型计算机的⼯作原理。

2)相联存储器是按③访问的存储器。

3) 主存与cache的地址映射有__④___、⑤、⑥三种⽅式。

4)通常指令编码的第⼀个字段是⑦。

5) 异步通信⽅式可分为⑧、⑨、⑩三种类型。

4、问答题(20分)1)在计算机中,为什么要采⽤多级结构的存储器系统2)简述CPU的功能.3)试⽐较⽔平型微指令与垂直型微指令。

4)简述总线集中控制的优先权仲裁⽅式。

⼆、综合应⽤(50分)1、已知X=-0.1101,Y=0.1011,试⽤补码⼀位乘法计算X×Y (15分)2、指令格式如下所⽰。

OP为操作码字段,试分析指令格式特点。

计算机组成原理 本科生期末试卷1~5选择填空答案

计算机组成原理 本科生期末试卷1~5选择填空答案

本科生期末试卷(一)一、选择题(每小题1分,共15分)1 从器件角度看,计算机经历了五代变化。

但从系统结构看,至今绝大多数计算机仍属于(冯.诺依曼)计算机。

2 某机字长32位,其中1位表示符号位。

若用定点整数表示,则最小负整数为(-(231-1) )。

3 以下有关运算器的描述,(算术运算与逻辑运算)是正确的。

4 EEPROM是指(电擦除可编程只读存储器)。

5 常用的虚拟存储系统由(主存-辅存)两级存储器组成,其中辅存是大容量的磁表面存储器。

6 RISC访内指令中,操作数的物理位置一般安排在(两个通用寄存器)。

7 当前的CPU由(控制器、运算器、cache)组成。

8 流水CPU是由一系列叫做“段”的处理部件组成。

和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(具备同等水平)。

9 在集中式总线仲裁中,(独立请求)方式响应时间最快。

10 CPU中跟踪指令后继地址的寄存器是(程序计数器)。

11 从信息流的传输速度来看,(单总线)系统工作效率最低。

12 单级中断系统中,CPU一旦响应中断,立即关闭(中断屏蔽)标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。

13 安腾处理机的典型指令格式为(41位)位。

14 下面操作中应该由特权指令完成的是(从用户模式切换到管理员模式)。

15 下列各项中,不属于安腾体系结构基本特征的是(超线程)。

二、填空题(每小题2分,共20分)1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(IRA )码。

2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。

其中阶码E的值等于指数的真值( e )加上一个固定的偏移值(127 )。

3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。

4 虚拟存储器分为页式、(段)式、(段页)式三种。

《计算机组成原理》期末考试a试题及参考答案

《计算机组成原理》期末考试a试题及参考答案

………………………………装…………………………………订…………………………线……………………………一. 填空题(每空2分,共40分)1.一个较完善的指令系统应包含A. ______类指令,B. ______类指令,C. ______类指令,程序控制类指令,I/O类指令,字符串类指令,系统控制类指令。

2.数的真值变成机器码可采用A. ______表示法,B. ______表示法,C.______表示法,移码表示法。

3.对存储器的要求是A. ______,B. ______,C. ______。

为了解决这三方面的矛盾计算机采用多级存储体系结构。

4.在计算机系统中,CPU对外围设备的管理处程序查询方式、程序中断方式外,还有A. ______方式,B. ______方式,和C. ______方式。

5.主存与cache的地址映射有A. ______、B. ______、组相连方式三种方式。

其中组相连方式适度地兼顾了前二者的优点,又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想。

6.CPU中至少有如下六类寄存器,除了A.______寄存器,B.______计数器,C.______寄存器外,还应有通用寄存器,状态条件寄存器,数据缓冲寄存器。

7.设D为指令中的形式地址,I为基址寄存器,PC为程序计数器。

若有效地址E = (PC) + D,则为A.______寻址方式;若E = (I)+ D ,则为B.______ 寻址方式;若为相对间接寻址方式,则有效地址为C.______。

二. 选择题(每题2分,共20分)1、在多级存储体系中,“cache—主存”结构的作用是解决______的问题。

A.主存容量不足B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存与CPU速度不匹配2、采用虚拟存贮器的主要目的是______。

A.提高主存贮器的存取速度B.扩大主存贮器的存贮空间,并能进行自动管理和调度C.提高外存贮器的存取速度D.扩大外存贮器的存贮空间3、二地址指令中,操作数的物理位置不可以安排在______。

2023年计算机组成原理本科期末试题A带答案史岚

2023年计算机组成原理本科期末试题A带答案史岚

东北大学考试试卷(A 卷) 2023—2023学年第 一 学期课程名称: 计算机构成原理(共5页,八个大题)┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄三、(10分)某计算机主存具有24bit地址和16 bit旳字长。

问:(1)该存储器能存储多少字节旳信息?(2)假如用4M×4 bit旳SRAM芯片构成该存储器,需要多少片?(3)用文字简要阐明这些SRAM芯片怎样组织并指出需要多少位地址做芯片选择?解答:(1)32MB(32M个字节)(2)需16片(3)每4片4M×4 bit旳SRAM芯片并联成一种4M×16 bit旳单元,再用4个这样旳单元(共16片)串联,四个单元旳选择及芯片选择使用24位地址中旳高2位:A23和A22(A21~A0这22位为片内寻址用)。

……………………○……………密……………○……………封……………○…………线………………………………六、(12分)若某计算机有5级中断,中断响应优先级由高到低为1﹥2﹥3﹥4﹥5,而中断处理优先级由高到低为1﹥4﹥5﹥2﹥3。

规定完毕如下工作:(1)设计各级中断处理程序旳中断屏蔽码(设“1”为屏蔽,“0”为开放),规定将各个屏蔽码写在右面表格中。

(2)若在运行主程序旳t1时刻,同步出现第2、4级中断祈求,而在处理第4级中断过程中旳t2时刻,又同步出现1、3、5级中断祈求,试在下面所给坐标图中画出CPU 运行程序旳轨迹,并规定在图中将t2时刻及各级中断程序处理完……………○……………密……………○……………八、(12分)通过本课程旳学习,你已经理解了一般单处理器计算机系统旳硬件构成,尤其是CPU旳构成和构造。

请回答如下问题:(1)列出CPU中各重要构成部件旳名称。

(2)用单总线合理连接上述部件及主存储器,规定画出连接图并在图中用箭头表明数据流动旳方向。

大学计算机组成原理期末考试试卷-附答案!..

大学计算机组成原理期末考试试卷-附答案!..

大学计算机组成原理期末考试试卷-附答案!..大学计算机组成原理期末考试试卷-附答案!(最新)..————————————————————————————————作者:————————————————————————————————日期:一、单项选择题1.运算器和控制器合称为( )A.主机B.外设C.ALUD.CPU4.补码加法运算是指( )A.操作数用补码表示,符号位单独处理B.操作数用补码表示,连同符号位一起相加C.操作数用补码表示,将加数变补,然后相加D.操作数用补码表示,将被加数变补,然后相加5.动态RAM存储信息依靠的是( )A.电容B.双稳态触发器C.晶体管D.磁场6.下列存储器中,属于半导体存储器的是( )A.硬盘B.动态存储器C.软盘D.光盘7.对于容量为8KB的存储器,寻址所需最小地址位数为( )A.2B.3C.12D.138.一条机器指令中通常包含的信息有( )A.操作码、控制码B.操作码、立即数C.地址码、寄存器号D.操作码、地址码9.下列指令助记符中表示减法操作的是( )A.ADDB.SUBC.ANDD.NEG10.从主存中取回到CPU中的指令存放位置是( )A.指令寄存器B.状态寄存器C.程序计数器D.数据寄存器11.指令执行所需的操作数不会..来自( )A.指令本身B.主存C.寄存器D.控制器12.微程序控制器将微程序存放在( )A.主存中B.寄存器中C.ROM中D.RAM中13.在一个串行传输系统中,每秒可传输12个字节的数据,其比特率是( )A.8bpsB.12bpsC.96bpsD.任意14.并行接口是指( )A.仅接口与外围设备之间采取并行传送B.仅接口与系统总线之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送15.在磁盘中实现输入输出的数据传送方式()A.只采取程序查询等待方式B.只采取程序中断方式C.只采取DMA方式D.既有DMA方式,也有中断方式1.定点小数的补码表示范围是( )A.-1+2-n≤X≤1-2-nB.-1+2-n≤X≤1+2-nC.-1≤X≤1-2-nD.-1≤X≤1+2-n3.在计算机中磁盘存储器一般用作( C )A.主存B.高速缓存C.辅存D.只读存储器4.为了减少指令中的地址个数,采用的有效办法是( D )A.寄存器寻址B.立即寻址C.变址寻址D.隐地址5.组合逻辑控制器与微程序控制器相比( B )A.组合逻辑控制器的时序系统比较简单B.微程序控制器的时序系统比较简单C.两者的时序系统复杂程度相同D.微程序控制器的硬件设计比较复杂8.二进制补码定点小数1.101表示的十进制数是( C )A.+1.625B.-0.101C.-0.375D.-0.6259.用1K×4的存储芯片组成4KB存储器,需要几片这样的芯片?( A )A.8片B.4片C.2片D.1片10.一地址指令是指( C )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数11.微程序存放在( C )A.堆栈存储器中B.主存储器中C.控制存储器中D.辅助存储器中12.CPU响应DMA请求的时间是( B )A.必须在一条指令执行完毕时B.必须在一个总线周期结束时C.可在任一时钟周期结束时D.在判明没有中断请求之后13.在同步控制方式中( A )A.每个时钟周期长度固定B.各指令的时钟周期数不变C.每个工作周期长度固定D.各指令的工作周期数不变14.CPU响应中断请求( C )A.可在任一时钟周期结束时B.可在任一总线周期结束时C.可在一条指令结束时D.必须在一段程序结束时14.CPU响应中断请求是在( A )A.一个时钟周期结束时B.一个总线周期结束时C.一条指令结束时D.一段程序结束时15.串行接口是指( B )A.接口与系统总线之间为串行传送B.接口与外设之间为串行传送C.接口的两侧都为串行传送D.接口内部只能串行传送3.若16进制数为13F,则其对应的八进制数为( B )A.377 B.477C.577 D.6774.在下列存储器中,属于顺序存取存储器的是( D )A.U盘B.光盘C.磁盘D.磁带5.在下列浮点数的表示中,属于规格化编码的是( A )A.1.101l×2-3B.1.001l×23C.0.0101×2-3D.0.001l×237.在下列磁盘数据记录方式中,不具有...自同步能力的方式是( C )A.FM B.PMC.NRZl D.MFM8.寄存器堆栈初始化时堆栈指针SP的值为( A )A.0B.1C.栈顶地址D.最大地址9.采用直接寻址方式的操作数存放在( B )A.某个寄存器中B.某个存储器单元中C.指令中D.输入/输出端口中11.比较硬连线控制器和微程序控制器,下列说法正确的是( A ) A.硬连线控制器结构简单规整B.硬连线控制器执行速度慢C.微程序控制器执行速度快D.微程序控制器容易实现复杂指令控制13.下列总线或接口中不属于...串行方式的是( D )A.PCI B.RS232C.UART D.USB15.控制DMA数据传送的是( A )A.DMA控制器B.CPUC.外设D.主存3.n+l位定点小数的反码表示范围是( A )A.-1+2-n≤X≤1-2-nB.-2n+1≤X≤2n-1C.-1-2n≤X≤1+2nD.-2n≤X≤-2n+15.若地址总线为A15(高位)~A0(低位),若用4KB的存储芯片组成8KB存储器,则加在各存储芯片上的地址线是(D )A.A11~A0B.A10~A0C.A9~A0D.A8~A07.在存储器堆栈结构中,在栈底为最大地址的堆栈操作中压栈是指( D )A.先使SP减1,再将数据存入SP所指单元B.先使SP加l,再将数据存入SP所指单元C.先将数据存入SP所指单元,再将SP减lD.先将数据存入SP所指单元,再将SP加18.下列寻址方式中,执行速度最快的是( A )A.寄存器寻址B.相对寻址C.直接寻址D.存储器间接寻址9.采用微序控制的主要目的是( B )A.提高速度B.简化控制器设计与结构C.使功能很简单的控制器能降低成本D.不再需要机器语言10.采用异步控制的目的是( A )A.提高执行速度B.简化控制时序C.降低控制器成本D.支持微程序控制方式12.外部设备接口是指( C )A.CPU与系统总线之间的逻辑部件B.系统总线与外部设备之间的逻辑部件C.主存与外围设备之间的逻辑部件D.运算器与外围设备之间的逻辑部件13.在磁盘中实现输入输出数据传送的方式( C )A.只采取程序查询等待方式B.只采取程序中断方式C.只采取DMA方式D.既有DMA方式,也有中断方式14.在CPU中,指令寄存器IR用来存放( A )A.正在执行的指令B.即将执行的指令C.已执行的指令D.指令地址15.中断屏蔽字的作用是( B )A.暂停外设对主存的访问B.暂停对某些中断的响应C.暂停对一切中断的响应D.暂停CPU对主存的访问4.在下列存储器中,属于挥发性的存储器是( D )A.ROMB.光盘C.磁盘D.RAM7.一地址指令是指( B )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数8.下列寻址方式中,执行速度最快的是( A )A.立即寻址B.寄存器间接寻址C.直接寻址D.相对寻址9.在微程序控制中,机器指令和微指令的关系是( B )A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微指令序列来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成10.同步控制方式是指( C )A.各指令的执行时间相同B.各指令占用的节拍数相同C.由统一的时序信号进行定时控制D.必须采用微程序控制方式11.CPU可直接访问的存储器是( D )A.虚拟存储器B.磁盘存储器C.磁带存储器D.主存储器14.在CPU中,程序计数器PC用来存放( D )A.现行指令B.下条指令C.操作数的地址D.下条指令的地址15.在磁盘的各磁道中( B )A.最外圈磁道的位密度最大B.最内圈磁道的位密度最大C.中间磁道的位密度最大D.所有磁道的位密度一样大7.零地址指令可选的寻址方式是(C)A.立即寻址B.间接寻址C.堆栈寻址D.寄存器寻址8.为了减少指令中的地址数,可以采用(B)A.直接寻址B.隐含寻址C.相对寻址D.变址寻址9.程序计数器是指(D)A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.存放下一条指令地址的寄存器10.在同步控制方式中(A)A.每个机器周期长度固定B.每个机器周期长度不固定C.每个工作周期长度固定D.各指令的机器周期数不变11.作为主要的控制方式,异步控制常用于(A)A.单总线结构中B.微型计算机中的CPU控制中C.组合逻辑控制器中D.微程序控制器中12.存放微程序的存储器是(D)A.主存B.硬盘C.随机存储器D.只读存储器13.并行接口是指(C)A.仅接口与系统总线之间采取并行传送B.仅接口与外围设备之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送14.主设备通常指(D)A.发送信息的设备B.接收信息的设备C.主要的设备D.申请并获取总线控制权的设备15.在磁盘数据记录方式中,用调频制记录数据“1”时,电流的变化方向是(C)A.0次B.1次C.2次D.无任何变化17.为了实现输入输出操作,指令中(D)A.必须指明外围设备的设备号B.必须指明外围接口中寄存器的地址码C.必须同时指明外围设备号与接口中寄存器的总线地址D.对单独编址方式,可以指明设备号或端口地址;对统一编址方式,可以指明寄存器的总线地址19.CPU响应中断的时机是(C)A.可在任一机器周期结束时B.可在任一工作周期结束时C.必须在一条指令执行完毕时D.必须在执行完当前程序段时20.在写磁盘过程中,适配器向主机发出DMA请求是在(B)A.扇区缓冲器满时B.扇区缓冲器空时C.寻道完成时D.启动磁盘时3.n+1位定点小数的补码表示范围是( B )A.1≤X≤1-2n B.-2n≤X≤2n-1C.1≤X≤1+2n D.2n≤X≤-2n +14.在下列存储器中,不属于...磁表面存储器的是( D )A.磁带B.磁盘C.磁鼓D.光盘7.在存储器堆栈结构中,堆栈指针SP的内容是( A )A.栈顶单元地址B.栈底单元地址C.栈顶单元内容D.栈底单元内容10.采用同步控制的目的是( C )A.提高执行速度B.简化控制时序C.满足不同操作对时间安排的需要D.满足不同设备对时间安排的需要14.在CPU中,数据寄存器DR是指( D )A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.可编程指定多种功能的寄存器15.在磁盘的各磁道中( D )A.最外圈磁道的道容量最大B.最内圈磁道的道容量最大C.中间磁道的道容量最大D.所有磁道的道容量一样大4.定点小数的补码表示范围是(C)A.-1<x<1B.-1<x≤1C.-1≤x<1D.-1≤x≤17.动态RAM的特点是(C)A.工作中存储内容会产生变化B.工作中需要动态地改变访存地址C.每次读出后,需根据原存内容重写一次D.每隔一定时间,需要根据原存内容重写一遍8.下列存储器中可在线改写的只读存储器是(B)A.EEPROMB.EPROMC.ROMD.RAM9.在计算机的层次化存储器结构中,虚拟存储器是指(C)A.将主存储器当作高速缓存使用B.将高速缓存当作主存储器使用C.将辅助存储器当作主存储器使用D.将主存储器当作辅助存储器使用10.单地址指令(D)A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能对单操作数进行加工处理,也能对双操作数进行运算D.无处理双操作数的功能12.在同步控制方式中(A)A.各指令的执行时间相同B.各指令占用的机器周期数相同C.由统一的时序信号进行定时控制D. CPU必须采用微程序控制方式13.CPU响应DMA请求的时间是(C)A.必须在一条指令执行完毕B.必须在一个总线周期结束C.可在任一时钟周期结束D.在判明设有中断请求之后14.在微程序控制中,机器指令和微指令的关系是(A)A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微程序来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成16.下列设备中,适合通过DMA方式与主机进行信息交换的是(B)A.键盘B.电传输入机C.针式打印机D.磁盘17.串行接口是指(C)A.接口与系统总线之间采取串行传送B.接口与外围设备之间采取串行传送。

2005级操作系统期末试卷A卷及答案

2005级操作系统期末试卷A卷及答案

漳州师范学院计算机科学与工程系计算机科学与技术专业 05 级《计算机操作系统》课程期末考试卷(A)(2007—2008学年度第一学期)班级_________学号____________姓名__________考试时间:一、单项选择题(每小题1分,共 20 分)1.下面关于操作系统的叙述中正确的是( A )。

A. 批处理作业必须具有作业控制信息B. 分时系统不一定都具有人机交互功能C. 从响应时间的角度看,实时系统与分时系统差不多D. 由于采用了分时技术,用户可以独占计算机的资源2.在非剥夺调度方式下,当( A )时,不会引起一进程从就绪态变为运行态。

A.一个进程被创建后进入就绪态B.一个进程从运行态变为等待态C.运行的进程执行结束D.一个进程从运行态变成就绪态3.下面对进程的描述中,错误的是( C )。

A. 进程是动态的概念B.进程有生命期C. 进程是指令的集合D.进程可以并发执行4.在9个生产者、6个消费者共享容量为8的缓冲器的生产者-消费者问题中,互斥使用缓冲器的信号量mutex的初始值为( A )。

A. 1B. 6C. 8D. 95.一作业8:00达到系统,估计运行时间为1小时。

若10:00开始执行该作业,其响应比是( C )。

A. 2B. 1C. 3D. 0.56.采用( B )不会产生内部碎片。

A.分页式存储管理B.分段式存储管理C.固定分区式存储管理D.段页式存储管理7.在请求分页存储管理中,若采用FIFO页面淘汰算法,则当可供分配的物理块数增加时,缺页中断的次数( D )。

A.减少B.增加C.无影响D.可能增加也可能减少8.若一个程序为多个进程所共享,那么该程序的代码在执行的过程中不能被修改,即程序应是( B )。

A. 可运行的B.可重入的C.可改变的D.可连接的9.虚拟存储管理系统的基础是程序的( A )理论。

A. 局部性B. 全局性C. 动态性D.虚拟性10.磁盘设备的I/O控制主要是采取( D )方式A. 位B.字节C. 帧D. DMA 11.SPOOLing技术的主要目的是( B )A.提高CPU和设备交换信息的速度B.提高独占设备的利用率C.减轻用户编程负担D.提供主,辅存接口12.在下列文件的物理结构中,( A )不利于文件长度动态增长。

(完整版)计算机组成原理期末考试试题及答案

(完整版)计算机组成原理期末考试试题及答案

(完整版)计算机组成原理期末考试试题及答案计算机组成原理期末考试试题及答案⼀、选择题1、完整的计算机系统应包括______。

DA. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实⽤程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

DA.RAM存储器B.ROM存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机⼯作⽅式的基本特点是______。

BA. 多指令流单数据流B. 按地址访问并顺序执⾏指令C. 堆栈操作D. 存储器按内部选择地址4、下列说法中不正确的是______。

DA. 任何可以由软件实现的操作也可以由硬件来实现B. 固件就功能⽽⾔类似于软件,⽽从形态来说⼜类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. ⾯向⾼级语⾔的机器是完全可以实现的5、在下列数中最⼩的数为______。

CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在下列数中最⼤的数为______。

BA. (10010101)2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表⽰形式是唯⼀的。

BA. 原码B. 补码C. 反码D. 原码和反码9、针对8位⼆进制数,下列说法中正确的是______。

BA.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、⼀个8位⼆进制整数采⽤补码表⽰,且由3个“1”和5个“0”组成,则最⼩值为______。

BA. –127B. –32C. –125D. –310、计算机系统中采⽤补码运算的⽬的是为了______。

CA. 与⼿⼯运算⽅式保持⼀致B. 提⾼运算速度C. 简化计算机的设计D. 提⾼运算的精度11、若某数x的真值为–0.1010,在计算机中该数表⽰为1.0110,则该数所⽤的编码⽅法是______码。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案计算机组成原理期末考试试卷(1)⼀.选择题(下列每题有且仅有⼀个正确答案,每⼩题2分,共20分)1.假设下列字符码中最后⼀位为校验码,如果数据没有错误,则采⽤偶校验的字符码的是____。

A. 11001011B. 11010110C. 11000001 D。

110010012.在定点⼆进制运算器中,减法运算⼀般通过______ 来实现。

3. A.补码运算的⼆进制加法器 B. 补码运算的⼆进制减法器4. C. 补码运算的⼗进制加法器 D. 原码运算的⼆进制减法器5.下列关于虚拟存储器的说法,正确的是_B___。

A.提⾼了主存储器的存取速度B.扩⼤了主存储器的存储空间,并能进⾏⾃动管理和调度C. 提⾼了外存储器的存取速度D. 程序执⾏时,利⽤硬件完成地址映射6.下列说法正确的是__B__。

A. 存储周期就是存储器读出或写⼊的时间B. 双端⼝存储器采⽤了两套相互独⽴的读写电路,实现并⾏存取C. 双端⼝存储器在左右端⼝地址码不同时会发⽣读/写冲突D. 在cache中,任意主存块均可映射到cache中任意⼀⾏,该⽅法称为直接映射⽅式7.单地址指令中,为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个操作数⼀般采⽤__C__寻址⽅式。

A. 堆栈B. ⽴即C.隐含D. 间接8.指令系统中采⽤不同寻址⽅式的⽬的主要是___D___ 。

9.A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度10. C .可以直接访问外存 D 。

缩短指令长度,扩⼤寻址空间,提⾼编程灵活性11.下列说法中,不符合RISC 指令系统特点的是__B__。

A. 指令长度固定,指令种类少B. 寻址⽅式种类尽量少,指令功能尽可能强C. 增加寄存器的数⽬,以尽量减少访存的次数D. 选取使⽤频率最⾼的⼀些简单指令,以及很有⽤但不复杂的指令 12.指令周期是指___C___。

13. A .CPU 从主存取出⼀条指令的时间 B .CPU 执⾏⼀条指令的时间 14. C .CPU 从主存取出⼀条指令加上执⾏这条指令的时间 D .时钟周期时间15.假设微操作控制信号⽤n C 表⽰,指令操作码译码输出⽤m I 表⽰,节拍电位信号⽤k M 表⽰,节拍脉冲信号⽤i T 表⽰,状态反馈信息⽤i B 表⽰,则硬布线控制器的控制信号n C 可描述为__D__。

计算机组成原理期末考试习题及答案

计算机组成原理期末考试习题及答案

计算机组成原理期末考试习题及答案《计算机组成原理》练习题一、单项选择题1. CPU向应中断的时间是__C ___ 。

A. 中断源提出请求;B .取指周期结束;C?执行周期结束; D .间址周期结束。

2 .下列说法中___C—正确的。

A. 加法指令的执行周期一定要访存;B. 加法指令的执行周期一定不访存;C. 指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D. 指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。

3. 垂直型微指令的特点是__C____。

A. 微指令格式垂直表示; B .控制信号经过编码产生;C?采用微操作码; D .采用微指令码。

4. 基址寻址方式中,操作数的有效地址是___A___A. 基址寄存器内容加上形式地址(位移量);B. 程序计数器内容加上形式地址;C?变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。

5. 常用的虚拟存储器寻址系统由 A 两级存储器组成。

A. 主存—辅存;B. Cache —主存;C. Cache-辅存;D.主存一硬盘。

6. DM访问主存时,让CP处于等待状态,等DM的一批数据访问结束后,CPU! 恢复工作,这种情况称作 A 。

A. 停止CP!访问主存;B?周期挪用;C. DM与CP交替访问;D. DMA7. _____________________ 在运算器中不包含D__A. 状态寄存器;B?数据总线;C. ALUD.地址寄存器。

8. 计算机操作的最小单位时间是 A 。

A. 时钟周期;B?指令周期;C. CP周期;D.中断周期。

9. ____________________________________ 用以指定待执行指令所在地址的是__C __________________________________ 。

A. 指令寄存器;B.数据计数器;C.程序计数器;D.累加器。

10. 下列描述中___B—正确的。

A. 控制器能理解、解释并执行所有的指令及存储结果;B. —台计算机包括输入、输出、控制、存储及算逻运算五个单元;C. 所有的数据运算都在CPU勺控制器中完成;D. 以上答案都正确。

05级计算机组成原理本科期末试题A带答案课件

05级计算机组成原理本科期末试题A带答案课件

6.在统一编址方式下,一个具体地址只对应 I/O 设备(端口)或者只对应内存单元。 ( 正确 ) 7.在中断响应中,保护断点由用户编程完成。 ( 错误 )
8.半导体存储器的存取时间和存取周期是不相等的。 ( 正确 ) 9.双端口存储器中的“双端口”是指分离的读端口和写端口,这样使得 CPU 可以同 时对该存储器进行读、写操作。 ( 错误 ) )






课程名称: 计算机组成原理 ┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄
得分
一、 (10 分)填空题(每小题 1 分,答在各小题下面空白处) 二、 (10 分)判断题(判断下面每小题的叙述是否正确,在各小题后的括

2.CPU 响应中断期间仍执行原程序。 (
3.相联存储器是按内容(关键字段)寻址的存储器。 ( 正确 ) 。 4.主存都是由易失性的随机读/写存储器构成的。 ( 错误 )
3.计算机的存储器采用分级存储体系的主要目的是 解决存储器在容量、速度、价格上的矛盾
5.广泛采用的奇偶校验码,既能检测出奇数个数位的出错,又能检测出偶数个数位的 出错。 ( 错误 )
得分
三、 (10 分) 请使用全加器的进位逻辑表达式阐述先行进位的概念, 并说明为什么要在并行加/减法器中考虑采用先行进位方式。 解答: ①全加器进位逻辑表达式为—— Ci+1=AiBi+(Ai⊕Bi)Ci 可写为 Ci+1=Gi+PiCi,其中 Ai 和 Bi 为参加 运算的两个二进制位,Ci 为低位传来的进位; ②用 n 个这样的全加器构成并行加减法器时,进位的生成成为影响运算速度 的关键,故考虑有罪地位进位和操作数同时生成所有其他所需进位应是最为理 想。现已 n=4 为例带入上面逻辑表达式: C1=G0+P0C0 C2=G1+P1C1,将上式 C1 带入则 C2=G1+P1G0+P1P0C0,同理有 C3=G2+P2C2=G2+P2G1+P2P1G0+P2P1P0C0 C4=G3+P3C3=G3+P3G2+P3P2G1+P3P2P1G0+P3P2P1P0C0 可见各个进位之间不必一一等待,可经同样延迟时间得到。将同时生成的各个 C 送去求和,即可同时得到加减法器的运算结果。此称并行或先行进位。 ③加减法器中使用先行进位就是为了加快加减运算的速度。

05学年上计算机基础期末考试试卷(A 卷)答案(最终版)

05学年上计算机基础期末考试试卷(A 卷)答案(最终版)

华南农业大年夜学期末检验试卷标准答案〔A卷〕2005-2006学年第1学期检验科目:大年夜学打算机基础检验典范:〔闭卷〕检验时刻:120分钟学号姓名年级专业一、揣摸题〔在机读卡上答题,每题0.5分,共20分〕二、选择题〔在机读卡上答题,每题0.5分,共30分〕三、 填空题1.处理机管理存储管理配备管理 2.EXE 3.CPU 单 4.把持码5.101011532B6.次第结构链式结构索引结构 7.用户帐户主机所在 8.集成性交互性 9.中断 10.路由器11.CPU 外部配备四、简答题1.打算机系统的形成结构如下列图:运算器 把持器硬件存储器打算机系统输出/输出配备软件层次结构:一个残缺的打算机系统,硬件跟软件是按肯定的层次关系结构起来的。

最内层结构如图:2、答:①x的原码=10001001②x的反码=11110110③x的补码=11110111④y的原码=y的反码=y的补码=00000111⑤(x+y)的补码=11111110(x+y)=100000103、答:①并发性是指在内存中存放多道作业②在一个时刻段来看,每一道作业都能差异程度地向前推进,但在任何一个时刻点上只能有一道作业占用CPU③各道次第同时在CPU上交替轮流地实行它跟并行实行的区不是:④实行的状况差异:并发实行是在只需一个CPU的系统中;并行实行存在于有多个CPU的状况中⑤并发实行在一致时刻只需一个进程在实行,在微不雅观上内存中的多个进程是串行的,是微不雅观意思上的并行;并行实行是在一致时刻有多道作业分不占用各自的CPU,在同时运行,是真正意思上的并行.4、答:打算机全然输出输出办法有:(1)次第把持输出/输出办法,CPU开门见山把持输出/输出配备停顿数据通报的办法,优点是把持硬件少,但是CPU要担负从开始到终了的数据通报进程,落低了CPU的效能。

(2)开门见山存储器访征询(DMA)办法,在主存与输出/输出配备之间设置独破于CPU的公用输出/输出把持硬件DMA,同时设破一条独破于CPU与主存储器之间通报数据的数据通报通道。

计算机组成原理试卷A卷及答案

计算机组成原理试卷A卷及答案

一、选择题(每题2分,共18分)1、下列关于冯•诺依曼型计算机的描述,不正确的是__C____。

A)计算机硬件系统由运算器、存储器、控制器、输入设备、输出设备五大部件组成B)指令和数据在存储器中都是二进制码存储C)指令存储器和数据存储器独立分设在不同的存储器D)存储程序并按地址顺序执行是CPU自动工作的关键2、若机器数为补码,某寄存器中的内容为BF(十六进制),则该寄存器存储的数据真值是__B____(用十进制表示)。

A)65 B)-65 C)64 D)-643、下列关于存储器的描述,不正确的是__C____。

A)SRAM和DRAM都是易失性存储器B)ROM存储器内容是预置的,固定的,无法改写C)多模块交叉存储器主要是解决主存空间不够大的问题D)cache存储器是为了解决CPU和主存之间在速度上不匹配的问题4、下列关于RISC的描述中,不正确的是___C___。

A)指令条数比CISC少B)指令长度固定,指令格式种类少,寻址方式种类少C)在程序中出现频率占80%的指令占指令总数的20%D)只有取数/存数指令访问存储器5、设机器数字长为16位,一个容量为32MB的存储器,CPU按半字长寻址,其寻址范围是___C____。

A)223 B)224 C)225 D)2266、在程序的执行过程中,cache与主存的地址映射是由__D____。

A)程序员调度的B)操作系统管理的C)由程序员和操作系统共同协调完成的D)硬件自动完成的7、下列关于指令的描述,不正确的是___A____。

A)指令周期是指CPU执行某条指令的时间B)一个指令周期常常包含若干个CPU周期C)一个CPU周期包含若干时钟周期D)一条机器指令对应一个微程序,微程序是由若干条微指令序列组成8、在多总线结构中,用于连接高速I/O设备模块的总线是___C____。

A)CPU总线 B)系统总线C)PCI总线 D)ISA总线9、下列关于磁盘存储器的描述,不正确的是___D____。

《计算机组成原理》期末考试试卷附答案

《计算机组成原理》期末考试试卷附答案

《计算机组成原理》期末考试试卷附答案一、单选题(共20小题,每小题3分,共60分)1、完整的计算机系统应包括______。

A.运算器、存储器和控制器B.外部设备和主机C.主机和实用程序D.配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

A.RAM存储器B.ROM存储器C.主存储器D.主存储器和外存储器3、冯·诺依曼机工作方式的基本特点是______。

A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内部选择地址4、下列说法中不正确的是______。

A.任何可以由软件实现的操作也可以由硬件来实现B.固件就功能而言类似于软件,而从形态来说又类似于硬件C.在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D.面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。

A.(101001)2B.(52)8C.(101001)BCDD.(233)166、在下列数中最大的数为______。

A.(10010101)2B.(227)8C.(143)5D.(96)167、在机器中,______的零的表示形式是唯一的。

A.原码B.补码C.反码D.原码和反码9、针对8位二进制数,下列说法中正确的是______。

A.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。

A.–127B.–32C.–125D.–310、计算机系统中采用补码运算的目的是为了______。

A.与手工运算方式保持一致B.提高运算速度C.简化计算机的设计D.提高运算的精度11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。

A.原B.补C.反D.移12、长度相同但格式不同的2种浮点数,假定前者阶段长、尾数短,后者阶段短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为______。

全国2005年4月高等教育自学考试计算机组成原理试题历年试卷

全国2005年4月高等教育自学考试计算机组成原理试题历年试卷

做试题,没答案?上自考365,网校名师为你详细解答!全国2005年4月高等教育自学考试计算机组成原理试题课程代码:02318第一部分选择题(共15分)一、单项选择题(本大题共15小题,每小题1分,共15分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

1.若[X]补=0.1011,则真值X=( )A.0.1011B.0.0101C.1.1011D.1.01012.若十六进制数为B5.4,则相应的十进制数为( )A.176.5B.176.25C.181.25D.181.53.一个n+1位整数原码的数值范围是( )A.-1n+1<x<2n-1B.-2 n+1≤x<2 n-1C.-2 n+1<x≤2n-1D.-2 n+1≤x≤2 n-14.若采用双符号位补码运算,运算结果的符号位为01,则( )A.产生了负溢出(下溢)B.产生了正溢出(上溢)C.结果正确,为正数D.结果正确,为负数5.已知一个8位寄存器的数值为11001010,将该寄存器小循环左移一位后,结果为( )A.01100101B.10010100C.10010101D.011001006.动态存储器的特点是( )A.工作中存储内容会产生变化B.工作中需要动态改变访存地址C.工作中需要动态地改变供电电压D.需要定期刷新每个存储单元中存储的信息7.组相联映象和全相联映象通常适合于( )A.小容量CacheB.大容量CacheC.小容量ROMD.大容量ROM8.在大多数情况下,一条机器指令中是不直接用二进制代码来指定( )A.下一条指令的地址B.操作的类型C.操作数地址D.结果存放地址9.在存储器堆栈中,若栈底地址为A,SP指针初值为A-1,当堆栈采用从地址小的位置向地址大的位置生成时,弹出操作应是( )A.先从堆栈取出数据,然后SP指针减11B.先从堆栈取出数据,然后SP指针加1C.SP指针先加1,然后从堆栈取出数据D.SP指针先减1,然后从堆栈取出数据10.转移指令执行结束后,程序计数器PC中存放的是( )A.该转移指令的地址B.顺序执行的下条指令地址C.转移的目标地址D.任意指令地址11.通常,微指令的周期对应一个( )A.指令周期B.主频周期C.机器周期D.工作周期12.波特率表示传输线路上( )A.信号的传输速率B.有效数据的传输速率C.校验信号的传输速率D.干扰信号的传输速率13.不同信号在同一条信号线上分时传输的方式称为( )A.总线复用方式B.并串行传输方式C.并行传输方式D.串行传输方式14.24针打印机的打印头的针排列是( )A.24根针排成一列B.24根针排成2列C.24根针排成3列D.24根针排成4列15.在常用磁盘的各磁道中( )A.最外圈磁道的位密度最大B.最内圈磁道的位密度最大C.中间磁道的位密度最大D.所有磁道的位密度一样大第二部分非选择题(共85分)二、填空题(本大题共5小题,每小题2分,共10分)16.采用DMA方式传送数据是由DMA接口来控制数据在_____和_____之间传输。

计算机组成原理习题(附参考答案)

计算机组成原理习题(附参考答案)

计算机组成原理习题(附参考答案)一、单选题(共90题,每题1分,共90分)1、在统一编址方式下,下面的说法( )是正确的。

A、一个具体地址只能对应内存单元B、一个具体地址既可对应输入/输出设备,又可对应内存单元C、一个具体地址只能对应输入/输出设备D、只对应输入/输出设备或者只对应内存单元正确答案:D2、堆栈指针SP的内容是()。

A、栈顶地址B、栈顶内容C、栈底内容D、栈底地址正确答案:A3、下列不属于程序控制指令的是()。

A、循环指令B、无条件转移指令C、条件转移指令D、中断隐指令正确答案:D4、计算机的存储系统是指()。

A、cache,主存储器和外存储器B、主存储器C、ROMD、RAM正确答案:A5、指令是指()。

A、计算机中一个部件B、发给计算机的一个操作命令C、完成操作功能的硬件D、通常用于构成主存的集成电路正确答案:B6、相对于微程序控制器,组合逻辑控制器的特点是()。

A、指令执行速度慢,指令功能的修改和扩展容易B、指令执行速度慢,指令功能的修改和扩展难C、指令执行速度快,指令功能的修改和扩展容易D、指令执行速度快,指令功能的修改和扩展难正确答案:D7、中断向量可提供()。

A、主程序的断点地址B、传送数据的起始地址C、被选中设备的地址D、中断服务程序入口地址正确答案:D8、迄今为止,计算机中的所有信息仍以二进制方式表示的理由是()。

A、信息处理方便B、物理器件性能所致C、运算速度快D、节约元件正确答案:B9、相联存储器是按()进行寻址的存储器。

A、内容指定方式B、地址指定与堆栈存取方式结合C、堆栈存取方式D、地址指定方式正确答案:A10、若SRAM芯片的容量是2M×8位,则该芯片引脚中地址线和数据线的数目之和是()。

A、29B、21C、18D、不可估计正确答案:A11、若x=103,y=-25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是()。

A、x+yB、-x+yC、-x-yD、x-y正确答案:D12、系统总线是指()。

05级郑州大学组成原理试卷A

05级郑州大学组成原理试卷A

05级 计算机组成原理 课程试题(A卷)题号一二三四五六七总分分数合分人:复查人:分数评卷人一、填空题:(每空1 分,共20 分)1. 第3代计算机的逻辑器件,采用的是___________。

以8086微处理器为CPU的微机是___________位的微计算机。

2. 对于码值FFH(单符号位,此处H代表16进制),若该编码表示真值127,则为_______码;若该编码表示真值-1(负数:-1),则为_______码。

3. 字符“A”的ASCII码为41H(16进制表示),若采用奇校验,则字符“F”的校验位是___________。

4. 若[X1]原=1110B,[X2]反=1110B,[X3]补=1110B,[X4]移=1110B,(均是单符号位,此处B代表二进制)则在X1,X2,X3,X4中最小的是____________。

5. 在Cache容量相等的情况下,直接映像方式比组映像方式的命中率__________..6. 硬布线控制器中,时序信号采用________________三级体制;在微程序控制器中,一般采用________________二级体制。

7. RISC的三个基本要素是:一个有限的简单的指令集;CPU配备大量的通用寄存器;____________________。

8. 在下列常用术语后面,写出相应的中文名称:CISC________________________、BCD_______________________、DMA________________________、ROM_______________________。

9. CPU的基本功能包括四个方面:指令控制、____________________、_________________________、_________________________。

10. 某总线在一个总线周期中并行传送32位数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz,则总线带宽是_________________________。

计算机组成原理期末考试习题及答案

计算机组成原理期末考试习题及答案

《计算机组成原理》练习题一、单项选择题1.CPU响应中断的时间是__C____。

A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。

2.下列说法中___C___是正确的。

A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。

3.垂直型微指令的特点是__C____。

A.微指令格式垂直表示;B.控制信号经过编码产生;C.采用微操作码;D.采用微指令码。

4.基址寻址方式中,操作数的有效地址是___A___。

A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。

5.常用的虚拟存储器寻址系统由___A___两级存储器组成。

A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。

6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作___A___。

A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。

7.在运算器中不包含____D__。

A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。

8.计算机操作的最小单位时间是__A____。

A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。

9.用以指定待执行指令所在地址的是__C____。

A.指令寄存器;B.数据计数器;C.程序计数器;D.累加器。

10.下列描述中___B___是正确的。

A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。

11.总线通信中的同步控制是___B___。

A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1东北大学考试试卷(A 卷)2007—2008 学年第 一 学期课程名称: 计算机组成原理┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄ 总分 一 二 三 四 五 六 七 八 得分 得分 学 院班 级 学 号 姓 名 ……………○……………密……………○……………封……………○…………线………………………………一、 (10分)填空题(每小题1分,答在各小题下面空白处) 1.16位(包括1位符号位)的定点小数,若用补码表示,其表示的真值范围是 。

-1~1-2-15 2.DRAM 存储器之所以需要刷新是因为 。

有电荷泄漏,需定期补充3.计算机的存储器采用分级存储体系的主要目的是 。

解决存储器在容量、速度、价格上的矛盾 4.组合逻辑控制的计算机经常采用三级的时序体制,这三级的具体名称是: 。

主状态周期-节拍电位-节拍脉冲 5.某SRAM 芯片,其容量为128K×16位,除电源和接地端外,该芯片引出线的最少数目是 。

356.微指令格式可分为水平型和垂直型两类,其中 型微指令用较长的微程序结构换取较短的微指令结构。

垂直7.某些计算机的中断分为不可屏蔽中断和可屏蔽中断,CPU 对 中断必须响应。

不可屏蔽8.在I/O 设备单独编址的方式中,输入输出操作使用 指令实现。

专门的I/O9.软件和硬件在逻辑功能上是 的,从系统的角度看,软件和硬件之间的界面即指令系统。

等效10.指令周期是指 的时间。

CPU 从内存中取出一条指令、分析该指令及执行完该指令所需要 二、(10分)判断题(判断下面每小题的叙述是否正确,在各小题后的括号内用“正确”/“错误”表示判断的结果。

每小题1分) 1.在微指令中对微命令采用字段译码法时,一般将相容性微命令编在同一个字段中。

( 错误 ) 2.CPU 响应中断期间仍执行原程序。

( 错误 ) 3.相联存储器是按内容(关键字段)寻址的存储器。

( 正确 )4.主存都是由易失性的随机读/写存储器构成的。

( 错误 ) 5.广泛采用的奇偶校验码,既能检测出奇数个数位的出错,又能检测出偶数个数位的出错。

( 错误 ) 6.在统一编址方式下,一个具体地址只对应I/O 设备(端口)或者只对应内存单元。

( 正确 ) 7.在中断响应中,保护断点由用户编程完成。

( 错误 ) 8.半导体存储器的存取时间和存取周期是不相等的。

( 正确 ) 9.双端口存储器中的“双端口”是指分离的读端口和写端口,这样使得CPU 可以同时对该存储器进行读、写操作。

( 错误 ) 10.微程序控制方式和硬布线方式相比,前者可以使指令的执行速度更快。

(错误 ) 五、(15分)画出组合逻辑控制器框图,根据指令处理过程,结合该框图中部件简要说明组合逻辑控制器的工作原理。

2 解答: ①全加器进位逻辑表达式为—— Ci+1=AiBi+(A i ⊕Bi )Ci 可写为Ci+1=Gi+PiCi ,其中Ai 和Bi 为参加 运算的两个二进制位,Ci 为低位传来的进位; ②用n 个这样的全加器构成并行加减法器时,进位的生成成为影响运算速度的关键,故考虑有罪地位进位和操作数同时生成所有其他所需进位应是最为理 想。

现已n=4为例带入上面逻辑表达式: C1=G0+P0C0 C2=G1+P1C1,将上式C1带入则C2=G1+P1G0+P1P0C0,同理有 C3=G2+P2C2=G2+P2G1+P2P1G0+P2P1P0C0 C4=G3+P3C3=G3+P3G2+P3P2G1+P3P2P1G0+P3P2P1P0C0 可见各个进位之间不必一一等待,可经同样延迟时间得到。

将同时生成的各个 C 送去求和,即可同时得到加减法器的运算结果。

此称并行或先行进位。

③加减法器中使用先行进位就是为了加快加减运算的速度。

解答: ① 三级存储体系主要有“高缓-主存”层次及“主存-辅存”层次构成(或答: 高缓、主存、辅存);其中高缓即Cache 一般由SRAM 构成,主存由DRAM 构成,辅存由磁、光及磁光存储器构成。

CPU 可访问Cache 、主存;Cache 和主存 之间可交换数据;主存和辅存之间可交换数据;但是CPU 能直接访问辅存。

②Cache-主存之间主要依据程序运行的局部性原理,将CPU 近期要访问的信息 按某种规则从主存映射到较之容量小、速度快、位于CPU 和主存之间的Cache 中, 使CPU 访问这个快速的存储器,从而弥补了主存在速度上的不足。

一旦Cache 中无法在装入主存映射过来的内容,就使用适当的替换算法进行旧块的淘汰及新 块的装入。

Cache 的全部功能由硬件实现。

……………○……………密……………○……………封……………○…………线…………………………………○……………○………三、(10分)请使用全加器的进位逻辑表达式阐述先行进位的概念,并说明为什么要在并行加/减法器中考虑采用先行进位方式。

解答:组合逻辑控制器框图如第五题答图所示(二者均可,也可用其他合理画法给出)。

完成一条指令经过取指阶段和执行阶段——(控制器工作原理从图中按这两个阶段进行细节说明即可;执行阶段可任意以某常见指令为例,略)微操作命令序列形成部件PCOP ADDRID时序电路控制台中断系统状态控制条件+1至运算器至存储器至输入设备至输出设备组合逻辑控制器参考框图之一组合逻辑线路N ……微操作控制信号C1 Cn指令译码器…I1Im指令寄存器IR 结果反馈信息B1Bj …节拍电位/节拍脉冲发生器启动停止时钟复位M1 …Mi T1 …Tk组合逻辑控制器参考框图之二第五题答图 组合逻辑控制器框图(参考)3解答:(1)设计该存储器共需要这样的DRAM 芯片片数为——(4K×8bit )/(1K×1bit )=32片。

(2)存储体组成示意图如右图(第六题答图)所示。

六、(15分)设某机要采用规格为1K×1bit 的DRAM 芯片(其逻辑符号如第六题图所示)来组成4K×8bit 的存储器。

请回答以下问题: (1)设计该存储器共需要多少片这样的DRAM 芯片?(2)画出存储体组成示意图,可根据需要使用译码器、门电路等。

A5...A0WERAS CAS 1K×1bit DRAM Din Dout第六题图 1K×1bit 的DRAM 芯片的逻辑符号七、(15分)某机的中断系统具有五级中断A 、B 、C 、D 和E ,各级中断的响应次序由高到低依次是A→B→C→D→E 。

请回答以下问题: (1)能否根据需要使这五级中断的处理次序不同于其响应次序?简要说明其原理。

(2)现在假定已按照(1)中所述原理将中断处理次序改变成D →C →E →A →B ;假设在该机CPU 正常运行用户程序的时刻T ,这五级中断请求同时出现(如第七题图所示),请在该图中画出CPU 运行程序的轨迹。

A5...A0WERAS CAS 1K×1bit DRAM Din Dout第六题答图 用32片1K×1bit 的DRAM 芯片构成4K×8bit 存储器的存储体组成示意图4得分……………○……………密……………○……………封……………○…………线………………………………○…………5得分八、(15分)某机主要功能部件如第八题图所示,图中M 为主存,MAR 为主存地址寄存器,MDR 为主存数据寄存器,IR 为指令寄存器,PC 为具有自增1功能的程序计数器,C 、D 为存器,R0~R3为通用寄存器。

ALU 具有8种算术和逻辑运算功能F1~F8(图中只标出了F1和F8),其末位可以“+1”,其输出移位器有左移L 、右移R 和直通V 三种功能。

请完成: (1)在该图上用单总线结构连接各功能部件,连线要表明数据流动的方向;(2)设移位器与总线之间是直通的(即不需要微命令信号来控制),暂存器C 、D 与ALU 之间也是直通的,则(1)中所连接完成的通路中共有多少个微命令(具体指出每个微命令名称)?这些微命令中哪些是相容的,哪些是相斥的?(3)为该通路设计水平型微指令格式的微命令部分,要求不超过18位;(4)按照(3)所设计的格式,写出取指令的微指令代码(不考虑顺序控制字段) 。

移位器 ALU+1LRVF1IR PC C DR3R2R1R0MDR MARM +1F8第八题图 某机主要功能部件图示解答:(1) 按题意作连接图如第八题答图所示。

(2) 图中共有32个微命令,分为7组: ALU 运算命令8个——F1~F8,移位器命令3个——L 、R 、V ,M 操作命令2个——读RD 、写WE , PC+1命令1个,ALU 末位+1命令1个,BUS 接收信息的命令7个——R0→BUS 、R1→BUS 、R2→BUS 、R3→BUS 、IR →BUS 、PC →BUS 、MDR →BUS ,BUS 送出信息的命令10个——BUS →R0、BUS →R1、BUS →R2、BUS →R3、BUS →IR 、BUS →PC 、BUS →MDR 、BUS →MAR 、BUS →C 、BUS →D 。

以上各组里多个命令之间是相斥的,不同组内微操作之间是相容的。

LIR R0MDRBUS6……………○……………密……………○……………封……………○…………线…………………………。

相关文档
最新文档