数电综合设计题

合集下载

数电练习题——精选推荐

数电练习题——精选推荐

数电练习题练习题⼀:⼀、填空题1、与⾮门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其⾼电平和低电平常⽤和来表⽰。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现⾼的频率稳定度,常采⽤振荡器;单稳态触发器受到外触发时进⼊态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进⾏A/D转换时,常按下⾯四个步骤进⾏,、、、。

⼆、选择题1、有⼋个触发器的⼆进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。

A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与⾮门表达式为(),或门表达式为()。

A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、⼗⼆进制加法计数器需要()个触发器构成。

A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。

A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最⼩项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输⼊端,三个输出端;B、⼋个输⼊端,⼋个输出端;C、三个输⼊端,⼋个输出端;D、⼋个输⼊端,三个输出端。

8、单稳态触发器的输出状态有()A、⼀个稳态、⼀个暂态B、两个稳态C、只有⼀个稳态D、没有稳态三、判断:2、对于MOS门电路多余端可以悬空。

()3、计数器的模是指对输⼊的计数脉冲的个数。

()4、JK触发器的输⼊端J 悬空,则相当于J = 0。

()5、时序电路的输出状态仅与此刻输⼊变量有关。

()6、RS触发器的输出状态Q N+1与原输出状态Q N⽆关。

()7、JK触发器的J=K=1 变成T 触发器。

()8、各种功能触发器之间可以相互转换。

数电试题及答案五套。

数电试题及答案五套。

数字电子技术基础试题一一、 填空题22分 每空2分1、=⊕0A , =⊕1A ;2、JK 触发器的特性方程为: ;3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关;5、某数/模转换器的输入为8位二进制数字信号D 7~D 0,输出为0~25.5V 的模拟电压;若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 ;6、一个四选一数据选择器,其地址输入端有 个; 二、化简题15分 每小题5分用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1YA,B,C,D=∑m0,1,2,3,4,5,6,7,13,15 2∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题10分 每题5分据输入波形画输出波形或状态端波形触发器的初始状态为0. 1、2、四、分析题17分1、分析下图,并写出输出逻辑关系表达式,要有分析过程6分2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程11分五、设计题28分1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常;列出控制电路真值表,要求用74LS138和适当的与非门实现此电路20分2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器;8分六、分析画图题8分V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表数字电子技术基础试题一答案一、填空题22分每空2分 1、A,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题15分 每小题5分 1YA,B,C,D=∑m0,1,2,3,4,5,6,7,13,15=BD A +2 AC AD B A d m D C B A L ++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3)(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题10分 每题5分 1、 2、四、分析题17分 1、6分B A L ⊕=2、11分五进制计数器五、设计题28分 1、20分1根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R,Y,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭; 2由真值表列出逻辑函数表达式为:A B C R Y G 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1∑=)6,5,3,0(),,(m C B A R ∑=)4,2,1,0(),,(m C B A Y7),,(m C B A G =3根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图;2、8分六、分析画图题8分数字电子技术基础试题二一、填空题:每空1分,共15分1.逻辑函数Y AB C =+的两种标准形式分别为 、 ; 2.将2004个“1”异或起来得到的结果是 ;R D Q D Q C Q B Q A L D EPET 161CP D C B A&11CP3.半导体存储器的结构主要包含三个部分,分别是、、;4.8位D/A转换器当输入数字量10000000为5v;若只有最低位为高电平,则输出电压为v;当输入为10001000,则输出电压为v;5.就逐次逼近型和双积分型两种A/D转换器而言, 的抗干扰能力强, 的转换速度快;6.由555定时器构成的三种电路中, 和是脉冲的整形电路;7.与PAL相比,GAL器件有可编程的输出结构,它是通过对进行编程设定其的工作模式来实现的,而且由于采用了的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活;二、根据要求作题:15分1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现;2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形;三、分析图3所示电路:10分1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能;四、设计“一位十进制数”的四舍五入电路采用8421BCD码;要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图;15分五、已知电路及CP、A的波形如图4a b所示,设触发器的初态均为“0”,试画出输出端B和C的波形;8分六、用T触发器和异或门构成的某种电路如图5a所示,在示波器上观察到波形如图5b所示;试问该电路是如何连接的请在原图上画出正确的连接图,并标明T的取值;6分七、图6所示是164位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路;ROM中的数据见表1所示;试画出在CP 信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比;16分表1:地址输入数据输出A3 A2 A1 A0 D3 D2 D1 D00 0 0 0 0 0 0 1 0 0 1 0 1 1 1 1 0 0 0 0 0 0 1 1CP 波形如图所示:八、综合分析图7所示电路,RAM 的16个地址单元中的数据在表中列出;18分 要求:1说明555定时器构成什么电路 2说明74LS160构成多少进制计数器3说明RAM 在此处于什么工作状态,起什么作用4写出D\A 转换器CB7520的输出表达式U O 与d 9~d 0之间的关系; 5画出输出电压U o 的波形图要求画一个完整的循环;数字电子技术基础试题二答案0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 10 1 0 0 0 1 0 1 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 0 0 0 1 0 1 0 0 0 1 1 1 0 0 0 0一、 填空每空1分,共15分1.)6,4,0()(,)7,5,3,2,1()(=∏===∑i M ABC Y i m ABC Y i i2.0 3.地址译码器、存储矩阵、输出缓冲器4.0.039、5.31 5.双积分型、逐次逼近型6.施密特触发器、单稳态触发器 7.结构控制字、输出逻辑宏单元、E 2CMOS二、根据要求作题:共15分1.CB AC B A P ⋅=+= 2.C Q B C B A Q BC C A P nn ⋅++⋅+=+=+1;OC 与非门实现如图:三、112701260125012401230122012101207A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A D D m Y ii +++++++=∑=23该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y 端输出连续脉冲10110011;四、设用A3A2A1A0表示该数,输出F;列出真值表6分A3 A2 A1 A0 F 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 00 0 0 0 0 1 11 11 0 0 1 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1X XX X X X∑⋅⋅==12023)9,8,7,6,5(A A A A A m F五、六、T=1, 连线Q CP F ⊕=如图:七、 D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;八、(1) 555定时器构成多谐振荡器,发出矩形波;CP A B C D0 CPD1 D2 D3(2)74LS160构成九进制计数器,状态转换图如下:(3)RAM处于读出状态,将0000B~1000B单元的内容循环读出;(4))2222(2826677889910ddddDVVNnREFO+++=-=5输出电压波形图如下:数字电子技术基础试题三一、填空题:每空1分,共16分1.逻辑函数有四种表示方法,它们分别是、、和;2.将2004个“1”异或起来得到的结果是;3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是电路和电路; 4.施密特触发器有个稳定状态.,多谐振荡器有个稳定状态;5.已知Intel2114是1K 4位的RAM集成电路芯片,它有地址线条,数据线条;6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于kHz;完成一次转换所用的时间应小于; 7.GAL器件的全称是,与PAL相比,它的输出电路是通过编程设定其的工作模式来实现的,而且由于采用了的工艺结构,可以重复编程,使用更为方便灵活;二、根据要求作题:共16分3.试画出用反相器和集电极开路与非门实现逻辑函数CBABY+ =;2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式;三、已知电路及输入波形如图4所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形;设触发器的初始状态均为0;8分四、分析图5所电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能;10分五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0;要求使用两种方法实现:20分1用最少与非门实现,画出逻辑电路图;2用一片8选1数据选择器74LS151加若干门电路实现,画出电路图;六、电路如图6所示,其中R A=R B=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态共15分七、集成4位二进制加法计数器74161的连接图如图7所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数;试分析电路的功能;要求:15分1列出状态转换表;2检验自启动能力;3说明计数模值;数字电子技术基础试题三答案二、填空每空1分,共16分1.真值表、逻辑图、逻辑表达式、卡诺图;2.0;3.TTL 、CMOS ;4.两、0 ;5.10 、4 ;6.20 、50μS;7.通用阵列逻辑、输出逻辑宏单元、E2CMOS;二、根据要求作题:共16分1.CB B AC B B A Y ⋅=+= 三、2. B C CA F C F B A F +==+=321;;四、1表达式7321742121m m m m Z m m m m Z +++=+++=2真值表3逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图: 1最简“与-或式”为:BCD D C B D C B D A D C B A Y++++=;“与非-与非式”为:BCD D C B D C B D A D C B A Y ⋅⋅⋅⋅= 与非门实现图略2六、1多谐振荡器;HzC R R f B A 4812ln )2(10=+=2驱动方程: 状态方程:⎩⎨⎧==⎩⎨⎧==⎩⎨⎧==232312123121;;;Q K Q J Q K Q J Q K Q J⎪⎪⎩⎪⎪⎨⎧+=+=+=+++311211212112323213Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q n n n状态转换图:3初态为000,五个周期后将保持在100状态;七、1状态转换图如下:2可以自启动;3模=8;数字电子技术基础试题四一、填空每题1分,共10分1. TTL门电路输出高电平为 V,阈值电压为 V;2. 触发器按动作特点可分为基本型、、和边沿型;3. 组合逻辑电路产生竞争冒险的内因是;4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;5. 如果要把一宽脉冲变换为窄脉冲应采用触发器;6. RAM的扩展可分为、扩展两种;7. PAL是可编程,EPROM是可编程;8. GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;10. 如果一个3位ADC输入电压的最大值为1V,采用“四舍五入”量化法,则它的量化阶距为 V;二、写出图1中,各逻辑电路的输出逻辑表达式,并化为最简与或式;G1、G2为OC门,TG1、TG2为CMOS传输门 10分三、由四位并行进位全加器74LS283构成图2所示: 15分1. 当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0= ,W=2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0= ,W=3.写出XX3X2X1X0,YY3Y2Y1Y0,A与ZZ3Z2Z1Z0,W之间的算法公式,并指出其功能.四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形;设触发器的初态为0,画6个完整的CP脉冲的波形 15分五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示;15分1. 计算EPROM2716的存储容量;2.当ABCD=0110时,数码管显示什么数字;3.写出Z的最小项表达式,并化为最简与或式;六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示:20分1.画出74LS160的状态转换图;2.画出整个数字系统的时序图;3. 如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图要求采用置数法;4. 试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能;七、时序PLA电路如图所示: 16分1. 求该时序电路的驱动方程、状态方程、输出方程;2. 画该电路的状态转换表和状态转换图;3. 试对应X的波形如图所示,画Q1、Q2和Z的波形;4. 说明该电路的功能;数字电子技术基础试题四答案一、 填空题:1. 3.4 V 、1.4 V ;2. 同步型 、主从型 ;3. 逻辑器件的传输延时 ;4. 001 ;5. 积分型单稳态 ;6. 字扩展 、位扩展 ;7. 与阵列 、或阵列 ;8. 组合输出 ;9. 5/3 V ; 10.2/15 V ;二、1 C B B A C B AB Y +=⋅= 2 B A Z =三、1A =0时: Z =X +Y =0111; W =Co =0;2A =1时:1++=Y X Z =0100; 0==Co W ; 3电路功能为:四位二进制加/减运算电路:当A =0时,Z =X +Y ;当A =1时,Z =X -Y ;四、五、(1)存储容量为:2K×8;(2)数码管显示“6”;(3)BCDAmZ==7;六、1.状态转换图2.3.4.CPZ1 2 3 4 5 6 7 8 9 10 11 12 13七、1驱动方程和状态方程相同:⎪⎩⎪⎨⎧⋅⋅==⋅⋅==++1211112212Q Q X D Q Q Q X D Q n n输出方程:2121Z X Q Q X Q Q =⋅⋅+⋅⋅2状态转换表:状态转换图:3(4) 电路功能描述:2位不同数码串行检测器,当串行输入的两位数码不同时,输出为“1”,否则,输出为“0”;数字电子技术基础试题五一、填空每题2分,共20分1. 如图1所示,A=0时,Y= ;A=1,B=0时,Y= ;2.CAABY+=,Y的最简与或式为;3. 如图2所示为TTL的TSL门电路,EN=0时,Y为,EN=1时,Y= ;4. 触发器按逻辑功能可分为RSF、JKF、、和DF;5. 四位二进制减法计数器的初始状态为0011,四个CP脉冲后它的状态为;6. EPROM2864的有地址输入端,有数据输出端;7. 数字系统按组成方式可分为、两种;8. GAL是可编程,GAL中的OLMC称;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为V;10. 某3位ADC输入电压的最大值为1V,采用“取整量化法”时它的量化阶距为V;二、试分析如图3所示的组合逻辑电路; 10分1. 写出输出逻辑表达式;2. 化为最简与或式;3. 列出真值表;4. 说明逻辑功能;三、试用一片74LS138辅以与非门设计一个BCD码素数检测电路,要求:当输入为大于1的素数时,电路输出为1,否则输出为0要有设计过程; 10分四、试画出下列触发器的输出波形设触发器的初态为0; 12分1.2.3.五、如图所示,由两片超前进位加法器74LS283和一片数值比较器74LS85组成的数字系统;试分析:10分1当X3X2X1X0=0011,Y3Y2Y1Y0=0011时,Z3Z2Z1Z0=T=2当X3X2X1X0=0111,Y3Y2Y1Y0=0111时,Z3Z2Z1Z0=T=3说明该系统的逻辑功能;六、试用74LS161设计一计数器完成下列计数循环10分七、如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器; 22分1. CB555构成什么功能电路2. 当2K 的滑动电阻处于中心位置时,求CP2频率3. 当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y 的频率;4. 已知74LS194工作在循环右移状态,当它的状态为0001,画出74LS194的状态转换图;5. 试说明电路输出Y 有哪几种输出频率成份 每一频率成份持续多长时间数字电子技术基础试题五答案二、 填空题:1. Y =0、Y =1 ;2.CA B A +=Y ;3. 高阻态、A Y =;4. TF 、T’F ;5. 1111 ;6. 13个、8个;7. 功能扩展电路、功能综合电路 ; 8. 与阵列、输出逻辑宏单元 ; 9. 5/3 ; 10. 1/8 ; 二、1逻辑表达式CB A YC B A AB Y ⊕⊕=⊕+=21)(2最简与或式:ABC C B A C B A C B A Y BCAC AB Y +++=++=213 真值表A B C Y 1 Y 2 0 0 00 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 010 1 0 1 0 1 1 1 0 0 1 1 1 1114逻辑功能为:全加器; 三、1真值表2逻辑表达式:75327532Y Y Y Y m m m m Y ⋅⋅⋅=+++=3用74LS138和与非门实现如下:四、五、1.Z 3Z 2Z 1Z 0=0110,T =0;2.Z 3Z 2Z 1Z 0=1110,T =1;3系统的逻辑功能为:两位BCD 数求和电路; 六、七、1多谐振荡器; 2HzC R R f CP 1101010)48248(43.12ln )2(163212≈⨯⨯⨯⨯+=+=-3状态转换图如下;74LS160构成九进制计数器;191CP Y f f =474LS194构成电路的状态转换图:5可输出4种频率的信号,它们的频率分别为:191CP f 、181CP f 、161CP f 、121CP f ;。

模电数电课程设计题目

模电数电课程设计题目
主要内容:
1、EDA发展概述
2、Multisim10简介
3、模拟电路仿真
)功率放大电路
(4)基本运算电路
(5)RC振荡电路
(6)直流稳压电源
(7)555电路应用
课题3:基于Multisim10的数字电路仿真技术
组长:王璇
组长:仲崇斌
组长:藏琼遥
组长:施伟行
组长:王志永
(1)电路基本原理
(2)受控源电路
(3)单相交流电路
(4)暂态过程
(5)基本放大电路
(6)JK触发器功能测试
(7)555电路应用
课题2:基于Multisim10的模拟电路仿真技术
组长:刘卓
组长:胡延臣
组长:王丹
简介:要求使用MultiSim10软件,对主要模拟电路进行仿真、设计,加深对模拟电子技术基本原理的理解和掌握,初步掌握EDA技术的基本思路和方法。
课题6:低功耗电子温度计设计
简介:设计一个电子温度计,以单片机为控制核心,以DS18B20为温度数据采集单元,能够通过温度传感器测量并显示被测量点的温度。单片机通过对IO口键盘状态的判断来控制显示器的显示内容及休眠唤醒功能。温度检测范围-55~125℃、分辨率0.5℃。能够实现温度和时间的切换显示,按键唤醒系统从低功耗状态进入正常工作状态,超温报警等功能。
(5)时序逻辑电路设计
(6)555电路应用
(7)基本放大电路
课题4:基于单片机的函数信号发生器的设计
简介:该函数信号发生器以单片机作为中心控制系统。ICL8038作为函数信号源,产生占空比和幅度可调的方波、正弦波,三角波,锯齿波。单片机用软件设置控制数字电位器X9C103的电阻值,从而改变ICL8038程控电压。ICL8038结合X9C103,构成精确调幅调频模块,频率可调范围为1HZ- 1MHZ。用单片机设置按键,选择不同的波形输出。并用液晶实时显示输出信号的频率,幅度,步进值等。

(完整word版)数电——交通灯控制器设计

(完整word版)数电——交通灯控制器设计

(完整word版)数电——交通灯控制器设计大连交通大学电气信息学院综合设计报告设计名称:数字逻辑综合设计设计题目:交通灯控制器学生学号:专业班级:学生姓名:第一章课题背景1。

1 背景如今随着人们生活水平的提高,车辆越来越多,交通事故频繁发生。

交通信号灯的出现,使交通得以有效管制,对于疏通交通流量,提高道路通行能力,减少交通事故有明显效果。

交通灯在城市交通中起着重要的作用,它与人们日常生活密切相关,是人们出行的安全保障。

因此提供一个问题、安全、便捷的多功能交通灯控制系统有着现实的必要性.为了解决这些问题,我们更应该提高交通控制和管理水平,合理使用现有交通设施,充分发挥其能力,提高交通效率,促进和谐交通的建立.目前交通灯控制系统的设计软件也种类繁多,有基于EDA设计的,基于单片机设计的,基于DSP设计的,基于ARM嵌入式的等。

还有用标准逻辑器件、可编程控制器PLC等方案来实现.但是这些控制方法的功能修改及调试都需要硬件电路的支持,在一定程度上增加了功能修改及调试的困难。

所以现在国内外广泛采用EDA技术设计交通灯控制系统。

在国外,英国,澳大利亚,日本和美国等国家均在交通控制系统上日益完善。

如以澳大利亚悉尼为背景开发的交通自适应协调系统SCATS(Sydney Coordinated Adaptive Traffic System),英国的运输和道路研究所(TRRL)研制的SCOOT(Split Cycle Offset Optimization Technique)系统,日本的京三(Kyosan)系统等。

这些系统,大都是在各路口附近安装磁性环路监控器,由各路口的控制设备、人员将交通控制参数通过通讯网络输入微处理器,用小型计算机进行集中处理。

目前国内已有一些自主开发的城市交通控制系统,如公安部交通科学研究所开发的HT-UTCS系统,但它在整体性能上比国外同类系统仍有较大差距,只在一些中小城市得到一些应用。

(完整版)数电试题及答案

(完整版)数电试题及答案

通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。

A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。

数电综合设计题

数电综合设计题

一、设计一个可控五进制计数器,当控制信号x=0时,电路保持原状态不变;当x=1时,电路工作在计数状态。

原始状态转换图二、设计一个串行数据检测器,当连续发生输入3个或三个以上1时,输出为1,其他状态输入情况下输出为0.01A A/0B/0B A/0C/0C A/0D/1D A/0D/1原始状态图RS触发器JK触发器T触发器D触发器S R J K T D0⟶0 0⟶1 1⟶0 1⟶101xX11xxXX11111X0 0 0 0 00111111111111111A BD C原始状态转换图1/01/01/11/10/00/00/00/0x/y输入次态/输出现态11111111111111111111000111101x x xx x x10001111011x x xx x x110001111011x x xx x x11由卡诺图写出驱动方程设计举例1、设计一个任意位串行同步奇校验器。

当串行输入的二进制数累计为奇数个1时,输出为1,否则输出为0.(1)状态图Q1Q00XQ2Q1Q00XQ2Q1Q00XQ2A B0/01/11/00/1X/Y(2)状态表0 1 0 0/0 1/1 11/10/0X0 0 1 10 1 0 10 1 1 00 x 1 xx 0 x 10 1 1 0(4)逻辑图JQQKSETCLRXCP2、 试用jk 触发器设计一个两位二进制可逆计数器,当输入控制信号x=0时,计数器按加法计数,当输入x=1时,按减法计数。

输出y=1表示有进位或借位。

1、 状态转换图Y输 入次态/输出 现态2、激励表X Y111111111111111111111XX1XXXX1X1x1X1X1X1xX1X1X1X1113、由卡诺图做出各触发器输入端和电路输出端卡诺图。

000111101x x1x x00011110x x1x x1000111101x x11x x10001111000 0111 100/00/00/00/11/01/01/01/1X/YQ1Q000XQ1Q000XQ1Q000XQ1Q000Xx 1 1 x 1 x 1 1 x00 01 11 10 1 1由驱动方程画逻辑图JQQKSETCLRJQQKSETCLR&00&0000>=11=11组合逻辑电路的设计1、 某产品有A 、B 、C 、D 四项质量指标。

毕业设计168数电课题设计

毕业设计168数电课题设计

数字电路课程设计报告设计课题题目:四路抢答器专业班级成员学号小组成员:指导教师:设计时间:题目:四路抢答器一、设计目的掌握译码器、十进制加/减计数器的逻辑功能和工作原理,设计可预置时间的四路电路;分析与设计时序控制电路。

画出四路抢答器的整机逻辑电路图,掌握智力抢答器的工作原理及其设计方法,并对各种元器件的功能和应用有所了解。

并能对其在电路中的作用进行分析。

另外还要掌握电路原理和分析电路设计流程,每个电路的设计都要有完整的设计流程。

这样才能在分析电路是有良好的思路,便于查找出错的原因。

二、设计要求1抢答器同时供4名选手或4个代表队比赛,分别用4个按钮S1 ~ S4表示。

2。

设置一个系统清除和抢答控制开关R,该开关由主持人控制。

3. 抢答器具有锁存与显示功能。

即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出音乐提示。

先抢答选手的编号一直保持到主持人将系统清除为止。

4. 抢答器具有四路抢答功能,且一次抢答的时间由主持人设定(如30秒)。

当主持人启动"开始"键后,四路器进行减计时,在枪答时间内,选手枪答成功,这时计时器停止计时工作,显示器上显示参赛者的编号,保持到主持人按复位键为止。

当规四路间到,仍无人枪答时,本次枪答无效,扬声器报警发出声音,并禁止枪答,计时器显示〃00〃。

三.方案设计与论证抢答器的组成方框图为:设计的方案有以下三种:方案一:用CD4511 、CD4068各一个电阻,开关,三级管和二级管若干及七段显示器构成抢答电路。

本电路的控制方法是利用开关进行输入编码当按键第一次就接下时,输出由1111110变为所接下的键值的BCD编码经4068 8输入与门和一个三级管控制后输出CD4511第五脚使其从底电平变为高电平,从而锁住CD4511,实现枪答功能。

记数器利用两个CD40110和CD4011组合成30秒的加法记数器,此电路原理简单,制作方便,但显示不为倒计时,观看比较不直接。

数电与模电试题及答案

数电与模电试题及答案

数电与模电试题及答案以下是数电与模电试题及答案:试题一:数字电路设计1. 设计一个4位二进制加法器,使用全加器实现。

给出电路原理图和真值表。

答案:电路原理图:```A[3] ──➤ ┌───────┐A[2] ──➤ │ │A[1] ──➤ │ Full │A[0] ──➤ │adder │B[3] ──➤ │ │B[2] ──➤ └───────┘B[1] ──➤ │B[0] ──➤ │└───────┐ │ ┌───────┐│ ──➤ │ XOR ││ ┌───────┐ ├─────┤300 ├─➤ │ XOR │ │ XOR ││ ├─────┬─┤ ├─────┤│ ──➤ AND │ 500 ├─➤ AND ││ ├─────┼─┤ ├─────┤700 ├─➤ │ OR │ │ XOR ││ ├─────┴─┤ ├─────┤│ ──➤ AND │ 100 ├─➤ OR ││ ├─────┬─┤ ├─────┤900 ├─➤ │ OR │ │ OR ││ └───────┘ └───────┘Sum[3] ─────➤ ┌───────┐Sum[2] ─────➤ │ │Sum[1] ─────➤ │ XOR │Sum[0] ─────➤ │ │└───────┘```真值表:```Inputs OutputsA[3] A[2] A[1] A[0] B[3] B[2] B[1] B[0] Sum[3] Sum[2] Sum[1] Sum[0] 0 0 0 0 0 0 0 0 0 0 0 00 0 0 1 0 0 0 1 0 0 0 10 0 1 0 0 0 1 0 0 0 1 00 0 1 1 0 0 1 1 0 0 1 10 1 0 0 0 1 0 0 0 1 0 00 1 0 1 0 1 0 1 0 1 0 10 1 1 0 0 1 1 0 0 1 1 00 1 1 1 0 1 1 1 0 1 1 11 0 0 0 1 0 0 0 1 0 0 01 0 0 1 1 0 0 1 1 0 0 11 0 1 0 1 0 1 0 1 0 1 01 0 1 1 1 0 1 1 1 0 1 11 1 0 0 1 1 0 0 1 1 0 01 1 0 1 1 1 0 1 1 1 0 11 1 1 0 1 1 1 0 1 1 1 01 1 1 1 1 1 1 1 1 1 1 1```试题二:模拟电路设计2. 设计一个放大器电路,将输入信号电压放大10倍。

数字电子电路》综合性设计性实验

数字电子电路》综合性设计性实验
强化实验操作
加强实验操作训练,提高学生的动 手能力和实验效率。
相关技术发展与展望
集成电路技术
随着集成电路技术的发展,数字电子电路的设计 和实现将更加高效和可靠。
人工智能技术
人工智能技术在数字电子电路中的应用将进一步 拓展,为电路设计带来更多可能性。
5G通信技术
5G通信技术的发展将促进数字电子电路在通信领 域的应用和发展。
实验总结与反思
总结实验成果
对整个实验过程进行总结,概括实验的主要成果和收获。
反思与展望
对实验中存在的问题和不足进行反思,并提出改进措施和展望,为后续实验提供借鉴和指导。
06
实验扩展与提高
实验优化建议
增加实验难度
通过增加实验的复杂性和难度, 提高学生的实验技能和解决问题
的能力。
引入新技术
将最新的数字电子技术引入实验中, 使学生能够掌握最新的知识和技术。
确定设计方案后,绘制电路原 理图和PCB版图。
根据电路图,搭建实验电路并 完成硬件调试。
进行软件编程和调试,实现所 需功能。
进行系统测试和性能评估,完 成实验报告。
04
实验操作与调试
实验操作流程
电路设计
根据实验要求,设计合适的电 路图,确保电路功能符合要求。
程序编写
根据电路功能,编写合适的程 序,实现电路的控制和数据处 理。
数据处理与分析
对实验数据进行处理和分析,包 括计算误差、对比理论值与实际 值等,以评估实验结果的准确性 和可靠性。
实验结果对比与讨论
对比不同方案结果
将采用不同方案得到的实验结果进行 对比,分析各种方案的优缺点,为后 续实验提供参考。
结果讨论
对实验结果进行深入讨论,探讨可能 影响实验结果的因素,以及如何改进 实验方法和技巧。

数电卷子

数电卷子

一、选择题。

(每空2分,共20分)1、十进制数25用8421BCD 码表示为( )。

A.10 101 B.0010 0101 C.100101 D .101012、下列各式中的四变量A 、B 、C 、D 的最小项是:( )。

(A)ABCD (B)AB(C+D) (C)A+B+C+D(D)A+B+C+D3、Y=A B C D C +++的反函数为 ( )。

(A)Y=()A B C D C+⋅⋅⋅A1L (B)Y =()A B C D C+⋅⋅⋅(C)Y =()A B C D C +⋅⋅⋅ (D)Y =()A B C D C+⋅⋅⋅4、卡诺图③、④表示的逻辑函数最简式分别为( )和( )。

A .F=B +DB .F=B+DC .F=BD +B DD .F=BD+BD5、逻辑电路如图⑤,函数式为( )。

A. F=AB +C B. F=A B +CC. F=AB+CD. F=A+B C6、 2048×8位RAM 芯片,其数据线的个数是:( ) 。

(A)11(B)8(C)14 (D)2117、下列逻辑函数表达式中与F=A B +AB 功能相同的是( )。

A.BA ⊕ B.BA ⊕ C.BA ⊕ D. AB ⊕8、下列逻辑电路中是时序逻辑电路的是( )。

A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器 9. RO M 属于( )。

A .组合逻辑电路 B.时序逻辑电路二、化简下列逻辑表达式。

(第1小题用公式法化简,第2题用卡诺图法化简,共10分) (1)),,(C B A L =BA C A ABCB +++(2)∑∑+=)15,11,7,5,3,2()13,9,6,4,1,0(),,,(d m D C B A L三、分析设计题。

(共70分)1、分析图1所示时序逻辑电路的逻辑功能,并写出输出和输入的逻辑表达式。

(10分 (,,)L A B C ABC ABC ABC ABC=+++3、试用74HC138(其逻辑框图如下图2所示)和适当的逻辑门实现函数 (15分)4、试分析图3电路逻辑功能。

综合电路设计(数电、模电)

综合电路设计(数电、模电)

一.变量译码器应用电路设计
图1.1
变量译码器它是将输入端的数码转换为输出端的某一路有效。

如图1.1所示电路,开关J1拨到右边对应输入端为低电平;拨到左边时为高电平。

当74LS138的端口G1,G2A,G2B分别对应输入为高电平,低电平,低电平时,C,B,A三个端口的输入为(000-111)时,对应X8-X1的灯熄灭。

图1.2
图1.3
图1.2为74LS138构成的数据多路分配器的电路图。

译码器的输出端与输入端的最小项表达式有关,通过切换J1开关来改变C,B,A的状态,当CBA从(000-111)变化时,通过图1.3安捷伦示波器的波形可以看出其对应的端口(D0-D7)的变化,也可以将输入的数据多路分配到不同的电路中。

二.抢答器设计
图2.1
2.1为多路抢答器的仿真电路。

将锁定解除开关J2打向高电平,此时锁存器处于直通状态,改变J1的状态时,数码管的值不会发生变化。

将锁定解除开关J2拨到低电平,此时数码管全暗状态,电路处于等待抢答状态,改变输入状态,再切换回原来状态,修改其他输入端状态,这是数码管仅显示最先变化输入状态的输入端代码。

在进行下一轮抢答时,将锁定解除开关J2打向高电平,然后再回到低电平,电路再次处于等待抢答状态。

数电课程设计密码锁

数电课程设计密码锁


电课程设计 1.设计题目:
密码锁
2.设计要求:
该锁有4个密码拨动开关(设定0和1)来设置密码,一个开箱钥匙孔(能接通电池)。

当用钥匙开箱时,如果输入的4位密码正确,箱被打开;否则,电路将发出警报(发光二极管亮表示)。

要求锁的密码在第一次使用时能由用户自行进行一次性设定(机械方式)。

设计框图
3.设计思路
4
.设计分析
(1) 密码输入及设定密码:4
个密码拨动开关,4位密码的输入用DSWPK-4实现。

DSWPK-4
(2)与设定密码比较
可用74x85 4位比较器,但由于未在multisim里找到,于是用4个74x86代替。

74x86
将两个74x138 3-8译码器级联成4-16译码器,如下图
其中6口接高电平
74x138真值表
5.电路原理图
Led1灯亮的时候是报警信号,led2灯亮的时候说明锁已打开,用开关A模拟钥匙,闭合时视为插入钥匙。

5v的VCC视为电池。

使用到的其他元件有,8输入与非门,3kΩ电阻,2输入或门,开关等。

数电课程设计题目-汇总

数电课程设计题目-汇总

1、课题一:电子钟设计设计指标与要求1)设计并制作符合要求的电子钟2)电子钟由 6 位七段 LED 显示器显示,其中两位显示“时”,二位显示“分”,两位显示“秒”;3)计时最大值为 23 时 59 分 59 秒;4)计时误差不得超过1s;5)具有清零、校验时、分等控制功能;6)安装自己设计的电路或仿真电路;7)写出设计报告。

2、课题二:四路数字抢答器设计设计指标与要求1)设计制作一个容纳 4 组参赛队的数字式抢答器,每组设置一抢答按钮供抢答者使用。

2)设计抢答者的输入抢答锁定电路、抢答者序号编码、译码和显示电路。

3)设计定时电路,声、光报警或音乐片驱动电路。

4)设计控制逻辑电路,启动、复位电路。

5)设计计分电路,犯规电路。

6)安装自己设计的电路和仿真。

7)写出设计报告。

3、课题三:交通灯控制器设计、制作设计指标与要求1)每个方向有两对灯,分别为红、绿。

2)每个方向的绿灯、红灯的定时时间可以预设,一个方向绿灯亮时另一个方向红灯亮。

定时时间用数码管显示,红绿灯指示用发光二极管。

3)绿灯、红灯顺序点亮,循环往复。

4)控制器要自带时钟,为了时钟精度和得到占空比为50%的标准1HZ 时钟,最后的时钟通过分频得到。

时钟脉冲源可以利用555 电路或晶体振荡器产生。

5)计数器使用CD4516,74161,74390。

如使用晶体振荡器需用到CD4060 芯片。

6)写设计报告4 、课题四:逐音彩灯控制器设计设计指标与要求1)设计并制作一逐音彩灯控制器,使彩灯的闪烁可随着音乐节奏变化,从而产生灯光追逐音乐、活跃气氛的效果;2)被控彩灯为八路,每路以 8 个发光二极管为负载;3)设置外部操作开关,控制彩灯亮点的右移、左移、全亮和全灭;4)彩灯亮点移动规律是二亮二灭右移或左移;5)彩灯亮点移动时间间隔为 1 秒;6)安装自己设计的电路和对设计电路进行仿真;/5、课题五:数字电压表设计设计指标与要求11)设计制作一个3 2 位的数字电压表。

(完整版)数电试题及答案

(完整版)数电试题及答案

通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。

A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。

数字电路毕业设计题目(范文2篇)

数字电路毕业设计题目(范文2篇)

数字电路毕业设计题目(范文2篇)以下是网友分享的关于数字电路毕业设计题目的资料2篇,希望对您有所帮助,就爱阅读感谢您的支持。

[数字电路毕业设计题目篇一]原文:Digital circuit definition:Completes with the digital signal to the digital quantity carries onthe arithmetic operation and the logic operation electric circuit iscalled the digital circuit, or number system. Because it has the logicoperation and the logical processing function, therefore calls thenumeral logic circuit.Numeral logic circuit classification (according to functionminute):1st, combinatory logic electric circuitThe abbreviation combination circuit, it becomes by the mostbasic logical gate electric circuit combination. The characteristicis: Output value only and then input value related, namely output onlyby then input value decision. The electric circuit has not rememberedthe function, the output condition changes along with the inputcondition change, is similar to the resistance electric circuit, likethe accumulator, the decoder, the encoder, the data selector and so onall belong to this kind.2nd, succession logic circuitThe abbreviation sequence circuit, it is adds on the feedbacklogic return route by the most basic logical gate electric circuit (tooutput the electric circuit which input) or the component combinationbecomes, lies in the sequence circuit with the combination circuitessence difference to have the memory function. The sequence circuitcharacteristic is: The output not only was decided by then inputvalue, moreover also the and circuit past condition concerned. It issimilar to containing the stored energy part the inductance or theelectric capacity electric circuit, likeelectric circuit and so ontrigger, latch, counter, shift register, reservoir all is the sequencecircuit typical component.Digital circuit characteristic:1st, simultaneously has the arithmetic operation and the logicoperation functionThe digital circuit is take the binary system logic algebra asmathematics foundation, the use binary numeral signal, both can carryon the arithmetic operation and to be able conveniently to carry onthe logic operation (with, or, non-, judgement, comparison, processingand so on), therefore extremely suitsto application and so onoperation, comparison, memory, transmission, control, decision-making.2nd, realization simple, the system is reliableBy binary system underlie numeral logic circuit, simplereliable, the accuracy is high.3rd, integration rate high, the function realization is easy Integration rate high, volume small, the power loss is low isone of digital circuit prominent merits. Electric circuit design,service, maintenance nimble convenient, along withthe integratedcircuit technology high speed development, the numeral logic circuitintegration rate is more and more high, integrated circuit blockfunction along with small scale integration electric circuit (SSI),center scale integrated circuit (MSI), large scale integrated circuit(LSI), ultra large scale integrated circuit (VLSI) the developmentalso from the part level, the component level, the part level, theboard card level rises to the system level. The electric circuitdesign composition only must use some standards the integrated circuitblock unit connection to become. Also may use the programmableforeword logic array electric circuit regarding the non- standardspecial electric circuit, through programming method realization freelogic function.Digital circuit application:Digital circuit and numeral electronic technology widespreadapplication to science and technology each domain and so ontelevision, radar, correspondence, electronic accounting machine,automatic control, astronautics.数字电路定义:用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。

数电课程设计题目汇总

数电课程设计题目汇总
3)讨论误差的形成因素和减少误差的措施
4)进行简单的温度开关控制
〖参考原理框图〗系统参考原理框图如下:
〖主要参考元器件〗
MCl4433(1),LM324(1),七段数码管(4),CD4511(1),MC1413(1),铂热电阻使用普通
精密电位器代替。
二、十二小时电子钟
〖基本要求〗利用基本数字电路制作小时电子钟,要求显示时分秒;并能实现校时和校分的功能。
〖提高要求〗1)讨论测量误差的形成原因并提出改进方案
2)提高测频范围的方案
3)输入保护
4)输入信号为正弦波、三角波、方波的情况
5)与集成信号发生器的合成
〖参考原理框图〗
〖主要参考元器件〗74LS390,74LS247,CD4060,74LS00,74LS74
十六、展览广告逐级显示电路
〖基本要求〗用于切换画面,自动轮换,时间可以设定为2秒~5分钟可调,需要切换的画面为10路,使用继电器驱动(9路使用LED)
十八、多路数据采集系统
〖基本要求〗1)实现4路温度信号的采集
2)温度范围为0~20℃,采用PT-100电阻
3)采用31/2AD转换器;LED数码管显示
〖提高要求〗1)系统的输入为差动输入
2)讨论非线性校正约方法
3)讨论提高测试精度的方法
4)讨论多路开关对测试的影响
〖参考原理框图〗
〖主要参考元器件〗
CD4051,LM324,ICL7107
(5)四种Байду номын сангаас样自动变换。
〖参考原理框图〗
〖主要参考元器〗
555,74LS93,74LS74,74LS153,74LS164
二十一、光电式报警器
〖基本要求〗
1、采用双光路结构,当任一光路被遮挡时,报警器发出间歇式声光报警

数电实验考试题

数电实验考试题

04
实验四:数模转换与模数转 换
实验目的
掌握数模转换器(DAC)和模数转换 器(ADC)的工作原理。
学会使用数模转换器和模数转换器进 行信号的转换。
了解数模转换器和模数转换器在现实 生活中的应用。
实验设备
DAC芯片(如: DAC0832)
信号发生器
ADC芯片(如: ADC0809)
示波器
实验步骤
数模转换器(DAC)实验步骤 1. 将DAC芯片连接到电脑,通过软件设置需要转换的数字信号。
2. 将数字信号通过DAC芯片转换为模拟信号。
实验步骤
01
02
03
3. 使用示波器观察DAC 输出的模拟信号波形,
并记录下来。
4. 分析DAC输出的模拟 信号,并与原始数字信 号进行比较,评估转换
精度。
模数转换器(ADC)实验 步骤
实验设备
数字逻辑电路实验箱
逻辑门电路(与门、或门、 非门)
02
01 03
信号源
示波器
04
05
实验导线若干
实验步骤
实验前准备
检查实验设备是否齐全,确保实验 环境安全。
搭建电路
根据实验要求,选择合适的逻辑门 电路,使用实验导线连接信号源和 示波器。
测试与门
设置信号源产生一组高低电平信号 ,通过与门电路,观察示波器显示 的输出信号,记录结果。
实验步骤
步骤二:设计电路
根据逻辑功能,选择合适的逻辑门电路(如AND、 OR、NOT等)。
使用逻辑门电路构建电路图,实现所需的逻辑功 能。
实验步骤
01
注意合理安排门电路的连接方式,尽量减少使用的门电路数量。
02
步骤三:搭建与测试

数电试题及答案

数电试题及答案

数电试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算有哪几种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或2. 下列哪个不是数字电路的特点?A. 离散性B. 可编程性C. 模拟性D. 可重复性3. 触发器的主要用途是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 放大信号4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出可以延迟于输入C. 没有记忆功能D. 可以进行复杂的逻辑运算5. 以下哪个是同步计数器的特点?A. 所有触发器的时钟输入端连接在一起B. 计数过程可以异步进行C. 计数速度慢D. 计数精度低二、填空题(每空1分,共10分)6. 数字电路中最基本的逻辑门是_________、_________、_________。

7. 一个4位二进制计数器可以表示的最大十进制数是_________。

8. 一个D触发器具有_________个稳定状态。

9. 在数字电路设计中,_________是用于描述电路逻辑功能的图形符号。

10. 一个完整的数字钟电路至少需要_________个计数器。

三、简答题(每题5分,共20分)11. 简述数字电路与模拟电路的主要区别。

12. 解释什么是同步时序逻辑电路,并给出一个常见的同步时序逻辑电路的例子。

13. 说明什么是寄存器,并描述其在数字系统中的作用。

14. 什么是二进制计数器?简述其工作原理。

四、计算题(每题10分,共20分)15. 给定一个由与门、或门和非门组成的电路,输入A=0, B=1, C=0,D=1,请计算输出结果。

16. 设计一个3位二进制计数器,并给出其状态转移图和时序图。

五、设计题(每题15分,共30分)17. 设计一个简单的数字频率计,要求能够测量输入信号的频率,并在七段显示器上显示结果。

18. 设计一个简单的数字电压表,能够测量并显示0-5V范围内的电压值。

74ls00数电设计题

74ls00数电设计题

74ls00数电设计题随着现代电子技术的不断发展,数字电子设计(数电设计)在各个领域得到了广泛应用。

数电设计题是电子类专业课程学习中的一种常见题型,它能有效检验学生对数字电路原理、分析和设计方法的掌握程度。

本文将从数电设计题的概述、分类与特点、解题步骤与技巧等方面进行详细介绍,以期为广大读者提供实用的指导。

1.数电设计题概述数电设计题主要考察学生对数字电路的基本原理、设计方法和分析技巧的掌握。

题目通常包括数字电路的设计、修改、分析、验证等环节。

学生在解答这类题目时,需要灵活运用所学知识,注重数字电路的时序、功能、稳定性等方面,以实现题目要求的设计目标。

2.数电设计题的分类与特点数电设计题可分为以下几类:(1)数字电路设计:要求学生根据给定的电路需求,设计符合功能的数字电路。

这类题目注重学生的设计能力和创新思维。

(2)数字电路修改:要求学生对给定的数字电路进行优化或改进,使其满足新的设计要求。

这类题目考察学生的分析和改进能力。

(3)数字电路分析:要求学生对给定的数字电路进行分析,如稳定性、时序、功能等。

这类题目考察学生的理论分析和实践能力。

(4)数字电路验证:要求学生使用仿真软件对给定的数字电路进行验证,证实其功能和稳定性。

这类题目注重学生的实验能力和验证方法。

3.解题步骤与技巧(1)仔细阅读题目,明确设计要求、输入输出信号、约束条件等。

(2)根据题目要求,选择合适的数字电路器件和原理。

(3)进行电路设计或修改,注意时序、功能、稳定性等方面的分析。

(4)使用仿真软件进行验证,分析电路性能,优化设计方案。

(5)撰写设计报告,包括设计思路、电路原理、仿真结果等内容。

4.实战案例分析以下为一个简单的数电设计题案例:设计一个数字电路,实现异步清零和同步置位的功能。

解题步骤:(1)明确设计要求:异步清零和同步置位功能。

(2)选择合适的器件:触发器(Flip-flop)。

(3)设计电路:使用两个触发器,其中一个触发器实现异步清零,另一个触发器实现同步置位。

综合电路设计师考试题库

综合电路设计师考试题库

综合电路设计师考试题库1. 什么是电路的最小功能单元?- 电路的最小功能单元是逻辑门。

2. 请列举几种常见的逻辑门类型。

- 常见的逻辑门类型包括与门、或门、非门、异或门等。

3. 逻辑门的输入和输出有什么特点?- 逻辑门的输入是逻辑电平信号,输出也是逻辑电平信号。

- 输入和输出的逻辑电平一般为高电平(表示逻辑1)和低电平(表示逻辑0)。

4. 请解释什么是真值表(Truth table)?- 真值表是一种列出逻辑门输入和输出对应关系的表格。

- 在真值表中,输入的不同组合对应于输出的不同逻辑电平状态。

5. 请简述门电路中的分频器是什么?- 在门电路中,分频器是一种能将输入的时钟信号除以一定比例的电路。

- 分频器常用于时序电路和通信电路中的计数和时钟控制等应用。

6. 请说明存储器的作用和分类。

- 存储器用于存储和读取数据。

- 存储器可以根据存取方式的不同分为随机存取存储器(RAM)、只读存储器(ROM)、闪存等。

7. 什么是触发器(Flip-flop)?- 触发器是一种能够存储和记忆二进制数据的电路。

- 触发器常用于时序电路中,用来实现计数、状态存储等功能。

8. 请解释什么是时钟信号(Clock signal)?- 时钟信号是一种周期性变化的信号,用于同步电路的工作。

- 时钟信号可以提供统一的时间基准,控制电路中的时序操作。

9. 请列举几种常见的时序电路。

- 常见的时序电路包括计数器、时钟分频器、序列检测器等。

10. 请解释什么是多路选择器(Multiplexer)?- 多路选择器是一种能够根据选择信号选择多个输入信号中的一个输出的电路。

- 多路选择器常用于数据选择、地址选择等应用场景。

11. 请说明什么是加法器(Adder)?- 加法器是一种能够实现二进制加法运算的电路。

- 加法器常用于计算机算术逻辑单元(ALU)中。

12. 请列举几种常见的集成电路(Integrated circuit)类型。

- 常见的集成电路类型包括逻辑门集成电路、存储器集成电路、模拟集成电路等。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、设计一个可控五进制计数器,当控制信号x=0时,电路保持原状态不变;当x=1时,电路工作在计数状态。

原始状态转换图二、设计一个串行数据检测器,当连续发生输入3个或三个以上1时,输出为1,其他状态输入情况下输出为0.0 1A A/0 B/0B A/0 C/0C A/0 D/1D A/0 D/1原始状态图RS触发器JK触发器T触发器D触发器S R J K T D0⟶0 0⟶1 1⟶0 1⟶101xX11xxXX11111X0 0 0 0 0 1 011111111111111111A BD C原始状态转换图111输入次态输出现态1111111111111111111110001 1 x x x11 x x x10 1111100 1 101 x x x11 x x x10 1 1001100 1 101 x x x11 x x x10 1 1由卡诺图写出驱动方程设计举例1、设计一个任意位串行同步奇校验器。

当串行输入的二进制数累计为奇数个1时,输出为1,否则输出为0.(1)状态图QXQXQXA B1X(20 1 0 0/0 1/1 11/10/0X0 0 1 10 1 0 1 0 1 1 0 0 x 1 xx 0 x 10 1 1 0(4)逻辑图JQQKSETCLRXCP2、 试用jk 触发器设计一个两位二进制可逆计数器,当输入控制信号x=0时,计数器按加法计数,当输入x=1时,按减法计数。

输出y=1表示有进位或借位。

1、 状态转换图Y输入次态输出现态2、激励表X Y 0111111111111111111111XX1XXXX1X1x1X1X1X1xX1X1X1X1110 3、由卡诺图做出各触发器输入端和电路输出端卡诺图。

11110 1 x x1 1 x x11110 x x 11 x x 111110 1 x x 11 1 x x 111111111XQXQXQX11110 x 1 1 x1 x 1 1 x00110 11 1由驱动方程画逻辑图JQQKSETCLRJQQKSETCLR&00&00>=101=11组合逻辑电路的设计1、某产品有A、B、C、D四项质量指标。

规定:A必须满足要求,其他三项中只要有任意两项满足要求,产品就算合格。

试用门电路设计检验该产品质量的逻辑电路。

解:1、列真值表。

根据题意,取四个质量指标A、B、C、D为输入变量,且规定满足要求时取值为1,不满足要求时取值为0.此电路有一个输出变量,用F表示,且规定当产品及格时F=1,不合格时F=0.A B C D F00000000100010000110010000101001100011101000010010QXQX1XCY10101101101100111011111112、写逻辑表达式由真值表可得3、化简表达式F=ABD+ABC+ACD4、根据表达式画出逻辑电路图逻辑图13、设X、Z均为三位二进制数,X为输入,Z为输出,要求两者之间有如下关系:当时,Z=X+2;当X<2时,Z=1;当X>5时,Z=0。

试用一片3线-8线译码器74ls138构成实现上述要求的逻辑电路。

解:1、列真值表。

根据题意,取三位二进制数为输入变量,数为输出变量。

列真值表如下:0000010010010101000111011001101011111100001110002、写逻辑表达式3逻辑电路图设计一个多数表决电路,以判别A、B、C三人中是否多数赞成。

要求用四选一选择器实现电路一列真值表。

根据题意,取A、B、C三人的态度为输入变量,且规定赞同用1表示,否决用0表示;取表决结果为输出变量F,且规定多数赞同用1表示,多数反对用0表示。

A B C F00000010010001111000101111011111写逻辑表达式逻辑电路图B1 F设计一个多数表决电路,以判别A、B、C三人中是否多数赞成。

要求用八选一选择器实现电路一列真值表。

根据题意,取A、B、C三人的态度为输入变量,且规定赞同用1A0 A1D0D1D21/274LS153D3Y表示,否决用0表示;取表决结果为输出变量F,且规定多数赞同用1表示,多数反对用0表示。

A B C F00000010010001111000101111011111写逻辑表达式逻辑电路图ABC设计控制楼梯照明灯的电路。

两个单刀双掷开关A和B分别装在楼上和楼下。

无论在楼上还是在楼下都能单独控制开灯和关灯。

设灯为L,L 为1表示灯亮,L为0表示灯灭。

对于开关A和B,用1表示开关向上扳,用0表示开关向下扳。

真值表A B L001A0 /YA0 74LS152A0D0 D1 D2 D3 D4 D5 D6 D71逻辑表达式分析如图时序电路的逻辑功能。

(74ls112(JK触发器),74ls08(与门))U1A74LS112N1Q5~1Q6~1PR41K2~1CLR151J31CLK1U2A74LS112N1Q5~1Q6~1PR41K2~1CLR151J31CLK1U3A74LS112N1Q5~1Q6~1PR41K2~1CLR151J31CLK1U4A74LS08DCPQ1Q2Q3Y解:由图可知,各触发器由同一时钟信号CP控制,电路没有外部输入信号,所以此电路为同步摩尔型时序电路。

驱动方程:电路的驱动方法输出方程:状态转换表0101001111111111111111111111111111状态转换图所以此电路是一个可自启动的同步五进制加法计数器电路。

分析此电路在Dsl输入端串行输入数码1011时,Q0,Q1,Q2,Q3的输出情况,填写下列状态表格。

已知该电路在接收数码前清零。

00011111011010111100Q3Q2Q1/////////Cp 顺序输入DsrQQ1Q2Q3010000 100001 210010 310101 401011 500110 601100 701000 800000时序图功能。

相关文档
最新文档