《数字电子技术》A卷

合集下载

数字电子技术基础试题A卷

数字电子技术基础试题A卷

第 1 页 共 6 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。

2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。

3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。

4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。

5、按计数器中数值的增减分类,把计数器分为 、 和可逆计数器。

6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。

7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有条数据线和 条地址线。

8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。

9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。

二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要班级 姓名 学号 ――――――装――――――――――订――――――线―――――――――――第 2 页 共 6 页知道其中一种,便可推出其它两种。

( )2、一个逻辑函数的所有最小项之积为1。

( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。

( )4、TTL 门电路能带同类门的个数称为噪声容限。

( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。

( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。

( )三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +· ,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。

数字电子技术期末试卷标准答案及评分标准(A卷)

数字电子技术期末试卷标准答案及评分标准(A卷)

班级:__________ 学号: __________姓名: __________阅卷教师: _____________ 成绩: _______________一、判断题(将答案添入下表,每题1分,共10分。

正确选“√”,错误选“×”) 1 2 3 4 5 6 7 8 9101.在时间和幅度上都断续变化的信号是数字信号,因为说话时语音是断续的,所以是数字信号。

( )2.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

( ) 3.N 变量逻辑函数全部2N 个最大项之积恒等于1。

( ) 4.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。

( )。

5.TTL 集电极开路门输出为1时由外接电源和电阻提供输出电流。

( ) 6.异步时序电路是指的各级触发器类型不同的电路。

( )7.D 触发器的特征方程Q n+1=D ,而与Q n 无关,所以,D 触发器不是时序电路。

( ) 8.D/A 转换器的最大输出电压的绝对值可达到基准电压V REF 。

( )9.施密特触发器可用于将正弦波变换成三角波。

( )10.SRAM 是指静态RAM ,DRAM 是指动态RAM ;对相同容量的SRAM 和DRAM 而言,前者造价高,响应速度也快。

( )二、试将下列函数化为最简与或形式(10分,每题5分,要有解题步骤,否则不给分)(1)D C B A D C B A D B A AD Y +++=(2)化简逻辑函数D C B A BCD A D C B A D C B A F ⋅⋅++⋅⋅=),,,(;给定约束条件:0=+++⋅+⋅++⋅D C B A D ABC ABCD D C B A D C AB D C B A CD B A三、已知电路如图所示,写出F1、F2、F3、F 与输入变量A 、B 、C 、D 之间的逻辑表达式。

(本题10分)阅卷教师: _____________ 成绩: _______________四、设计一个能被2 或3 整除的逻辑电路,其中被除数A、B、C、D是8421BCD编码。

数字电子技术试卷A卷答案

数字电子技术试卷A卷答案

数字电子技术试卷A 卷答案试卷号:45学校:哈尔滨理工大学院系: 自动化 专业:自动化 年级:03 班级: 1~11一. 单项选择题(本大题共 20 小题,总计 40 分 )1、本小题2分 (b)2、本小题2分 (a)3、本小题2分 (b)4、本小题2分 (c)5、本小题2分 (a)6、本小题2分 (a)7、本小题2分 (d)8、本小题2分 (c)9、本小题2分 (b) 10、本小题2分 (c) 11、本小题2分(c)12、本小题2分(c)13、本小题2分(a)14、本小题2分( b )15、本小题2分( a )16、本小题2分( b )17、本小题2分( b )18、本小题2分( c )19、本小题2分( a )20、本小题2分( b )二、非客观题(6分)Ωk mI nI V VR IH OH OH CC L 502.031.032.35(max)(max)(min)(max)=⨯+⨯-=+-=(3分) Ωk mI I V V R IL OL OL CC L 676.04.0384.05(max)(max)(max)(min)=⨯--=--=(3分) 上拉电阻的取值范围是ΩΩk R k L 676.05≥≥三、非客观题(8分)A B C CB A B C A B C A B C m m m m m Y +=++++=++++=642101(4分) CA BA A B C CBA A B C BA C A B C m m m m Y ++=+++=+++=75302(4分)⎪⎪⎪⎩⎪⎪⎪⎨⎧+++++++=+++++++=++++=++++=+++=+++=+++=+++=1513119642031412753214107211513900W W W W W W W W DC B AD C B A D C B A D BC A D C B A CD B A D C AB ABCD Y W W W W W D C B A CD B A BCD A D C AB D ABC Y W W W W D ABC D C B A BCD A D C B A Y W W W W ABCD D C AB D C A C A Y (4分)(4分)(4分) 五、非客观题(14分)由状态转换图可得电路的状态方程 由状态方程得驱动方程32113212112131311Q Q Q Q Q Q Q Q Q Q Q Q Q Q n n n =+=+=+++ (6分) 213122311Q Q J Q K J Q K J =====13=K(3分) 进位输出 3Q Y = (1分)(4分)A B C D Y 0Y 1Y 2Y 3(a )九十一进制计数器,两片之间为十六进制。

2套 《数字电子技术》期末考卷+答案

2套 《数字电子技术》期末考卷+答案

第 1 页 共 12 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。

2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。

3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。

4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。

5、按计数器中数值的增减分类,把计数器分为 、和可逆计数器。

6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。

7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。

8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。

9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。

二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。

( )2、一个逻辑函数的所有最小项之积为1。

( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。

( )4、TTL 门电路能带同类门的个数称为噪声容限。

( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。

( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。

( ) 三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +·,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C 2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。

数字电子技术综合试题

数字电子技术综合试题

《数字电子技术》综合试题(A)一、单选题(每题1分)1. 二进制数1110111.11转换成十进制数是 ( )。

A .119. 125B .119. 3C .119 . 375D .119.75 2. 已知逻辑函数的真值表如下,用卡诺图化简其逻辑表达式是( )。

A .C Y = B .ABC Y = C .C AB Y += D .C AB Y +=图1-13. 下列逻辑门类型中,可以用( )一种类型门实现另三种基本运算。

A .与门B .非门C .或门D .与非门 4. 根据反演规则,E DE C C A Y ++⋅+=)()(的反函数为( )。

A. E E D C C A Y ⋅++=)]([B. E E D C C A Y ⋅++=)(C. E E D C C A Y ⋅++=)(D. E E D C C A Y ⋅++=)( 5. 为实现数据传输的总线结构,要选用( )门电路。

A 或非 B OC C. 三态 D 与或非6. 输出端可直接连在一起实现“线与’’逻辑功能的门电路是( )。

A 与非门B 或非门C 三态门D OC 门7. TTL 与非门的关门电平是0.8V ,开门电平是2V ,当其输入低电平为0.4V ,输入高电平为3.2V 时, 其低电平噪声容限为( )。

A 0.4VB 1.2VC 1.8VD 2.4V 8. 门电路的平均传输延迟时间是( )。

C t pd =(t PHL + t PLH )/2 D t pd =(t PHL - t PLH )/29. 维持一阻塞D触发器是( )。

A下降沿触发 B上升沿触发C高电平触发 D低电平触发10. 能把缓慢变化的输入信号转换成矩形波的电路是 ( )。

A 单稳态触发器;B 多谐振荡器;C 施密特触发器;D 边沿触发器二、判断题(每题1分)1. 格雷码具有任意两组相邻代码之间只有一位不同的特性。

()2. 逻辑函数表达式的化简结果是唯一的。

数字电子技术试卷A及答案

数字电子技术试卷A及答案

1一、单项选择题(每题2分,共20分)1.将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52.按以下方法处理CMOS 或非门多余输入端,正确的是( C )A )接电源正极B )悬空C )通过10K Ω电阻接地 D) 以上三种方法都不对3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )A )4-7线译码器B )4-5线译码器C )4-2线译码器D )4-1线译码器4.下列各门电路中,输出端可直接直连,实现线与的是( B )A )一般TTL 与非门B )集电极开路TTL 与非门C )一般CMOS 与非门D )一般TTL 或非门5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输2入端。

设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )A )1101B )1110C )1011D )01116.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )A )24B )12C )8D )47.如下图中电路的名称是( D )A )单稳态电路B )JK 触发器C )施密特电路D )多谐振荡器8.已知函数D C B A Y ++=)(,则其反函数为( B )A )D CB DC A + B )D C B A ++ C )AC D AB + D )D B C A +9.可实现逻辑函数A Y =的是( D )A ) A A ⋅B ) A A +C )0⊕AD )1⊕A310.在倒T 形电阻网络D /A 转换器中,n n REFo D V V 2-=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )伏。

A )3210-B ) 210-C ) 3210D ) 210 二、填空题:(24%)1.与十六进制(2D )16对应的二进制数是(101101)2 。

(完整word版)数电试题及答案

(完整word版)数电试题及答案

通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷题号 一 二 三 四 五 六 七 八 九总成绩得分一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。

A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1A B C F 0 0 0 0 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 0 1 1 0 01 1 1 19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。

数字电子技术基础试题及答案(2)

数字电子技术基础试题及答案(2)

数字电子技术基础期末考试试卷 课程名称 数字电子技术基础A 卷 考试形式 闭 卷 考核类型 考试 本试卷共 4 大题,卷面满分100分,答题时间120分钟。

一、填空题:(每小题2分,共10分) 1.二进制数(1011.1001)2转换为八进制数为 (13.41) ,转换为十六进为 B9 。

2.数字电路按照是否具有记忆功能通常可分为两类: 组合逻逻辑电路 、 时序逻辑电路 。

3.已知逻辑函数F =A ⊕B ,它的与非-与非表达式为 ,或与非表达式为 。

4.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。

5.555定时器构成的施密特触发器,若电源电压=12V ,电压控制端经0.01µF 电容接地,则上触发电平= V ,下触发电平–= V 。

二、化简题:(每小题10分,共20分) 1.用代数法将下面的函数化为最简与或式:·[ABD BC BD A +++()D] 2. 用卡诺图法将下列函数化简为最简与或式: F(A 、B 、C 、D)=∑m (0,2,4,5,7,13)+∑d(8,9,10,11,14,15)三、分析题:(每小题10分,共40分)得分评卷人1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。

2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题: (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。

(74161的功能见表) 题 2 图………………………密……………………封…………………………装…………………订………………………线………………………3.分析如题3图所示由边沿触发器组成的时序逻辑电路,写出电路的驱动方程、状态方程,画出状态转换图。

题3图4. 图4是用555定时器构成的压控振荡器,试分析输入控制电压和振荡频率之间的关系。

当v升高时输出的频率是升高还是降低?I题4图四、设计题:(每小题10分,共30分)得分评卷人1. 请用一片4线-16线译码器74154和适量的与非门设计一个能将8421码转换为2421码的码转换器。

数字电子技术基础A卷参考答案及评标

数字电子技术基础A卷参考答案及评标

铜 陵 学 院2007-2008学年第2学期《数字电子技术基础》考试试卷(A 卷)参考答案与评分细则一、填空题(每空1分,共20分)1、时间,幅值2、 27,1B3、 A ,04、 BCD ,8421BCD5、 加法,减法6、 同步,异步7、 1024,4,8 8、 与阵列,或阵列 9、 与,或,非二、判断题(第小题2分,共12分)1、3、5正确,2、4、6错误三、选择题(每小题3分,共18分)1、③;2、①;3、④;4、④;5、②;6、①。

四、分析题(共50分) 1、(6分)解: C B A B A C A B A C B A B A C B A F +++=+++=)(B A B AC B F F ++==2、(8分)解:由电路图易得逻函为:B A B B A C B A B B A C B A Y +=++=+++++= 由简化逻函可得真值表为:00 01 11 100 1ABCF 1 1110 1姓名 班级 ―――――――――装――――――――――订―――――――――线―――――――――――0100 0101 0110 0111 100010011010101111001101111011110000 0001 0010 0011 A B Y 0 0 1 0 1 1 1 0 1 1 1显然,该电路具有与非逻辑功能。

3、(6分) 解: 4、(6分)解:解:八选一数据选择器的出入关系为:126012501240123012201210120012A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A Y +++++++=需实现的逻函表达式为:C B A C B A ACZ ++=若令Z Y D D C A B A A A i =====,,,,012,则比较以上两表达式易知:0,164307521========D D D D D D D D 。

数字电子技术考试卷及答案 (5)

数字电子技术考试卷及答案 (5)

七、(本题12分)画出用74161的异步清零功能构成的80进制计数器的连线图。

八、(本题15分)用D触发器设计一个按自然态序进行计数的同步加法计数器。

要求当控制信号M=0时为5进制,M=1时为7进制(要求有设计过程)。

7《数字电子技术基础》期末考试A卷标准答案及评分标准8910北京航空航天大学2004-2005 学年第二学期期末《数字数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2007年1月18日班号学号姓名成绩《数字电路》期末考试A卷注意事项:1、答案写在每个题目下面的空白处,如地方不够可写在上页背面对应位置;2、本卷共5页考卷纸,7道大题;((a)74LS85四、逻辑电路和各输入信号波形如图所示,画出各触发器Q 端的波形。

各触发器的初始状态为0。

(本题12分)五、由移位寄存器74LS194和3—8译码器组成的时序电路如图所示,分析该电路。

(1)画出74LS194的状态转换图;(2)说出Z 的输出序列。

(本题13分)CP CP六、已知某同步时序电路的状态转换图如图所示。

(1)作出该电路的状态转换表;(2)若用D触发器实现该电路时写出该电路的激励方程;(3)写出输出方程。

(本题15分)七、电路由74LS161和PROM组成。

(1)分析74LS161的计数长度;(2)写出W、X、Y、Z的函数表达式;(3)在CP作用下。

分析W、X、Y、Z端顺序输出的8421BCD码的状态(W为最高位,Z为最低位),说明电路的功能。

(本题16分)《数字电子技术基础》期末考试A卷标准答案及评分标准一、1、按照波形酌情给分。

北京航空航天大学2005-2006 学年第二学期期末《数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2006年7月12日班号学号姓名成绩N图712Q Q Y(状态转换、设计过程和步骤对得10分,化简有误扣3-5分)七、MN=00时,是5进制,显示最大数字为4;MN=01时,是6进制。

数字电子技术A2010

数字电子技术A2010

安徽大学2009—2010学年第二学期《数字电子技术》考试试卷(A 卷)(闭卷 时间120分钟)一、填空题(每空1分,共15分)1、十进制数73.75的8421BCD 码为_____________________2、当TTL 与非门的输入端悬空时相当于输入为 电平。

3、在数字电路中,不论哪一种逻辑门电路,其中的关键器件是MOS 管或BJT ,它们均可以作为_________器件。

4、时序逻辑电路在CP 脉冲作用下,由无效状态自动回到有效序列称为电路具有______________。

5、TTL 反相器的输入级由BJT 构成,输出级采用___________结构,其目的是为了________________和增强带负载的能力。

6、当七段显示译码器的输出为高电平有效时,应选用共_____极数码管。

7、用4个触发器可以存储________位二进制数。

8、如果对键盘上108个符号进行二进制编码,则至少要______位二进制数码。

9、时序逻辑电路分为同步时序和_____________两大类。

10、几个集电极开路与非门(OC 门)输出端直接相连,配加负载(上拉)电阻后实现_______功能。

11、表达式CB C B A F +=能否产生竞争冒险 (可能/不可能)。

12、表达式CAB F+=,用与非门实现的表达式是 。

13、一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过 ms 可转换为4位并行数据输出。

14、多谐振荡器有 个稳定状态。

题 号 一 二 三 四 五 总分 得 分阅卷人院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------得分二、单选题(每题1分,计10分)1、____________电路在任何时刻只能有一个输出端有效。

数字电子技术期末考试卷

数字电子技术期末考试卷

职 业 技 术 学 院2010 -- 2011学年 第 一 学期《 数字电子技术 》期末试卷A 卷考试班级: 09电气、电子 答题时间: 90 分钟 考试方式: 闭卷一、填空题(每空格1分,共15分)1、逻辑代数中的基本运算关系有 , , 。

2、十进制数27对应的二进制数是 ,(110001)2=( )103、TTL 逻辑门电路的典型高电平值是 V ,典型低电平值是 V 。

4、数字逻辑电路分为两大类,它们是__________和________ 电路。

5、逻辑代数常用的表示方法有四种,它们是_____________、_____________、_______________和______________。

6、JK 触发器的特性方程是 、D 触发器的特性方程是 。

二、判断题(每题2分,共10分)1、两只TTL 与非门电路的输出端可以实现线与的功能。

( )2、一般地说,2n 个相邻最小项合并,可以消去n 个变量。

( )3、555定时器的电源电压范围宽,双极型555定时器为5~16伏,COMS555定时器为3~18V 。

( )4、0,0d d R S ==是基本RS 触发器允许的输入信号。

( )5、组合逻辑电路在任意时刻的输出信号只取决于输入信号,与前一状态无关。

( ) 三、单项选择题(每题2分,共20分)1、可用于总线结构,分时传输的门电路是( ) A .异或门 B 、同或门 C 、OC 门 D 、三态门2、n 个输入端的二进制译码器共有( )个最小项输出。

A 、 n B 、2n C 、2n D 、n 23、(5)8和(5)10 这两个数( )A 、相等B 、前一个大C 、后一个大D 、无法比较 4、连续85个1异或,其结果是( ) A 、1 B 、85 C 、286 D 、0 5、接74LS00与非门的电源用( )伏电压 A 、+8V B 、+12VC+5V D 、-12V 6、下列表达式中正确的是( )A 、1.0=1B 、1+0=0C 、 1+1=1D 、1+A=A 7、如图所示,电路输入与输出间实现的功能是( ) A 、与 B 、或C 、与非D 、或非8.已知某电路的输入A 、B 和输出Y 的波形如下图所示,该电路实现的函数表达式为( ) (A)A ⊙B (B)A ⊕B (C)AB (D)B A +9.下列电路中属于组合电路的是( )(A)集成触发器 (B)多谐振荡器 (C)二进制计数器 (D)3—8译码器 10.下列电路中只有一个稳定状态的是( )(A)集成触发器 (B) 施密特触发器 (C)单稳态触发器 (D) 多谐振荡器 四、化简下面各题(每题3分,共12分)1、 Y=AB +A C +C B +C A (代数法)2、 Y=BC A ABC A ++B BC ++C (代数法)3、Y (A ,B ,C ,D )=∑m (0,2,5,7,8,10,13,15)(卡诺图)封4、Y(A,B,C,D)=∑m(0,1,4,6,9,13)+∑d(2,3,5,7,11,15)(卡诺图)五、分析计算题(共43分)1、设边沿JK触发器的初始状态为0,触发器的触发翻转发生在时钟脉冲的下降沿,已知输入J、K的波形图如图所示,(1)写出JK触发器的特性方程式;(2)画出输出Q的波形图。

《数字电子技术基础》期末试卷A答案

《数字电子技术基础》期末试卷A答案

《数字电子技术基础》期末试卷(A)答案: 学号: 专业班级: 总成绩:一、客观题:请选择正确答案,将其代号填入( );(本大题共10小题,每空2分,共20分)⒈当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将就是:A.与非门及或非门;B.与门及或门;C.或门及异或门;D.与门及或非门.( B )⒉在如下所列4种门电路中,与图示非门相等效的电路就是:( B )⒊已知,则函数F与H的关系,应就是:( B )A.恒等;B.反演;C.对偶;D.不确定.⒋若两个逻辑函数恒等,则它们必然具有唯一的:( A)A.真值表;B.逻辑表达式;C.电路图;D.逻辑图形符号.⒌一逻辑函数的最小项之与的标准形式,它的特点就是:( C)A.项数最少;B.每个乘积项的变量数最少;C.每个乘积项中,每种变量或其反变量只出现一次;D.每个乘积项相应的数值最小,故名最小项.⒍双向数据总线可以采用( B )构成。

A.译码器;B.三态门;C.与非门;D.多路选择器.⒎在下列逻辑部件中,不属于组合逻辑部件的就是( D )。

A.译码器;B.编码器;C.全加器;D.寄存器.⒏八路数据选择器,其地址输入端(选择控制端)有( C )个。

A.8个B.2个C.3个D.4个⒐为将D触发器转换为T触发器,如图所示电路的虚线框内应就是( D )。

A.或非门B.与非门C.异或门D.同或门⒑为产生周期性矩形波,应当选用( C )。

A.施密特触发器B.单稳态触发器C.多谐振荡器D.译码器二、化简下列逻辑函数(每小题5分,共10分)⒈用公式法化简逻辑函数:⒉用卡诺图法化简逻辑函数:Y(A,B,C,D)=∑m(2 ,3,7,8,11,14)给定约束条件为m0+m5+ m10+m15 =0三、非客观题(本题两小题,共20分)⒈如图所示为三输入变量的或门与与门的逻辑图。

根据两种不同的输入波形(见图b),画出Y1、Y2的波形。

(本题共8分,每个Y1、Y2各2分)解:2.某一组合逻辑电路如图所示,试分析其逻辑功能。

数字电子技术试卷A答案

数字电子技术试卷A答案
主从触发器 以及各种形式的边沿触发器。 4、半导体存储器按存取功能分为 RAM 存储器和 ROM 存储器。 5、时序逻辑电路通常包含 组合电路 和 存储电路两个组成部分;描述时序逻辑 电路有三组方程,指的是 驱动方程 、状态方程和输出方程。
第1页共8页
姓名:
学号:
得分
二、选择题(共 10 小题,每小题 2 分,共 20 分)
Q2n Q3n
⎪⎩Q3n+1 = Q2nQ1nQ3n + Q1nQ3n
3) 输出方程 Y: (2 分)
Q1n Q2n Q3n
/0
/0
000 001 011
/1
/0
100 110 111
/0
/1
/1
010
/1
101
Y = Q1n
4) 列状态转换表如下:(令 Q1n Q2n Q3n =000)
Q1n Q2n Q3n
解: W = ∑m (5, 11, 12, 14) X = ∑m (2, 4, 7, 8, 10, 13) Y = ∑m (0, 6, 7, 9, 13, 15) Z = ∑m (0, 1, 3, 4, 5, 8, 9, 10, 12, 13, 14, 15)
在 CP 作用下,由 WXYZ 组成的 8421BCD 码依次输出 3.141592653589793….. 即:是一个π常数存储器。
1、下列说法正确的是 C

(A)若 X+Y=X+Z,则 Y=Z
(C)若 X+Y=X+Z,且 XY=XZ,则 Y=Z
(B)若 XY=XZ,则 Y=Z (D)以上说法都不对
2、下列各门电路中 D
的输出端不可以并联使用;
(A)CMOS OD 门

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

[VIP专享]数字电路A卷答案

[VIP专享]数字电路A卷答案
逻辑函数的逻辑图。(10 分)
F1 F2
解: F1=AB+A’B’C’+BC’D’ F2=AB+BC’D’ #每个表达式 3 分
三、写出下图所示电路的输出逻辑函数。(6 分)
(第 3 页 共 5 页)
110000 电路为 4 进制计数器。
电压 VO 为( 1.54 )V。 4、一个有 4096 个存储单元的 RAM,每个字是 8 位,此存储器应有( 512
)根地址线。


二、将下列逻辑函数化为最简“与或”函数式(每小题 5 分,共 10 分)
(1) Y A'(CD'+C'D)+BC'D+AC'D+A'CD 解:原式=A’C+C’D
=((M7)’ (M4)’ (M2)’ (M0)’)’
Z3=(ABC+AB’C’+A’BC’+A’B’C’)’’
=((M7)’ (M3)’ (M1)’ )’
Z2=(ABC+A’BC+A’B’C)’’
& Z4
& Z1
& Z2
A2 Y0 A1 Y1 A0 Y2
Y3
74138
Y4
S1 Y5 S’2 Y6 S’0 Y7
0
=((M6)’ (M5)’ (M4)’ (M3)’)’
0
=((ABC’)’(AB’C)’(AB’C’)’(A’BC)’)’ 1
解:Z1=(ABC’+AB’C+AB’C’+A’BC)’’
C
B
Z3

Z4=A’B+AB’C
A
88.8918÷1.2990÷.1=4214÷3922=.0034=1÷15251371=8535.78.208÷023.2173c00÷1*m=29030.3922c=.1÷20m3=2÷120252.=3535=42314c)*523m240341*31.252=31*.1.535.*031342.*9205221.04.455=+213*05*2022.02.854850.3150.*+58c12*5m1*202+.050+0.014*85.20*051000+0+03/8T.+0÷+=55+1*011+010+91÷01454050*0010200+5+0+080+400*+4**1*1510.3910%*C%-*6+÷M(=*M=5÷50)*30*31(÷3110*5+**÷4*1m243.%71e=78%n0)8=8s.5=77.93c.6c0mmc.4*m1*31,0w199o.k2.m4c-cem.5mn2csp26m659*.0.34-50.60c5*pm.3c85m9,c05g.m.05i0rp-l.s.85p6/c50bcm0.om7py.c.6spm5c+mc;0m..7.cmk ; 1+1k+12+1+k2234=1c+m1++4+4+2

数字电子技术试卷试题答案汇总(195129)

数字电子技术试卷试题答案汇总(195129)

数字电⼦技术试卷试题答案汇总(195129)数字电⼦技术基础试卷试题答案汇总⼀、填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是,,。

2、逻辑代数中三个基本运算规则,,。

3、逻辑函数的化简有,两种⽅法。

4、A+B+C= 。

5、TTL 与⾮门的u I ≤U OFF 时,与⾮门,输出,u I ≥U ON 时,与⾮门,输出。

6、组合逻辑电路没有功能。

7、竞争冒险的判断⽅法,。

8、触发器它有稳态。

主从RS 触发器的特性⽅程,主从JK 触发器的特性⽅程,D 触发器的特性⽅程。

⼆、选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是() A 、或逻辑 B 、与逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式() A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A3、A 、Y=AB B 、Y 处于悬浮状态C 、Y=B A +4、下列图中的逻辑关系正确的是()A.Y=B A +B.Y=B A +C.Y=AB5、下列说法正确的是() A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性⽅程是CP 上升沿有效。

6、下列说法正确的是()A 、同步触发器没有空翻现象B 、同步触发器能⽤于组成计数器、移位寄存器。

C 、同步触发器不能⽤于组成计数器、移位寄存器。

7、下列说法是正确的是()A 、异步计数器的计数脉冲只加到部分触发器上B 、异步计数器的计数脉冲同时加到所有触发器上C 、异步计数器不需要计数脉冲的控制8、下列说法是正确的是()A 、施密特触发器的回差电压ΔU=U T+-U T-B 、施密特触发器的回差电压越⼤,电路的抗⼲扰能⼒越弱C、施密特触发器的回差电压越⼩,电路的抗⼲扰能⼒越强9、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有⼀个稳态和⼀个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是()A、555定时器在⼯作时清零端应接⾼电平B、555定时器在⼯作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B ()2、当输⼊9个信号时,需要3位的⼆进制代码输出。

资料:数字电子技术标准答案及评分标准(A卷)

资料:数字电子技术标准答案及评分标准(A卷)

一、 单项选择题(每题1分,共11分,请将正确答案填入下表) 1 2 3 4 5 6 7 8 9 10 11 ABCBADCBBDD二、 判断题(每题1分,共10分。

正确打“√”,错误打“×”) 1 2 3 4 5 6 7 8 9 10 √ ××√√×√×√×三、 试将下列函数化为最简的与或形式(8分,每题4分,要有解题步骤,否则不给分) (1))(C A C A B C B AC F +++=解:(1)(本小题4分)C B AC F += (2)化简以下具有无关项的逻辑函数:∑∑+=)15,14,13,12,11,10()9,7,6,5,4,1(d m F(2)解:采用卡诺图法化简:(4分,卡诺图画正确得2分,化简对得2分)由上述卡诺图可得: D C B F +=四、 试为某水坝设计一个水位报警控制器,设水位高度用四位自然二进制数ABCD 表示。

当水位上升到8m 时,白指示灯W 开始亮;当水位上升到10m 时,黄指示灯Y 开始亮;当水位上升到12m 时,红指示灯R 开始亮。

水位不可能上升到14m ,且同一时刻只有一个指示灯亮。

试用或非门设计此报警器的控制电路。

(12分)解:(1) 设ABCD 为一个四位自然二进制数,其对应的十进制数用来表示水位高度,作为电路的输入端,电路的输出端用逻辑变量W 、Y 、R 分别表示白指示灯、黄指示灯和红指示灯,且值为“1”时灯亮,值为“0”时灯不亮。

则根据题意,可列出该水位报警控制器的真值表如下:(5分)A B C D W Y R 00 0 0 1 0 0 0 0 0 1 0 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 0 0 0 1 0 1 0 0 0 01 1 0 0 0 0 0 1 1 1 0 0 0 1 0 0 0 1 0 0 1 0 0 1 1 0 0 1 0 1 0 0 1 0 1 0 1 1 0 1 0 1 1 0 0 0 0 1 11 0 1 0 0 1 1 1 1 0 x x x 1111xxx(2) 用卡诺图对输出逻辑函数W ,Y 、R 进行化简。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、填空题:(每空1分,共20分)
1. 利用三极管在饱和状态和( )状态之间的转换,使三极管具有开关作用。

2. 当BS b I I >时,三极管处于( )状态。

3. 双稳态和单稳态电路在电路构造上的最显著的区别是反馈回路中是否有( )。

4. 在逻辑代数中,0和1不表示数值的( ),仅表示两个对立的状态。

5. C B A Y +=,则=Y ( )。

6. =⊕A 1( )。

7. 真值表具有( )性。

8. 当门电路向负载输出电流时,该负载称为( )电流负载。

9. 与非门的闲置输入端要接( )电平。

10. 七段数码显示译码器的共阴极接法是将发光二极管的负极接在一起后接( )。

11. 触发器具有( )功能。

12. 钟控触发器的缺点之一是具有“( )”现象。

13. 时序逻辑电路必须有( )电路。

14. 在时序电路中,凡是被利用了的状态称为( )状态。

15. 在时序电路中,若存在无效循环时,称为不能( )。

16. 对异步时序逻辑电路进行分析时,要特别注意( )信号。

17. 计数器的主要作用是累计输入( )脉冲的个数。

18. DAC 分辨率表征DAC 对输入量微小变化的敏感程度。

输入数字量的位数越多,DAC 的分辨率越( )。

19. A/D 转换的取样是将随时间连续变化的模拟信号转换成时间( )但数值连续的模拟量的过程。

20. 并行比较型ADC 电路由四部分组成:电阻分压器、( )器、寄存器和编码器。

二极管具有( )性,所以具有开关特性。

21. 利用三极管在( )状态和截止状态之间的转换,使三极管具有开关作用。

22. 集基耦合触发电路和射极耦合触发电路的触发信号不同,前者是脉冲信号触发,后者是( )信号触发。

23. 在逻辑代数中,0和1不表示数值的大小,仅表示两个( )的状态。

24. C B A Y +=,则=Y ( )。

25. 0⊙A=( )
26. 用卡诺图化简逻辑函数画包围圈时,包围圈要尽量( )。

27. 当电流从负载流向门电路时,该负载称为( )电流负载。

28. 或非门的闲置输入端要接( )电平。

29. 只考虑本位两个二进制数相加,而不考虑来自低位进位数相加的运算电路称为( )。

30. 触发器具有( )个能自保持的稳定状态。

31. 仅在时钟脉冲的上升沿或下降沿时刻接收信号的触发器称为( )触发器。

32. 主从触发器相当于( )沿触发的边沿触发器。

33. 在时序电路中,凡是由无效状态组成的循环称为( )循环。

34. 在时序电路中,不存在无效循环时,称为可以( )。

35. 具有存放数码和使数码逐位左移或右移的电路称为( )寄存器。

36. 在倒T 形电阻网络DAC 电路中,无论输入信号的状态如何,流过每个支路的( )始终不变。

37. n 位DAC 的分辨率为( )。

38. A/D 转换中,将量化后的数值用二进制代码表示出来的过程称为( )。

39. 逐次渐进反馈比较型ADC 电路主要由四部分组成:数码寄存器、移位寄存器、( )和电压比较器。

40.
二、选择题:(每题1分,共10分)
1. 常用公式中,=AB ( )。

A.B A +
B. B A
C. B
D. B A + 2. 常用公式中,=+B A A ( )
A.B A +
B. B A
C. B
D. B A +
3. 4变量的逻辑函数有( )个最小项。

A.2
B.4
C.8
D.16 4. 两个相邻最小项合并,可以消去( )个变量。

A.1
B.2
C.3
D.4 5. 可以实现“线与”功能的门电路是( )。

A.与门
B.与非门
C.OC 门
D.传输门 6. 将具有特定意义的信息编成相应二进制代码的电路称为( )。

A.译码器
B.编码器
C.触发器
D.数据选择器 7. JK 触发器的特性方程的形式为( )。

A. A Q
n =+1
B. n n Q B A Q +=+1
C. n n n Q B Q A Q +=+1
D. n n n Q A Q A Q +=+1 8. 下列方程中,( )是进行时序逻辑电路分析时,不必写出的方程。

A.时钟方程
B.驱动方程
C.特性方程
D.输出方程 9. RC 微分电路从()输出,且时间常数( )。

A.电阻、大
B.电阻、小
C.电容、大
D.电容、小 10. n 个触发器级联后,可以构成( )进制计数器。

11. A.n B.n+1 C.2n D.2n-1常用公式中,=+B A ( )。

A.B A +
B. B A
C. B
D. B A +
12. 常用公式中,=+B A AB ( )。

A.B A +
B. B A
C. B
D. B A + 13. 3变量的逻辑函数有( )个最小项。

A.2
B.4
C.8
D.16 14. 四个相邻最小项合并,可以消去( )个变量。

A.1
B.2
C.3
D.4 15. 能够双向使用的门电路是( )。

A.与门
B.与非门
C.OC 门
D.传输门 16. 将具有特定意义的二进制代码转换成相应信息输出的电路称为( )。

A.译码器
B.编码器
C.触发器
D.数据选择器 17.
RS 触发器的特性方程为( )。

A. n n n Q B Q A Q +=+1
B. n n Q B A Q +=+1
C. A Q n =+1
D. n n n Q A Q A Q +=+1
18. RC 积分电路从()输出,且时间常数( )。

A.电阻、大
B.电阻、小
C.电容、大
D.电容、小
19. 单稳态电路具有( )。

A.两个稳态
B.一个稳态一个暂稳态
C.两个暂稳态
D.都不对
20. 要构成12进制计数器,需要( )个触发器级联。

A.2
B.3
C.4
D.5
三、概念题:
1. 什么是逻辑函数式?
2. 什么是相邻最小项?
3. 什么是门电路的扇出系数?
4. 什么是全加器?
5.什么是异步时序逻辑电路?
6.什么是最小项?
7.什么是门电路的噪声容限? 8.什么是组合逻辑电路? 9.同步时序逻辑电路。

10.什么是真值表 四、简答题
1. 用卡诺图化简逻辑函数。

D C B B A D B BCD D C A Y ++++=
2. 将D 触发器转换成JK 触发器。

3. 四位权电阻网络DAC 电路中,设输入为0123d d d d =1001,参考电压REF U =10V ,试求输出模拟电压u o 的数值。

4. 已知下降沿触发的边沿JK 触发器的输入波形如图,试画出输出端Q
的波形。

设触发器的初始状态为Q=0。

5. 用卡诺图化简逻辑函数。

D C B A D BC BD B A Y +++=
6. 将JK 触发器转换成D 触发器。

7. 四位权电阻网络DAC 电路中,设输入为0123d d d d =0110,参考电压REF U =10V ,试求输出模拟电压u o 的数值。

8. 已知下降沿触发的边沿JK 触发器的输入波形如图,试画出输出
端Q 的波形。

设触发器的初始状态为Q=0。

五、分析题
1. 二极管限幅电路如图所示,E=5V 。

试根据输入波形,画出输出O U 波形。

(要求简单写出分析过程,画图时做出对应线。


2.试分析如图电路的逻辑功能。

3.如图已知射极耦合双稳态电路的回差特性(a )和输入信号(b),试画出输出o u 的波形。

(要求简单写出分析过程,画图时做出对应线。

)。

5. 用与非门设置一个交通报警控制电路。

交通信号灯有红、绿、黄3种,3
种灯分别工作或黄、
绿灯同时工作属于正常情况,其它情况均属于故障,出现故障时发出报警信号。

装 订
六、设计题
1. 用四选一数据选择器和门电路设计组合逻辑函数:
C B A B A Y ++=
2. 用CT74LS161集成计数器异步清零功能和门电路构成10进制计数器。

3\试分析如图电路的逻辑功能。

1. 设计一个三人表决器,若一个方案有两人通过为有效,否则淘汰。

列出真值表,求最简与或式,用与非门作出逻辑图。

2. 用CT74LS161集成计数器同步置数功能和门电路构成13进制计数器。

3. 用四选一数据选择器和门电路设计组合逻辑电路。

)6,5,3,1(),,(m C B A Y ∑=。

相关文档
最新文档