数电复习题五

合集下载

《数字电子技术》复习题(含答案)

《数字电子技术》复习题(含答案)

《数字电子技术》复习题一.单项选择题1.以下逻辑函数等式不成立的是( C )。

A .B A B A A +=+ B. A AB A =+ C. B A B A +=+ D. C A AB C A BC AB +=++2.逻辑电路如下图所示,电路输出端的表达式为( A )。

A .AB Y = B. 0=Y C. 1=Y D. AB Y =3. 能够实现线与功能的门电路是( C )。

A .传输门 B. 三态门 C. OC 门 D. 与非门 4. 下列器件属于组合逻辑电路的是:( D )A :74LS160B :74LS191C :74LS290D :74LS475. 优先编码器74LS148工作时,如果输入是1011101101234567=I I I I I I I I ,则输出012Y Y Y 是( D )。

A :110B :000C :010D :001 6.实现逻辑函数C A C B B A Y ++=的电路:( B )A. 不存在竞争也不存在冒险B. 存在竞争,但不存在冒险C. 存在竞争也存在冒险D. 不存在竞争,存在冒险 7. 只具有“置0”、“置1”功能的触发器是( B ) A :JK B :D C :T D :RS 8.构成十三进制计数器至少需要( C )个触发器。

A :2 B :3 C :4 D :59.集成双向移位寄存器74LS194当( C )实现左移功能。

A :0001=S SB :0101=S SC :1001=S SD :1101=S S10.使逻辑函数Y A BC =+为1的变量取值是( B )。

A. 010 B.011 C.101 D.110 11.输出有高阻状态的是( B )A.与非门B.三态门C.计数器D.555定时器 12.在下列电路中,不属于组合逻辑电路的是( B )。

A .编码器B .JK 触发器C .译码器D .数据选择器 13.下面逻辑等式中,正确的是( C )。

数字电路复习试题

数字电路复习试题

模拟一一、填空题(共20分,每空1分)1.(1011101)2=()8=()16=()10=()8421BCD。

2.逻辑函数L= A B C D+A+B+C+D = 。

3.在逻辑代数中,基本逻辑运算有三种:________、_______、________。

写出逻辑函数的四种表示方法:________、_______、________和________。

4.三态门输出的三种状态分别为:、和。

5.RS触发器的约束条件RS=0表示不允许出现R=且S=的输入。

6.对于T触发器,若原态Q n=0,欲使新态Q n+1=0,应使输入T= 。

7.存储容量为1K×4的RAM存储器,其地址线为条,数据线为条。

二、选择题(共30分,每题3分)1.若原函数式为Y=A(B+C),则其对偶式为()。

(A)ABC (B)A+BC (C)A B+C (D)A +B C2.在四变量卡诺图中,逻辑上不相邻的一组最小项是()A.m1和m3B.m4和m6C.m5和m13D.m2和m83.半加器的和输出端与输入端的逻辑关系是()A.与非B.或非C.与或非D.异或4.TTL集成电路74LS138是3-8线译码器,输出低电平有效。

若输入A2A1A0=101时,其输出Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0为()。

A.00100000 B.11011111 C.11110111 D.000001005.存储8位二进制信息要个触发器。

A.2B.3C.4D.86.一个八选一的数据选择器,其地址输入(选择控制输入)端有个。

A.2B.3C.4D.87.4位移位寄存器,串行输入时经个脉冲后,4位数码全部移入寄存器中。

A.1B.2C.4D.88.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。

A.5B.6C.10D.509.N个触发器可以构成最大计数长度(进制数)为的计数器。

A.NB.2NC.N2D.2N10.下列逻辑电路中为时序逻辑电路的是。

复习题(数电)

复习题(数电)

《数字电子技术》复习题一、填空题1.(127)10= ( )2=( )8=( )16= ( )8421BCD2. n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为3. 计算机键盘上101个键用二进制代码进行编码,至少应为___位二进制代码。

4. 1个变量可构成 个最小项,每种变量的取值可使 个最小项的值为1。

5. 当A=1,B=1,C=0时,A ⊕B ⊕C= ,A+B ⊕C= 。

6. 函数 的反函数 = 。

7. OC 门的典型应用 , 和 。

8. 除去有高、低电平两种输出状态外,三态门的第三态输出是____状态。

9. 优先编码器74LS148输入为```,输出为、、。

当使能输入,,时,输出应为________________________。

10. n 位二进制代码的线译码器,必然有_____个输出端,且译码器工作时,只有_____个呈现有效电平。

11. 一个十六选一的数据选择器,其选择控制信号端有________个。

12. J-K 触发器在直接复位时应使D R =________ ,D S =________。

13. JK 触发器的特性方程为 。

14. 可控R-S 触发器、J-K 触发器在直接复位时应使D R =_____ ,D S =______。

15. 将D 触发器的D 端连在 端上,假设Q (t )=0,则经过100个脉冲作用后,它的次态Q(t+100)为_________________________。

16. 构造一个模6计数器需要 个状态, 个触发器。

17. 用四个触发器组成的计数器最多应有 个有效状态,若要构成十二进制计数器,最少用. 个触发器,它有 个无效状态。

18. 由于R-S 触发器有_________个稳态,因此它可记录_________________位二进制码。

若存储一字节二进制信息,需要_____________个触发器。

19. 若要制成一个60分频器,至少需要 片74LS161。

数电试题及答案

数电试题及答案

数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。

答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。

答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。

答案:154. 一个5进制计数器的计数范围是______。

答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。

答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。

异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。

2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。

在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。

3. 解释什么是寄存器,并说明它在计算机系统中的作用。

答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。

在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。

四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。

数电复习题和答案

数电复习题和答案

数电复习题和答案一、选择题1. 数字电路中最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、或、同或、非答案:D2. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出与输入有延时C. 没有记忆功能D. 电路结构简单答案:B3. 触发器的主要功能是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 产生时钟信号答案:A二、填空题1. 一个3输入的与门,当输入都为高电平时,输出为________。

答案:高电平2. 一个D触发器的Q端在时钟信号上升沿触发时,其输出Q与输入D的关系是________。

答案:Q=D3. 一个4位二进制计数器在计数到15后,下一个状态是________。

答案:0三、简答题1. 简述什么是布尔代数,并给出一个布尔代数的基本运算规则。

答案:布尔代数是一种数学逻辑代数,用于处理二值逻辑变量的运算。

布尔代数的基本运算规则包括交换律、结合律、分配律、德摩根定律等。

2. 解释什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。

答案:时序逻辑电路是一种包含存储元件的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。

常见的时序逻辑电路包括触发器、寄存器和计数器等。

四、计算题1. 给定一个逻辑表达式Y = A + B'C,使用卡诺图化简该表达式。

答案:首先绘制卡诺图,然后圈出最小项,最后写出化简后的表达式。

化简后的表达式为Y = A + B'。

五、分析题1. 描述一个简单的同步计数器的工作原理,并说明其特点。

答案:同步计数器是一种时序逻辑电路,其所有触发器的时钟输入都连接到同一个时钟信号。

工作原理是,每个时钟脉冲触发所有触发器同时更新状态。

其特点是计数速度快,计数精度高,但电路复杂度较高。

六、实验题1. 设计一个3位二进制计数器,并说明其工作原理。

答案:3位二进制计数器可以采用3个D触发器串联实现。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。

A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。

A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。

A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。

A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。

A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。

A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。

2. 一个2进制计数器的计数范围是___________。

3. 一个3位二进制数可以表示的最大十进制数是___________。

4. 在数字电路中,逻辑“或”运算的符号是___________。

5. 一个4位二进制数可以表示的最大十进制数是___________。

6. 在数字电路中,逻辑“非”运算的符号是___________。

7. 一个5位二进制数可以表示的最大十进制数是___________。

数字电路试题五套(含答案)

数字电路试题五套(含答案)
_____位,地址线根。
6、用N位移位寄存器构成的扭环形计数器的模是________.
7、若令JK触发器的J=K=T则构成的触发器为_______.
8、如图所示,Y=。
9、如图所示逻辑电路的输出Y=。
10、已知Y= ,则 =,Y/=。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路有关。
5.存储8位二进制信息,要个触发器。
6.JK触发器特征方程为。
二、单项选择题:(5×3=15分)
1.下列各式中的四变量A、B、C、D的最小项是:。
(A)ABCD(B)AB(C+D)(C) +B+C+ (D)A+B+C+D
2.Y= 的反函数为。
(A) = (B) =
(C) = (D) =
3.四个逻辑变量的取值组合共有。
8、某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为;构成最长模计数器模长为。
二、化简(每题5分,共20分)
1、用公式法化简下列逻辑函数。
1)
2)
2、用卡诺图法化简下列逻辑函数。
1) (0,2,3,4,8,10,11)
2) (0,1,4,9,12,)+ (2,3,6,10,11,14)
三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。并用3/8线译码器(74LS138)和适当门电路实现。(16分)
(A)8(B)16(C)4(D)15
4.已知逻辑函数F(A,B)=AB+AB,是函数值为1的A,B取值组合是:。
(A)00,11(B)01,00(C)01,10(D)01,11

数电试题及答案(五套)学习资料

数电试题及答案(五套)学习资料

数电试题及答案(五套)《数字电子技术基础》试题一一、填空题(22分每空2分)1、A 0 _________ , A 1 _____ 。

2、JK触发器的特性方程为:___________o3、单稳态触发器中,两个状态一个为—态,另一个为—态•多谐振荡器两个状态都为态,施密特触发器两个状态都为______ 态•4、组合逻辑电路的输出仅仅只与该时刻的____ 有关,而与无关。

5、某数/模转换器的输入为8位二进制数字信号(D7~D O),输出为0~25.5V的模拟电压。

若数字信号的最低位是“ 1其余各位是“0”则输出的模拟电压为 _______ o6、一个四选一数据选择器,其地址输入端有_____ 个。

二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1) Y (A,B,C,D) =Em (0,1,2,3,4,5,6,7,13,152) L(A,B,C,D) m(0,13,14,15) d(1,2,3,9,10,11)利用代数法化简逻辑函数,必须写出化简过程3) F(A,B,C) AB ABC A(B AB)三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0)er15—QCP TC1|_ 0! f k i ■■■■Q四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11 分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计个六进制加法计数器。

(8分)2、六、分析画图题(8分)画出下图所示电路在M作用下,输出电压的波形和电压传输特性清零RD预置LD使能EP ET钟p时c预置数据输入D C B A输出Q D Q C Q BQ AL X X X X XXXX L L L LH L X X T D C B A D C B AH H L X X XXXX保持H H X L X XXXX保持H H H H T XXXX计数《数字电子技术基础》试题一答案一、填空题(22分每空2分)1、A,A2、Q n 1 JQ n KQ n3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分每小题5分)1) Y (A,B,C,D) =Em (0,1,2,3,4,5,6,7,13,15 =A BD2) L(A,B,C,D) m(0,13,14,15) d(1,2,3,9,10,11) AB ADAC113) F(A,B,C) AB ABC A(B AB)A B BC AB AB A B BC A 0 、画图题(10分每题5分)2、.gnjiTLar T TTTTTTLjnTL a _r ri_r四、分析题(17分)1、( 6 分)L A B2、( 11分)五进制计数器123456789cJUWWWUL Q« I LJ _I _Ii rQi I I I Q E五、设计题(28分) 1、( 20 分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“ 1”表示正常,0”表示不正常,令 输出为R , 丫, G 表示红、黄、绿三个批示灯的 状态,1”表示亮,0”表示灭。

数电考试题及答案大学

数电考试题及答案大学

数电考试题及答案大学一、选择题(每题3分,共30分)1. 在数字电路中,最基本的逻辑关系不包括以下哪一项?A. 与(AND)B. 或(OR)C. 非(NOT)D. 异或(XOR)答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 11C. 13D. 15答案:D3. 下列哪个触发器可以实现边沿触发?A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C4. 在CMOS技术中,一个N型MOSFET在其栅极施加()时导通。

A. 低电平B. 高电平C. 任意电平D. 不确定答案:B5. 一个4位二进制计数器的最大计数范围是多少?A. 4B. 8C. 16D. 32答案:C6. 以下哪个是数字电路的优点?A. 高速度B. 低功耗C. 高稳定性D. 所有以上答案:D7. 在数字电路中,逻辑0通常对应于哪个电压范围?A. 0VB. 接近0VC. 接近电源电压D. 任意电压答案:B8. 一个简单的RAM存储单元通常由多少个晶体管组成?A. 4B. 6C. 8D. 16答案:A9. 在数字电路设计中,布尔代数主要用于实现什么?A. 逻辑简化B. 信号放大C. 电源管理D. 时钟分配答案:A10. 以下哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D二、填空题(每题4分,共20分)11. 在数字电路中,一个基本的逻辑门至少需要________个输入端。

答案:212. 一个8位的寄存器可以存储的最大十进制数是________。

答案:25513. 在TTL电路中,逻辑1的最小输出电压是________V。

答案:2.014. CMOS门电路的功耗主要取决于________。

答案:开关频率15. 一个3-8线译码器可以将3位二进制信号转换为________个独立信号。

答案:8三、简答题(每题10分,共30分)16. 解释什么是同步计数器和异步计数器,并说明它们的区别。

数电复习题更正版答案

数电复习题更正版答案

数电复习题更正版答案一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、非、异或D. 与、或、非、同或、异或正确答案:D2. 一个D触发器的Q端输出与D端输入的关系是什么?A. 总是相同B. 总是相反B. 当时钟信号上升沿时相同D. 无法确定正确答案:C3. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出可以延迟C. 没有记忆功能D. 可以有多个输出正确答案:B4. 一个4位二进制计数器在时钟频率为1MHz时,其计数的最大频率是多少?A. 250kHzB. 500kHzC. 1MHzD. 4MHz正确答案:D5. 以下哪个是同步时序逻辑电路的特点?A. 状态转移图简单B. 状态转移由时钟信号控制C. 状态转移由外部输入信号控制D. 状态转移由内部状态和外部输入共同决定正确答案:B二、填空题1. 在数字电路中,逻辑“0”通常表示电压的________,逻辑“1”通常表示电压的________。

答案:低电平;高电平2. 一个完整的触发器可以存储________位二进制信息。

答案:13. 计数器的进位输出通常用________表示。

答案:CO(Carry Out)4. 一个5进制计数器的计数范围是________到________。

答案:0;45. 一个8位移位寄存器可以存储________位二进制信息。

答案:8三、简答题1. 请简述什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。

答案:时序逻辑电路是一种其输出不仅依赖于当前的输入,还依赖于电路的历史状态的数字电路。

常见的时序逻辑电路包括触发器、计数器、寄存器等。

2. 解释什么是布尔代数,并给出一个布尔代数的基本运算规则。

答案:布尔代数是一种数学逻辑系统,用于描述和操作逻辑电路中的逻辑运算。

布尔代数的基本运算规则包括交换律、结合律、分配律等。

四、计算题1. 给定一个逻辑表达式:Y = A'B + AB',使用卡诺图化简该表达式。

数字电路考试题目及答案

数字电路考试题目及答案

数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。

2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。

3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。

4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。

5. 一个3线到8线解码器可以产生__8__个输出。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、选择题(每题1分,共10分)1. 数字电路中最基本的逻辑关系是()。

A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点?()A. 抗干扰能力强B. 功耗低C. 体积小D. 工作速度慢3. 一个二进制数1011转换为十进制数是()。

A. 10B. 11C. 13D. 154. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 放大门5. 触发器的主要用途是()。

A. 放大信号B. 存储信息C. 转换信号D. 滤波6. 一个完整的数字系统包括()。

A. 逻辑电路B. 电源C. 输入设备D. 所有选项7. 以下哪个不是数字电路的分类?()A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 存储电路8. 一个4位二进制计数器最多可以计数到()。

A. 8B. 16C. 32D. 649. 以下哪个是数字电路的优点?()A. 易受干扰B. 集成度高C. 功耗大D. 灵活性差10. 一个简单的数字钟至少需要多少个触发器?()A. 1B. 2C. 4D. 6二、填空题(每空1分,共10分)1. 数字电路中,最基本的逻辑运算包括________、________和________。

2. 一个二进制数1101转换为十进制数是________。

3. 触发器的两个稳定状态是________和________。

4. 一个数字电路系统由________、________和________组成。

5. 一个4位二进制计数器的计数范围是________到________。

三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。

2. 解释什么是组合逻辑电路和时序逻辑电路。

3. 描述数字电路中的触发器是如何工作的。

4. 什么是数字电路的抗干扰能力?四、计算题(每题10分,共20分)1. 给定一个二进制数101101,转换为十进制数是多少?2. 如果一个数字钟使用4位二进制计数器,计算它的计数周期是多少秒?(假设时钟频率为1Hz)五、综合题(每题15分,共30分)1. 设计一个简单的数字电路,实现两个输入信号A和B的异或逻辑功能。

数电复习资料(含答案)

数电复习资料(含答案)

数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。

A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。

A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。

A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。

()2. 8421码1001比0001大。

()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18)8比十进制数(18)10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

()9.十进制数(9)10比十六进制数(9)16小。

数电试题及答案五套

数电试题及答案五套

《 数 字 电子技 术基 础》试题 —*> , 填空题(22分每空2分)1、 A 0 , A 1。

2、 JK 触发器的特性方程为: 。

3、 单稳态触发器中,两个状态一个为态,另一个为 态.多谐振荡器两个状态都为态,施密特触发器两个状态都为 _____________ 态.4、 组合逻辑电路的输出仅仅只与该时刻的 ____________ 有关,而与 _______ 无关。

5、 某数/模转换器的输入为8位二进制数字信号(D 7〜Do ),输出为0〜25.5V 的模拟电压。

若数字信号的最低位是 “ 1其余各位是“0”则输岀的模拟电压为 _________________ 。

6、 一个四选一数据选择器,其地址输入端有 _____________ 个。

二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画岀卡诺圈1)Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15)2)L (A,B,C,D ) m (0,13,14,15) d (1,2,3,9,10,11)利用代数法化简逻辑函数,必须写岀化简过程3)F(A,B,C) AB ABC A(B AB)画图题(10分每题5分)据输入波形画输岀波形或状态端波形(触发器的初始状态为 1、 2、请用反馈预置回零法设计一个六进制加法计数器。

( 8分)六、分析画图题(8分)画岀下图所示电路在 V j 作用下,输岀电压的波形和电压传输特性 74LS138功能表如下:0).四、分析题(17分)1、分析下图,并写岀输岀逻辑关系表达式,要有分析过程( 6 分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电 路的逻辑功能,要有分析过程(11分) 五、设计题(28分)1、 用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台 不正常;红、黄灯全亮表示三台都不正常。

列岀控制电路真 值表,要求用74LS138和适当的与非门实现此电路(20 分) 2、中规模同步四位二进制计数器 74LS161的功能表见附表所示;清零 预置 使能 时钟 预置数据输入 输出 RD LDEP ETCPD C B AQ D Q C Q B Q A L XX X X XXXXL L L L H L X XT D C B AD C B A H H LX X XXXX 保 持 H H X LXXXXX 保 持 HHHHTXXXX计 数、填空题(22分每空2 分)3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15) = A BDG1 G 2A G 2BCBAY o Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7 X H X X X X H H H H H H H H XX HX X X H H H H H H H H L X X X X XH HH HH H H H H L LL L L L H H H H H H HLL H H L H H H H H H H L LL H L H H L H H H H HLHHH HH L H H H H H L LHLLH HH H L H H HH L LHLHH HH HH L H HH L LHHLH HH HH H L HH L LH H H H HH H H H H LH L LH L L输 入输 出74LS161功能表 AB AD AC1、A ,A2、 Q n 1 JQ nKQ四、分析题(17分)根据逻辑函数表达式选用译码器和与非门实现,画岀逻辑电路图。

数电试题题库(试题5)(含答案)

数电试题题库(试题5)(含答案)

学院电子信息工程学院《数字电路与数字逻辑》试题库试题5(含答案)得、 填空题(每空1分,共25分)、数制转换:(9A.4)i6=( _10011010.01_)2=( _232.2 )8=(_ 154.25 _)io 。

2、 (-18)10的八位原码为—10010010丄 反码为—11101101— 补码为—11101110 _。

3、 已知x 的补码为11111000,则x=( -8 ) 10。

4、 对于CMOS 门电路,通常不允许输入端工作在—悬空—状态。

输入端经过电阻接地时,与接逻缉 低 电平等效;经过电阻接电源电压时,与接逻缉 高 电平等效。

5、 在数字电路中,三极管作为开关元件,主要工作在 饱和和截止两种开关状态, 放大 区只是极短暂的过渡状态。

&熔丝型PROM 的存储单元由一只三极管和串在发射极的快速 熔断丝 组成。

快闪存储器(Flash Memory)的存储单元是一只 浮栅 MOS 管。

7、 某存储容量为4K $位的存储器,有12位地址线,8位数据线。

8、 SR 触发器的特性方程为 Q=S+RQ ,约束方程为RS=0; D 触发器的特性方程为 Q= 。

9、 若构成一个24进制计数器,至少要采用—5—位触发器,这时构成的电路有—24—个 有效状态,—8—个无效状态。

10、 某逻辑函数 Y=ABC+AB C+A'C ,则当A= 1,C= 1 ,B 改变状态时存在竞争-冒险现象。

1、某逻辑函数Y ABC CD ,它的反函数为()。

(A) (A B C)(C D )(B) (A B C) (C D)(C) (A B C )(C D) (D)(A B C )(C D)2、某逻辑函数Y AB CD ,它的对偶式为()。

(A) (A+B) (C+D‘ )(B) (A ' +B' )(C ' +D)(C) AB (C+D‘ ) (D) (A+B) CD3、AB+A'C+BCD=()。

数电复习题库

数电复习题库

数字电子技术试题一一、填空题(每空1分,共20分)1.函数的或·与表达式是,其与·或·非表达式为。

2.的最简式为,的最简式为。

3.(2.718)D =()B=()O。

4.(29)H =()B,(11.01101)B=()H。

5.组合逻辑电路的分析可分为、、、四大步骤。

6.时序逻辑电路的功能描述通常有、、、四种方法。

7.在A/D转换器中,型A/D转换器的转换精度较高,型A/D转换器的转换速度最快。

8.施密特触发器有个阈值电压,称它的传输特性为。

二、电路功能分析题(共20分)1.七段显示译码电路如图2.1(a)所示,对应图2.1(b)所示输入波形,试确定显示器显示的字符序列是什么?2.试分析图2.2所示电路,画出它的状态图,说明它是几进制计数器。

74161功能表清零RD 预置 LD 使能 EP ET 时钟CP 预置数据输入 ABCD 输 出 Q D Q C Q B Q A L H H H H× L H H H×× ×× L × ×L HH×× ××××× ABCD ×××× ×××× ××××LLLL ABCD 保持 保持计数三、电路设计题(每题10分,共20分)1.试设计一个8位相同数值比较器,当两数相等时,输出L=1,否则L=0。

2.试用上升沿触发器的D 触发器及门电路组成3位同步二进制加计数器,画出逻辑图。

四、电路计算题(每题10分,共20分)1.由555定时器及场效应管T 组成的电路如图所示,电路中 T 工作于可变电阻区,其导通电阻为。

试:(1) 说明电路功能。

(2) 写出输出频率的表达式。

2.某双积分型A/D 转换器中,计数器为十进制计数器,其最大计数容量为。

数电复习题有标准答案

数电复习题有标准答案

第一章一、填空题1.二进制数是以2为基数的计数体制,十进制数是以10 为基数的计数体制,十六进制数是以 16 为基数的计数体制。

2.二进制数只有 0 和 1 两个数码,其计数的基数是 2 ,加法运算进位关系为逢2进一。

3.十进制数转换为二进制数的方法是:整数部分是除2取余法,小数部分用乘2取整法。

4.十进制数(23.76)转换为二进制数为(10111.110)2,8421BCD码(00100011.01110110)8421BCD,余三码为(01010110.)余3BCD。

5.二进制数转换为十进制数的方法为各位加权系数之和。

6.将二进制数(1011011)表示为加权系数之和的形式 2×1+2×1+2×1+2×1+2×1 。

7.格雷码的特点是相连不同,其余各位相邻两组代码只有一位代码不同,其余代码都相同。

8.数字电路主要是输出与输入之间的逻辑关系,故数字电路又称逻辑电路。

二、判断题。

1.二进制数是以2为基数的计数体制(√)2.二进制数的权值是10的幂。

(×)3.十进制数整数转换为二进制数的方法是采用“除2取余法”(√)4.BCD码是用4位二进制数表示1位十进制数。

(√)5.二进制数转换为十进制数的方法是各位加权系数之和。

(√)6.模拟电路又称逻辑电路。

(×)7.余3BCD码是用3位二进制数表示1位十进制数。

(×)8.二进制数整数最低位的权值为2。

(×)三、选择题。

1.1010的基数是(B)A10 B2 C16 D任意数2.下列数中,不是余3码的是(D)A 1011 B1010 C 0110 D 00003.二进制数最低位的权值是(B)A 0B 1C 2D 44.十进制数的权值是(A)A 10的幂B2的幂C16的幂 D 8的幂5.二进制数的权值为(B)A 10的幂B2的幂 C 16的幂 D 8的幂6.在二进制计数系统中每个变量的取值为(A)A 0和1B 0—7C 0—10D 0—167.十进制计数系统包含(B)A 六个数字B 十个数字C 十六个数字D 三十二个数字8.(1)8421BCD对应的十进制数为(B)A 8561B 8975 C7AD3 7971第二章一、填空题。

数电复习题库答案

数电复习题库答案

数字电子技术试题一参考答案一、填空题(每空1分,共20分)1.()()D C C A ++ ;D C C A + 2.AB ; 1 3.()B 10110111.10 ;()O 56.24.()B 101001 ;H )68.3( 5.写逻辑表达式;化简和变换;列真值表;总结功能 6.逻辑方程组;状态表;状态图;时序图 7.双积分;并联比较 8.两;滞回特性二、电路功能分析题(每题10分,共20分)1.解:当0=LE 时,图2.1(a)所示译码器能正常工作。

所显示的字符即为A 3A 2A 1A 0所表示的十进制数,显示的字符序列为0、1、6、9、4。

当LE 由0跳变为1时,数字4被锁存,所以持续显示4。

………5个字符各2分2.解:图2.2所示电路是由74HCT161用“反馈置数法”构成 的计数器。

设电路的初态为并行置入的数据D 3 D 2 D 1 D 0=0101,在第10个计数脉冲作用后,Q 3Q 2Q 1Q 0变成1111,使进位信号TC=1,并行置数使能端由1变成0,因此在第11个计数脉冲作用后,数据输入端D 3 D 2 D 1 D 0=0101的状态被置入计数器,使Q 3Q 2Q 1Q 0=0101,为新的计数周期作好准备。

…………5分电路的转态图如图解2.2所示,它有11个状态,是一个一 进制计数器。

…………5分三、电路设计题(每题10分,共20分)1.解:8位相同数值比较要求对应的2个数相等。

首先设计两个1位二进制数相等的比较器,设两个1位二进制数为A i 、B i ,输出为L i ,则列出1位二进制数相等时的真值表,如表题解3.1所示。

表题解3.1i A i Bi L0 0 0 1 1 0 1 11 0 0 1图图题解3.1 …………5分由真值表写出逻辑表达式i i i i i i i B A B A B A L ⊕=+= (i=0~7)如果两个8位二进制数相等,则它们对应的每1位应相等。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《数字电子技术》复习题五
一、填空题
1. (30.25)10=( )2=( )16
2. 三态门输出的三种状态分别为 、 、 。

3. 48K ⨯的RAM 存储器的地址线为 条、数据线为 条。

4. 触发器三种触发方式分别为 、 、 。

5. TTL 反相器的阀值电压为 伏。

6. RS 触发器的特性方程为 。

7. TTL 器件输入脚悬空相当于输入 电平。

8. 施密特触发器有 个稳定状态,多谐振荡器有 个稳定状态。

9. 一个 JK 触发器可存储 位二进制数。

10. 时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。

二、选择题
1. 如图电路是( )。

A 、 单稳态触发器;
B 、 施密特触发器;
C 、 多谐振荡器。

2. 以下不是时序电路的是( )。

A 、 触发器;
B 、 计数器;
C 、 译码器;
D 、 寄存器。

3. 设图中所有触发器的初始状态皆为0,在时钟信号作用下,输出电压波形恒为0的是
( )图。

4. 8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出
012Y Y Y ∙∙的值是( )。

A .111 B. 010 C. 000 D. 101
5. 十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.8
6. 数字系统中,采用( )可以将减法运算转化为加法运算。

A . 原码
B .ASCII 码
C .BC
D 码 D . 补码
7. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。

A .15
B .8
C .7
D .1
8. 下列几种TTL 电路中,输出端可实现线与功能的电路是( )。

A 、或非门
B 、与非门
C 、异或门
D 、OC 门
9. 要将方波脉冲的周期扩展10倍,可采用( )。

A 、10级施密特触发器
B 、10位二进制计数器
C 、十进制计数器
D 、10位D/A 转换器
10. 下列数码均代表十进制数9,其中按余3码编码的是( )
A .1001
B .1111
C .1100
D .1010
三、逻辑函数化简
1、用卡诺图化简函数(,,,)(3,5,6,7,10)(0,1,2,4,8)L A B C D m d =+∑∑
2、用代数法化简函数Y AC ABC AC D CD =+++。

四、分析题
1、分析电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。

2、分析下图,试写出输出Y 的逻辑表达式,列出真值表,并说明逻辑电路的功能。

五、设计题
1、74HC151(逻辑符号如下图)实现函数C B A C B A C B A F ++=BC +
2、分别用清零法和置位法用集成计数器74××161(逻辑符号如下图)设计一个13进制计数器。

3、请设计一组合电路,其输入端为A,B,C,输出端为Y,要求当A=1 时,Y=B;当A=0 时,Y=C。

(1)列出真值表;
(2)写出逻辑表达式并化简;
(3)画出逻辑图。

相关文档
最新文档