AltiumDesigner设计报错问题总结
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
Altium Desig ner设计报错问题总结
在编译原理图时,引脚和连线旁边出现很多红线,提示erro r:signal withn odriv er。
原理图没有加入到Pro ject里。
第一次导入没问题,但是改了个元件的封装,在更新一下(Design—Update SCH),点击导入时出现Unko wnPin。
解决方案一:把第一张PC B删掉,新建一个PC B再倒入。
解决方案二:把改过的元件在PCB中删除,再倒入。
以上问题本应该是没问题的,但是可能是我们使用的盗版软件的原因。
用altiu mdesi gner画完图编译后,出现几百警告,几乎的所有的都是Offgridp in 画的图在项目中去编译,的不能编译,如果文件不在项目中的话,就会出现你说的不在网络的提示。
你的元件没有在原理图上真正形成电气上的连接。
你的元件库没有被软件别。
没有你建一个项目文件,把你的原理图放在里去做编译,这样就不会出错了。
是因为你原理图中的元件引脚尺寸和你设置的栅格尺寸不对应,导致系统无法识别而报错,引脚长度尺寸必需设置成栅格尺寸的整数倍!!!你把你做的原理图元件重新再画一遍,再编译,问题解决!!!
双面板应该都有哪些La yer?
B ottom Layer底层铜皮,双面板必须要
T opLay er顶层铜皮,双面板必须要
T opOve rLaye r顶层丝印,一般需要,也有节约成本不做的。
B ottom OverL ayer底层丝印,一般不需要,底层放原件的话,也可以加。
T op/Bottom Solde rmask顶层底层阻焊层,就是“绿油”,一般需要,也有
节约成本不做的。
M echin ical1/4机械层1/4,板边以及板内开槽,1无金属化,4有金属化。
K eepou t禁止布线区域,不自动布线的话可以不要。
然而中国的现实是用Ke epout做板框成了行规,你要正规地给他们机械层往往还不会做了。
T op/Bottom Paste mask顶层底层钢板层,如果要批量焊接SMD器件的板子,
M ultil ayer多层,在所需要定做钢板,这两层不在P CB上,是生产需要的工装.
有层上都存在的东西,比如直插器件的焊盘,这层一般是必须的,不要试图关闭它。
在用Alti umdes ign进行规则检测的时候出现U n-Routed NetCo nstra int错误这是什么意思啊怎么解决 U n-Routed NetCo nstra int:该规则用于检测网络布线的完成状态。
网络布线的完成状态定义为(已经完成布线的连线)/(连线的总数)×100%。
即检查没有布线的网络。
设计规则 “Electr ical”——电气规则类。
“Rou tin g”——布线规则类。
“SMT”——SMT元件规则类。
“Mask”——阻焊膜规则类。
“Plane”——内部电源层规则类。
“Testpo int”——测试点规则类。
“Manufa cturi ng”——制造规则类。
“HighSp eed”——高速电路规则类。
“Placem ent”——布局规则类。
“Signal Integ rity”——信号完整性规则类。
关于Silk scree nover compo nentp ads的错误提示的解决方法 见设计->规则
->Design Rules->Manufa cturi ng->Silksc reeno verco mpone ntpad s->Silksc reenOverCo mpone ntPad,默认的间距是10mil,有时候这个间距大于元件PCB封装设计的实际情况,所以规则检查的时候会有警告冒出来。
解决方法:修改这一规则,使得间距为0mil。
altium desig ner警告minim umsol derma sksli ver 把这个距离设置为0al tiumd esign er为什么封装里焊盘和丝印层的线距离近了也报错?
AD09新增的几个规则:
Minimu mSold erMas kSliv er、Silksc reenO verCo mpone ntPad s、SilkTo SilkC leara nce,默认是0.254mm,可以改小一些就OK布线中添加过孔和切换板层 1.添加过孔并切换板层 在布线过程中按数字键盘的“*”或“+”键添加一个过孔并切换到下一个信号层。
按“-”键添加一个过孔并切换到上一个信号层。
该命令遵循布线层的设计规则,也就是只能在允许布线层中切换。
单击以确定过孔位置后可继续布线。
2.添加过孔而不切换板层 按“2”键添加一个过孔,但仍保持在当前布线层,单击以确定过孔位置。
3.添加扇出过孔 按数字键盘的“/”键为当前走线添加过孔,单击确定过孔位置。
用这种方法添加过孔后将返回原交互式布线模式,可以马上进行下一处网络布线。
本功能在需要放置大量过孔(如在一些需要扇出端口的器件布线中)时能节省大量的时间。
4.布线中的板层切换 当在多层板上的焊盘或过孔布线时,可以通过快捷键L把当前线路切换到另一个信号层中。
本功能在布线时当前板层无法布通而需要进行布线层切换时可以起到很好的作用。
5.PCB板的单层显示 在PCB设计中,如果显示所有的层,有时显得比较零乱,需要单层显示,仔细查看每一层的布线情况,按快捷键Sh ift+S就可单层显示,选择那一层的标签,就显示那一层;在单层显示模式下,按快捷键Sh ift+S 又可回到多层显示模式。
在Altiu mDesi gner电气检查中出现Floa tingP owerO bject GND是什么意思,怎么办呢 有一个引脚你没有接地,在画芯片原理图的时候那个引脚配置成为了GN D,所以要是你没有接地的话电气规则检查的时候就会报错,如果你那个引脚不需要接地的话,你可以放置N OERC,就是一个小红X,工具栏上面有,你也可以在p lace下面放置 解决办法如下:在自己画的封装库中的元器件的方向反了,也就是原本带有热点的一端要放在外面 这个网络没有连接...Altium Desig ner:原理图com pile,warnin g:
NETXXX hasno drivi ngsou rce?
这个和制作封装时的管脚的属性的定义(比如,输入,输出,电源等)和你原理图的具体连接方式有关.如果你一个芯片的某个管脚定义为输入脚,而另一个芯片的一个脚的属性你没定义,把这两个脚连接,就会出现这个警告.没关系的,你确认没错的话无视于他好了,继续做下去. 两个互相连在一起的拐脚的性质不一样,比如说一个拐脚是passive,而跟它连在一起的脚为o utput,那么就出现这样的错误。
要把它改为一个是out put,另一个为in put,那就行了。
这种错误
在d xp,altium desig ner里比较好改,直接双击元件,左下角的按钮editp ins里面该type就行了,在99se里可能麻烦点。
布线的原则如下:
输入输出端用的导线应尽量避免相邻平行。
最好加线间地线,以免发生反馈藕合。
印制摄导线的最小宽度主要由导线与绝缘基扳间的粘附强度和流过它们的电流值决定。
当铜箔厚度为0.05mm、宽度为1~15mm时.通过2A的电流,温度不会高于3℃,因此导线宽度为 1.5mm可满足要求。
对于集成电路,尤其是数字电路,通常选0.02~0.3mm导线宽度。
当然,只要允许,还是尽可能用宽线.尤其是电源线和地线。
导线的最小间距主要由最坏情况下的线间绝缘电阻和击穿电压决定。
对于集成电路,尤其是数字电路,只要工艺允许,可使间距小至5~8mm。
印制导线拐弯处一般取圆弧形,而直角或夹角在高频电路中会影响电气性能。
此外,尽量避免使用大面积铜箔,否则.长时间受热时,易发生铜箔膨胀和脱落现象。
必须用大面积铜箔时,最好用栅格状.这样有利于排除铜箔与基板间粘合剂受热产生的挥发性气体。
焊盘中心孔要比器件引线直径稍大一些。
焊盘太大易形成虚焊。
焊盘外径D一般不小于(d+1.2)mm,其中d为引线孔径。
对高密度的数字电路,焊盘最小直径可取(d+1.0)mm。
电源线设计:根据印制线路板电流的大小,尽量加粗电源线宽度,减少环路电阻。
同时、使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。
地线设计的原则是:
(1)数字地与模拟地分开。
若线路板上既有逻辑电路又有线性电路,应使它们尽量分开。
低频电路的地应尽量采用单点并联接地,实际布线有困难时可部分串联后再并联接地。
高频电路宜采用多点串联接地,地线应短而租,高频元件周围尽量用栅格状大面积地箔。
(2)接地线应尽量加粗。
若接地线用很细的线条,则接地电位随电流的变化而变化,使抗噪性能降低。
因此应将接地线加粗,使它能通过三倍于印制板上的允许电流。
如有可能,接地线应在2~3mm以上。
(3)接地线构成闭环路。
只由数字电路组成的印制板,其接地电路布成团环路大多能提高抗噪声能力。
退藕电容配置PCB设计的常规做法之一是在印制板的各个关键部位配置适当的退藕电容。
退藕电容的一般配置原则是:
(1)电源输入端跨接10~100uf的电解电容器。
如有可能,接100uF以上的更好。
(2)原则上每个集成电路芯片都应布置一个0.01pF的瓷片电容,如遇印制板空隙不够,可每4~8个芯片布置一个1~10pF的但电容。
(3)对于抗噪能力弱、关断时电源变化大的器件,如RAM、ROM存储器件,应在芯片的电源线和地线之间直接接入退藕电容。
(4)电容引线不能太长,尤其是高频旁路电容不能有引线。
此外,还应注意
以下两点:
(1)
在印制板中有接触器、继电器、按钮等元件时.操作它们时均会产生较大火花放电,必须采用附图所示的RC电路来吸收放电电流。
一般R取1~2K,C 取.2~47UF。
(2)
CMOS的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。
正确选择单点接地与多点接地 在低频电路中,信号的工作频率小于1M Hz,它的布线和器件间的电感影响较小,而接地电路形成的环流对干扰影响较大,因而应采用一点接地。
当信号工作频率大于10MHz时,地线阻抗变得很大,此时应尽量降低地线阻抗,应采用就近多点接地。
当工作频率在1~10MHz时,如果采用一点接地,其地线长度不应超过波长的1/20,否则应采用多点接地法。