《数字电子技术》课程题库(1)(1)

合集下载

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有()根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

数字电子技术考题附答案(1)

数字电子技术考题附答案(1)

数字电子技术考题及答案(1)一、填空题1、将(28)10转换成等值八进制数是( )8。

2、将函数//Y A B B C =+化成最小项和的形式为Y=( )。

3、已知()Y A B C CD =++,则/Y =( )。

(要求化简为与-或式)4、一个单极性输出4位A/D 转换器的每个量化单位电压表示0.25V 电压,则 它能表示的输入电压的绝对值的最大值为( )V 。

5、如图1所示电路的输出函数式Y=( )。

A BY图1 二、选择题题号 1 2 3 4 5 答案1、下列各组最小项中,具有相邻性的是哪组( )。

A 、m0和m2 B 、m2和m4 C 、m0和m9 D 、m3和m102、图2所示CMOS 电路的逻辑函数式为( )。

A 、()Y AB '''= B 、 ()Y A B '''=+C 、Y A B ''=D 、Y A B =+3、试求如图3所示电路的逻辑式( )。

图2 图3A 、/F AB =+ B 、/F A B =C 、//()F A B =D 、/F A B =+ 4、下列几种A/D 转换器中,( )的转换速度最快?A 、并联比较型ADCB 、双积分型ADC C 、计数型ADCD 、逐次渐近型ADC5、在A/D 转换过程中,将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为( )。

A 、采样B 、保持C 、量化D 、编码 三、分析计算题1、公式化简如下函数式,将其化为最简与—或形式。

////////()Y AC B C BD CD A B C A BCD AB DE =++++++2、如图4所示,集成电路74151是一个八选一的数据选择器,其中 A 、B 、C 、X 是输入变量,D0~D7是八个数据输入端,/EN 是低电平有效的使 能控制端,请回答以下问题。

图4(1A B C Y0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1(2)请写出输出信号Y与输入信号A、B、C、X之间的逻辑函数关系式。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术试题库和答案解析

数字电子技术试题库和答案解析

数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。

A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。

A .15B .8C .7D .17. 随机存取存储器具有( )功能。

A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。

数字电子技术题库

数字电子技术题库

(一).数字逻辑基础(1).进制与进制之间的转换(2).与逻辑和与门电路(3).或逻辑和或门电路(4).非逻辑和非门电路(5).与非门电路(6).集成门电路(7).逻辑代数定律与逻辑函数化简(二).组合逻辑电路(8).组合逻辑电路的分析与设计(9).编码器(10).译码器(11).加法器(12).数值比较器(13).数据选择器(三).时序逻辑电路(14).RS触发器(15).D触发器与数据寄存器(16).移位寄存器(17).JK触发器与计数器(四).555时基电路与石英晶体多谐振荡器(18).定时器(19).施密特触发器(20).多谐振荡器(五).数模与模数转换(21).数模转换电路DAC(22).模数转换电路ADC(六).半导体存储器(23).只读存储器ROM(24).随机存储器RAM(一).数字逻辑基础(1).进制与进制之间的转换1.在数字电路中,通常用数字来表示高电平,用数字来表示低电平。

2.某二进制数由4位数字组成,其最低位的权是,最高位的权是。

3.完成下列进制的转换:(00011111)2=()10 ;(10)10=()2 ;(1111)2=()8 ;(10)8=()2 ;(011111)2=()16 ;(2A)16=()2 。

(01010101)8421=()10 ;(32)10=()8421 ;4.二进制数只有()数码。

A.0 B.1C.0、1 D.0、1、25.十六进制数只有()数码。

A.0~F B.1~FC.0~16 D.1~166.一位十六进制数可以用()位二进制数来表示。

A.1 B.2C.4 D.16(2).与逻辑和与门电路7.“Y等于A与B”的逻辑函数式为。

8.与门电路是当全部输入为时,输出才为“1”。

9.开关串联的电路可以用“与”逻辑表示。

()10.门电路可以有多个输出端。

()11.门电路可以有多个输入端。

()(3).或逻辑和或门电路12.“Y等于A或B”的逻辑函数式为。

《数字电子技术》复习题

《数字电子技术》复习题

《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。

2.按逻辑功能的不同特点,数字电路可分为 和 两大类。

3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。

4.同步D 触发器的特性方程为 。

5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。

二、单项选择题1.(33)10转化为二进制是( )2。

(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。

(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。

(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。

(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。

(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。

数字电子技术习题库及参考答案

数字电子技术习题库及参考答案

数字电⼦技术习题库及参考答案数字电⼦技术习题库⼀、填空题(每空1分,共20分)1. 有⼀数码10010011,作为⾃然⼆进制数时,它相当于⼗进制数(),作为8421BCD 码时,它相当于⼗进制数()。

2.三态门电路的输出有⾼电平、低电平和()3种状态。

3.TTL 与⾮门多余的输⼊端应接()。

4.TTL 集成JK 触发器正常⼯作时,其和端应接()电平。

5. 已知某函数,该函数的反函数()。

6. 如果对键盘上108个符号进⾏⼆进制编码,则⾄少要()位⼆进制数码。

7. 典型的TTL 与⾮门电路使⽤的电路为电源电压为()V ,其输出⾼电平为()V ,输出低电平为()V , CMOS 电路的电源电压为() V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输⼊为A 2A 1A 0 110时,输出应为()。

9.将⼀个包含有32768个基本存储单元的存储电路设计16位为⼀个字节的ROM 。

该ROM 有()根地址线,有()根数据读出线。

10. 两⽚中规模集成电路10进制计数器串联后,最⼤计数容量为()位。

11. 下图所⽰电路中, Y 1=();Y 3 =()。

12. 某计数器的输出波形如图1所⽰,该计数器是()进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为()有效。

d R d S ??? ??+??? ??++=D C AB D C A B F F 01234567Y Y Y Y Y Y Y YABY 1 Y 2 Y 3⼆、单项选择题(本⼤题共15⼩题,每⼩题2分,共30分)(在每⼩题列出的四个备选项中只有⼀个是最符合题⽬要求的,请将其代码填写在题后的括号内。

错选、多选或未选均⽆分。

)1. 函数F(A,B,C) AB+BC+AC 的最⼩项表达式为( ) 。

A .F(A,B,C) ∑m (0,2,4) B. (A,B,C) ∑m (3,5,6,7) C .F(A,B,C) ∑m (0,2,3,4) D. F(A,B,C) ∑m(2,4,6,7)2.8线—3线优先编码器的输⼊为I 0—I 7 ,当优先级别最⾼的I 7有效时,其输出的值是()。

《数字电子技术》课程题库(1)(1)

《数字电子技术》课程题库(1)(1)

《数字电子技术》课程习题库一、填空题1.二进制数的基数是( ),二进制数的码元为( )和( ),其进位关系是( )进一。

2、BCD 码是用( )位二进制数码来表示( )位十进制数。

3.在计算机内部,只处理二进制数,二进制数的数码有( )、( )两个,写出从(00)B 、依次加1的所有2位二进制数( )。

4(B1)H = ( )B =( )O =( )8421BCD=( )D (A6)H = ( )B =( )O =( )D( 3A )16 =( )2 =( )10(127)10= ( )2= ( )8421BCD(1101)B = ( )H =( )O =( )D=( )8421BCD( 4A )16 =( )2 =( )8=( )10=( )8421BCD5.(317)O =( )H =( )B =( )D 。

6.已知逻辑函数Y AB CD =∙,不变换逻辑表达式,用( )个( )门可以实现其逻辑功能;Y A B C D =+++,不变换逻辑表达式,用( )个( )门可以实现其逻辑功能。

7.逻辑函数的表达方式有( )、( )、( )、( )。

8.三种基本逻辑关系是( )逻辑、( )逻辑和( )逻辑。

完成“有0出0,全1出1”的逻辑关系是( )。

9.请补充以下逻辑代数法则:=∙1A ( ) =∙A A ( ) =A ( ) =+B A A ( ) =++C B A ( ) =ABC ( )B A AB +=( ) =∙0A ( ) =+0A ( ) =∙A A ( )10、5个变量可构成( )个最小项,全体最小项之和为( )。

11、4个变量可构成( )个最小项,全体最小项之和为( )。

12.逻辑函数F AB BC =+的最小项之和表达式为( )。

13、使函数C B A Y ⋅⋅=为1的A、B、C 的值分别为( 、 、 )。

14.完成下列逻辑运算:1001∙++=( ); 110110∙+∙+∙=( ))()(10100∙+∙+=( ); )(0011+∙∙=( )15.请写出下表中所示门电路符号对应的表达式及门电路名称。

(完整版)数字电子技术基础试题及答案(1)

(完整版)数字电子技术基础试题及答案(1)

数字电子技术基础期末考试试卷一、填空题1. 时序逻辑电路一般由 和 两分组成。

2. 十进制数(56)10转换为二进制数为 和十六进制数为 。

3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。

4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。

5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。

二、化简、证明、分析综合题:1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。

2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。

试求脉冲宽度T ,振荡频率f 和占空比q 。

图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。

图2………………………密……………………封…………………………装…………………订………………………线………………………系别 专业(班级) 姓名 学号……线………………………6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。

图3D= Q n+1= Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。

图4三、设计题:(每10分,共20分)1.设计一个三变量偶检验逻辑电路。

当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。

选用8选1数选器或门电路实现该逻辑电路。

要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。

2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。

数电复习题库

数电复习题库

数字电子技术试题一一、填空题(每空1分,共20分)1.函数的或·与表达式是,其与·或·非表达式为。

2.的最简式为,的最简式为。

3.(2.718)D =()B=()O。

4.(29)H =()B,(11.01101)B=()H。

5.组合逻辑电路的分析可分为、、、四大步骤。

6.时序逻辑电路的功能描述通常有、、、四种方法。

7.在A/D转换器中,型A/D转换器的转换精度较高,型A/D转换器的转换速度最快。

8.施密特触发器有个阈值电压,称它的传输特性为。

二、电路功能分析题(共20分)1.七段显示译码电路如图2.1(a)所示,对应图2.1(b)所示输入波形,试确定显示器显示的字符序列是什么?2.试分析图2.2所示电路,画出它的状态图,说明它是几进制计数器。

74161功能表清零RD 预置 LD 使能 EP ET 时钟CP 预置数据输入 ABCD 输 出 Q D Q C Q B Q A L H H H H× L H H H×× ×× L × ×L HH×× ××××× ABCD ×××× ×××× ××××LLLL ABCD 保持 保持计数三、电路设计题(每题10分,共20分)1.试设计一个8位相同数值比较器,当两数相等时,输出L=1,否则L=0。

2.试用上升沿触发器的D 触发器及门电路组成3位同步二进制加计数器,画出逻辑图。

四、电路计算题(每题10分,共20分)1.由555定时器及场效应管T 组成的电路如图所示,电路中 T 工作于可变电阻区,其导通电阻为。

试:(1) 说明电路功能。

(2) 写出输出频率的表达式。

2.某双积分型A/D 转换器中,计数器为十进制计数器,其最大计数容量为。

数字电子技术精彩试题及(题库)1

数字电子技术精彩试题及(题库)1

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = (011110.01 ) 2 = (1e ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:高平、地平和高阻。

4 . 主从型JK触发器的特性方程= jq `+k~q。

5 . 用4个触发器可以存储4位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为16条、数据线为8条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(c)图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是(d)。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(d)。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(c)。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为(d)。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有(8)个数据信号输出。

数字电子技术题库及答案

数字电子技术题库及答案

数字电⼦技术题库及答案数字电⼦技术题库及答案标准化⽂件发布号:(9312-EUATWW-MWUB-WUNN-INNUL-DQQTY-数字电⼦技术习题库⼀、单项选择题(本⼤题共15⼩题,每⼩题2分,共30分)(在每⼩题列出的四个备选项中只有⼀个是最符合题⽬要求的,请将其代码填写在题后的括号内。

错选、多选或未选均⽆分。

) 1. 函数F(A,B,C)=AB+BC+AC 的最⼩项表达式为( ) 。

A.F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m(2,4,6,7) 2.8线—3线优先编码器的输⼊为I 0—I 7 ,当优先级别最⾼的I 7有效时,其输出012Y Y Y ??的值是()。

A .111 B. 010 C. 000 D. 1013.⼗六路数据选择器的地址输⼊(选择控制)端有()个。

A .164. 有⼀个左移移位寄存器,当预先置⼊1011后,其串⾏输⼊固定接0,在4个移位脉冲CP 作⽤下,四位数据的移位过程是()。

A. 00B. 00C. 11D. 005.已知74LS138译码器的输⼊三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. B. C. D. 6. ⼀只四输⼊端或⾮门,使其输出为1的输⼊变量取值组合有( )种。

A .15B .8C .7D .1 7. 随机存取存储器具有( )功能。

A.读/写 B.⽆读/写 C.只读 D.只写8.N 个触发器可以构成最⼤计数长度(进制数)为( )的计数器。

9其计数的容量为A .⼋ B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输⼊)其输出信号的逻辑表达式为( )。

A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n QB Q A Q +=+ D. Q n+1 = B 11.有⼀个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输⼊数字量为1101时,输出电压为()。

数字电子技术试题及答案题库

数字电子技术试题及答案题库

姓名: ___________ 班级: ___________ 考号: ______________ 成绩: ______________ 本试卷共题号-一--二二三四(1) 四(2) 四(3) 四(4) 总分得分、填空题(每空1分,共20 分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD 码时,它相当于十进制数()°2. 三态门电路的输出有高电平、低电平和( )3种状态。

3. TTL 与非门多余的输入端应接()。

4. TTL 集成JK 触发器正常工作时,其 Rd 和Sd 端应接( )电平。

5.已知某函数F B A CD AB C D ,该函数的反函数 F = ()°6. 如果对键盘上108个符号进行二进制编码,则至少要(7. 典型的TTL 与非门电路使用的电路为电源电压为(应为( )°9 •将一个包含有 32768个基本存储单元的存储电路设计16位为一个字节的 ROM 该ROMt ( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路 10进制计数器串联后,最大计数容量为( )位。

11. 下图所示电路中,Y 1 =();丫 2 = () ; Y 3 =()位二进制数码。

)V ,其输出高电平为()V,输出低电平为( )V ,CMOS 电路的电源电压为( 8. 74LS138是3线一8线译码器,译码为输出低电平有效, )V °若输入为 A 2AA=110 时,输出 Y 7Y 6Y 5Y 4Y 3Y 2Y 1Y 0A B丫13 •驱动共阳极七段数码管的译码器的输出电平为( 二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未 选均无分。

)1. 函数F (A,B,C )=AB+BC+AC 的最小项表达式为( ) 。

数字电子技术基础试题及答案(1)

数字电子技术基础试题及答案(1)

线号学订名姓装)级班(业专封密别系数字电子技术基础期末考试一试卷一、填空题1.时序逻辑电路一般由和两分构成。

2.十进制数(56)10 变换为二进制数为和十六进制数为。

3.串行进位加法器的弊端是,想速度高时应采纳加法器。

4.多谐振荡器是一种波形电路,它没有稳态,只有两个。

5.用 6 个 D触发器设计一个计数器,则该计数器的最大模值 M=。

二、化简、证明、剖析综合题:1.写出函数 F (A,B,C,D) = A B C D E 的反函数。

2.证明逻辑函数式相等:BC D D( B C )( AD B) B D3.已知逻辑函数 F= ∑( 3,5,8,9 ,10, 12)+∑d(0,1,2)(1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4.555 准时器构成的多谐振动器图 1 所示,已知 R =1K1Ω,R =,C=μF。

试求脉冲宽度 T,振荡频次 f 和占空2Ω比 q。

图 15.某地点译码电路如图 2 所示,当输入地点变量A7-A0 的状态分别为何状态时, Y1、Y6分别才为低电平(被译中)。

图 26.触发器电路就输入信号的波形如图 3 所示,试分别写出 D 触发器的 Q和 Q1的表达式,并画出其波形。

图 3D=Q n+1=Q 1 =7.已知电路如图 4 所示,试写出 :①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。

图 4三、设计题:(每 10 分,共 20 分)1.设计一个三变量偶查验逻辑电路。

当三变量A、 B、C 输入组合中的“ 1”的个数为偶数时 F=1,不然 F=0。

采纳 8 选 1 数选器或门电路实现该逻辑电路。

要求:(1)列出该电路 F(A,B,C) 的真值表和表达式;(2)画出逻辑电路图。

2 .试用 74161、3-8 译码器和少许门电路,实现图 5 所示波形 VO1、VO2,此中 CP为输入波形。

要求:(1)列出计数器状态与 V01、 V02 的真值表;(2)画出逻辑电路图。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

12. 逻辑函数 F AB BC 的最小项之和表达式为 ( 13、使函数 Y A B C 为 1 的 A、B、C 的值分别为( 14.完成下列逻辑运算: 、 、 ) 。
) 。
1 0 0 1 =(
) ; ) ;
0 1 1 0 1 1 =(
=( 11 (0 0 ) )
(a)
(b)
(c) )个( )门可以实
17.已知逻辑函数 Y AB CD ,不变换逻辑表达式,用( 现其逻辑功能。 18. 2004 个 1 异或起来得到的结果是 (
) 。 2014 个 1 同或起来得到的结果是 (
) 。
19.三态门电路的输出有( ) 、 ( ) 、 ( )三种状态。 20. ( )是构成组合逻辑电路的基本单元, ( )是构成时序逻 辑电路的基本单元。 ( )电路的输出状态不仅取决于当前的输入,还与电路 原来的状态有关,即具有记忆功能。 21.写出下列触发器的特性方程: D 触发器( T 触发器( 22、RS 触发器具有( ( ( 辑功能。 )和( )和( )、( ) ;JK 触发器( ) ;基本 RS 触发器( )和( )逻辑功能;JK 触发器具有( )等逻辑功能; T 触发器具有( )、( )和( ) ; ) ; )逻辑功能;D 触发器具有 )、 )等逻
)个脉冲。 若要记录 6 个脉冲需要(
)个触发器。
)个脉冲;若要记录 20 个脉冲,至少需
28、施密特触发器有(
)个稳态,单稳态触发器有( ) 。 )电平。
)个稳态,多谐振荡器
)个稳态。其中,不需要外接输入信号,加上直流电源就能自动产生矩形脉冲
29、555 定时器正常工作时,4 脚( R )必须接(
42.对边沿 JK 触发器,在 CP 上升沿或者下降沿的时刻,当 J=K=1 时,状态会翻转一次。
48. 同步 RS 触发器只有在 CP=1 期间, 才依据 R、 S 信号的变化来改变输出的状态。 ( 49. 异步和同步加法计数器的计数脉冲都是从最低位触发器的 CP 脉冲输入端输入的。 ( 50.用 555 定时器构成的多谐振荡器的占空比不能调节。 ( ) 51.D 触发器的特性方程为 Qn+1=D,与 Qn 无关,所以它没有记忆功能。 ( 52.555 定时器有两个阈值,分别为 VCC 和 VCC 。 ( )
42.在计算机内部,只处理二进制数,二进制数的数码有( ) 、 ( )两个,写出从(000)B、 ) 。
43.数字电子电路通常分为( )和( )两大类,含有触发器的数字 电路属于( ) 。 44.常用逻辑门电路的真值表如右图所示,则 F1、F2、F3 分 别 属 于 何 种 常 用 逻 辑 门 。 则 F1 ( ) 、 F2 ( ) 、F3( ) 。 45.触发器有( ( )个稳态,存储 8 位二进制信息需要 )个触发器。
38.555 定时器电路是一种中规模集成定时器,外接一些阻容元件就可构成各种不同用途的
39、555 集成定时器有( 说明高电平触发端电位(
)于 VDD ,低电平触发端电位( ) 、 ( )和(
2 3
1 3
40.用 555 定时器可以构成(
41.施密特触发器可用于将三角波、正弦波及其他不规则信号变换成( 依次加 1 的所有 3 位二进制数(
50.555 定时器电路是一种中规模集成定时器,外接一些阻容元件就可构成各种不同用途的 )有两个稳定状态、 有两个不同的触发电平、具有回差特性,( )没有稳定状态,只有两个暂稳态。
二、判断题
1.在时间和幅值上都不连续的信号是数字信号,语音信号是数字信号。 ( 2.二进制数整数的最低位后加一个 0,则加 0 后的二进制数是原数的 2 倍。 ( 3.在数字电路中,用“1”和“0”表示两种状态,二者无大小之分。 ( 4.因为逻辑表达式 AB C AB D 成立,所以 C D 成立。 ( 5.一个 n 位的二进制数,其最高位的权是 2n -1。 ( 7.8421BCD、2421BCD、5421BCD 码中不全是属有权码。 8.BCD 码即 8421 码。 9.在数字电路中,逻辑值 1 只表示高电平,0 只表示低电平。 10.逻辑变量的取值,1 比 0 大。 ( 11.因为 A(A+B)=A,所以 A+B=1 12.逻辑 0 只表示 0 V 电位,逻辑 1 只表示 +5 V 电位。 13.因为 A AB A ,所以 AB 0 。 ( ) ) ) ) ) ) ) ) ( ( ) ) ) ) ( ( ( ) ) ) 6.在数字电路中,逻辑“1”只表示高电平,逻辑“0”只表示低电平。 ( ) )

=( (0 0 ) ( 1 0 1 )
15.请写出下表中所示门电路符号对应的表达式及门电路名称。
16、电路逻辑符号如下所示: (1)若图(a)和(b)为 CMOS 集成门电路。欲将其做为非门使用,实现 Y A 功能,则 图(a)中引脚 B 的处理方法有( 图(b)中引脚 B 的处理方法有( (2)图(c)所示逻辑门电路为( ) ,其表达式为( ) ; ) ; ) 。
《数字电子技术》课程习题库 一、填空题
1.二进制数的基数是( 是( 2、BCD 码是用( )进一。 )位二进制数码来表示( )位十进制数。 ) ,二进制数的码元为( )和( ) ,其进位关系
3.在计算机内部,只处理二进制数,二进制数的数码有( ) 、 ( )两个,写出从(00)B、 依次加 1 的所有 2 位二进制数( 4(B1)H = ( (A6)H = ( ( 3A )16 =( (127)10= ( (1101)B = ( =( ( 4A )16 =( =( 5. (317)O=( )B =( )B =( )2 =( )2= ( )H = ( )8421BCD )2 =( )8421BCD )H=( )B=( )D。 )个( )个( )门可以实现 )门可以实 )8=( )10 )O =( )O =( )10 )8421BCD )O = ( )D )8421BCD=( )D )D ) 。
46.对于 JK 触发器的两个输入端,当输入信号相反构成时 ( )触发器,当输入信号相同构成时( )触发器。 ) 计数器, ) 。 ) 。 47. 如果某计数器中触发器的状态是同时翻转的, 这种计数器称为 ( 48。n 进制计数器中的 n 表示计数器的( ) ,最大计数值是( 49.施密特触发器可用于将三角波、正弦波及其他不规则信号变换成( 脉冲电路。其中( )有一个稳定状态和一个暂稳态,(
6.已知逻辑函数 Y AB CD ,不变换逻辑表达式,用( 其逻辑功能; Y A B C D ,不变换逻辑表达式,用( 现其逻辑功能。 7. 逻辑函数的表达方式有 ( 8.三种基本逻辑关系是( 9.请补充以下逻辑代数法则: 0 出 0,全 1 出 1”的逻辑关系是( ) ( 、 )逻辑、 ( ) 。 ) 、 ( )逻辑和(
37.555 定时器电路是一种中规模集成定时器,外接一些阻容元件就可构成各种不同用途的 )有一个稳定状态和一个暂稳态,( )有两个稳定状态、 有两个不同的触发电平、具有回差特性,( 脉冲电路,如( )、( )和( )个触发输入端, ( )没有稳定状态,只有两个暂稳态。 )。 )个输出端,当输出端为低电平时, )于 VDD 。 ) 。 ) 。
30.若对 36 个字符数进行编码,至少需要( )位二进制数。 31. ( )是构成组合逻辑电路的基本单元, ( )是构成时序逻 辑电路的基本单元。 ( )电路的输出状态不仅取决于当前的输入,还与电路 原来的状态有关,即具有记忆功能。 32、4 位二进制加法计数器最多能累计( 要( )个触发器。 ) 沿触发和( )沿触发型触发器。 )个脉冲。若要记录 12 个脉冲需要( )二进制数。 )个触发器。 )个触发 ) 沿触发两种。当 CP 从 1 到 0 跳变时 )个脉冲;若要记录 17 个脉冲,至少需
17.一个逻辑函数的最小项之和表达式及真值表都只有唯一的表示方式。 (
21.三态门的三种状态分别为:高电平、低电平、低组态。 ( 电路的输入、输出关系是一样的。 23. 高、低电平是一个相对的概念,它和某点的电位不是一回事。
) ( ( ) ) ) ) ) ) ) ) ) )
22. 把与门的所有输入端连接在一起, 把或门的所有输入端也连接在一起, 所得到的两个门
) ) ) ) ) ) ) ( ( ( ) ) )
38.D 触发器的特性方程为 Qn+1=D,与 Qn 无出不仅与该时刻输入有关, 还取决于该时刻以前的状态。 ( 40.对边沿 JK 触发器,在 CP 为高电平期间,当 J=K=1 时,状态会翻转一次。 ( 41.全加器就是两个半加器的组合。 ( ( 43.组合电路不含有记忆功能的器件。 44.时序电路不含有记忆功能的器件。 45.同步时序电路由组合逻辑电路和存储器两部分组成。 46. 各种触发器之间不能相互转换。 47.触发器有两个状态,一个是稳态,一个是暂稳态。 ( ) (
n
) )
14.若两个函数具有不同的逻辑卡诺图,则两个逻辑函数必然不相等。 ( 15.一个逻辑函数的真值表只有唯一的表示方式。 ( 16.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。 ( 18.若两个函数具有不同的逻辑表达式,则两个逻辑函数必然不相等。 ( 19.若两个函数具有不同的逻辑表达式,则两个逻辑函数必然不相等。 ( 20.异或函数和同或函数在逻辑上互为反函数。 ( )
24. 编码器是一种能将具有特定意义的信号编成二进制代码输出的组合逻辑电路。 ( 25.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时输入。 26.二进制译码器相当于是一个最小项发生器,便于实现时序逻辑电路。 27.对于任何一个确定的逻辑函数,其函数表达式和逻辑图的形式是唯一的。 28.与非门的输入端加有低电平时,其输出端恒为高电平。 29.优先编码器能对同时输入的两个或两个以上的信号按优先级别进行编码。 30.当 TTL 与非门的输入端悬空时相当于输入为逻辑 1。 31.D 触发器的特性方程为 Qn+1=D,与 Qn 无关,所以它没有记忆功能。 32.一个逻辑函数的最小项之和表达式及真值表都只有唯一的表示方式。 ( 33.通常将触发器“ Q 1, Q 0 ”的状态称为触发器的“1”态。 ( ) ( ( ( ( ( ( ( )
相关文档
最新文档