《数字电路与逻辑设计》试题
数字电路与逻辑设计习题及参考答案
数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
·C=C 2 +1=10 <1 +1=12. 一位十六进制数可以用 C 位二进制数来表示。
A . 1 B . 2 C . 4 D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。
A .(256)10 B .(127)10 C .(128)10 D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
C.B A ⊕D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。
A .A+B +C C.(A+B )(A+C ) +C9.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。
AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。
101 010112.不与十进制数()10等值的数或代码为 C 。
A .(0101 8421BCD B .16 C .2 D .813.以下参数不是矩形脉冲信号的参数 D 。
A.周期 B.占空比 C.脉宽 D.扫描期 14.与八进制数8等值的数为: BA. 2B.16C. )16D. 215. 常用的BCD码有 D 。
A.奇偶校验码B.格雷码码 D.余三码16.下列式子中,不正确的是(B)+A=A B.A A1⊕=⊕=A ⊕=A17.下列选项中,______是TTLOC门的逻辑符号。
数字电路与逻辑设计试题及答案
《数字电路与逻辑设计》试题1参考答案一.填空题(10)1.2048 ×8位的RAM有10根地址线,8根数据线。
2.二进制数A=(1011010)2,B=(101111)2,求:A+B=(10001001)2;A一B=( 101011 )23.时序逻辑电路的输出不仅取决于电路.输入信号的状态,而且还与电路原来的状态有关。
4.二硅极管具有单向导通的特性,它的正向导通电压为0.7V。
5.n变量的逻辑函数有2n个最小项,任意两个最小项的乘积为0。
二.选择题(10)1.当晶体三极管b时处于导通状态。
a.发射结和集电结均属于反向偏置;b.发射结正向偏置,集电结反向偏置;c.发射结和集电给均属于正向偏置2.与晶体三极管相比,MOS管具有的特点是a,c,d。
a.输入电阻高;b.受温度影响大;c.便于集成;d.电压控制元件;e.极间电容影响小3.欲将二进制代码翻译成输出信号选用b,欲将输入信号编成二进制代码选用a,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用c,欲实现两个相同位二进制数和低位进位数的相加运算选用e。
a.编码器;b.译码器;c.多路选择器;d.数值比较器;e.加法器;f.触发器;g.计数器;h.寄存器4.在逻辑函数的卡诺图化简中,若被合并(画圈所包含)的最小项个数越多,则说明化简后c。
a.乘积项个数越少;b.实现该功能的门电路少;c.该乘积项含因子少5.逻辑函数Y=A B C+A+B+C的最简与或形式为1。
a. 已是最简与或形式;b. 0 ;c. 1 ;d. B+C三.简答题答案;1.简述用TTL与非门、或非门、异或门实现反相器功能.多余输入端的连接方法。
TTL与非门的余输入端应接高电平,或非门的余输入端应接低电平,异或门实现反相器功能是应将余输入端和输入信号并在一起。
2.举例说明什么叫竞争冒险-现象。
门电路两个输入信号同时向相反的逻辑电平跳变,比如一个从1变为0,另一个从0变为1时,所出现的可能出现尖峰脉冲的现象称为竞争-冒险。
(完整版)数字电路与逻辑设计试题与答案,推荐文档
数字电路与逻辑设计(1)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数。
A .6B .7C .8D .9 2.余3码10001000对应的2421码为( )。
A .01010101 B.10000101 C.10111011 D.111010113.补码1.1000的真值是( )。
A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 10004.标准或-与式是由( )构成的逻辑表达式。
A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与5.根据反演规则,()()E DE C C A F ++⋅+=的反函数为( )。
A. E )]E D (C C [A F ⋅++=B. E)E D (C C A F ⋅++=C. E )E D C C A (F ⋅++= D. E)(D A F ⋅++=E C C 6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。
A. 与门B. 或门C. 非门D. 与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。
图1A. 或非门B. 与非门C. 异或门D. 同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。
A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。
A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。
A .2 B. 3 C. 4 D. 5二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”,并在划线处改正。
每题2分,共10分)1.原码和补码均可实现将减法运算转化为加法运算。
( )2.逻辑函数7),M(1,3,4,6,C)B,F(A,∏=则m(0,2,5)C)B,(A,F ∑=。
专科《数字电路与逻辑设计》_试卷_答案
专科《数字电路与逻辑设计》一、(共75题,共150分)1. 多少个二进制数字可以组成一位十六进制数字?()(2分)A.2B.3C.4D.5.标准答案:C2. 二进制数(1111101.0101)2转换为八进制为:()(2分)A.037.25B.175.24C.125.3l25D.761.2.标准答案:B3. 十进制数9的8421码为()。
(2分)A.1000B.1011C.1001D.1010.标准答案:C4. 二进制数?0.1011的原码是()。
(2分)A.1.1011B.0.1011C.1.0100D.1.0101.标准答案:A5. 逻辑函数=()。
(2分)A.A+ B+ CB.C.1D.0.标准答案:C6. 逻辑函数的F(A,B,C)=的标准与或式为()。
(2分)A.B.C.D..标准答案:D7. 与逻辑函数F =相等的函数为()。
(2分)A.ABB.C.D.AB+C.标准答案:D 8. 逻辑函数的反函数为()(2分)A.B.C.D..标准答案:B9. 在下列三个逻辑函数表达式中,哪一个是最小项表达式?()(2分)A.B.C.D..标准答案:A10. 逻辑函数式F =等于()。
(2分)A.0B.1C.AD..标准答案:B11. 下列几种TTL电路中,输出端可实现线与功能的电路是()。
(2分)A.或非门B.与非门C.异或门D.OC门.标准答案:D12. 典型的TTL与非门电路使用的电源电压为()。
(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V.标准答案:A13. 基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R 的取值分别为()。
(2分)A.0,0B.0,1C.1,0D.1,1.标准答案:D14. 若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为( )。
(2分)A.0B.1C.不变D.与前一状态Q反相.标准答案:C15. 主从型JK 触发器的特性方程( )。
数字电路与逻辑设计习题_4第四章组合逻辑电路剖析
数字电路与逻辑设计习题_4第四章组合逻辑电路剖析第四章组合逻辑电路一、选择题1.下列表达式中不存在竞争冒险的有。
A.Y=B +A BB.Y=A B+B CC.Y =A B C +ABD.Y =(A+B )A D 2.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。
A.5B.6C.10D.503.一个16选一的数据选择器,其地址输入(选择控制输入)端有个。
A.1B.2C.4D.16 4.下列各函数等式中无冒险现象的函数式有。
A.B A AC C B F ++= B.B A BC C A F ++=C.B A B A BC C A F +++=D.C A B A BC B A AC C B F +++++=E.B A B A AC C B F +++= 5.函数C B AB C A F ++=,当变量的取值为时,将出现冒险现象。
A.B=C=1B.B =C=0C.A =1,C=0D.A =0,B=0 6.四选一数据选择器的数据输出Y 与数据输入X i 和地址码A i 之间的逻辑表达式为Y = 。
A.3X A A X A A X A A X A A 01201101001+++B.001X A AC.101X A AD.3X A A 017.一个8选一数据选择器的数据输入端有个。
A.1 B.2 C.3 D.4 E.8 8.在下列逻辑电路中,不是组合逻辑电路的有。
A.译码器B.编码器C.全加器 D.寄存器9.八路数据分配器,其地址输入端有个。
A.1B.2C.3D.4E.8 10.组合逻辑电路消除竞争冒险的方法有。
A. 修改逻辑设计B.在输出端接入滤波电容C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰 11.101键盘的编码器输出位二进制代码。
A.2B.6C.7D.812.用三线-八线译码器74LS 138实现原码输出的8路数据分配器,应。
A.A ST =1,B ST =D ,C ST =0 B. A ST =1,B ST =D ,C ST =D C.A ST =1,BST =0,CST =D D.A ST =D ,BST =0,CST =013.以下电路中,加以适当辅助门电路,适于实现单输出组合逻辑电路。
数字电路与逻辑设计-模拟题
《数字电路与逻辑设计》模拟题一.单选题1.8421BCD码01010001.0101对应的二进制数为()A.100100.01B.110011.1C.101110.01D.110110.1[答案]:B2.A+BC=()A.A+BB.A+CC.(A+B)(A+C)D.B+C[答案]:C3.JK触发器的J=K=1,当触发信号到来时,输出次态Qn+1为:()A.1B.0C.不变D.与现态相反[答案]:D4.T触发器在时钟作用下其次态与现态相反时,则T端为()A.0B.1C.任意D.高阻态[答案]:B5.T型触发器当时钟脉冲输入时,其输出状态()A.保持不变B.在T=1时会发生改变C.等于输入端T的值D.随时间改变[答案]:B6.表示任意两位无符号十进制数需要()二进制数.A.6B.7C.8D.9[答案]:B7.补码1.1000的真值是().A.1.0111B.-1.0111C.-0.1001D.-0.1[答案]:D8.采用奇偶校验进行检错时()A.只能发现偶数位出错的情况,不能发现奇数位出错的情况B.只能发现奇数位出错的情况,不能发现偶数位出错的情况C.既能发现偶数位出错的情况,又能发现奇数位出错的情况D.有时能发现出错的情况,有时不能[答案]:B9.常用的BCD码有()A.奇偶校验码B.格雷码C.ASCII码D.余三码[答案]:D10.带符号位的二进制数的原码为11101,则对应的十进制为()A.29B.-29C.-13D.13[答案]:C11.当JK触发器的次态Qn+1=,则输入J,K为()A.0,0B..0,1C.1,0D.1,1[答案]:D12.当逻辑函数有n个变量时,共有()个变量取值组合?A.nB.2nC.n2D.n3[答案]:D13.典型的TTL与非门电路使用的电源电压为()A.5VB.3.6VC.0.35VD.3—18V[答案]:A14.电平异步时序逻辑电路不允许两个或两个以上输入信号().A.同时为0B.同时为1C.同时改变D.同时出现[答案]:C15.多少个二进制数字可以组成一位十六进制数字?()A.2B.3C.4D.5[答案]:C16.二进制的1100.l10相当于十进制的()A.12.75B.16.65C.6.6D.6.3[答案]:A17.二进制数(1111101.0101)2转换为八进制为:()A.37.25B.175.24C.125.3125D.761.2[答案]:B18.二进制数-0.0110的补码是()A.1.101B.1.0101C.1.011D.1.1011[答案]:A19.二进制数-0110的反码是(最高位是符号位)()A.10110C.11010D.110[答案]:B20.构造一个100脉冲序列检测器需要多少个触发器?()A.1个B.2个C.3个D.4个[答案]:B21.函数F=AB+BC,如果要使F=1,则输入ABC的取值应该为()A.ABC=000B.ABC=010C.ABC=101D.ABC=110[答案]:D22.函数描述的电路存在哪些竞争变量?()A.不纯在B.变量AC.变量BD.变量C[答案]:B23.卡诺图上每个小方格代表一个()A.最大项B.最小项C.逻辑函数的取值D.变量的取值[答案]:B24.可编程阵列逻辑简称为什么?()A.GALB.PALC.PLAD.PLD[答案]:B25.逻辑关系为“一件事情的发生是以其相反的条件为依据”的逻辑门是().A.与门B.非门C.异或门[答案]:B26.逻辑函数F(A,B,C)=AB+BC+AC的标准表达式是()A.∑m(3,5,6,7)B.∑m(0,1,2,4)∏m(1,3,5,7)C.∏m(1,3,5,7)D.∑M(0,2,4,6)[答案]:A27.逻辑函数的标准与-或表达式是由()构成的逻辑表达式.A.与项相或B.或项相与C.最小项相与D.最小项相或[答案]:C28.逻辑函数的表示方法中具有唯一性的是:()A.真值表B.表达式C.逻辑图D.状态图[答案]:A29.哪种逻辑门在“当所有输入均为0时,输出才是1”?()A.或门B.与门C.或非门D.与非门[答案]:C30.请问下列哪一项是最适合表示门延迟的时间单位?()A.nsC.msD.s[答案]:A31.如果两输入端与非门的输出z=0时,则其输入x和y的值一定是()A.至少有一个为1B.同时为1C.同时为0D.至少有一个为0[答案]:B32.如果状态A与B,C与D分别构成等效对,那么能构成状态等效类的是()A.ABB.ABCC.BCDD.ABCD[答案]:A33.若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为()A.0B.1C.不变D.与前一状态Q反相[答案]:C34.设计—个1位十进制计数器至少需要多少个触发器?()A.3个B.4个C.16个D.10个[答案]:B35.十进制19.375转换成二进制时,应为()A.10011.011B.101010.011C.10101.001D.10101.101[答案]:A36.十进制数12.75用二进制表示应为:()A.1010.1B.1100.11C.1010.011D.1100.01[答案]:B37.十进制数15用2421BCD码可以表示为().A.1111B.1001000C.11011D.10101[答案]:C38.十进制数25用8421BCD码表示为().B.100101C.100101D.10101[答案]:B39.十进制数53的余3码为().A.10110011B.1010011C.10000110D.53[答案]:C40.十进制数7的2421码为()A.111B.1010C.1011D.1101[答案]:D41.十进制数9的8421码为()A.1000B.1011C.1001D.1010[答案]:C42.四个变量可以构成多少个最小项?()A.4个B.8个C.15个D.16个[答案]:D43.四路数据选择器的输出端有:()A.1B.2C.3D.4个[答案]:A44.随机存取存储器具有()功能.A.读/写B.无读/写D.只写[答案]:A45.同步时序电路设计中,状态化简的主要目的是()A.减少电路中的触发器B.提高电路速度C.减少电路中的连线D.减少电路中的逻辑门[答案]:A46.无符号位的十六进制数减法(A9)l6-(8A)16=()A.(19)16B.(1F)l6C.(25)16D.(29)16[答案]:B47.下列几种TTL电路中,输出端可实现线与功能的电路是()A.或非门B.与非门C.异或门D.OC门[答案]:D48.下列哪一种逻辑门的输出不能并联使用?().A.TTL集电级开路门(OC门)B.TTL三态输出门C.具有推拉式输出的TTLD.CMOS三态输出门[答案]:C49.下列哪一种相或可以构成标准的与-或逻辑表达式?()A.最大项B.最小项C.或项D.与项[答案]:B50.下列哪种类型的集成电路的集成度更高?()A.CMOSB.TTLC.ECLD.都一样51.下列说法不正确的是()A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态(高阻态,高电平,低电平)C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输[答案]:C52.下列选项中,()不是单稳态触发器的特点.A.有一个稳定状态,有两个暂稳状态.B.暂稳状态维持一段时间后,将自动返回稳定状态.C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数.D.在外来触发脉冲的作用下,能够由稳定状态翻转到暂稳状态.[答案]:A53.下列选项中,叙述不正确的是()A.接入滤波电容引入是消除竞争冒险的方法之一.B.引入选通脉冲不能消除竞争冒险.C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法.D.化简电路,减少逻辑器件数目,不能消除竞争冒险.[答案]:B54.下列中规模通用集成电路中,哪一种适合用来设计一个多数表决器?()A.4位计数器74193B.4位并行加法器74153C.4位寄存器74194D.4路数据选择器74152[答案]:D55.要求RS触发器(R,S均为高电平有效)状态由0→1,其输入信号为().A.RS=01B.RS=d1C.RS=d0D.RS=10[答案]:A56.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为().A.JK=00B.JK=01C.JK=10D.JK=11[答案]:D57.一个数据选择器有3个地址输入端,最多可以有几个数据信号输出()A.3B.6C.8D.16[答案]:C58.一只四输入端或非门,使其输出为1的输入变量取值组合有()种.A.15B.8C.7D.1[答案]:D59.移位寄存器74194工作在左移串行输入方式时,S1S0的取值为()A.0B.1C.10D.11[答案]:C60.以下参数不是矩形脉冲信号的参数?()A.周期B.占空比C.脉宽D.扫描期[答案]:D二.判断题1.输出与输入没有直接的关系,输出方程中不含输入变量的是Mealy型时序电路.() [答案]:F2.“0”的补码只有一种形式.()[答案]:T3.D/A转换器是将模拟量转换成数字量.[答案]:F4.Mealy型时序电路:电路输出是输入变量与触发器状态的函数.()[答案]:T5.Moore型时序电路:电路输出仅仅是触发器状态的函数.()[答案]:T6.八路数据分配器的地址输入(选择控制)端有8个.[答案]:F7.并行加法器采用先行进位(并行进位)的目的是提高运算速度()[答案]:F8.采用奇偶校验电路可以发现代码传送过程中的所有错误.()[答案]:F9.单稳态触发器它有一个稳态和一个暂稳态.[答案]:T10.反码和补码均可实现将减法运算转化为加法运算()[答案]:F11.方波的占空比为0.5.()[答案]:T12.格雷码具有任何相邻码只有一位码元不同的特性.()[答案]:T13.化简完全确定状态表时,最大等效类的数目就是最简状态表中的状态数目[答案]:F14.卡诺图中,两个相邻的最小项至少有一个变量互反.()[答案]:T15.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身.()[答案]:T16.任意两个不同的最小项之积,值恒为0.()[答案]:T17.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等.()[答案]:F18.若两个函数具有相同的真值表,则两个逻辑函数必然相等.().[答案]:T19.时序逻辑电路由组合逻辑电路和存储电路组成.()[答案]:T20.时序图,状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换.()[答案]:T21.时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响.()[答案]:T22.输出与输入有直接的关系,输出方程中含输入变量的是Moore型时序电路.()[答案]:F23.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分.()[答案]:T24.所有的触发器都存在空翻现象.[答案]:F25.一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理.()[答案]:T26.异或函数与同或函数在逻辑上互为反函数.().[答案]:T27.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立.()[答案]:F28.用4位二进制补码计算2+6,不产生溢出()[答案]:F29.用或非门可以实现3种基本的逻辑运算.()[答案]:T30.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0.[答案]:T三.简答题1.PAL和GAL有相同的阵列结构,它们是否可以互相代换使用?为什么?[答案]:不可以,工艺不同GAL可多次编程PAL只能一次编程;GAL的输出电路结构不同.2.TTL与非门如有多余的输入端能不能将它接地,为什么?TTL或非门如有多余的输入端能不能将它接Ucc或悬空,为什么?[答案]:TTL与非门如有多余的输入端能不能将它接地,为什么?TTL或非门如有多余的输入端能不能将它接Ucc或悬空,为什么?3.TTL与非门闲置的输入端能否悬空处理?CMOS与非门呢?[答案]:TTL与非门闲置的输入端一般也不要悬空处理,但当外界干扰较小时,就可以把闲置的输入端悬空处理;而CMOS与非门闲置的输入端是不允许悬空处理的.4.对偶规则有什么用处?[答案]:可使公式的推导和记忆减少一半,有时可利于将或与表达式化简.5.格雷码的特点是什么?为什么说它是可靠性代码?[答案]:格雷码的任意两组相邻代码之间只有一位不同,其余各位都相同,它是一种循环码.这个特性使它在形成和传输过程中可能引起的错误较少,因此称之为可靠性代码.6.公式化简逻辑函数:Y(A,B,C)=∑m(0,1,2,3,4,5,6,7)[答案]:Y=17.何谓“空翻”现象?抑制“空翻”可采取什么措施?[答案]:在时钟脉冲CP=1期间,触发器的输出随输入发生多次翻转的现象称为空翻.抑制空翻的最好措施就是让触发器采取边沿触发方式.8.化简函数:F(A,B,C,D)=∑m(0,2,3,7,8,9,10,11,13,15)[答案]:F(A,B,C,D)=AD+B'D'+CD9.化简函数:F(A,B,C,D)=∑m(1,6,8,10,12,13)+∑d(0,3,5,14)[答案]:F(A,B,C,D)=AD'+ABC'+A'C'D+BCD'10.将下列的十进制数转换成二进制数:(1),8,(2),27,(3),31,(4),100[答案]:(1)(8)10=(1000)2(2)(27)10=(11011)2(3)(31)10=(11111)2(4)(100)10=(1100100)211.逻辑代数与普通代数有何异同?[答案]:都有输入,输出变量,都有运算符号,且有形式上相似的某些定理,但逻辑代数的取值只能有0和1两种,而普通代数不限,且运算符号所代表的意义不同.12.逻辑函数的三种表示方法如何相互转换?[答案]:通常从真值表容易写出标准最小项表达式,从逻辑图易于逐级推导得逻辑表达式,从与或表达式或最小项表达式易于列出真值表.。
大学《数字电路与逻辑设计》期末试卷含答案
大学《数字电路与逻辑设计》试题一、选择、填空、判断题(30分,每空1分)1.和CMOS相比,ECL最突出的优势在于D 。
A.可靠性高B. 抗干扰能力强B.功耗低 D. 速度快2.三极管的饱和深度主要影响其开关参数中的C 。
A.延迟时间t dB. 上升时间t rC. 存储时间t sD. 下降时间t f3.用或非门组成的基本RS触发器的所谓“状态不确定”是发生在R、S 上加入信号D 。
A.R=0, S=0B. R=0, S=1C. R=1, S=0D. R=1, S=14.具有检测传输错误功能的编码是:C 。
A. 格雷码B. 余3码C. 奇偶校验码5.运用逻辑代数的反演规则,求函数F=A̅[B+(C̅D+E̅G)]的反函数F̅:B 。
A.A+B̅C+D̅E+GB.A+B̅(C+D̅)(E+G̅)C.A̅+B(C̅+D)(E̅+G)6.下列叙述中错误的有:C 。
A. 逻辑函数的标准积之和式具有唯一性。
B. 逻辑函数的最简形式可能不唯一。
C. 任意两不同的最小项之和恒等于1。
7. 函数F=(A+B+C̅)(A ̅+D)(C+D)(B+D+E)的最简或与式为:A 。
A.F=(A+B+C ̅)(A ̅+D)(C+D)B.F=(A+B+C ̅)(A ̅+D)C.F=ABC̅+A ̅D+CD 8. 逻辑函数F (A,B,C,D )=∑(1,3,4,5,6,8,9,12,14),判断当输入变量ABCD 分别从(1) 0110→1100,(2) 1111→1010时是否存在功能冒险:B 。
A. 存在,存在 B. 不存在,存在C.不存在,不存在9. 对于K =3的M 序列发生器,反馈函数为Q 2⊕Q 0,则产生M 序列:C 。
A. 1010100 B. 1110101 C. 111010010. 在进行异步时序电路的分析时,由于各个触发器的时钟信号不同,因此我们应该把时钟信号引入触发器的特征方程,对于D 触发器,正确的是:A 。
数字逻辑试卷及答案
数字逻辑试卷及答案0(共5页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--《数字电路与逻辑设计》模拟试卷1试题卷注意:1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。
请监考老师负责监督。
2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。
3.本试卷满分100分,答题时间为90分钟。
4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。
一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1. 下列四个数中,最大的数是 。
[A] (AF)16 [B] (0010)8421BCD[C] ()2 [D] (198)104. 对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为 。
[A] 2 [B] 8 [C] 16 [[A] OC 门[B] PMOS [C] NMOS [D] CMOS[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X5. 以下各电路中,可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器7. 同步时序电路和异步时序电路比较,其差异在于后者。
[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关[A] 触发器[B] 晶体管[C] MOS管[D] 电容9. 当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。
[A] 组合逻辑电路[B] 时序逻辑电路[C] 存储器[D] 数模转换器[A] 2[B] 4[C] 8[D] 32二、多项选择题(本大题共5小题,每小题3分,共15分)在每小题列出的四个选项中有二至四个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
《数字电路与逻辑设计》试题及答案
《数字电路与逻辑设计》试题院校_ _ 年级_____ _____ 专业 层次 专升本 姓名______________ 分数______________一. 填空题(每小题2分,共10分)1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式 唯一的,而其标准表达式 唯一的。
2.任意两个最小项之积为 ,任意两个最大项之和为 。
3.对于逻辑函数BC C A AB F ++=,为了化简,利用逻辑代数的基本定理,可表示为C A AB F +=,但这可能引起 型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A +。
4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII 码,这个ASCII 码的值为 。
5.在3.3V 供电的数字系统里,所谓的高电平并不是一定是3.3V ,而是有一个电压范围,我们把这个电压范围称为 容限;同样所谓的低电平并不是一定是0V ,而也是有一个电压范围,我们把这个电压范围称为 容限。
二. 选择题(每小题2分,共10分)1.在下列程序存储器的种类中,可在线改写的有 。
a. PROM ;b. E 2PROM ; c. EPROM ; d. FLASH_M2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是 。
a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。
下列各项中,为组合逻辑电路的是 ,为时序逻辑电路的是 。
a. 触发器; b. 译码器; c. 移位寄存器;d. 计数器;e. 加法器; f. 编码器; g. 数值比较器; h. 寄存器; i. 多路选择器4. 卡诺图上变量的取值顺序是采用 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
《数字电路与逻辑设计》综合练习题及解答
《数字电路与逻辑设计》综合练习题及解答第一部分习题一、填空1.将十进制数转换成等值的二进制数、十六进制数。
10 = 2= 162.10= 余3BCD= 8421BCD 3.16= 24.一位二进制数只有2个数,四位二进制数有个数;为计64个数,需要位二进制数。
5.二进制数2的等值八进制数是8。
6.二进制数2的等值十进制数是10。
7.欲对100个对象进行二进制编码,则至少需要位二进制数。
8.二进制数为000000~111111能代表个十进制整数。
9.为将信息码10110010配成奇校验码,其配奇位的逻辑值为;为将信息码01101101配成偶校验码,其配偶位的逻辑值为。
10.格雷码的特点是。
11.n变量函数的每一个最小项有个相领项。
12.当ij时,同一逻辑函数的两个最小项mimj=。
2n113.n变量的逻辑函数,mi为最小项,则有mi=。
i014.逻辑函数FABCD的反函数F=。
15.逻辑函数FA(BC)的对偶函数F是。
16.多变量同或运算时,=0,则xi=0的个数必须为。
17.逻辑函数F(A,B,C)1C18. 逻辑函数F(A,B,C,D)( )。
19.逻辑函数F(A,B,C)(ABC)(ABC)的最简与或式为。
20.巳知函数的对偶式F(A,B,C,D)ABCDBC,则它的原函数F =。
* * * * * 21.正逻辑约定是、。
22.双极型三极管截止状态过渡到饱和状态所需的过渡时间称为时间,它时间和时间两部分组成,可用等式描述。
23.双极型三极管饱和状态过渡到截止状态所需的过渡时间称为时间,它时间和时间两部分组成,可用等式描述。
1。
AB的最小项表达式为F(A,B,C)=m(1,2,3,4,8,10)(0,12,14)的最简与或式为F=24.三极管反相器带灌电流负载时,负载电流的方向是从,此时反相器输出电平。
25.三极管反相器带拉电流负载时,负载电流的方向是从,此时反相器输出电平。
26.输入端的噪声容限说明。
数字电路逻辑设计试卷 (1)
《数字逻辑电路》习题及参考答案一、单项选择题1.下列四个数中最大的数是( B )A.(AF)16B.(001010000010)8421BCDC.(10100000)2D.(198)102.将代码(10000011)8421BCD 转换成二进制数为( B )A.(01000011)2B.(01010011)2C.(10000011)2D.(000100110001)23.N 个变量的逻辑函数应该有最小项( C )A.2n 个B.n2 个C.2n 个D. (2n-1)个4.下列关于异或运算的式子中,不正确的是( B )A.A A=0B. A A=0C.A 0=AD.A 1= A5.下图所示逻辑图输出为“1”时,输入变量( C )ABCD 取值组合为A.0000B.0101C.1110D.11116.下列各门电路中,( B )的输出端可直接相连,实现线与。
A.一般T TL 与非门B.集电极开路T TL 与非门C.一般C MOS 与非门D.一般T TL 或非门7.下列各触发器中,图( B )触发器的输入、输出信号波形图如下图所示。
A.2n-nB.2n-2nC.2nD.2n-1.n9.下列门电路属于双极型的是( A ) A.OC 门 B.PMOS C.NMOS D.CMOS 10.对于钟控 R S 触发器,若要求其输出“0”状态不变,则输入的 R S 信号应为( A ) A.RS=X0 B.RS=0X C.RS=X1 D.RS=1X 11.下列时序电路的状态图中,具有自启动功能的是( B )12.多谐振荡器与单稳态触发器的区别之一是( C ) A.前者有 2 个稳态,后者只有 1 个稳态 B.前者没有稳态,后者有 2 个稳态 C.前者没有稳态,后者只有 1 个稳态D.两者均只有 1 个稳态,但后者的稳态需要一定的外界信号维持 13.欲得到 D 触发器的功能,以下诸图中唯有图( A )是正确的。
14.时序逻辑电路的一般结构由组合电路与( B )组成。
专升本《数字电路与逻辑设计》_试卷_答案
专升本《数字电路与逻辑设计》一、(共75题,共150分)1. 十进制数用二进制表示应为:()(2分)B.1100.11C.标准答案:B2. 无符号位的十六进制数减法(A9)l6-(8A)16=()(2分)A.(19)16B.(1F)l6C.(25)16D.(29)16标准答案:B3. 十进制数15用2421 BCD码可以表示为()。
(2分).01001000 C标准答案:C4. 8421 BCD码对应的二进制数为 ( ) (2分)B.110011.10C.标准答案:B5. 二进制数-0110的反码是(最高位是符号位)()(2分).11001 C标准答案:B6. 如果状态A与B,C与D分别构成等效对,那么能构成状态等效类的是()(2分)标准答案:A7. 四个变量可以构成多少个最小项?()(2分)个个个个标准答案:D8. 逻辑函数Y=可化简为:( ) (2分)A.B.+AB+AC标准答案:D9. 逻辑函数F(A,B,C) = AB+BC+AC的标准表达式是( ) (2分)A.∑m(3,5,6,7)B.∑m(0,1,2,4)C.∏m(1,3,5,7)D.∑M(0,2,4,6)标准答案:A10. 函数,则其反函数( ) (2分)A.B.C.D.标准答案:B 11. 逻辑函数等于()(2分)A.标准答案:B12. 三变量构成的逻辑函数的最小项m1和最小项m7一定满足( ) (2分)A.B.C.D.标准答案:C13. 下图为OC门组成的线与电路其输出F为(2分)C.D.标准答案:B14. 要求RS触发器(R、S均为高电平有效)状态由0 →1,其输入信号为()。
(2分)=01 =1 C=d0 =10标准答案:A15. JK触发器的J=K=1,当触发信号到来时,输出次态Qn+1为:( ) (2分)B.0C.不变D.与现态相反标准答案:D16. 设计—个1位十进制计数器至少需要多少个触发器?( ) (2分)个个个个标准答案:B17. T型触发器当时钟脉冲输入时,其输出状态()(2分)A.保持不变B.在T=1时会发生改变C.等于输入端T的值D.随时间改变标准答案:B18. 移位寄存器74194工作在左移串行输入方式时,S1 S0的取值为( ) (2分).01 C标准答案:C19. LED共阴极七段显示器可由下列哪一个IC来推动七字节较适宜?()(2分).7447 C标准答案:C20. 电源电压为+12V的555集成定时器中放电三极管工作在截止状态,输出端OUT为1时,其TH 和TR的输入电压值分别为 ( ) (2分)A.,和TR均大于C.,和TR均小于标准答案:A21. 逻辑函数,是F的对偶函数,则()。
数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx
试题一一、填空题。
(每空1分,共30分)。
1、(11001.01)2 =( )8=( )|6=( )102、十进制整数转换成二进制时采用 ______ 法;十进制小数转换成二进制时采用 _______ 法。
3、由三种最基本的逻辑关系有导出的几种常用的逻辑运算 ________ 、4、逻辑函数有四种表示方法,它们分别是 _______ 、_____ 、____ 和 _______ O5、消除竞争冒险的方法有 _____ 、______ 、_____ 等。
6、按逻辑功能分类,触发器可分为 _______ 、_______ 、________________ 等四种类型。
7、从结构上看,吋序逻辑电路的基本单元是 ___________ 。
8、J K触发器特征方程为____________ o9、A/D转换的一般步骤为:取样、 _______ 、_______ 、编码。
10、___________________________________________________ 一个EPROM有18条地址输入线,其内部存储单元有_____________ 个。
11、_____________________________ D/A转换器的主要参数有、和o12、__________________________________________________ 就逐次逼近型和双积分型两种A/D转换器而言,____________________ 的抗干扰能力强, _______ 的转换速度快。
二、选择题。
(每题1分,共15分)1、以下说法正确的是():(A)数字信号在大小上不连续,时间上连续,模拟信号则反之;(B)数字信号在大小上连续,时间上不连续,模拟信号则反之;(C)数字信号在大小和时间上均连续,模拟信号则反之;(D)数字信号在大小和吋间上均不连续,模拟信号则反之;2、A+BC=()。
(A)A+B (B) A+C (C) (A+B) (A+C) (D) B+C3、具有“有1出0、全0出1”功能的逻辑门是()。
《数字电路与逻辑设计》期中考试试题
《数字电路与逻辑设计》期中考试试题2017.4注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。
一、(每题 2 分,共 28 分)单项选择题(答案填入本题后面的表格中) (请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。
) 1.ECL 逻辑门(与 CMOS 门相比)主要优点是 D 。
A.抗干扰能力强 B. 集成度高 C.功耗低 D.工作速度快 2.均为 5V 供电时,TTL 逻辑门(与 CMOS 门相比)主要优点是 C 。
A. 噪声容限大 B. 功耗低 C. 工作速度快 D.集成度高 3. 若对 4 位二进制码(B 3B 2B 1B 0)进行奇校验编码,则校验位 C= B 。
A. B 3 + B 2 + B 1 + B 0 + 1B. B 3 ⊕ B 2 ⊕ B 1 ⊕ B 0 ⊕ 1C. B 3 B 2B 1 B 01D. B 3 B 2 B 1B 014.可以用来构成双向逻辑信号传输的逻辑器件是A 。
A . 三态输出门 B. OC 门 C. ECL 门 D. OD 门5. 逻辑函数 F=A ⊕B 和 G=A ⊙B 满足关系 A 。
A. F = G e 0B. F + G = 0C. F ⋅ G = 1D. F = G6.均为 5V 供电时,需接上拉电阻才能满足电平驱动要求的方式是 B 。
A . CMOS 门驱动 TTL 门 B. TTL 门驱动 CMOS 门 C . TTL 门驱动 TTL 门 D.CMOS 门驱动 CMOS 门 7. 输入变量仅 A 、B 全为 1 时,输出 F=1,输入与输出的关系是 C。
A .或非B .同或C .与D .异或 8. 逻辑表达式( A + B )( A + C ) = _D 。
A . AB + ACB .C + AB C . B + AC D. A + BC9. 最小项 ABCD 的相邻项是_ D。
《数字电路与数字逻辑》练习题
《数字电路与数字逻辑》练习题一一、填空1.将下列二进制数转为十进制数(1001011)B =()D (11.011)B =()D2.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码(+122)=()真值=()原码=()反码=()补码3.把下列4个不同数制的数(376.125)D 、(110000)B 、(17A)H 、(67)O (按从大到小的次序排列()>()>()>()。
将下列各式变换成最简与或式的形式=+B AB ()=+AB A ()=++BC C A AB ()4.将下列二进制数转为十进制数(101000)B =()D (11.0101)B =()D5.将下列十进制数转为二进制数,八进制数和十六进制数(0.8125)=()B =()O =()H(254.25)=()B =()O =()H6.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+125)=()真值=()原码=()反码=()补码(—42)=()真值=()原码=()反码=()补码7.逻辑函数C A CD AB F ++=的对偶函数F '是__________________________;其反函数F 是_________________________。
8.当j i ≠时,同一逻辑函数的最小项=⋅j i m m _________;两个最大项=+j i M M ___________。
9.(43.5)10=(_________)2=(_________)16。
10.n个输入端的二进制译码器,共有_________个输出端,对于每一组输入代码,将有_________个输出端具有有效电平。
11.将下列二进制数转为十进制数(1010001)B=()D(11.101)B=()D12.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码(+254.25)=()真值=()原码=()反码=()补码13.把下列4个不同数制的数(76.125)D、(27A)H、(10110)B、(67)O按从大到小的次序排列()>()>()>()。
专升本《数字电路与逻辑设计》_试卷_答案
专升本《数字电路与逻辑设计》_试卷_答案专升本《数字电路与逻辑设计》⼀、(共75题,共150分)1. 将⼗进制数(6.625)转换成⼆进制表⽰,其值为:()(2分)A.(110.110)2B.(110.101)2C.(10.101)2D.(10.110)2标准答案:B2. 使⽤⼆进制的补码,求的结果? ()(2分)A.110100102B.111010002C.110100002D.l10100012标准答案:D3. 对应的2421码为()。
(2分)A.10111110B.10001011C.01011000D.00110100 标准答案:A4.下列有关的叙述,哪个正确? ( ) (2分)A.B.C.D.标准答案:B5. 逻辑函数Y=( ) (2分)A.B.C.1D.0标准答案:A6. 将逻辑函数Y=化简为最简式( ) (2分)A.B.C.D.标准答案:D7. 根据最⼩项的性质,任意两个不同的最⼩项之积为( ) (2分)A.1B.C.0D.不确定标准答案:C8. 两输⼊与⾮门输出为1时,输⼊必须()。
(2分)A.两个同时为1B.两个中⾄少有⼀个为1C.两个同时为0D.两个中⾄少有⼀个为0标准答案:D9. 下列逻辑门中哪⼀种门的输出在任何条件下可以并联使⽤?()(2分)A.具有推拉式输出的TTL与⾮门B.TTL集电级开路门(OC门)C.普通CMOS与⾮门D.CMOS三态输出门标准答案:B10. 组合逻辑电路中的险象是由于( )引起的。
(2分)A.电路未达到最简B.逻辑门类型不同C.电路中的时延D.电路有多个输出标准答案:C11. 当T触发器的次态等于现态时,T触发器的输⼊端T=()。
(2分)A.0B.1C.QD.标准答案:A12. 与⾮门基本RS触发器的约束⽅程是( ) (2分)A.B.R+S=1C.D.R?S=0标准答案:B13. JK触发器的J=1,K=0,当触发信号到达后,输出Q的状态为( ) (2分)A.不变B.0C.1D.与前⼀状态Q反相标准答案:C14. 完全确定原始状态表中的五个状态A、B、C、D、E,若有等效对A和B,B和D,C和E、则最简状态表中只含多少个状态? ( )(2分)A.1B.2C.3D.4标准答案:B15. 某4位加法计数器,输出端,⽬前为1101,经过5个脉冲输⼊后,计数器的输出端应为( )(2分)A.1101B.0010C.0000D.1111标准答案:B16. 4路数据选择器应有( )个选择控制端(2分)A.8B.4C.2D.1标准答案:C17. 如果要设计⼀个偶校验产⽣器,则使⽤下列哪种组件电路最简单?(2分)A.7486B.7432C.7400D.74138标准答案:D18. 共阴极的七段显⽰器,若要显⽰数字“5”,则a、b、c、d、e、f、g中哪些为“1”? ( ) (2分)A.a、c、d、f、gB.b、c、e、f、gC.a、dD.b、e标准答案:A19. 555IC本⾝电路⼤致可分成五部份,即电阻分压器、电压⽐较器、基本R-S触发器、输出驱动器及下列哪⼀部份? ( ) (2分)A.触发电容B.充电⼆极管C.逆向⼆极管D.放电三极管标准答案:D20. ⼀般各种PLD组件的输出部分为:( ) (2分)A.与门阵列B.或门阵列C.⾮门阵列D.与⾮门阵列标准答案:B21. 逻辑函数可以表⽰成( ) (2分)A.B.C.D.标准答案:A,C,D22. 与晶体三极管相⽐,MOS管具有的特点是( ) (2分)A.受温度影响⼤B.功耗低C.便于集成D.带负载能⼒强标准答案:B,C23. 下列有关组合电路中险象的叙述正确的有哪些? (2分)A.是⼀种暂时的错误B.可以⽤增加冗余项的⽅法消除险象C.是⼀种预期的错误D.是⼀种临界竞争现象标准答案:A,B,D24. 下列触发器中,( )可作为同步时序逻辑电路的存储元件。
数字电路与逻辑设计试题
《数字电路与逻辑设计》试题3参考答案一. 填空题(10)1. 一个触发器有Q 和Q 两个互补的输出引脚,通常所说的触发器的输出端是指 Q ,所谓置位就是将输出端置成 1 电平,复位就是将输出端置成 0 电平。
2. 我们可以用逻辑函数来表示逻辑关系,任何一个逻辑关系都可以表示为逻辑函数的 与或 表达式,也可表示为逻辑函数的 或与 表达式。
3.计数器和定时器的内部结构是一样的,当对不规则的事件脉冲计数时,称为 计数 器,当对周期性的规则脉冲计数时,称为 定时 器。
4.当我们在计算机键盘上按一个标为“3”的按键时,键盘向主机送出一个ASCII 码,这个ASCII 码的值为 33H 。
5.在5V 供电的数字系统里,所谓的高电平并不是一定是5V ,而是有一个电压范围,我们把这个电压范围称为 高电平噪声 容限;同样所谓的低电平并不是一定是0V ,而也是有一个电压范围,我们把这个电压范围称为 低电平噪声 容限。
二. 选择题(10)1.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有 b结构,否则会产生数据冲突。
a. 集电极开路;b. 三态门;c. 灌电流;d. 拉电流2.TTL 集成电路采用的是 b 控制,其功率损耗比较大;而MOS 集成电路采用的是 a 控制,其功率损耗比较小。
a. 电压;b.电流;c. 灌电流;d. 拉电流3. 欲将二进制代码翻译成输出信号选用 b ,欲将输入信号编成二进制代码选用 a ,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用 c ,欲实现两个相同位二进制数和低位进位数的相加运算选用 e 。
a. 编码器;b. 译码器;c. 多路选择器;d. 数值比较器;e. 加法器;f. 触发器; g. 计数器; h. 寄存器4. 卡诺图上变量的取值顺序是采用 b 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
a. 二进制码; b. 循环码; c. ASCII 码; d. 十进制码5. 根据最小项与最大项的性质,任意两个不同的最小项之积为 0 ,任意两个不同的最大项之和为1 。
14秋地大《数字电路与逻辑设计(新)》在线作业一答案
地大《数字电路与逻辑设计(新)》在线作业一
一,单选题
1. 同步计数器和异步计数器比较,同步计数器的显著优点是()。
A. 工作速度高
B. 触发器利用率高
C. 电路简单
D. 不受时钟CP控制
?
正确答案:A
2. 当逻辑函数有n个变量时,共有( )个变量取值组合?
A. n
B. 2n
C. n的平方
D. 2的n次方
?
正确答案:D
3. 下列逻辑电路中为时序逻辑电路的是()
A. 变量译码器
B. 加法器
C. 数码寄存器
D. 数据选择器
?
正确答案:C
4. CMOS数字集成电路与TTL数字集成电路相比不具备的优点是().
A. 微功耗
B. 高速度
C. 高抗干扰能力
D. 电源范围宽
?
正确答案:B
5. 下列A/D转换器的转换速度最高的是()
A. 积分型A/D转换器
B. 逐次渐进型A/D转换器
C. 双积分型A/D转换器
D. 并联比较型A/D转换器
?
正确答案:D。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字电路与逻辑设计》试题3
参考答案
一.填空题(10)
1.一个触发器有Q和Q两个互补的输出引脚,通常所说的触发器的输出端是指Q,所谓置位就是将输出端置成1电平,复位就是将输出端置成0 电平。
2.我们可以用逻辑函数来表示逻辑关系,任何一个逻辑关系都可以表示为逻辑函数的与或表达式,也可表示为逻辑函数的或与表达式。
3.计数器和定时器的内部结构是一样的,当对不规则的事件脉冲计数时,称为计数器,当对周期性的规则脉冲计数时,称为定时器。
4.当我们在计算机键盘上按一个标为“3”的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为33H 。
5.在5V供电的数字系统里,所谓的高电平并不是一定是5V,而是有一个电压范围,我们把这个电压范围称为高电平噪声容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为低电平噪声容限。
二.选择题(10)
1.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有b结构,否则会产生数据冲突。
a. 集电极开路;
b. 三态门;
c. 灌电流;
d. 拉电流
2.TTL集成电路采用的是b控制,其功率损耗比较大;而MOS集成电路采用的是a控制,其功率损耗比较小。
a. 电压;
b.电流;
c. 灌电流;
d. 拉电流
3. 欲将二进制代码翻译成输出信号选用 b ,欲将输入信号编成二
进制代码选用 a ,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用 c ,欲实现两个相同位二进制数和低位进位数的相加运算选用 e 。
a. 编码器;
b. 译码器;
c. 多路选择器;
d. 数值比较器;
e. 加法器;
f. 触发器; g. 计数器; h. 寄存器
4. 卡诺图上变量的取值顺序是采用 b 的形式,以便能够用几何上的相
邻关系表示逻辑上的相邻。
a. 二进制码;
b. 循环码;
c. ASCII 码;
d. 十进制码
5. 根据最小项与最大项的性质,任意两个不同的最小项之积为 0 ,任
意两个不同的最大项之和为 1 。
a. 不确定; b. 0 ; c. 1 三. 简答题(50)
1.分别写出(或画出)JK 、D 、T 和T ’四个触发器的特征方程、真值表和状
态转换图。
2.请分别完成下面逻辑函数的化简。
1). )DE C B A (*)E D )(C B A (F ++++++= 答:原式)DE C B A (*)]E D ()C B A ([+++++++=
)DE )C B A ((*))DE )C B A ((++++++=))
C B A ()C B A ((DE DE )C B A ()C B A (+++++++++++=
DE =
2). )EH D B A )(B A )(C A )(C B A (F +++++++= 答:原式的对偶式为:
)
H E (ABD AB AC C AB 'F ++++=
))H E (BD B C C B (A ++++=)]H E (BD B B C [A ++++==A A )'A ()''F (===∴原式
3.请分别说明A/D 与D/A 转换器的作用,说明它们的主要技术指标,并进
一步说明在什么情况下必须在A/D 转换器前加采样·保持电路。
答:A/D 与D/A 转换器分别能够将模拟量转换成数字量与数字量转换成模拟
量,通过这样的转换电路,能够将模拟系统和数字系统联系起来,实现对模拟系统的检测、监视和控制。
A/D 与D/A 转换器的主要技术指标分别为转换进度和转换时间。
因为A/D 转换需要一定的时间,当在这段时间里,被转换的信号发生改变,将使转换结果不准确,必须将要转换时刻的模拟量保持下来,确保转换期间该值的稳定。
A
B C
Y1
Y2
4.分析下图所示电路的逻辑功能(写出表达式,列真值表描述功能)。
答:列出其中间函数。
ABC =F 1,C +B +A =F 2,AB =F 3,
AC =F 4,BC =F 5,C )+B +(A F5)+F4+(F3=F2X2=F 6
得)C +B +A (AC +BC +AB +ABC =F +F =y 611
BC +AC +AB =y 2
(2)列出真值表
①输出为Y1的电路的逻辑功能是电路实现了输入奇数个有效时输出是为1
即全加器的Si 。
②输出为Y2的电路的逻辑功能是电路实现了输入的两个或两个以上有效时输出为了,即全加器的Ci 。
5.请分析并回答下图的时序逻辑电路的功能。
答:1)根据图可写出电路的驱动方程:
2)将驱动方程代入JK触发器的特征方程Qn+1=JQn + KQn中,得状态方程为:
Q1n+1=Q2Q3 Q1
Q2n+1=Q
1
Q2 + Q1Q3 Q2
Q3n+1=Q1Q2Q3 + Q2Q3
3)写出输出方程为:Y=Q2Q3
4)每经过七个时钟触发脉冲以后输出端Y从
高电平跳变为低电平,且电路的状态循环一
次。
所以此电路具有对时钟信号进行计数的功能,且
计数容量等于七,称为七进制计数器。
四.分析设计题(30)
1.请用与非门组成全加器,画出逻辑图。
解:(1)列出真值表。
根据题意,要实现全加器功能,所以其输入变量应含有两个相加位
Ai,Bi和低位来的进位Ci-1。
其输出应含有位的相加结果Si与本次相加是否向高位的进位Ci。
由此,画出输入输出关
系如下图
(2)写出逻辑表达式。
1
i
i
i
1
i
i
i
i
1
i
i
i
1
i
i
i
i
C
B
A
+
C
B
A
=
C
C
B
A
+
C
B
A
=
S
(3)将逻辑函数化为与非门的形式。
1
i
i i 1
i i i 1
i
i i 1
i
i i 1
i
i i 1i i i 1i i i 1i i i 1i i i 1i i i 1i i i 1i
i i i 1
i
i i 1
i
i i 1
i
i i 1
i i i 1
i
i i 1i i i 1i i i 1i i i 1i i i 1i i i 1i i i 1i
i i i C B A •C B A •C B A •C B A =C B A +C B A +C B A +C B A =C B A +C B A +C B A +C B A =C C B A •C B A •C B A •C B A =C B A +C B A +C B A +C B A =C B A +C B A +C B A +C B A =S
(4)根据上式,画出逻辑电路图
2.设计一个可控计数器,由JK 触发器构成,如果输入控制线X=1,则状态按000、011、110、000变化,如果控制线X=0,状态按000、101、100、110、000变化。