实验3 数据选择器
实验三-数据选择器译码器全加器
实验三:数据选择器和译码器应用1. 能力培养目标● 理解数据选择器和译码器的逻辑功能● 运用数据选择器和译码器的逻辑关系设计实际应用2. 项目任务要求(1)测试4选1数据选择器的逻辑功能,通过示波器观测每种组合下数据选择器的输出波形(2)测试2-4线译码器的逻辑功能(3)将2-4线译码器扩展组成3-8线译码器,利用两个2-4线译码器扩展组成3-8线译码器(4)利用2-4线译码器设计并实现组合逻辑电路B A F ⊕=【选做】3. 项目分析(1) 数据选择器及主流芯片数据选择器是一种多输入、单输出的组合逻辑电路,其应用主要包括通过级联进行通道扩展数据输入端的个数;或者配合门电路实现逻辑函数,组成函数发生器。
数据选择器中常见的芯片有双4选1数据选择器74LS153芯片。
74LS153中的引脚G 用于控制输出。
当G 为高电平时,禁止输出,引脚Y 输出为低电平;当G 为低电平时,允许输出,由数据选择端B 、A 决定C 0、C 1、C 2、C 3中的哪个数据送往数据输出端Y 。
14131211109161234567双4选1数据选择器 74LS153Vcc2GA2C 32C 22C 12C 01Y1GB1C 31C 21C 11C 01582YGND图2-3-1 74LS153引脚结构图 表2-3-1 4选1数据选择器真值表选择输入 数据输入 选通 输出 B A C 0 C 1 C 2 C 3 G Y X X X X X X H L L L L X X X L L L L H X X X L H L H X L X X L L L H X H X X L H H L X X L X L L H L X X H X L H H H X X X L L L H HX X X HLH(2) 译码器及主流芯片译码器中常见的芯片有双2-4线译码器74LS139,其引脚结构图和真值表分别如下:14131211109161234567双2-4线译码器 74LS139Vcc2G2A2B2Y 02Y 12Y 21Y 31G1A1B1Y 01Y 11Y 21582Y 3GND图2-3-2 74LS139引脚结构图 表2-3-2 2-4线译码器真值表输入端输出端允许G选择B AY 0(____________________0BA G Y =) Y 1(_________________1B A G Y =) Y 2(_________________2B A G Y =)Y 3(______________3B A G Y =)H X X H H H H L L L L H H H L L H H L H H L H L H H L H LH HH H H L在74LS139中,引脚G 用于控制输出。
实验三数据选择器
数据选择器及其应用
电工电子实验中心
实验目的
1.掌握数据选择器74LS151使用方法
2.熟悉数据选择器的应用
3.能够使用数据选择器设计功能函数
电工电子实验中心
实验器材
1. 数字万用表和数字实验箱 2. TTL集成芯片:74LS151
电工电子实验中心
实验内容
1 2 3
认识集成芯片
测试集成 芯片功能
电工电子实验中心
• 故: A3= D3= D5= D6, D7= 1.
电工电子实验中心
参考接线图
பைடு நூலகம்A3
5V A3
输出
5V A2 A1 A0
电工电子实验中心
实际连线图
输出
74LS151
将74LS151 插入实验箱集成 IC空插座上。 注意芯片引 脚编号与实验箱 插座编号一致。
输入
电工电子实验中心
• 2.1、厅堂灯控制
电工电子实验中心
实验原理分析 • ①四人表决器: A0 • 画出真值表: 1 0 1 1 1
A1 1 1 0 1 1
A2 1 1 1 0 1
A3 1 1 1 1 0
Y 1 1 1 1 1
电工电子实验中心
• 由真值表写出逻辑式:
L2 A3 A2 A1 A0 A3 A2 A1 A0 A3 A2 A1 A0 A3 A2 A1 A0 A3 A2 A1 A0
电工电子实验中心
实验完成
记录下所有实验数据,请实验教师
评定成绩。 整理实验仪器,切断仪器电源,清 理实验桌,完成本次实验。
电工电子实验中心
集成芯片 应用
电工电子实验中心
实验步骤
认识集成芯片
实验三 译码器和数据选择器
实验三译码器和数据选择器一、 实验目的1. 熟悉中规模集成译码器电路的原理及功能; 2. 掌握中规模集成译码器的使用方法及功能测试方法; 3. 了解集成译码器的应用。
二、实验预习要求1. 复习译码器电路工作原理;2. 预习中规模集成电路译码器74LS138的逻辑功能及使用方法; 3. 仔细阅读实验原理与实验内容,设计相应的电路和数据表格。
三、实验原理译码器是一个多输入、多输出的组合逻辑电路,其功能是将每个输入的二进制代码译成对应的输出高、低电平的信号,它是编码的反操作。
译码器在数字系统中的用途比较广泛,它不仅常用于代码的转换,终端的数字显示,还用于数据分配、脉冲分配、存储器寻址和组合逻辑信号的产生等场合。
常用的译码器电路有二进制译码器、二-十进制译码器、显示译码器等种类,不同的功能需求可选用不同种类的译码器来实现。
本实验采用TTL 中规模集成译码电路74LS138译码器,其管脚分布图见附录,表实验3.1为其功能真值表。
鉴于74LS138有三个附加的控制端G1、G2A 、G2B ,可利用其片选的作用可以级联扩展译码器的功能,也可以利用其控制功能构成一个完整的数据分配器。
1. 用74LS138实现组合逻辑功能由于二进制译码器的每一个输出均是输入代码的最小项函数,因此,配以适当的门电路,利用74LS138可以实现任意自变量数不超过三个的组合逻辑函数。
如图实验3.1逻辑图所示,用一个74LS138和一个四输入与非门可以实现逻辑函数。
∑=)7,4,2,1(m F 。
2. 用74LS138实现一个数据分配器数据分配器也称多路分配器,其功能是,在数据传输过程中,将*一路数据分配到不同的数据通道上。
数据分配器是单输入、多输出组合逻辑电路。
带控制输入端的译码器也是一个完整的数据分配器。
如图实验3.1所示,如果把G1作为数据输入端〔同时令G2A =G2B =0〕,将C 、B 、A 作为地址输入端,则从G1送来的数据只能通过由 CBA 所指定的一根数据线上送出去,实现数据的反码分配输出。
数据选择器实验报告.docx
实验三数据选择器实验人员:班号:学号:一、实验目的(1) 熟悉并掌握数据选择器的功能。
(2) 用双4选1数据选择器74LS153设计出一个16选1的数据选择器。
(3) 用双4选1数据选择器74LS153 设计出一个全加法器。
二、实验设备数字电路实验箱,74LS00,74LS153。
三、实验内容(1) 测试双4选1数据选择器74LS153的逻辑功能。
74LS153含有两个4选1数据选择器,其中A0和A1为芯片的公共地址输入端,Vcc 和GND分别为芯片的公共电源端和接地端。
Figure1为其管脚图:Figure 11Q=A1A01D0+A1A0?1D1+A1A0?1D2+A1A0?1D32Q=A1A02D0+A1A0?2D1+A1A0?2D2+A1A0?2D3按下图连接电路:Figure 2(2) 设某一导弹发射控制机构有两名司令员A、B和两名操作员C、D,只有当两名司令员均同意发射导弹攻击目标且有操作员操作,则发射导弹F。
利用所给的实验仪器设计出一个符合上述要求的16选1数据选择器,并用数字电路实验箱上的小灯和开关组合表达实验结果。
思路:由于本实验需要有四个地址输入端来选中16个数据输入端的地址之中的一个,进而实现选择该数据输入端中的数据的功能,即16选1。
而公共的A0、A1两个地址输入端和S使能端(用于片选,已达到分片工作的目的,进而扩展了一位输入)一共可以提供三个地址输入端,故需要采用降维的方法,将一个地址输入隐藏到一个数据输入端Dx 中。
本实验可以降一维,也可以降两位。
由于两位比较复杂,本实验选择使用降一维的方式。
做法:画出如应用题中实现所需功能的卡诺图:将D 降到数据输入端中。
对应的卡诺图如下:其中,“1”表示高电平,“0”表低电平,均由开关上下拨动来控制;A 、B 、C 、D 分别为题中的两个司令员的同意情况和两个操作员的操作情况;F 为导弹发射情况,将F 接到小灯上即可。
电路如Figure 3所示(图中Cx 即Dx,后面的图均为如此):Figure 3(3) 用74LS00与74LS153设计一位全加器,并用数字电路实验箱上的小灯和开关组合表达实验结果。
实验三 数据选择器及其应用
实验三数据选择器及其应用一、实验目的(1)通过实验的方法学习数据选择器的电路结构和特点。
(2)掌握数据选择器的逻辑功能及其基本应用。
二、实验设备(1)数字电路实验箱(2)74LS00、74LS153三、实验原理数据选择器(Multiplexer)又称为多路开关, 是一种重要的组合逻辑部件, 它可以实现从多路数据中选择任何一路数据输出, 选择的控制由专门的端口编码决定, 称为地址码, 数据选择器可以完成很多的逻辑功能, 例如函数发生器、桶形移位器、并串转换器、波形产生器等。
本次实验使用的是双四选一数据选择器。
常见的双四选一数据选择器为TTL双极型数字集成逻辑电路74LS153, 它有两个4选1, 外形为双列直插, 引脚排列如图2.7.1所示, 逻辑符号如图2.7.2所示。
其中D0、D1、D2、D3为数据输入端, A0、A1为数据选择器的控制端(地址码), 同时控制两个选择器的数据输出, 为工作状态控制端(使能端), 74LS153的功能表见表2.7.1。
其中:图2.7.1 图2.7.2输入输出A1A01Q2Q 1X X000001D02D00011D12D10101D22D20111D32D3表 2.7.1(1)设计实验以A.B代表正、副指挥, C.D代表两名操作员, “1”代表通过, “0”代表没有通过。
F代表产生点火信号, “1”代表产生点火信号, “0”代表没有产生点火信号。
只有当A.B 同时为“1”, 且C和D中至少有一个为“1”时, 输出F才为“1”, 及连接在电路中的指示灯亮起, 否则, 指示灯不亮。
据此, 画出真值表如图:A B C D F00000000100010000110010000101001100011101000010010101001011011000110111110111111画出卡诺图:ABCD00 01 11 1000 01 11 100000 0010 0010 0010降维:ABC00 01 11 100 100D0 0010再降维:AB 0 10 100 0C+D因为, 所以可以用74LS00实现C和D的与, 然后将C+D输入数据选择器, 配合地址端的A.B, 即可实现预设功能。
实验3 数据选择器及其应用
实验三数据选择器及其应用一、实验目的1、掌握中规模集成数据选择器的逻辑功能及使用方法2、学习用数据选择器构成组合逻辑电路的方法二、实验原理数据选择器又叫“多路开关”。
数据选择器在地址码(或叫选择控制)电位的控制下,从几个数据输入中选择一个并将其送到一个公共的输出端。
数据选择器的功能类似一个多掷开关,如图3-1所示,图中有四路数据D0~D3,通过选择控制信号 A1、A(地址码)从四路数据中选中某一路数据送至输出端Q。
数据选择器为目前逻辑设计中应用十分广泛的逻辑部件,它有2选1、4选1、8选1、16选1等类别。
数据选择器的电路结构一般由与或门阵列组成,也有用传输门开关和门电路混合而成的。
1、八选一数据选择器74LS15174LS151为互补输出的8选1数据选择器,引脚排列如图3-2,功能如表3-1。
选择控制端(地址端)为A2~A,按二进制译码,从8个输入数据D~D7中,选择一个需要的数据送到输出端Q,S为使能端,低电平有效。
图3-1 4选1数据选择器示意图图 3-2 74LS151引脚排列表3-1使能端S=1时,不论A2~A状态如何,均无输出(Q=0,Q=1),多路开关被禁止。
1)使能端S=0时,多路开关正常工作,根据地址码A2、A1、A的状态选择D0~D7中某一个通道的数据输送到输出端Q。
如:A2A1A=000,则选择D数据到输出端,即Q=D。
如:A2A1A=001,则选择D1数据到输出端,即Q=D1,其余类推。
2、双四选一数据选择器 74LS153所谓双4选1数据选择器就是在一块集成芯片上有两个4选1数据选择器。
引脚排列如图3-3,功能如表3-2。
图3-3 74LS153引脚功能S1、S2为两个独立的使能端;A1、A为公用的地址输入端;1D~1D3和2D~2D3分别为两个4选1数据选择器的数据输入端;Q1、Q2为两个输出端。
1)当使能端S1(S2)=1时,多路开关被禁止,无输出,Q=0。
2)当使能端S1(S2)=0时,多路开关正常工作,根据地址码A1、A的状态,将相应的数据D0~D3送到输出端Q。
实验三:数据选择器及其应用
数字电路实验报告姓名:班级:学号:同组人员:实验二数据选择器及其应用一、实验目的1.了解74LS00、74LS153芯片的内部结构和功能;2.掌握数据选择器的逻辑功能及其基本应用。
二、实验设备1、数字电路试验箱2、74LS00、74LS153三、实验原理数据选择器可以实现从多路数据中选择任何一路数据输出,选择的控制由专门的端口编码决定,称为地址码,数据选择器可以完成很多逻辑功能。
具体原理见课本四、实验内容1、用数据选择器完成导弹发射导弹发射的时候,A、B是指挥官,只有当A、B都同意才能发射,C、D是操作员,听到A、B都同意的指令C、D才发射导弹,C、D任何一个发射都算完成任务。
同意指令为“1”,不同意为“0”,发射为“1”,不发射为“0”。
真值表如下:发射导弹的情况如下:实验中只有74LS00、74LS153,利用这两个器件设计电路如下:开关从左到右依次为A 、B 、C 、D ,AB 接C 1、C 2、C 3 ,C 0=0,C 、D 接地址端,即可完成导弹发射功能。
2、 用数据选择器设计全加器电路实验电路如下:如图所示:开关从左至右依次为Ai、Bi、Ci-1,A、B位地址输入端,1C1、1C2接Ci-1’,1C0、1C3接Ci-1;2C0=0,2C3=1,2C1、2C2接Ci-1,即可完成全加器功能。
五、实验结果12、全加器实验结果A i=1,B i=0,C i-1=1时的实验结果以上两个实验结果均符合设计要求。
六、实验心得通过这三次实验,对数字电路的有了进一步的了解。
学会用数据选择器设计简单的功能电路。
对数据选择器的掌握程度有了进一步的加深。
实验三数据选择器及其应用
实验三数据选择器及其应用
要求:当3个输入变量中的2个或3个为高电平时,输出为高电平,否则输出
为低电平。
(1)根据设计要求列出真值表(或卡诺图)。
(2)使74LS151的3个地址端与多数表决器3个输入变量一一对应,根据真
值表,确定74LS151的8个数据输入端的取值。
(3)画出实验电路图。
并自拟数据记录表格。
(4)搭建所设计的电路,验证其逻辑功能是否符合要求。
(5)记录实验结果。
4.用双4选1数据选择器74LS153实现一位二进制全加器(选做)
(1)按图3.6接线。
(2)按全加器的真值表(表3.4),验证电路逻辑功能是否符合要求。
(3)自拟数据记录表格,记录实验结果。
五、预习要求
1.复习数据选择器的工作原理。
2.熟悉74LS151、74LS153和74LSOO
的功能及外引脚排列。
3.用8选1数据选择器74LS151设计3输
入多数表决电路,写出设计过程、画出实验
电路图。
4.自拟各实验内容所需的数据记录表
格。
六、实验报告要求
1.写明实验目的
图3.774LS151逻辑功能测试实验接线图
2.简述实验原理,画出实验电路图。
对实验内容3,需写出设计过程。
3.整理和记录实验数据。
4.总结在实验过程中遇到的问题及解决的办法。
5.列写所用的实验设备和器件。
6.总结注意事项。
七、思考题
1.用两片74LS151如何实现16选1功能?
2.74LS153双4选1数据选择器能否各自独立工作?。
实验三 数据选择器及其应用
学生实验报告系别电子信息学院课程名称电子技术实验班级09电科实验名称数据选择器及其应用姓名实验时间2011年5月29日学号指导教师胡云峰报告内容一、实验目的和任务1、掌握数据选择器的逻辑功能和使用方法。
2、学习用数据选择器构成组合逻辑电路的方法。
二、实验原理介绍数据选择是指经过选择,把多个通道的数据传送到唯一的公共数据通道上去。
实现数据选择功能的逻辑电路称为数据选择器。
它的功能相当于一个多个输入的单刀多掷开关,其示意图如下:图中有四路数据D0~D3,通过选择控制信号A1、A0(地址码)从四路数据中选中一路数据送至输出端Q。
1、八选一数据选择器74LS15174LS151是一种典型的集成电路数据选择器,它有3个地址输入端CBA,可选择D0~D7这8个数据源,具有两个互补输出端,同相输出端Y和反相输出端WN。
其引脚图如下图11-2所示,功能表如下表11-1所示,功能表中‘H’表示逻辑高电平;‘L’表示逻辑低电平;‘×’表示逻辑高电平或低电平:图11-2 74LS151的引脚图表表11-1 74LS151的功能表2、双四选一数据选择器74LS15374LS153数据选择器有两个完全独立的4选1数据选择器,每个数据选择器有4个数据输入端I0~I3,2个地址输入端S0、S1,1个使能控制端E和一个输出端Z,它们的功能表如表11-2,引脚逻辑图如图11-3所示。
其中,EA、EB使能控制端(1、15脚)分别为A路和B路的选通信号,I0~I3为四个数据输入端,ZA(7脚)、ZB(9脚)分别为两路的输出端。
S0、S1为地址信号,8脚为GND,16脚为V CC。
3、用74LS151组成16选1数据选择器用低三位A2A1A0作每片74LS151的片内地址码, 用高位A3作两片74LS151的片选信号。
当A3=0时,选中74LS151(1)工作, 74LS151(2)禁止;当A3=1时,选中74LS151(2)工作, 74LS151(1)禁止,如下图所示。
实验三 数据选择器
实验三数据选择器一、实验内容1.熟悉数据选择器的基本功能及测试方法;2.掌握用数据选择器作逻辑函数产生器的方法。
二、实验目的1.测试74LS151和74LS153的基本功能;2.用74LS151和74LS153来实现组合逻辑函数;3.研究数据选择器的基本功能特点及应用。
实验三数据选择器1、测试数据选择器74LS151的逻辑功能:数据选择器74LS151引脚排列如图3-1所示:图3-1数据选择器74LS151引脚排列D0-D7为数据输入端A、B、C地址输入端Y:数据输出端G’=0时,74LS151工作;G’=1时,74LS151不工作构建数据选择器74LS151测试电路图,将测试结果填入如表3-1所示真值表。
表3-1数据选择器74LS151真值表2、测试数据选择器74LS153的逻辑功能:CX0-C3为数据输入端 A 、B 地址输入端 Y :数据输出端G ’=0时,74LS153工作;G ’=1时,74LS153不工作构建数据选择器74LS153测试电路图,将测试结果填入如表3-2所示真值表。
表3-2数据选择器74LS153真值表3、用数据选择器74LS151实现逻辑函数:Y =0D ()C B A +1D ()C B A +2D ()C B A +3D ()BC A +4D ()C B A +5D ()C B A +6D ()C AB +7D ()ABC要有 :Y=B A +C A +C B 则要:0D =1D =7D =02D =3D =4D =5D =6D =1 逻辑连接图如3-2所示:图3-2数据选择器74LS151实现逻辑函数4、用数据选择器74LS153实现逻辑函数:Y =0D ()B A +1D ()B A +2D ()B A +3D ()AB 要使:既有:0D =3D =0 1D =2D =1逻辑连接图如3-3所示:图3-3数据选择器74LS153实现逻辑函数实验后记:。
实验三:数据选择器、译码器、全加器实验
数据选择器、译码器、全加器实验
一、实验目的
1、熟悉数据选择器的功能。
2、熟悉译码器的工作原理和使用方法。
3、设计应用译码器,进一步加深对它的理解。
4、学习用中规模集成电路的设计方法。
二、实验所用仪器和芯片
1、双4选1数据选择器
74LS153 1片 2、双2线-4线译码器 74LS139 2片
3、四两输入与非门 74LS00 1片
3、TEC-5(TDS-2)实验系统 1台
三、实验内容
1、用Quartus II 设计一个4选1的数据选择器
4个输入端输入4组周期不同的信号,改变数据选择引脚的电平和使能端(低电平有效)的电平,产生四种不同的组合,观察每种组合下数据选择器的的输出信号情况;
2、用2线-4线译码器设计一个3线-8线译码器,框图如下:
3、用数据选择器(1片74LS153)设计实现一位全加器,实现电路并验证其正确性。
附74LS153和74LS139管脚图
输入
输入 输出
Vcc G 2 A 1 2D 3 2D 2 2D 1 2D 0 2Y 输出 Vcc G 2 A 1 B 2 2Y 0 2Y 1 2Y 2 2Y 3
G 1 A 0 1D 3 1D 2 1D 1 1D 0 1Y GND G 1 A 1 B 1 1Y 0 1Y 1 1Y 2 1Y 3 GND 输入 输出 输入 输出 74LS139。
实验三数据选择器
注意事项
1.74151在工作时,使能端必须接低电 平。 2.74151是8选1数据选择器,八路数据 中每一路数据都是一位二进制数。如果每 一路数据是多位(例如4位)二进制数,就 可以用多个74151并行工作来实现。
3.设计一个比较判断两个2位二进制数是 否相等的电路 设 A A1 A0 , B B1 B0 。要求当A=B时,Y 输出1;当时,Y输出0。 (1) 根据此逻辑问题列出真值表。 (2) 写出逻辑表达式。 (3) 用数据选择器74151和反相器7404 实现此逻辑问题,并验证结果是否正确。
实验报告要求
Y D0 ( A2 A1 A0 ) D1 ( AD3 ( A2 A1 A0 )
D4 ( A2 A1 A0 ) D5 ( A2 A1 A0 ) D6 ( A2 A1 A0 ) D7 ( A2 A1 A0 )
4 3 2 1 15 14 13 12 9 10 11 7 D0 D1 D2 D3 D4 D5 D6 D7 A2 A1 A0
S
Y
Y
5 6
74151
16 8
VCC GND
图2-3-1
74151管脚图
预习要求
1. 理解数据选择器的工作原理,掌握四选一数据 选择器和八选一数据选择器的逻辑表达式。 2. 查找八选一数据选择器74151的管脚图。 3. 写出大、小月检查电路的设计方法,要求是: 用4位二进制数表示一年中的十二个月,从 0000~1100为1月到12月,其余为无关状态; 用Y表示大小月份,Y=0为月小(二月也是小), Y=1为月大(7月和8月都是月大)。 4.用一片74151设计一个判断两个2位二进制 数是否相等的电路。 5.根据实验内容的要求,完成有关实验电路的 设计,拟好实验步骤。 6.写出预习报告,设计好记录表格。
实验三选数据选择器实验报告
实验三、八选一数据选择器一、实验目的:1.熟悉Quartus II6.0软件的使用和FPGA设计流程2.用VHDL语言进行八选一数据选择器的设计二、实验步骤:一.建立文件夹:在D盘“xingming”的文件夹下建立一个名为“choice8”的文件夹。
二.建立新工程1.双击桌面上Quartus II6.0 的图标,启动该软件。
2.通过File => New Project Wizard… 菜单命令启动新项目向导。
在随后弹出的对话框上点击Next按钮,在 What is the working directory for this project 栏目中设定新项目所使用的路径:D:\xingming\choice8;在What is the name of this project 栏目中输入新项目的名字:choice8,点击 Next 按钮。
在下一个出现的对话框中继续点击Next,跳过这步。
3.为本项目指定目标器件:选择器件系列为ACEX1K ,选择具体器件为EP1K30TC144-3 1728 24576 ,再点击Next。
在弹出的下一对话框中继续点击Next ,最后确认相关设置,点击Finish按钮,完成新项目创建。
三.设计输入1.建立一个VHDL文件。
通过 File => New 菜单命令,在随后弹出的对话框中选择 VHDL File选项,点击 OK 按钮。
通过 File => Save As 命令,将其保存,并加入到项目中。
2.在VHDL界面输入8选1数据选择器程序,然后通过File => Save As 命令保存。
四.综合适配1.选择Processing =>Start Compilation命令,检查发现无程序语法错误。
2.执行Tools =>Netlist Viewer =>RTL Viewe, 生成RTL图。
五.模拟仿真1.在 File 菜单下,点击 New 命令。
实验三-数据选择器模板PPT课件
设计用八选一构成函数F的实验电路图,按实验电路图接线, 测试数据填入表23-8
FABAB
=AB(C+C)+AB(C+C)
=ABC+ABC+ABC+ABC
取A=A2,B=A1,C=A0
对比表达式:D0=D1=D6=D7=0
D2=D3=D4=D5=1
.
12
0
D0
D1
1
D2
D3
D4
D5
D6
D7
Y
A2
A
A1
.
9
Y=ABC+ABC+ABC+ABC A0=C,A1=B,A2=A D0=D1=D2=D4=0, D3=D5=D6=D7=1
.
三人表决电路真值表
ABC
Y
000
0
001
0
010
0
011
1
100
0
101
1
110
1
111
1
10
0
D0
D1
D2
1
D3
D4
D5
D6
D7
Y
A2
A
A1
B
A0
C
S
0
.
11
(2)实现函数:
Байду номын сангаас
B
A0
C
S
0
.
13
五、实验报告
1、记录结果,总结74LS153和74LS151的逻辑 功能。
2、进行实验总结。
.
14
9
2 D 3 2 D 2 2 D1 2 D 0 2Y
74LS153
译码器和数据选择器 实验报告(有数据)
实验三译码器和数据选择器一、实验目的1、熟悉集成译码器。
2、学习集成译码器和数据选择器的应用。
二、实验仪器及器件1、双踪示波器2、实验用元器件①74LS139 2 —4 线译码器1片②74LS153 双4选1 数据选择器1片③74LS00 二输入端四与非门1片三、实验内容及结果分析1、译码器功能测试将74LS139 译码器电路按图2.1 接线,参照表2.1 输入电平,测试输出状态并填入表中。
表2.1A使能选择输出G B A Y0Y1Y2Y31 X X 1 1 1 10 0 0 0 1 1 10 0 1 1 0 1 10 1 0 1 1 0 10 1 1 1 1 1 0表2.1BV CC=5v V G/V V B/V V A/V V Y0/V V Y1/V V Y2/V V Y3/V高电平 5.001 5.000 5.003 4.084 4.086 4.390 4.083低电平0.000 0.001 0.001 0.142 0.139 0.147 0.138表2.1使能选择输出G B A Y0Y1Y2Y31 X X 1 1 1 10 0 0 0 1 1 10 0 1 1 0 1 10 1 0 1 1 0 10 1 1 1 1 1 02、译码器转换将双2-4线译码器转换为3-8线译码器。
⑴ 画出转换电路图;⑵ 在实验箱上接线并验证设计是否正确; ⑶ 填写该3-8 线译码器功能表 2.2。
表2.2A表2.2BV CC =5v输入输出 V 1G /v V 1B /v V 1A /v V 2G /v V 2B /v V 2A /vV 1Y0/v V 1Y1/v V 1Y2/v V 1Y3/v V 2Y0/v V 2Y1/v V 2Y2/v V 2Y3/v 高电平 4.994 4.997 4.996 4.997 4.997 4.997 4.137 4.140 4.134 4.137 4.137 4.134 4.130 4.134 低电平 0.0000.0010.0020.2200.0010.0110.140 0.1370.1460.1370.1440.1390.1450.137表2.2输入输出 1G 1B 1A 2G 2B 2A 1Y 0 1Y 1 1Y 2 1Y 3 2Y 0 2Y 1 2Y 2 2Y 3 0 0 0 1 X X 0 1 1 1 1 1 1 1 0 0 1 1 X X 1 0 1 1 1 1 1 1 0 1 0 1 X X 1 1 0 1 1 1 1 1 0 1 1 1 X X 1 1 1 0 1 1 1 1 1 X X 0 0 0 1 1 1 1 0 1 1 1 1 X X 0 0 1 1 1 1 1 1 0 1 1 1 X X 0 1 0 1 1 1 1 1 1 0 1 1XX1111111113、数据选择器的测试及应用⑴ 将双 4选 1数据选择器 74LS153 参照图2.3.2 接线,输入输出 1G 1B 1A 2G 2B 2A 1Y 0 1Y 1 1Y 2 1Y 3 2Y 0 2Y 1 2Y 2 2Y 3 0 0 0 1 X X 0 1 1 1 1 1 1 1 0 0 1 1 X X 1 0 1 1 1 1 1 1 0 1 0 1 X X 1 1 0 1 1 1 1 1 0 1 1 1 X X 1 1 1 0 1 1 1 1 1 X X 0 0 0 1 1 1 1 0 1 1 1 1 X X 0 0 1 1 1 1 1 1 0 1 1 1 X X 0 1 0 1 1 1 1 1 1 0 1 1XX111111111测试其功能并填写表2.3。
数电实验三 译码器和数据选择器
实验三译码器和数据选择器
一、实验目的
1.掌握译码器的功能和应用
2.掌握数据选择器的功能和应用
二、实验仪器及器件
1.仪器:数字电路学习机、双踪示波器
2.器件:74LS00 二输入四与非门1片
74LS139 双2-4线译码器1片
74LS153 双四选一数据选择器1片
三、实验内容
1.译码器功能测试
将74LS139中的一路2-4线译码器的输入接电平开关,输出接电平显示发光二极管按表3.1输入电平,填输出状态。
2.译码器转换
将双2-4线译码器转换为3-8线译码器Array(1)画出转换电路图
(2)在学习机上接线,并验证设计是否正
确。
(3)设计并填写3-8线译码器的功能表。
3.数据选择器的测试及应用
(1)将双四选一数据选择器74LS153中的2个选择端、4个输入端分别接电平开关,输出接电平显示发光二极管,按表3.2输入电平,填输出状态。
(2)将学习机脉冲信号源中的4个不同频率的信号接到数据选择器的4个输入端,将选择端置位,观察输出端的波形。
可以分别得到4种不同频率的脉冲信号。
在表3.3中记录频率值。
(3)分析上述实验结果,并总结数据选择器的作用。
四、实验报告
1.画出实验要求的波形图。
2.画出译码器转换的接线图。
3.总结译码器和数据选择器的使用体会。
实验三(十)-数据选择器及应用
输入
输出
S A1 A0
Y
1 ××
0
000
D0
001
D1
010
D2
011
D3
3
2)逻辑功能测试
2021/4/6
要求:1D0~1D3=1011 2D0~2D3=0110
A1
A0
X
X
0
0
0
1
1
0
1
1
1 S Y1
2 S Y2
1
1
0
0
0
0
0
0
0
0
4
2、74LS151逻辑功能测试
逻辑功能与74LS153相似
1
0
1
1
1
输出
S
Y
Y
1
0
0
0
0
0
0
0
0
2021/4/6
6
3、用74LS153和与非门74LS00构成八选一数据选择器
测试要求:参考实验教材5.10.3电路(P161)自行画出用74LS153和
74LS00各一片构成的八选一数据选择器电路图及逻辑功能测试表
格。
考虑如何将或
门和非门用与
非门代替
要求:1D0~1D3=1011 2D0~2D3=0110
实验三(十) 数据选择器及应用
一、实验目的 1、掌握数据选择器的功能特点和测试方法;
2、熟悉数据选择器的应用方法。
2021/4/6
1
二、实验原理及任务
数据选择器又称多路转换器或多路开关,其功能是在地址码 (或叫选择控制)电位的控制下,从几个数据输入中选择一个并将 其送到一个公共输出端。数据选择器的功能类似一个多掷开关,下 图为一个四选一选择器的示意图。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
实验三数据选择器
一、实验目的
掌握四选一数据选择器的逻辑功能及测试方法。
掌握数据选择器的级联方法及测试方法。
二、实验器件
74LS253 双四选一数据选择器1片
74LS04 六反相器1片
74LS32 四2输入或门1片
芯片引脚图如下所示:
74LS253 双四选一数据选择器74LS32 四2输入或门
74LS04 六反相器
三、实验内容及步骤
1、将双四选一数据选择器74253按图1所示连线,信号输入端DCBA=0101, 分别接逻辑开关,地址码输入端A1、A0分别接逻辑开关,输出Y接电平指示器。
改变地址码输入端A1A0的状态,观察输出Y,并填写表1
图1
表1
逻辑表达式Y = _________________________
2、将双四选一多路数据选择器74LS253接成八选一数据选择器。
电路如图2所示,按测试图连线,选通输入A2、A1、A0信号分别接逻辑开关,D7—D0分别为01100011,输出Y接电平指示器。
改变A2A1A0,观察输出Y的状态,并把实验结果填表2,说明电路功能。
图2(a)原理图
图2(b)测试图
逻辑表达式Y = ___________________________ 功能说明:________________________________
四、实验报告
1、按各步骤要求填表。
2、总结数据选择器的芯片扩展方法。