低速与全速的USB总线状态

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

低速与全速的USB总线状态
关于低速与全速的总线状态,需要特别加以注意与了解。

在低速与全速
的设各上,差动“1”是以15 kΩ的电阻拉至接地端,将D+拉升至超过2.8 V,而D 一则是通过1.5 kΩ电阻拉至3.6 V,将D-降低到0.3V;差动“0”,
则是刚好相反。

若以同样的提升电阻与下拉电阻的连接,则D-高于2.8 V,
而D+低于0.3V。

如表所列,USB 规范书中将信号的传递状态分为J 状态与
K 状态。

但需注意的是这两种状态的定义在全速设备与低速设备刚好是相反的。

这是由于R1 提升电阻在全速设备与低速设备刚好放置于不同的D+与D-差动
数据线上。

也就是说,对于J 状态而言,全速设备处于差动1 的状态,低速设
各则处于差动0 的状态;对于K 状态而言,全速设备处于差动0 的状态,而低
速设各则处于差动1 的状态。

所谓的差动1,是指D+是逻辑高电位,而D-是
逻辑低电位;差动0 则是刚好相反。

表USB D+与D-电位变化的定义
其中,IDLE 闲置状态,是说明此时没有驱动器被激活。

在全速引线上,
D+是正电压的,反之,在低速引线上,D 一是正电压的。

而当设各插上后,
集线器可以通过检查在闲置总线上的电压,立即决定这个设各是低速或全速的。

因此,回复状态,则是当设各在中止状态时,以K 状态来表示脱离了原先的状
态。

此外,单端0(Single-Ended Zero,SE0)与单端1(Single-Ended ONe,SE1)也是另一个USB 总线的重要特性。

其中,单端0 是意味着,D+
与D 一同时都是逻辑低电位。

总线可以通过单端0 来切入EOP(End of Packet)、脱离以及重置状态。

单端1 则是单端0 的另一个互补特性。

也即是,
D+与D 一同时都是逻辑低电位,则无效的总线状态,应该是不曾发生的。

相关文档
最新文档