2011年计算机组成原理期中作业
计算机组成原理期中试卷
计组期中考试考试说明考试说明:考察4.2章节之前的小题(其中3.6不考),难度接近真题。
满分100分,共20A.250us、400B.400us、250C.425us、235D. 500us、2003.下面有关计算机语言的说法中,错误的是()。
Ⅰ. 机器语言是由0/1代码串构成的代码语言,而汇编语言是符号化的语言Ⅱ. 机器语言和汇编语言是面向机器的语言,因此,能够被计算机硬件直接执行Ⅲ. 高级语言需要编译成二进制机器指令后才能执行,而汇编语言因为与机器指令一一对应,所以不需要编译就可执行A. 仅Ⅰ和ⅡB. 仅Ⅰ和ⅢC. 仅Ⅱ和ⅢD. Ⅰ、Ⅱ和Ⅲ4.以下有关使用GCC生成C语言程序的可执行文件的叙述中,错误的是()。
A. 第一步预处理,对#include、#define、#ifdef等预处理命令进行处理B. 第二步编译,将预处理结果编译转换为二进制形式的汇编语言程序代码C. 第三步汇编,将汇编语言代码汇编转换为机器指令表示的机器语言代码D. 第四步链接,将多个模块的机器语言代码链接生成可执行目标程序文件5.假设sizeof (int) = 4 bytes,对于以下C语言代码:int cod=2;printf (“%d\n”,~cod); //~为按位取反操作上述程序段的输出结果为( )A.-3B. -2C.231-1D.231-26.下列算术右移指令执行的操作选项中,正确的是()。
A. 顺序右移1位,最低位移至进位标志位,最高位填0B. 顺序右移1位,最低位移至进位标志位,最高位不变C. 顺序右移1位,最低位移至进位标志位,最高位填1D. 顺序右移1位,最低位移至进位标志位,最高位补原来的符号位7.用十六进制形式表示的IEEE754标准32位单精度浮点数的规格化最大负数的机器数为()。
A.80C0 0000HB.8080 0000HC.8000 0000HD.8000 0001H8.设4个整数用8位补码分别表示为:R0=FEH,R1=F2H,R2=90H,R3=F8H,如果将运算结果存放到一个8位的寄存器中,那么下列运算中会出现溢出的是()。
计算机组成原理试题期中考试复习卷1
计算机组成原理试题一、选择题1、目前的计算机中,代码形式是()CA、指令以二进制的形式存放,数据以十进制的形式存放。
B、指令以十进制的形式存放,数据以二进制的形式存放。
C、指令和数据均以二进制的形式存放。
D、指令和数据均以十进制的形式存放。
2、目前普遍使用的微型计算机采用的电路是( )DA、电子管B、晶体管C、集成电路D、超大规模集电成路3、完整的计算机系统应包括()DA、运算器、存储器、控制器B、外部设备和主机C、主机和应用程序D、配套的硬件设备和软件系统4、计算机语言有许多种,其中与硬件直接相关的是( ) CA、网络语言B、操作系统C、机器语言D、高级语言5、在8421码表示的二—十进制数中,代码1001表示( ) CA、3B、6C、9D、16.代码10101逻辑右移一位后得( ) DA、10010B、10011C、01011D、010107、下列数中最小的数是()。
BA、(1010010)2B、(0101000)BCDC、(512)8D、(235)168、下列数中最大的数是()BA、(10010101)2B、(227)8C、(96)16D、(143)109、设寄存器的位数为8位,机器数采用补码形式(一位为符号位)对应于十进制为-27,寄存器内为()CA、(27)16B、(9B)16C、(E5)16D、(5A)1610、立即寻址是指() BA、指令中直接给出操作数地址B、指令中直接给出操作数C、指令中间接给出操作数D、指令中间接给出操作数地址11、输入输出指令的功能是() CA、进行算术运算和逻辑运算B、进行主存与CPU之间的数据传送C、进行CPU与I/O设备之间的数据传送D、改变程序执行的顺序12、在主存和CPU之间增加Cache的目的是()。
CA、扩大主存的容量B、增加CPU中通用寄存器的数量C、解决CPU和主存之间的速度匹配D、代替CPU中寄存器工作13、计算机系统的输入输出接口是()之间的交接界面。
2011年统考计算机考研真题计算机组成原理部分一、单项选择题,每小
2011 年统考计算机考研真题计算机组成原理部分一、单项选择题,每小题2 分,共80 分。
12.下列选项中,描述浮点数操作速度指标的是(第二章运算方法和运算器:浮点运算)A.MIPS B.CPI C.IPC D.MFLOPS解答:D。
送分题。
13.float型数据通常用IEEE 754单精度浮点数格式表示。
若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是(第二章运算方法和运算器:浮点表示)A.C104 0000H B.C242 0000H C.C184 0000H D.C1C2 0000H解答:A。
x的二进制表示为-1000.01﹦-1.000 01×211 根据IEEE754标准隐藏最高位的“1”,又E-127=3,所以E=130=1000 0010(2)数据存储为1位数符+8位阶码(含阶符)+23位尾数。
故FR1内容为1 10000 0010 0000 10000 0000 0000 0000 000即1100 0001 0000 0100 0000 0000 0000 0000,即C104000H14.下列各类存储器中,不采用随机存取方式的是(第三章内部存储器:存取方式)A.EPROM B.CDROM C.DRAM D.SRAM解答:B。
光盘采用顺序存取方式。
15.某计算机存储器按字节编址,主存地址空间大小为64MB,现用4M×8位的RAM芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少是(第三章内部存储器:存储器扩展)A.22位 B.23位 C.25位 D.26位解答:D。
64MB的主存地址空间,故而MAR的寻址范围是64M,故而是26位。
而实际的主存的空间不能代表MAR的位数。
16.偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。
下列寻址方式中,不.属于偏移寻址方式的是(第四章指令系统:寻址方式)A.间接寻址 B.基址寻址 C.相对寻址 D.变址寻址解答:A。
计算机组成原理期中考试答案
期中考试试题(11电气自动化)1、把下列十进制转换成二进制和十六进制,取三位小数。
(15分)(1)25.43 11001.011B 19.6H(2)72.44 1001000.011B 48.6H(3)108.2 1101100.001B 6C.2H2、将下列定点小数和定点整数的二进制真值表示成8位原码和补码的形式。
(10分)(1)-11010 ( 10011010)原=(11100110)补(2)-0.1001101 (1.1001101)原=(1.0110011)补3、已知x=0.11101,y=1.11011,用定点补码加、减法分别求x+y 和x-y ,并指出结果是否溢出。
(10分)解:[x+y]补=[x] 补+[y] 补=0.1110100+1.0010100=0.0001000 因为最高有效位和符号位都有进位,所以无溢出[x-y] 补=[x] 补+[-y] 补=1.1100000因为最高有效位有进位,而符号位无进位,所以溢出4、某8位计算机系统中,内存容量为16K ×8位。
问(1)CPU 应能输出多少条地址线和多少条数据线?(2)若采用256×2位的RAM 芯片构成,需要多少个芯片?(3)应该用哪几位地址码来选择RAM 芯片? (15分)解:(1)14条地址线,8条数据线(2)16K ×8/(256×2)=256(3)应使用A8、A9、A10、A11、A12、A13来选择RAM 芯片5、某计算机的指令格式如下所示X 为寻址特征位,且X=0时,不变址;X=1时,用变址寄存器X 1进行变址;X=2时,用变址寄存器X 2进行变址;X=3时,相对寻址。
设(PC )=1234H ,(X 1)=0037H ,(X 2)=1122H ,请确定指令4410H 、4510的有效地址为多少?(用十六进制表示)(10分)解:4410H=0100010000010000B 则X=00=0,EA=D=00010000B=10H 4510=0100010100010000 则X=01=1,EA=(X 1)+D=0037H+10H=0047H6、CPU 结构如图所示,其中有一个累加寄存器AC 、一个状态条件寄存器和其他四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。
2011计算机组成原理试卷(a)
2011计算机组成原理试卷(A)班级_________学号_________姓名_________成绩___________一、选择题(每题2分,共20分)1. 随着VLSI技术的发展,单位面积芯片上晶体管的数量增长态势遵从___________。
A. 冯•诺依曼定律B. 摩尔定律C. 哈佛定律D. 图灵定律2. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是___________。
A.11001011B.11010110C.11000001D.11001001用于解决CPU和主存之间在速度上不匹配的问题的是3. 下列技术中不是..___________。
A. 虚拟存储器B. 双端口存储器C. 多模块交叉存储器D. cache存储器4. 某4路组相连cache具有12行(编号0~11行),在cache为空的情况下,容量为120块的主存(编号B0~B119块)的第7数据块可能写入cache的行的编号是___________。
A. 3,7,11B. 4,5,6,7C. 9,10,11D. 2,5,8,115. 定点9位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是___________。
A.-28~ + (28 -1) B. - (28 -1) ~ +(28 -1)C.- (28 +1) ~ + 28 D. -28~ +286. 某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为___________。
A. 64,16B. 64,4C. 16,16D. 16,4的是___________。
7. 下列关于微程序控制的描述,错误..A. 执行一条指令也就是执行一段由多条微指令组成的微程序B. 执行一条微指令就给出一组微操作控制信号,完成一组相应的微操作C. CPU周期又叫机器周期,一个机器周期执行一条机器指令D. 指令存放于主存储器,而微指令存放于控制存储器8. 计数器定时查询属于集中式总线仲裁方式,其中计数器中的值代表的是___________。
福师大计算机组成原理期中试卷
福建师范大学数学与计算机科学学院2011---2012第二学期《计算机组成原理》试卷学号:姓名:______________一、填空题(每空1 分,共30 分)1.计算机系统是由一个和组成的多层次结构。
2. 随大规模集成电路技术的发展和软件硬化的趋势,现在已经可以将许多复杂、常用的程序制作成,从功能上说是软件,从形态上说是硬件。
3.在计算机系统中,数的真值变成机器代码时有表示法、表示法、表示法和表示法。
其中浮点数的阶码主要用采用表示,以利于。
4.在计算机系统中,存储器通常采用由、、和构成的多级存储器体系结构,CPU能直接访问、但不能直接访问。
5.机器字长是指计算机能直接处理的二进制数据的位数,它决定了计算机的。
6.形成指令地址的方式,称为A.______方式,有B. ______寻址和C. ______寻址。
7.一个较完善的指令系统应当包括、、、四大类指令。
8. 对存储器的要求是A. ______,B. ______,C. ______。
为了解决这三方面的矛盾,计算机采用多级存储体系结构。
9.一台计算机中所有机器指令的集合,称为这台计算机的,指令格式中通常由和字段组成。
其中_______字段表征指令的特性与功能。
二、单项选择题1.某计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范围是()。
A. 64KB. 32KC. 64KBD. 32 KB2.. 双端口存储器在______情况下会发生读/写冲突。
A. 左端口与右端口的地址码不同B. 左端口与右端口的地址码相同C. 左端口与右端口的数据码不同D. 左端口与右端口的数据码相同3. 寄存器间接寻址方式中,操作数处在______。
A. 通用寄存器B. 主存单元C. 程序计数器D. 堆栈4.程序控制类指令的功能是______。
A进行算术运算和逻辑运算B 进行主存与CPU之间的数据传送C 进行CPU和I / O设备之间的数据传送D 改变程序执行顺序5.指令系统采用不同寻址方式的目的是______。
2011-2微机原理期中试卷(计科)
命题人或命题小组负责人签名: 教研室(系)主任签名: 分院(部)领导签名:…………………………………………………………装订线……………………………………………………班级: 姓名:____________________学号:____________________…………………………………………………………密封线……………………………………………………嘉兴学院试卷2010—2011学年第二学期期中考试试卷课程名称:微型计算机原理 使用班级:计科08 考试形式:闭卷一、单项选择题(选出一个正确答案,并将正确答案的序号填在下表内。
每小题2分,共30分) 题号 12345678910答案 题号 1112131415答案1、在CPU 中,_______可用于传送和暂存用户数据,为ALU 执行算术逻辑运算提供工作区。
A 、程序计数器B 、累加寄存器C 、程序状态寄存器D 、地址寄存器2、寄存器间接寻址方式中,操作数在_______中。
A 、通用寄存器B 、主存单元C 、程序计数器D 、堆栈3、对于内存与接口地址独立编址的计算机,下列描述中,不正确的是_______A 、内存地址也可作为接口地址使用B 、内存地址不可作为接口地址使用C 、接口地址不可作为内存地址使用D 、接口地址也可作为外存地址使用4、由2732(4K ×8)芯片组成64KB 的存储器,则需要_____块芯片。
A 、12B 、24C 、 16D 、145、8086/8088系统中,对存储器进行写操作时,CPU 输出控制信号有效的是 。
A 、M/IO =1, WR =0B 、WR =1C 、M/IO =0, RD =0 D 、RD =0 6、随机存储器即RAM 是指A 、存储单元中所存信息是随机的。
B 、存储单元中的地址是随机的。
C 、用户的程序和数据可随机的放在内存的任何地方。
D 、存储器中存取操作时间与存储单元物理位置顺序无关。
2011年全国硕士生入学统考计算机组成原理试题解析
2011年全国硕士研究生入学统一考试【计算机组成原理】考题参考答案一、单项选择:每小题2分,共22分。
下列每小题给出的四个选项中,只有一项符合题目要求的。
请在答题卡上将所选项的字母涂黑。
12.参考答案:D。
【解析】:基本概念,送分题。
13.参考答案:A。
【解析】:x=-8.25=(-1000.01)2﹦(-1.000 01×211)2e移=E=e+127=130=(1000 0010)2,单精度浮点数格式:1位数符,8位阶码(含阶符),23位尾数故FR1内容为: 1 1000 0010 000 0100 0000 0000 0000 0000即1100 0001 0000 0100 0000 0000 0000 0000,即C1040000H14.考答案:B。
【解析】:光盘采用顺序存取方式。
15.参考答案:D。
【解析】:64MB的主存地址空间,故而MAR的寻址范围是64M,故而是26位。
其他条件都是干扰条件。
16.参考答案:A。
【解析】:间接寻址不需要寄存器,EA=(A)。
基址寻址:EA=A+基址寄存器内容;相对寻址:EA﹦A+PC内容;变址寻址:EA﹦A+变址寄存器内容。
17.参考答案:C。
【解析】:无符号整数比较做减法,若a>b,则a-b无进位/借位,也不为0。
故CF=0且ZF=0。
18.参考答案:D。
【解析】:以上三个RISC特征都能够有效降低取指令或执行指令的复杂度,从而有利于流水线操作。
19.参考答案:C。
【解析】:空操作指令执行时PC会加1。
20.参考答案:C。
【解析】:一般而言,系统总线采用同步方式传输,握手信号属于控制信号,不在数据总线上传输。
21.参考答案:D。
【解析】:屏蔽同级和更低级中断源。
22.参考答案:C。
【解析】:每秒用于查询的时间至少为:200×500﹦10 0000个周期,所需时间为10 0000÷50M=1/500(秒),故占整个CPU时间的百分比至少是0.20%。
《计算机组成原理》期中测试A答案及评分标准_2010级信管
《计算机组成原理》期中测试A答案及评分标准_2010级信管考试班级: 2010级信管1、2、3、4班 #2010-2011学年第二学期《计算机组成原理》期中试卷(时间 120分钟)1. 在机器数________ C ___中,零的表示形式中惟一的。
A. 原码B. 补码C. 补码和移码D. 原码和反码2.某主存地址线有11根,数据线有8根,则该主存的存储空间大小为_______D____。
A .8位B .88位C .8192位D .16384位3.Intel2114为1K 4位的存储器,要组成64KB 的主存储器,需要____A___个RAM 芯片。
A .128B .48C .32D .164.原码加减法是指___B____。
A .操作数用原码表示,连同符号位直接相加减B .操作数取绝对值,直接相加减,符号位单独处理C .操作数用原码表示,尾数直接相加减,符号位单独处理D .操作数用原码表示,根据两数符号决定实际操作,符号位单独处理5.设某浮点数共12位。
其中阶码含1位阶符共4位,以2为底,补码表示; 尾数含1位数符共8位,补码表示,规格化,则该浮点数所能表示的最大正数为___C__。
A .27B .28C .27-1 D .28-1 6.通用寄存器组属于____A__的组成部件。
A .运算器B .控制器C .存储器D .适配器7.如果X 为负数,由[X]补求[-X]补是将_____D___。
A .[X]补各值保持不变B .[X]补符号位变反,其他各位不变C .[X]补除符号位外,各位变反,末位加1一、单项选择题(每小题1分,共22分,请将正确答案标号写在各题中的空白处)考试班级:2010级信管1、2、3、4班#D.[X]补连同符号位一起各位变反,末位加18. 若十进制数为132.75,则相应的十六进制数为(② )。
①21.3②84.c③24.6④84.69.若x=1011,则[x]补=(④ )。
期中测试题答案
《计算机组成原理》期中试题一、填空题(每空1分,共20分)1.主存和cache的地址映象方法很多,常用的有直接映像、组相连映像、和全相连映像。
2.在下列常用术语后面,写出相应的中文名称:RISC___ ___CACHE___ _精简指令系统计算机、高速缓冲存储器、3.X=-0.1011,Y=-0.0001,则X补= 1.0101 , Y补= 1.1111 ,[X+Y]补= 1.0100 。
4.设 n = 8包括一位符号位),补码Booth算法需做 7 次移位和最多 8 次加法。
5.设 n = 8包括一位符号位,补码一位除中,被除数和除数同号,需要做减法运算(加或减)。
6.8位补码整数的表示范围为-128~127 。
7.浮点数X = -11.011 * 2100,的规格化形式为 -0.11011*21108.I/O与主机交换信息的控制方式中,程序查询方式CPU和设备是串行工作的。
9.Cache和主存的映像方式中,全相连方式灵活性最强,成本最高10.一个浮点数,当其尾数右移一位时,欲使其值不变,阶码必须 +1 。
11.指令的长度主要取决于操作码的长度、操作数的长度和操作数的个数。
12.某计算机的cache采用4路组相联映像,已知cache容量为4KB,主存容量为1MB,每个字块32B(1B=1字节)。
组地址 5 位,组内块号 2 位,块内地址 5 位(按字节编址)。
13.补码定点数加减运算采用双符号位判断溢出,当双符号位为相同时没有溢出。
二、单项选择题(每题1.5分,共45分)A.操作系统来管理的 B.程序员调度的 C.由硬件自动完成的 D.用户软件完成2.CPU响应中断的时间是______。
A.中断源提出请求 B.取指周期结束 C.执行周期结束 D.间址周期结束3.三种集中式总线控制中,______方式对电路故障最敏感。
A.链式查询 B.计数器定时查询 C.独立请求 D.以上都不对4.在机器数______中,零的表示形式是唯一的A. 原码B. 反码C. 补码和移码D. 原码和反码5.设寄存器内容为10000000B,若它的真值为-127,则为______A.原码B. 补码C.反码D. 移码和原码6.主机与I/O设备传送数据时采用______ CPU效率最高A.程序查询方式B.中断方式C.DMA方式D.以上方式效率相同7.Intel 2164 DRAM芯片内部数据位采用128×128矩阵排列,刷新周期为2ms,读写周期为0.1μs。
计算机组成原理---期中考试答案
1.冯. 诺依曼型计算机的主要设计思想是什么?它包括哪些主要组成部分?解:冯. 诺依曼型计算机的主要设计思想是:存储程序和程序控制。
存储程序:将解题的程序(指令序列)存放到存储器中;程序控制:控制器顺序执行存储的程序,按指令功能控制全机协调地完成运算任务。
主要组成部分有:控制器、运算器、存储器、输入设备、输出设备。
2.什么是存储容量?什么是单元地址?什么是数据字?什么是指令字?解:存储容量:指存储器可以容纳的二进制信息的数量,通常用单位KB、MB、GB来度量,存储容量越大,表示计算机所能存储的信息量越多,反映了计算机存储空间的大小。
单元地址:单元地址简称地址,在存储器中每个存储单元都有唯一的地址编号,称为单元地址。
数据字:若某计算机字是运算操作的对象即代表要处理的数据,则称数据字。
指令字:若某计算机字代表一条指令或指令的一部分,则称指令字。
3. 用原码阵列乘法器、补码阵列乘法器分别计算X×Y。
(1)X=0.11011 Y= -0.11111解:(1)用原码阵列乘法器计算:[x]补=0.11011 [y]补=1.00001(0) 1 1 0 1 1×) (1)0 0 0 0 1----------------------------------(0) 1 1 0 1 1(0)0 0 0 0 0(0)0 0 0 0 0(0)0 0 0 0 0(0)0 0 0 0 0(0) (1) (1) (0) (1) (1)-----------------------------------------(1)0 0 1 0 1 1 1 0 1 1[x×y]补=1.0010111011∴ x×y= -0.11010001014. 有一个字长为32位的浮点数,阶码10位(包括1位阶符),用移码表示;尾数22位(包括1位尾符)用补码表示,基数R=2。
请写出:(1) 最大数的二进制表示;(2) 最小数的二进制表示;(3) 规格化数所能表示的数的范围;(4) 最接近于零的正规格化数与负规格化数。
计算机组成原理期中考卷
A 32,8
B 15,8 C 16,8 D 8,8 。
二、填空题(本题共 8 小题,每空 1 分,共 25 分)
1. 直接使用西文键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的(A )编码, 汉字(B ),( C )码等三种不同用途的编码。 2. 光盘是多媒体计算机不可缺少的外存设备。按读写性质分,光盘有(A ),(B ),( C )型三类光盘。 3. 存储器的读出时间通常称为( A ) ,它定义为( B ).为便于读写控制,存储器设计时写入时间和读出时间 相等,但事实上写入时间( C )读出时间。 4. 形成操作数地址的方式,称为( A )方式,操作数可放在( B )寄存器, ( C )寄存器,内存和指令中。 5. 层次化的存储器系统一般分为三级: ( A ) 、 ( B ) 、 ( C ) 。 6. cache 是一种( A )存储器,是为了解决 CPU 和主存之间( B )不匹配而采用的一项重要技术。它与主存 的替换算法有( C) 、 ( D ) 、 ( E ) 。 7. 指令操作码字段表征指令的( A ) ,而地址码字段指示( B ) 。 8. 移码表示法主要用于表示(A)数的阶码,以便于比较两个(B).的大小和(C)操作。
七、分析题一(本题 6 分)
某机字长 16 位,CPU 地址总线 18 位,数据总线 16 位,存储器按字编址。试问: (1) (1 分)该机可以配备的最大主存容量为多少? (2) (2 分)该机主存采用 64k×1 位的 DRAM 芯片(内部为 4 个 128×128 阵列)构成最大主存空间,则共需要多 少个芯片;若采用异步刷新方式,单元刷新间隔为 2ms,则刷新信号的周期为多少? (3) (3 分)若为该机配备 2K×16 位的 Cache,每块 8B,采用 2 路组相联映射方式,试写出对主存地址各个字段的 划分(标出各个字段的位数) ;若主存地址为 462EH,则该地址可映射到 Cache 的哪一个组?
11年上09计本《组成原理》期中试卷
班级 姓名 学号 考试时间 考场(教室)装 订 线巢湖学院2010—2011学年度第二学期 计算机系09级计算机科学与技术专业(本科) 《计算机组成原理》期中考试试卷(A 卷)命题人 江家宝 统分人 复核人题 号 一 二 三 四 五 总 分得 分得分 评卷人 一、单项选择题:(将每小题一个正确答案的序号填写在下面表格的相应位置,每小题2分,共30分)题号 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 答案 D B A C D A B C D A B C C B D01.计算机的发展大致经历了五代变化,其中第四代是以 年的 计算机为代表; (A)1946-1957,电子管;(B)1958-1964,晶体管;(C)1965-1971,中小规模集成电路; (D)1972-1990,大规模和超大规模集成电路; 02.1974年,英特尔公司开发的 微处理器是世界上第一片通用8位微处理器; (A)Intel 8008; (B)Intel 8080; (C)Intel 8086;(D)Intel 8088; 03.冯.洛伊曼机工作方式的基本特点是: (A)按地址访问并顺序执行指令; (B)多指令流单数据流; (C)堆栈操作;(D)存储器按内部选择地址;04.现代计算机系统一般进行五级划分,下列的第一至五级划分正确的是: (A)微程序设计级、汇编语言级、一般机器级、操作系统级、高级语言级; (B)微程序设计级、操作系统级、一般机器级、汇编语言级、高级语言级; (C)微程序设计级、一般机器级、操作系统级、汇编语言级、高级语言级; (D)汇编语言级、微程序设计级、一般机器级、操作系统级、高级语言级; 05.完整的计算机系统应包括: (A)运算器、存储器、控制器; (B)外设和主机;(C)主机和实用程序;(D)配套的硬件设备和软件系统;06.32位的浮点数,符号位1位,阶码8位,用移码表示;位数23位,用补码表示;基数为2,则最大规格化数是:(A)2127×(1-2-23); (B)2-128×2-1;(C)2-128×(2-1+2-23);(D)2511;07.在定点二进制运算器中,减法运算一般通过 来实现; (A)补码运算的十进制加法器; (B)补码运算的二进制加法器; (C)原码运算的二进制减法器; (D)补码运算的二进制减法器; 08.四片74181ALU 和一片74182CLA 器件相结合,具有如下哪个进位传递功能: (A)行波进位(B)组内先行进位,组间行波进位; (C)组内先行进位,组间先行进位;(D)组内行波进位,组间先行进位;09.在定点运算器中,无论采用双符号位还是单符号位,必须有溢出判断电路,它一般采用 来实现; (A)与非门;(B)或非门;(C)与或非门;(D)异或门;10.存储单元是指:(A)存放一个机器字的所有存储元集合; (B)存放一个字节的所有存储元集合; (C)存放二个字节的所有存储元集合;(D)存放一个二进制信息位的存储元; 11.某计算机字长为32位,其存储容量为4GB ,若按双字编址,它的寻址范围是: (A)2G ; (B)0.5G ; (C)4G ;(D)8G ;12.交叉存储器实质上是一种 存储器,它能 执行 独立的读写操作; (A)整体式、并行、一个; (B)整体式、串行、多个; (C)模块式、并行、多个;(D)模块式、串行、多个;13.下列说法中正确的是:(A)多体交叉存储器主要解决扩充容量问题;(B)cache 与主存统一编址,cache 的地址空间是主存地址空间的一部分; (C)cache 的功能全部由硬件实现;(D)主存都是由易失性的随机读写存储器构成; 14.指令系统中采用不同寻址方式的主要目的是: (A)实现存储程序和程序控制; (B)缩短指令长度,扩大寻址空间,提高变成灵活性; (C)可以直接访问外存;(D)提供扩展操作码的可能,并降低指令译码难度;15.程序控制类指令的功能是: (A)进行算术运算和逻辑运算;(B)进行主存与 CPU 之间的数据传送; (C)进行I/O 设备与 CPU 之间的数据传送; (D)改变程序的执行顺序;班级 姓名 学号 考试时间 考场(教室)装 订 线得分评卷人 二、填空题:(每空2分,共30分)(01).计算机系统的5层次结构中,第一级直接由硬件执行,第1级至第3级编写程序采用的语言是 二进制数 语言,第4、5两级编写程序采用的语言是符号语言; (02).用来管理计算机系统的资源并调度用户的作业程序的软件称之为操作系统,负责将高级语言的源程序翻译成目标程序的软件称之为 编译系统 ; (03).计算机系统中,多个系统部件之间信息传递的公共通路称之为 总线 ; (04).在机器中, 补 码的零的表示是唯一的(填:原码、反码、补码、移码); (05).若计算机中用8421BCD 码表示十进制数,则011110001001的真值为: 789 ; (06).运算器有许多部件,其中 算术逻辑运算单元ALU 是其核心部件; (07).在定点数和浮点数运算中都有可能产生溢出,产生溢出的原因主要是: 结果的操作数超出机器的表示范围 ; (08).若浮点运算的舍入处理采用就近舍入法,浮点运算后尾数为1. 1 0 0 0 1 0 1 0 (11),则进行规格化和舍入处理后尾数应该为 1.00010101 ; (09).以传输同样多的字为比较条件,则DRAM 、SRAM 、FLASH 、E 2PROM 四种类型存储器中,读出数据传输率最高的是 FLASH 类型存储器;(10).在cache 的地址映射中,若主存中的每一块可映射到cache 内特定组中任意一块的位置上,则这种映射方法称之为 组相联 映射;(11).用 8 片512K ×8位SRAM 芯片才能组成一个具有20位地址和32位字长的存储器; (12).用16K ×8位DRAM 芯片组成一个64K ×32位的存储器,每片DRAM 芯片的行数和列数相同,系统的工作周期为200ns ,每个工作周期刷新1行,DRAM 的刷新周期为8ms ,若采用分布式刷新,每次刷新8行,则最多相隔 0.5 ms 刷新一次;(13).一个组相联cache 由64行组成,平均分成16组,主存4K 个块,每块128个字,则内存地址码中行号占 4 位;(14).单地址指令为了实现两个操作数的算术运算,除地址码指明的一个操作数外,另一个操作数通常采用 隐含 寻址方式; (15).安腾处理机的典型指令格式为 41 位;得分 评卷人 三、计算与分析题:(每小题10分,共20分)1.存储器容量位64M ×64位,模块数m=8,分别用顺序和交叉方式组织,存取周期为T=100ns 。
2011微机原理及应用—中期卷及答案
西南交通大学2011-2012学年第(1)学期中期考试课程代码 课程名称 微机原理及应用 考试时间 120 分钟阅卷教师签字: 一、 填空题(每题1分,共10分) 0、 单片机是指将CPU 、RAM 、ROM 、I/O 接口等电路集成在一片芯片上的集成电路,其全称是单芯片微型计算机。
1、 微型计算机分类方式很多,按其应用形态可以分为单片机、单板机、多板机(微机系统)2、 8051单片机总共有40个引脚,其中具有输入功能的控制引脚为RST (9脚)、/EA (31脚)3、 8051单片机有五个中断源,分别是 T0中断、 T1中断、外部中断0、外部中断l 和串行中断。
4、 8051单片机复位电路通常有两种基本形式,它们分别是上电自动复位和按键手动复位。
5、 指令SJMP $ 的功能是无条件转移到本指令的首地址执行程序,即将本指令的首地址送给PC 。
6、 十进制调整指令DA A 不能单独执行,在执行该指令之前必须先执行 ADD 指令或者 ADDC 指令7、 可用于寄存器间接寻址的寄存器有R0、R1、SP 和DPTR 。
8、 M CS-51单片机的指令的一般格式中,包括标号、助记符、目的操作数、源操作数和注释等部分。
9、 在结构化程序设计中,程序结构由3种基本结构顺序结构、分支结构、循环结构和子程序结构构成。
二、 判断正误,正确请打√,如有错误打×,请改正(每小题1分,共10分) 0、 (×)程序计数器PC 是不可寻址的,因此无法使用软件改变它内容。
1、 (×)在堆栈操作中,当栈内的数据全部弹出后,这时的SP 仍然指向栈顶单元。
2、 (√)数据指针DPTR 既可用于对程序存储器寻址,也可用于对数据存储器寻址。
3、 (×)8051复位后除SP 指针以外其他寄存器的初值都是00H 。
4、 (√)在MCS-51单片机中,高级中断可以打断低级中断形成中断嵌套。
5、 (×)在定时工作方式2状态下,因为把TH 作为预置寄存器,所以在应用程序中应当在有计数溢出时从TH 向TL 加载计数初值的操作。
2010-2011-1《计算机组成原理》A卷答案
洛阳师范学院2010—2011学年第一学期期末考试计算机科学与技术、软件工程、网络工程专业2008、2009、2010专升本级《计算机组成原理》课程(A)卷参考答案及评分标准一、单项选择题(每题1分,共10分)参考答案:1.C2.B3.B4.C5.B6.C7.C8.A9.A 10.C 评分标准:1.答对给1分。
2.在选项上打“√”或将字母写在括号里均可得分。
二、判断题。
(每题1分,共10分)参考答案:1.√2.×3.√ 4 .√5.√6.×7.√8.√9.√10.√评分标准:1.答对给1分。
2.表述方式不同不影响得分。
如“√”用“正确”、“T”、“对”、“Ture”等表述均可得分。
三、简答题(每题6分,共18分)参考答案及评分标准:1.答:冯•诺依曼计算机的特点是:(以下每条1分)(1)计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成;(2)指令和数据以同同等地位存放于存储器内,并可以按地址访问;(3)指令和数据均用二进制表示;(4)指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置;(5)指令在存储器中顺序存放,通常自动顺序取出执行;(6)机器以运算器为中心(原始冯•诺依曼机)。
2.答:(以下每条2分)(1)总线是一种能由多个部件分时共享的公共信息传送线路。
(2)总线传输的特点是:某一时刻只允许有一个部件向总线发送信息,但多个部件可以同时从总线上接收相同的信息。
(3)为了减轻总线负载,总线上的部件应通过三态驱动缓冲电路与总线连通。
3.答:(以下每条2分)(1)存储器的层次结构主要体现在Cache-主存和主存-辅存这两个存储层次上。
(2)Cache-主存层次在存储系统中主要对CPU访存起加速作用,主存-辅存层次在存储系统中主要起扩容作用。
从整个存储系统来看,就达到了速度快、容量大、位价低的优化效果。
(3)主存与CACHE之间的信息调度功能全部由硬件自动完成。
计算机组成原理期中试题共37页文档
11、获得的成功越大,就越令人高兴 。野心 是使人 勤奋的 原因, 节制使 人枯萎 。 12、不问收获,只问耕耘。如同种树 ,先有 根茎, 再有枝 叶,尔 后花实 ,好好 劳动, 不要想 太多, 那样只 会使人 胆孝懒 惰,因 为不实 践,甚 至不接 触社会 ,难道 你是野 人。(名 言网) 13、不怕,不悔(虽然只有四个字,但 常看常 新。 14、我在心里默默地为每一个人祝福 。我爱 自己, 我用清 洁与节 制来珍 惜我的 身体, 我用智 慧和知 识充实 我的头 脑。 15、这世上的一切都借希望而完成。 农夫不 会播下 一粒玉 米,如 果他不 曾希望 它长成 种籽; 单身汉 不会娶 妻,如 果他不 曾希望 有小孩 ;商人 或手艺 人不会 工作, 如果他 不曾希 望因此 而有收 益。-- 马钉路 德。
31、只有永远躺在泥坑里的人,才不会再掉进坑里。——黑格尔 32、希望的灯一旦熄灭,生活刹那间变成了一片黑暗。——普列姆昌德 33、希望是人生的乳母。——科策布 34、形成天才的决定因素应该是勤奋。——郭沫若 35、学到很多东西的诀窍
计算机组成原理期中测试试卷一(含题目和答案)
版权所有-中职教学资源网第一章微型计算机组成概述教学检测卷(本卷满分300分,考试时间120分钟)一、填空题(每空2分,45空,共90分)1.微型计算机从外观看主要由____主机___、显示器、键盘、鼠标、音箱等部件组成。
2.微型计算机中的核心部件是_____主板____,它是一块多层印制电路板,上面布满了各种插槽、接口和电子元件等。
3.决定微处理器性能指标主要有____主频____和__字长___________。
4.目前的微型计算机的主板大多采用___内在条__________(SIMM)结构,该结构的主板上提供与欧内存插槽及内存条。
5.微型计算机的各组成部件就是通过___总线______相互连接而形成计算机系统的。
6.外存中的信息必须被调入___内存__________后才能为_____CPU________使用。
7.VGA接口主要用于连接______显示设备______。
8.CPU和主存、外围设备之间通过总线进行连接的逻辑部件称为_____接口________。
9.在大、中型机中的数据输入/输出传送控制方式一般为____I/O通道_________方式。
10.当1/0设备的操作时间是固定不变时,CPU不需要测试设备状态,按规定时间直接访问设备的数据传送方式称为_____同步方式________。
11.在程序中断方式中,CPU每次执行中断服务程序前总要保护断点、保存现场,执行完中断服务程序返回现行程序之前又要____返回断点_________和____恢复现场____。
12.1/0接口中一般包括数据输入寄存器、__数据输出寄存器____、控制寄存器、___状态寄存器____和中断控制逻辑。
地址寄存器13.光盘按读/写方式分为___只读型______光盘、一次写入型光盘和____可重写____光盘三类。
14.大型计算机系统中的独立型通道一般分为字节多路通道、选择通道和_____数组多路________通道。
期中试卷
《计算机组成原理》期中试卷 学号 姓名 分数一、填空题(本大题共10个空,每空2分,共20分)1、 计算机系统的软件可分为 软件和 软件,汇编程序属于前者。
2、 Plug and Play 的含义是 。
总线标准具有这种功能。
3、 总线 技术是指不同信号(如地址信号和数据信号)共用同一组物理线路,分时使用。
此时需要配置相应的电路。
4、 用1K ×4位的存储芯片组成容量为64K ×8位的存储器,共需 片,若将这些芯片分装在几块板上,设每块板的容量为16K ×8位,则该存储器所需要的地址码总位数是 ,其中 位用于选板。
5、 已知[]n 210x ...x .x x =补x ,则[]=-补x 。
6、 一个总线传输周期包括申请分配阶段、寻址阶段、 和结束阶段四个阶段。
二、选择题(本大题共10小题,每小题3分,共30分)1、电子计算机问世至今,新型机器不断推陈出新,不管怎么更新,依然保留“存储程序”的概念,最早提出这种概念的是______。
A .巴贝奇(Charles Babage )B .冯.诺依曼(Join von Neumann )C .帕斯卡(Blaise Pascal )D .贝尔(Bell )2、用以指定待执行指令所在地址是______。
A .指令寄存器 B .数据计数器C .程序计数器 D .累加器3、由0、1代码组成的语言称为______。
A .汇编语言B .人工语言C .机器语言D .高级语言 4、存储字长是指_______。
A .存放在一个存储单元中的二进制代码的组合B .存放在一个存储单元中的二进制代码的位数C .存储单元的个数D .机器指令的位数 5、设寄存器位数为8位,机器数采用补码形式(含一位符号位),对应于十进制数-27,寄存器内容为______。
A .27HB .9BHC .E5HD .7FH6、在小数定点机中,下述第____种说法正确。
A .只有补码能表示-1B .只有原码不能表示-1C .只有反码能表示-1D .三中机器数均不能表示-17、海明码具有以下第_____种能力。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2011年计算机组成原理期中作业
1.某机字长8位,CPU可输出8条数据线(D7~0),16条地址线(A15~0),1条控
制线(WE),拟采用2K×4(位)的静态存储器芯片,构成总容量为16K×8(位)主存储器。
(1)共需要多少片RAM芯片?连接好CPU与主存储器之间的线路,主存储器的地址范围是什么?
0000H-3FFFH
0000,0000,0000,0000
0000,0111,1111,1111
0000,1000,0000,0000
0000,1111,1111,1111
0001,0000,0000,0000
0001,0111,1111,1111
0001,1000,0000,0000
0001,1111,1111,1111
0010,0000,0000,0000
0010,0111,1111,1111
0010,1000,0000,0000
0010,1111,1111,1111
0011,0000,0000,0000
0011,0111,1111,1111
0011,1000,0000,0000
0011,1111,1111,1111
(2)若要求其地址范围为0800H~47FFH(无地址重叠区)则138译码器应如何连接?
0000H-3FFFH
0800H-3FFF+0800=47FF
0000,1000,0000,0000
0000,1111,1111,1111
0001,0000,0000,0000
0001,0111,1111,1111
0001,1000,0000,0000
0001,1111,1111,1111
0010,0000,0000,0000
0010,0111,1111,1111
0010,1000,0000,0000
0010,1111,1111,1111
0011,0000,0000,0000
0011,0111,1111,1111 0011,1000,0000,0000 0011,1111,1111,1111 0100,0000,0000,0000 0100,0111,1111,1111 2. 某机字长32位,加法器中每4位组成一个小组,每4个小组组成一个大组,小组内并行进位逻辑延迟时间为2ty ,大组内并行进位逻辑延迟时间亦为2ty ,各位加法器求全加和的延迟时间为3ty ,各位之间进位延迟时间亦为2ty 。
(1) 已知该加法器采用串行进位方式,计算完成一次加法运算共需要多长时间。
(32-1)*2ty+3ty (2) 若该加法器采用单级分组,"并-串"行进位方式,计算完成一次加法运算需要多长时间?
(3
)
若该加法器采用两级分组,"
并-并
-并
"行进位方式,
计算完成一次加法运算需要多少时间。
(
4) 若采用74LS181和74LS182芯片构成32位并行加法器。
在上述(1)、(2)、(3)
三种情况下各需要多少片74LS181芯片和多少片74LS182芯片?并计算出需要多少时间完成一次加法运算。
3. 某机字长32位,等长指令单字长,可采用12种不同的寻址方式,等长操作码占8
位,CPU 内部设有16个通用寄存器(R15~R0),可用作基址和变址寄存器。
加法指令采用双地址指令格式,一个操作数采用隐含寻址方式,固定暂存在累加寄存器(AC)中,另一个操作数在存储器中。
(存储器容量自定义>=64K )
(1) 若另一操作数采用直接寻址方式,设计出指令的具体格式,并画出其操作过程
图。
8(OP)+4(寄存器)+16(直接寻址),OP 专用,隐含操作数采用直接寻址
(2) 若另一操作数采用寄存器间接寻址方式,设计出指令的具体格式,并画出其操
作过程图。
8(OP)+4(寄存器)+4(寻址)+4(寄存器)+8(???)
(3)若另一操作数采用变址寻址方式,设计出指令的具体格式,并画出其操作过程图。
8(OP)+4(寄存器)+4(寻址)+4(寄存器)+8(???)
(4)若另一操作数在指令中,即采用立即寻址方式,设计出指令的具体格式,并画出操作过程图。
8(OP)+4(寄存器)+4(寻址)+12(立即数)。