数字电路2014年期中题目-开卷

合集下载

14级单片机期中考试题.doc

14级单片机期中考试题.doc

、C、复位吋会将设置为高电平,为低电平。

D、复位会改变内部的一些专用寄存器和用户RAM屮的数据。

2.C51的中断响应是按照优先级顺序进行的,优先级高的先响应。

如果同样的优先级同时请求响应时,则内部按照如下优先次序予以响应(A) 1NTO>TO>INT 1 >T 1 >RXD/TXD (B) 1NT1 >T 1 >INT0>T0>RXD/TXD(C) T()>INT()>T 1>INT 1 >RXD/TXD (D) INT()> INT 1> T()>T1 >RXD/TXD3.一个时钟周期等于( )振荡周期。

A.12 个B.2 个C.6 个D. 1 个4.MCS-51 指令系统中,指令ADD A, R0 执行前(A) =38H, (RO) =54H, (C) =1 执行后,其结果为( )。

A. (A) =92H (C) =0B. (A) =92H (C) =1C. (A) =8CH (C) =0D. (A) =8CH (C) =15.在五个中断源中,可通过软件确定各中断源中断级别的髙或低,但在同一•级别中,硬件排队的优先级别最高的是()中断。

A.定时器T0・2B.定时器Tl・4C.外部中断INTO -1D.外部中断INT1-36.使30H单元屮的内容低4位清“0”,其他位不变。

( )(A) XRL 30H, #0F0H (B) ORL 30H, #0F0H(C) ANL 30H, #0F0H (D)ADD 30H, #OFOH7.调用子程序、中断响应过程及转移指令的共同特点是( )。

A.都能返回B.都通过改变PC实现转移C.都将返I叫地址压入堆栈D.都必须保护现场(中断)题号—二三四五七总分得分1()、用户但两者的寻址指串行口中断入开始执行。

执行一条除法指令8.8051单片机外部中断0、[(INT0 JNTI)在( )。

2014春季数字电路基础期中考试题

2014春季数字电路基础期中考试题

2014年春季学期《数字电路基础》期中考试卷一、单项选择题(每小题2分,共 20分)1. 电子计算器是 器具,普通温度计是 器具。

( )A .数字、模拟B .数字、数字C .模拟、数字D .模拟、模拟2. 十进制数50对应的二进制数为( )A. 101100B. 100010C. 110010D. 110100 3. 逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为( ) A. 逻辑加 B. 逻辑乘 C. 逻辑非 D. 逻辑反4. 下图电路执行哪种逻辑功能?( )A. 与B. 或C. 与非D. 或非5. 一个两输入端的门电路,当输入为1、0时,输出不是1的门电路为( ) A .与非门 B. 或门 C. 或非门 D. 异或门6. 逻辑表达式ABC =( )A 、CB A ++ B 、C B A ++ C 、CB A ++ D 、C B A ∙∙ 7. 对于8421BCD 码优先编码器,下面说法正确的是(A )A 、有10根输入线,4根输出线B 、有16根输入线,4根输出线C 、有4根输入线,16根输出线D 、有4根输入线,10根输出线8. 时序逻辑电路中的主要元件是( )A. 与非门B. 触发器C. 或非门D. 非门 9. 具有保持和翻转功能的触发器是( )A. JK 触发器B. T 触发器C. RS 触发器D. D 触发器 10. 在下列器件中,不属于时序逻辑电路的是( )A. 计数器B. 触发器C. 全加器D. 寄存器二、填空题(每空1分,共 20 分)1. 在数字电路中,低电平常用 表示;高电平常用 表示。

2. 在CP 有效期间,若同步触发器的输入信号发生多次变化时,其输出状态也会相应产生多次变化,这种现象称为 。

3. 是编码的逆过程。

4. 逻辑函数式AB B A B A ++,化简后结果是 。

5.组合逻辑电路种类很多,常见的有 、 、 、 等。

6. 同步RS 触发器的功能有 、 、 。

数字电路期中考试试卷167101

数字电路期中考试试卷167101

2014—2015学年度《数电》期中考试试卷班别 姓名: 学号:题 号 一 二 三 四 五 总 分 得 分一、 填空题(每空1分,共25分)1、常用数制有十进制、 、 等。

2、在逻辑代数中,A+1= ;B+B = 。

3、数字电路的基本逻辑关系有 、 、 ,基本逻辑运算有 、 、 。

4、逻辑代数中的变量只有 和 两种取值。

5、(123.75)10= ( )26、(1010110010011)2= ( )167、(10110)2=( )108、数字电路中基本逻辑门是 、 、 。

常用的复合门电路有 、 、 、 。

9、与非门实现的逻辑功能为 。

异或门实现的逻辑功能是 。

10、如果把两输入与非门的两个输入端连在一起使用,它将成为一个 门。

二、 选择题(每题2分,共20分)1、逻辑代数中的摩根定律可表示为C B A ⋅⋅=( )。

A 、CB A ++ B 、A ·B ·C C 、A +B +CD 、A +B ·C 2、有10101的二进制代码,表示十进制数为( )。

A 、11B 、21C 、25D 、17 —3、图中这个电路实现什么功能( )A 、Y=1B 、Y=0C 、Y=AD 、Y= A 4、模拟电路与脉冲电路的不同在于( ) 模拟电路的晶体管多工作在开关状态 脉冲电路的晶体管多工作在饱和状态 模拟电路的晶体管多工作在截止状态 脉冲电路的晶体管多工作在开关状态≥1 A Y5、若逻辑函数L=A+ABC+BC+B C,则L可化简为()A、L=A+BCB、L=A+CC、L=AB+B CD、L=A6、在何种输入情况下,“或非”运算的结果是逻辑0,不正确的是( )A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1,其他输入为0。

7、.一位十六进制数可以用多少位二进制数来表示?()A.1B.2C.4D. 168、以下表达式中符合逻辑运算法则的是()A.C·C=C2B.1+1=10C.0<1D.A+1=19、四位16进制数最大的数是()A.1111 B .7777 C. FFFF D 都不是10、以下表达式中符合逻辑运算法则的是()四、化简与计算(25分)1、B A B A B A AB Y +++=2、BD C A AB D A AD Y ++++=3、C B A ABC Y +++=4、计算下列用补码表示的二进制数的代数和。

2013-2014A(开卷)

2013-2014A(开卷)

2013—2014学年第一学期《微机原理》试卷(开卷部分)(适用专业:电子11、自动化11、电气11、测控11、应物11)专业班级姓名学号开课系室电子信息工程系考试日期 2014年1月 4日一、8255A 应用设计题(13分)已知电路如下图所示,要求对该电路进行编程,使数码管初始状态显示0。

每按下一次S0键后,使数码管显示的数字加1,加至9后,再按S0键,则数码管显示0。

若按下S1键,则返回DOS ,要求:1、 8255A 的PB 口输出控制数码管,数码管为共阴极结构。

2、 在下图中完成系统的相关硬件连接。

3、 使用地址线的低10位在下图中完成地址译码(8255A 占用200H ~203四个地址,不考虑奇偶地址)。

4、 编写完整的汇编程序实现以上功能。

74LS138A Y 0B Y 1C Y 2 Y 3 Y 4 G 1 Y 5 G 2A Y 6 G 2B Y 7(本页用于答题,不是草稿纸)二、8253应用设计题(12分)设有一微型计算机控制系统,利用定时器8253每隔一分钟产生一次定时中断请求信的中断类号,如下图所示。

已知8253的端口地址为50H~53H,输入时钟频率为1MHz,IRQ2型号为0AH,中断服务程序的入口地址为INTS。

请按要求完成下述功能:1、画出所用计数通道的硬件连接图。

IRQ22、为所用计数通道选择合适的工作方式,并计算计数初值,给出计算步骤。

3、写出对8253进行初始化编程的程序片段。

4、将中断服务程序的入口地址送入中断向量表中。

(本页用于答题,不是草稿纸)三、编程题(10分)已知数据段中从BUF开始的区域中存放着100个字节型无符号数据,编写完整的汇编语言源程序,找出BUF数组中的最大值和最小值,并将最大值存放到变量MAX中,最小值存放到变量MIN中。

要求:采用子程序MAXMIN实现求最大值及最小值的功能。

(本页用于答题,不是草稿纸)。

(数字电子技术基础)期中考试卷

(数字电子技术基础)期中考试卷

******2014—2015学年下学期 《数字电子技术基础》课程期中考试试卷 考试院系: ******** 考试日期:一、填空题(每空1分,共15分) 1.(10110010.1011)2=( )8=( )16 2.对于JK 触发器,若K J =,则可完成 触发器的逻辑功能;若K J =,则可完成 触发器的逻辑功能。

3. 逻辑代数又称为布尔代数。

最基本的逻辑关系有 、 、 三种。

4.逻辑函数F=A +B+C D 的反函数F = 。

5.逻辑函数F=A B C D +A+B+C+D= 。

6.O C 门称为集电极开路门,多个O C 门输出端并联到一起可实现 功能。

7.七段字符显示器的部接法有两种形式:共 接法和共接法。

8.消除竟争冒险的方法有 、和引入选通脉冲等。

9.逻辑函数有四种常用的表示方法,它们分别是 、、逻辑函数式和逻辑图 二、选择题(每题1分,共15分) 1.一位十六进制数可以用 位二进制数来表示。

A.1B.2C.4D. 16 2.下列触发器中没有约束条件的是。

A. 基本RS触发器B. 钟控RS触发器C. 主从RS触发器D. 边沿JK触发器3.组合电路设计的结果一般是要得到 。

A. 逻辑电路图B. 电路的逻辑功能C. 电路的真值表D. 逻辑函数式4. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n5. 逻辑函数的表示方法中具有唯一性的是 。

A .真值表 B.表达式 C.逻辑图 D.以上三种都是6.逻辑函数F=)(B A A ⊕⊕ = 。

A.BB.AC.B A ⊕D.B A ⊕ 7.在何种输入情况下,“与非”运算的结果是逻辑0。

A .全部输入是0 B.任一输入是0C.仅一输入是0D.全部输入是18.对于T T L 与非门闲置输入端的处理,不正确的是 。

A.接电源B.通过电阻3k Ω接电源C.接地D.与有用输入端并联9.下列表达式中不存在竞争冒险的有 。

北京交通大学14年电信数电期中试题

北京交通大学14年电信数电期中试题

北京交通大学考试试题(期中)课程名称:数字电子技术(A)学年学期:2014-2015学年第一学期课程编号:14L126Q 开课学院:电信学院出题教师:学生姓名:学号:任课教师:学生学院:班级:一、概念题(每空3分,共30分)1. 一组合逻辑电路输入信号的变化顺序有以下三种情况,当顺序为时,将可能出现竞争冒险。

(A)00→01→11→10;(B)00→11→10→01;(C)00→01→00→10。

2. TTL与非门的灌电流负载发生在输出电平情况下,负载电流越大,则输出电平越。

3.CMOS门电路与TTL门电路相比最大的优点是。

(A)传输速度快;(B)功耗低;(C)功能全;(D)价格低。

4.能实现线与功能的门电路有;能实现总线连接方式的门电路有。

(A)与非门;(B)异或门;(C)三态门;(D)OC门。

5.图1所示电路的逻辑表达F= 。

F图1图26.图2所示电路的逻辑功能是 。

7.如图所示逻辑电路的表达式F = 。

8.如图所示逻辑电路的表达式F = 。

A 0A 1二、分析题(共30分)1.分析图示集成逻辑门电路功能。

(10分)2.分析图示电路的逻辑功能。

图中74HC85是比较器,74CH283是加法器。

(10分)3213.试分析图示逻辑电路的逻辑功能。

(10分)(a )S Q (b ) XCPY 三、设计题(共40分) 1.分别用3—8译码器和2—4数据选择器及适当的门电路,实现下面的逻辑表达式。

(10分)(10分)BC AC AB F ++=2.如图(a )所示电路,当其输入信号如图(b )所示,画出S 和Q 的波形。

(10分)3.电路完整的状态转换图如图所示,说明该电路的逻辑功能,判断电路能否自启动?若不能,请改正,并用D触发器实现该功能。

(20分)。

数字电路试题五套(含答案)

数字电路试题五套(含答案)
_____位,地址线根。
6、用N位移位寄存器构成的扭环形计数器的模是________.
7、若令JK触发器的J=K=T则构成的触发器为_______.
8、如图所示,Y=。
9、如图所示逻辑电路的输出Y=。
10、已知Y= ,则 =,Y/=。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路有关。
5.存储8位二进制信息,要个触发器。
6.JK触发器特征方程为。
二、单项选择题:(5×3=15分)
1.下列各式中的四变量A、B、C、D的最小项是:。
(A)ABCD(B)AB(C+D)(C) +B+C+ (D)A+B+C+D
2.Y= 的反函数为。
(A) = (B) =
(C) = (D) =
3.四个逻辑变量的取值组合共有。
8、某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为;构成最长模计数器模长为。
二、化简(每题5分,共20分)
1、用公式法化简下列逻辑函数。
1)
2)
2、用卡诺图法化简下列逻辑函数。
1) (0,2,3,4,8,10,11)
2) (0,1,4,9,12,)+ (2,3,6,10,11,14)
三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。并用3/8线译码器(74LS138)和适当门电路实现。(16分)
(A)8(B)16(C)4(D)15
4.已知逻辑函数F(A,B)=AB+AB,是函数值为1的A,B取值组合是:。
(A)00,11(B)01,00(C)01,10(D)01,11

《数字电路》A卷参考答案及评分标准

《数字电路》A卷参考答案及评分标准

F AB AC CDAB AC CD =++=1n n Q D+=《数字电路》A 卷参考答案及评分标准一、填空题(每空2分,共20分)1、(10110101.11)2、(B5.C)162、最高位符号位不变、后面的位“取反加1”3、(10001001)8421BCD4、AB AB +5、()(())A B C A C B +++、()(())A B C A C B +++6、ABC ABC ABC ABC +++7、32K 、256K二、选择题(每题2分,共10分)1、A2、B3、B4、D5、C三 画图题(每题5分,共10分)1、解:(写出表达式得2分)电路图如下所示: (画出电路图得3分) ABCD C F &&&&(答案不唯一,方法正确即可)2、解:D 触发器的次态方程为 根据图示的连接关系,可知:1n n n Q D Q +== (写出此式可得2分)则可画出在5个CP 脉冲作用下的波形图如下所示:CPQ (画出正确的波形图得3分,否则酌情给分)A B C F 01000000000111111110000001111111四 计算题 (每题10分,共20分)1、解,由题意画出卡诺图如下: AB CD 000111100001111000000000由上图的卡诺图,可得到题中的最简或与式为:(,,,)()()F A B C D B C B D =++ (填出正确的卡诺图得2分、画出正确的卡诺圈得4分,读出正确的表达式得4分)2、解:由题意得到真值表如下所示:且通过真值表可得到标准与或式及标准或与式如下:(2,3,4,7)F m =∑ (标准与或式,也可展开)(0,1,5,6)F M =∏(标准或与式,也可展开) (写出真值表得4分,写出标准与或式、或与式各得3分)五 分析设计题1、(10分) (此题可使用观察法和卡诺图法进行设计,且答案不唯一,只要设计出的功能是正确的即可酌情给分)一种观察法如下:解:选择A 、B 信号为数据选择器的地址选择端。

数字电路期中试卷

数字电路期中试卷

姓名: 班级: 学号:遵 守 考 试 纪 律注 意 行 为 规 范 ……………………试…………………………卷……………………密……………………封……………………线…………………… 江苏农林职业技术学院2018-2019学年第一学期期中考试 适用班级: 1609 《数字电路》试卷 卷面总分: 100 考试时间: 90 (分钟)一.单选题(每题3分,共15分) 1. 组合逻辑电路的功能是 。

A .放大数字信号 B .实现一定的逻辑功能 C .放大脉冲信号 D .存储数字信号 2.组合逻辑电路中一般不包括以下器件 。

A .与门 B .非门 C .放大器 D .或非门 3.不属于组合电路表达方式的一项是 。

A .真值表 B .逻辑电路 C .逻辑函数表达式 D .二进制代码 4.关于组合逻辑电路不正确的表述是 。

A .组合逻辑电路是由逻辑门电路所组成 B. 组合逻辑电路不可以作为存储信号的记忆元件 C. 组合逻辑电路的输出取决于输入状态 D. 组合逻辑电路的输出与以前状态有关5.组合逻辑电路是属于 。

A .数字电路 B. 模拟电路与门电路的组合C. 模拟电路D. 数字与模拟电路的组合二.简述题(每题 3分,共30 分)请指出下列各个实际连接图表示的逻辑关系,并画出相应的门电路的逻辑符号、逻辑功能、逻辑函数表达式、真值表。

1.2.3.三. 化简下列表达式(2*10=20分)1. D C ADE AC B A Y +++=1电路图E Y2. ))()()()((G E A G C E C G A D B D B Y ++++++++=四. 组合逻辑电路的分析与设计1. 用与非门设计一个举重裁判表决电路。

设举重比赛有3个裁判,一个主裁判和两个副裁判。

杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。

只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。

(20分)2.对下面的电路图进行组合逻辑电路的分析设计,总结电路逻辑功能。

《数字电路与逻辑设计》期中考试试题

《数字电路与逻辑设计》期中考试试题

《数字电路与逻辑设计》期中考试试题2017.4注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。

一、(每题 2 分,共 28 分)单项选择题(答案填入本题后面的表格中) (请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。

) 1.ECL 逻辑门(与 CMOS 门相比)主要优点是 D 。

A.抗干扰能力强 B. 集成度高 C.功耗低 D.工作速度快 2.均为 5V 供电时,TTL 逻辑门(与 CMOS 门相比)主要优点是 C 。

A. 噪声容限大 B. 功耗低 C. 工作速度快 D.集成度高 3. 若对 4 位二进制码(B 3B 2B 1B 0)进行奇校验编码,则校验位 C= B 。

A. B 3 + B 2 + B 1 + B 0 + 1B. B 3 ⊕ B 2 ⊕ B 1 ⊕ B 0 ⊕ 1C. B 3 B 2B 1 B 01D. B 3 B 2 B 1B 014.可以用来构成双向逻辑信号传输的逻辑器件是A 。

A . 三态输出门 B. OC 门 C. ECL 门 D. OD 门5. 逻辑函数 F=A ⊕B 和 G=A ⊙B 满足关系 A 。

A. F = G e 0B. F + G = 0C. F ⋅ G = 1D. F = G6.均为 5V 供电时,需接上拉电阻才能满足电平驱动要求的方式是 B 。

A . CMOS 门驱动 TTL 门 B. TTL 门驱动 CMOS 门 C . TTL 门驱动 TTL 门 D.CMOS 门驱动 CMOS 门 7. 输入变量仅 A 、B 全为 1 时,输出 F=1,输入与输出的关系是 C。

A .或非B .同或C .与D .异或 8. 逻辑表达式( A + B )( A + C ) = _D 。

A . AB + ACB .C + AB C . B + AC D. A + BC9. 最小项 ABCD 的相邻项是_ D。

2014电分期中试卷参考答案详解

2014电分期中试卷参考答案详解

电子科技大学二零 一叁 至二零 一肆 学年第 二 学期期 中 考试电路分析基础 课程考试题 A 卷(120分钟)考试形式:闭卷 考试日期 2014年4月26日课程成绩构成:平时+ 期中 40 分, 实验 分, 期末 60 分一、填空题(每题2分,共20分)1、已知在恒定直流电源激励下,2秒内有3库伦的正电荷从a 点移动到b 点,则ba i =-1.5A。

解答:A dt dq i i dt dq i ab bab ab 5.123,-=-=-=-=∴=。

2、如图1所示,线性时不变电阻发出功率为 ui 。

解答:当二端网络的端口电压u 电流i 采用关联参考方向时有:ui p ui p -==发出吸收,; 当二端网络的端口电压u电流i 采用非关联参考方向时有:ui p ui p =-=发出吸收,; 图一的网络端口电压u 电流i 采用非关联参考方向,所以有:ui p =发出。

+-u图13、如图2所示,电压=u -1.5V由电阻的伏安关系和并联电阻的分流关系可得:V Au 5.1231-=⨯Ω-=。

+u图24、如图3所示,电流=i 85-A+5V图3利用叠加定理:A i 58)235(1323-=+-+⨯+-=。

5、如图4所示,理想变压器ab 端口等效电阻为21R n 解答:由图4标定的参考方向,结合理想变压器特性可得伏安关系:Ru i ni i u n u 2221211-=-==,,, 2222211)(11nRRn u n ni u n i u R ab =--=-==∴。

u a b1i 2i 1:n R图46、如图5所示,已知线性电阻单口网络0N ,端口接3V 电压源时,端口电流为1.5A ;当端口接3A 电流源和1Ω电阻并联电路时,端口电压为u 为 2V 。

解答:由题设条件可知N 0网络等效为2Ω电阻,所以VA u 2)2//1(3=ΩΩ⨯=。

Ω1图57、如图6所示,某电容元件两端的电压2(1)()V t u t e-+=,电流2()A t i t e -=,则C =212e 。

数字电路试题及答案 (2)

数字电路试题及答案 (2)

枣庄学院2011——2012学年度第一学期《数字电路》考试试卷(B卷)(考试时间:150分钟考试方式:开卷)考试内容1.判断题正确的在括号内记“√”,错误的记“X”(共10分,每题1分)1)“0”的补码只有一种形式。

()2)卡诺图中,两个相邻的最小项至少有一个变量互反。

()3)用或非门可以实现3种基本的逻辑运算。

()4)三极管饱和越深,关断时间越短。

()5)在数字电路中,逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。

()6)多个三态门电路的输出可以直接并接,实现逻辑与。

()7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。

()8)采用奇偶校验电路可以发现代码传送过程中的所有错误。

()9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。

()10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。

()二.选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。

共10分)1.不能将减法运算转换为加法运算。

()A.原码B.反码C.补码2.小数“0”的反码可以写为。

()A.0.0...0 B.1.0...0 C.0.1...1 D.1.1 (1)3.逻辑函数F=A⊕B和G=A⊙B满足关系。

()A.F=G B.F’=G C.F’=G D.F=G⊕14.要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为。

( )A .J =K =0B .J =K =1C .J =1,K =0D .J =0,K =15.设计一个同步10进制计数器,需要触发器。

( ) A .3个 B .4个 C .5个 D .10个三.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,D C D B A F ⊕⊕=2,求两者的关系。

(10分)四.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。

数电期中考试卷

数电期中考试卷

1一、单选题(每题1分,共10分)1. JK 触发器在CP 脉冲作用下,欲使 n+1n Q =Q , 则对输入信号描述不正确的是A 、J =K =1B 、J =Q ,K =QC 、J =Q , K =QD 、J =Q ,K =12. 由与非门构成的基本RS 触发器的输入端为R 、S ,则其约束条件为 。

A 、RS=0 B 、R+S=1 C 、RS=1 D 、R+S=03. 在组合逻辑电路的常用设计方法中,可以用 来表示逻辑函数。

A 、真值表 B 、状态表 C 、状态图 D 、特性方程4. 题目:如下图所示电路中,CP 脉冲的频率为4KHZ ,则输出端Q 的频率为 。

A 、 1 kHZ B 、 2 kHZ C 、 4 kHZ D 、 8 Khz5. 如下图电路,设现态Q1Q2=10,经三个脉冲作用后,Q1Q2的状态应为 。

A .10B .00C .11D .016. 同或逻辑对应的逻辑图是 。

ABC D7. 下列关于n 变量最小项“相邻性” 描述正确的是 。

A 、两个最小项只有一个因子不同B 、两个最小项只有一个因子相同C 、两个最小项没有一个因子不同D 、两个最小项所有的因子都不同 8. 在下列电路中,只有 属于组合逻辑电路。

A 、触发器 B 、计数器 C 、数据选择器 D 、寄存器9. 一个32路数据选择器,其地址输入(选择控制输入)端有 。

A 、2个 B 、3个 C 、4个 D 、5个10. 函数Y =AB+BC +AC 与AC BC AB Y ∙∙= 。

A 、相等 B、互为反函数C 、互为对偶式D 、答案都不正确二、填空题(每题1分)1、将每组输入的二进制代码译成对应的输出高、低电平信号的逻辑电路叫( )。

2、将二进制数(1101001.01101)2转换成十进制数是( ),转换成十六进制数是( )。

3、由1⊕1⊕1结果为()、由1⊕1⊕1⊕1的结果是(),由此可知奇数个“1”异或起来结果为(),偶数个“1”异或结果是()。

2013-2014-2数字逻辑期中试卷

2013-2014-2数字逻辑期中试卷

2013-2014学年第2学期期中考试试题课程名称《数字逻辑》任课教师签名出题教师签名审题教师签名考试方式(闭)卷适用专业计算机学院2012级各专业考试时间( 120 )分钟注:请同学们将所有题答案写在答题纸上。

一、填空题(每空1分,共20分)1.(65.4)8 = ()2= ( )10= ( )16 = ( )8421BCD。

2.一个逻辑函数,如果有n个变量,则有个最大项,有个最小项,每个最小项有个相邻项。

3.触发器有个稳态,可记录位二进制码,存储16位二进制信息需要个触发器。

4.数据选择器又称多路选择开关,它是一种输入,输出的逻辑构件。

5.门电路的输入、输出高电平赋值为,低电平赋值为,这种关系称为负逻辑关系。

6.函数CD)()DC,,,(BABAF+=,则F= ,F'=。

7.JK触发器的状态方程是,同步RS触发器的状态方程是。

8.对于共阳接法的发光二极管数码显示器,应采用电平驱动的七段显示译码器。

9.将2014个“1”异或起来得到的结果是。

二、简答与证明题(每小题5分,共15分)1.用公式法求)(CACABCBACF+++=的最简与或表达式。

2.用卡诺图将下列函数化简为最简与或表达式。

()()()∑∑+=13,12,11,10,8,79,5,4,2,1,0,,,dmDCBAF3.用真值表证明CABCBCAAB+=++三、分析题(每小题5分,共15分)1.分析图1所示电路,要求写出逻辑函数表达式、列出真值表、分析逻辑功能。

2.分析图2所示电路,要求写出逻辑函数表达式、列出真值表、分析逻辑功能。

B AC 01图1 图2四、应用题(每小题10分,共20分)1. 分析图3所示电路,写出输出函数F 1、F 2的逻辑表达式,并说明该电路功能。

AB CF 1F 2图32. 假定用四路数据选择器实现图3所示电路的逻辑功能,请确定出图4所示逻辑电路中各数据输入端的值,完善逻辑电路。

图43. 已知描述某组合电路表达式为C B A D C B C A )D C,,,(++=B A F ,试判断该逻辑电路是否可能产生险象。

国开期末考试《数字电路》机考满分试题(第4套)

国开期末考试《数字电路》机考满分试题(第4套)

国开期末考试《数字电路》机考满分试题(第4套)第一部分:选择题(共20题,每题2分,满分40分)1. 以下哪个逻辑门电路的输出端是高电平?A. 与门B. 或门C. 非门D. 异或门2. 下列哪个信号是数字电路中的高电平?A. 0B. 1C. 5D. GND3. 下列哪个触发器具有同步置位和同步复位功能?A. SR触发器B. JK触发器C. T触发器D. D触发器4. 二进制数zzzzzzzz的最高位是?A. 1B. 0C. 无符号位D. 有符号位5. 下列哪种编码方式是正码?A. 8421编码B. 格雷码C. 二进制编码D. 反码6. 下列哪个逻辑电路的输出端是低电平?A. 与门B. 或门C. 非门D. 异或门7. 下列哪个触发器具有异步置位和同步复位功能?A. SR触发器B. JK触发器C. T触发器D. D触发器8. 二进制数zzzzzzzz的十进制表示为?A. 59B. 85C. 63D. 919. 下列哪种编码方式是反码?A. 8421编码B. 格雷码C. 二进制编码D. 反码10. 下列哪个逻辑门电路的输出端是低电平?A. 与门B. 或门C. 非门D. 异或门11. 下列哪个触发器具有同步置位和异步复位功能?A. SR触发器B. JK触发器C. T触发器D. D触发器12. 二进制数zzzzzzzz的最高位是?A. 1B. 0C. 无符号位D. 有符号位13. 下列哪种编码方式是格雷码?A. 8421编码B. 格雷码C. 二进制编码D. 反码14. 下列哪个逻辑电路的输出端是高电平?A. 与门B. 或门C. 非门D. 异或门15. 下列哪个触发器具有异步置位和同步复位功能?A. SR触发器B. JK触发器C. T触发器D. D触发器16. 二进制数zzzzzzzz的十进制表示为?A. 59B. 85C. 63D. 9117. 下列哪种编码方式是二进制编码?A. 8421编码B. 格雷码C. 二进制编码D. 反码18. 下列哪个逻辑门电路的输出端是高电平?A. 与门B. 或门C. 非门D. 异或门19. 下列哪个触发器具有同步置位和同步复位功能?A. SR触发器B. JK触发器C. T触发器D. D触发器20. 二进制数zzzzzzzz的最高位是?A. 1B. 0C. 无符号位D. 有符号位第二部分:填空题(共20题,每题2分,满分40分)21. 一个____位的二进制数可以表示2^n个不同的数值。

《数字电路》期终考试试卷

《数字电路》期终考试试卷

《数字电路》期终考试试卷2.在数字电路中,用来存放二进制数据或代码的电路称为__________。

3.在数字电路中,产生脉冲的方法主要有两种:一种是利用各种形式的直接产生,一种是通过将其他波形变换成所需的矩形脉冲波形。

4.若一个逻辑电路在任何时刻产生的输出信号不仅与该时刻的输入信号有关,而且还与电路原来的状态有关,则称该电路为___________。

5.施密特触发器有两个不同的触发电平,存在 __ 。

二、选择题(每小题5分,共20分)1.(126)8=( )10A (86)10B (85) 10C (87) 10D (84)102. (219) 10=( )16A (DB) 16B (DA) 16C (DC) 16D (DD) 163.用555定时器构成的多谐振荡器,输出矩形脉冲的周期是:A T=0.7(R1+2R2)CB T=0.7(R1+R2)C C T=0.7(2R1+R2)CD T=0.7(2R1-R2)C4.单稳态触发器的暂稳态持续时间t w=A t w=0.7RCB t w=0.6RC C t w=0.5RCD t w=0.4RC三、计算题(每小题10分,共60分)1.已知逻辑函数表达式为F=AB+A B,画出对应的逻辑图2.采用卡诺图化简逻辑函数 F=∑m(1,7,8)+∑d(3,5,9,10,12,14,15)3.分析如图所示电路的逻辑功能4.对负边沿JK触发器加输入信号CP、J、K,波形如下图所示。

试画出输出端Q的波形,设初态Q n=05.试写出该时序电路的驱动方程、状态方程、输出方程。

6.试用4选1数据选择器实现组合逻辑函数L(A、B、C)=A B C+A B C+AB。

2014级数电期中试卷

2014级数电期中试卷

2014级数电期中试卷一. 填空题(每空2分,共20分)1. 四个变量组成的最小项共 个,用m i 表示最小项,则与m 2 逻辑相邻的全部最小项是 , 而 543210m m m m m m ⋅+⋅+⋅ = 。

2. (1010110)2=(______)10=(__________)8421BCD3. 三变量的逻辑函数C B B A F +=的标准与或表达式是 。

4. 三变量的逻辑函数C B B A F +=的“与非与非”表达式是 。

5. 已知一个8421码是 1001101 问:它对应的循环码是_________________。

它对应余3吗是_________________。

6. 函数D C D A AC F ++=的最简与或式是_________________。

二. 化简 (5x2=10分)1. 用公式法将下面的函数化简为最简与或式C A C A D C B C B BC AB A F +++++++=)(12. 用图形法化简成最简与或式∑∑+=),,,,,(),,,,,,(),,,(1514121110198765323d m D C B A F三. (10分)分析下图所示组合电路,要求写出表达式,并列出真值表四. (10分)如图所示触发器,求出特性方程并画出Q端的波形。

(设Q的初始态为1)五. 分析设计(15分)一个4位二进制数G3G2G1G0,用比较器选出小于7的。

(图中L是接低位的扩展)分析,并画图。

六. 分析画图(15分)如图所示JK触发器,已知CP,J,K信号波形,请写出JK触发器的特性方程并画出Q端的波形。

(设Q的初始态为0)七. 分析设计( 20分 )用八选一的数据选择器74LS151实现下列函数 F=)15,13,10,8,7,5,2,0( , 图中E 是使能端,已经接好。

分析题意,写出函数的逻辑表达式,并画出接线图。

数电期中考试试题和答案

数电期中考试试题和答案

数电期中测试题 参考答案系别 班级 学号 姓名一、单项选择题(本大题共7小题,每小题2分,共14分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

1.十进制数25用8421BCD 码表示为(B )A.10101B.0010 0101C.100101D.110012.函数B A ABC ABC F //++=的最简与或式是(D )A.F=A+BB.//C A F +=C.F=B+CD.F=B3.若将一个同或门(输入端为A,B )当作反相器使用,则A 、B 端应(C )A.A 或B 中有一个接1;B.A 和B 并联使用;C. A 或B 中有一个接0;D.同或门无法转换为反相器4.符合下面真值表的门电路是(C )A.与门B.或门C.同或门D.异或门5.下列代码属于8421BCD码的是(C)A.1010B.1100C.0111D.11016.最小项''A BC D的逻辑相邻最小项是(B)A.''ABCD D.'AB CDA BC D C.'A B CD B.'''7.函数F=AB+BC,使F=1的输入ABC组合为(D)A.ABC=000 B.ABC=010C.ABC=101 D.ABC=110二、填空题(本大题共10小题,每小题2分,共20分)请在每小题的空格中填上正确答案。

错填、不填均无分。

1.基本逻辑运算有_______、、3种。

与、或、非2.描述逻辑函数各个变量取值组合和函数值对应关系的表格叫_真值表。

3.函数Y=AB+AC 的最小项之和表达式为________。

(ABC ABC C AB Y ++=//) 4.3线-8线译码器74LS138处于译码状态时,当输入A 2A 1A 0=001时,输出/0/7~Y Y =______。

111111015.能够将1个输入数据,根据需要传送到m 个输出端的任何一个输出端的电路叫_______。

数字电路考试试题

数字电路考试试题

数字电路考试试题数字电路考试试题数字电路是计算机科学与工程中的重要基础课程,它涉及到数字电子技术的原理和应用。

在学习这门课程时,我们需要通过考试来检验自己的学习成果。

本文将以数字电路考试试题为主题,探讨一些常见的考题及其解答。

1. 请简述逻辑门的基本原理及其分类。

逻辑门是数字电路中的基本构建单元,它根据输入信号的逻辑关系产生输出信号。

逻辑门主要分为与门、或门、非门、异或门等。

与门输出信号仅在所有输入信号均为高电平时才为高电平,否则为低电平。

或门输出信号仅在至少有一个输入信号为高电平时才为高电平,否则为低电平。

非门将输入信号取反,即低电平变为高电平,高电平变为低电平。

异或门输出信号仅在输入信号中有奇数个高电平时才为高电平,否则为低电平。

2. 请简述半加器和全加器的功能及其电路图。

半加器是一种用于实现二进制加法的数字电路。

它有两个输入信号A和B,分别代表两个二进制位的输入,有两个输出信号S和C,分别代表和与进位。

半加器的电路图包含一个异或门和一个与门。

异或门用于计算和,与门用于计算进位。

全加器是一种用于实现三个二进制位相加的数字电路。

它有三个输入信号A、B 和Cin,分别代表两个二进制位的输入和进位。

有两个输出信号S和Cout,分别代表和与进位。

全加器的电路图包含两个半加器和一个或门。

第一个半加器用于计算前两个输入位的和与进位,第二个半加器用于计算第一个半加器的输出与第三个输入位的和与进位。

或门用于计算两个半加器的进位的或。

3. 请简述多路选择器的功能及其电路图。

多路选择器是一种用于实现多个输入信号中选择一个输出信号的数字电路。

它有一个控制信号和多个数据输入信号,还有一个数据输出信号。

多路选择器根据控制信号的不同,将其中一个数据输入信号输出。

多路选择器的电路图包含多个与门和一个或门。

与门用于根据控制信号生成选择信号,或门用于将多个与门的输出信号进行逻辑或运算。

4. 请简述触发器的功能及其分类。

触发器是一种用于存储和延时输入信号的数字电路。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1、什么是拉电流?什么是灌电流?
若数字电路由两级组成,第一级为TTL电路,第二级为CMOS电路,请问二者如何接口?
2、逻辑表达式:Y ABC ABC ABC
=++请用卡诺图将表达式化为最简式
①将最简式化为与非—与非式,画出对应的电路原理图(要求电路最简单。


可以使用与非门,非门)
②请问该原理图由几个与非门和几个非门构成?使用到的与非门与非门各是
几输入?几输出?
③请用以下芯片74LS00和74LS04画出逻辑图对应的电路图
74LS04 74LS00
④请问你设计的电路中是否有竞争冒险?有(或者没有)的原因是什么?。

相关文档
最新文档