常用数字集成电路管脚排列及逻辑符号

合集下载

常用集成门电路的逻辑符号对照表

常用集成门电路的逻辑符号对照表

常用集成门电路的逻辑符号对照表
集成块的管脚如何辨认
以14脚双列直插式集成电路为例,让有字的一面也就是正面朝向自己,让有腿的一面背朝自己,以免被扎伤,把有缺口的一边放到左边,从左下边向右下边数起,依次为1、2、3、4、5、6、7,然后从右上边向左上边数起,依次为8、9、10、11、12、13、14。

整个计数方向是逆时针方向的。

再具体一点,以与非门74LS00为例,让74LS00正方向面朝自己,7字下方最左角是1脚,7字上方最左角为14脚,0字下方最右角是7脚,7脚上方是8脚。

为什么集成块引脚悬空为高电平
因为由TTL门电路的输入端负载特性可知,只有在输入端接的串联电阻小于910欧时,它输入来的低电平信号才能被门电路识别出来,串联电阻再大的话输入端就一直呈现高电平。

悬空时,可认为输入电阻无穷大,所以是高电平~
4集成电路有关引脚规定接1电平,在实际电路中为什么不能悬空而必须接vcc?
门电路对于多余的输入端头要根据电路的功能分别处置。

与门和非门的多余端应接至高电平;而或门和或非门的多余端应接在低电平。

如果电路的工作速度不高,功耗也不需要特别考虑的话,也可以将多余端与使用端并接。

CMOS电路是由PMOS和NMOS管串联组合而成,因此,输入端就不允许悬空。

因为输入端一旦悬空,输入电位不定,从而破坏了电路的正常逻辑关系。

此外,悬空时输入阻抗高,易接受外界噪声干扰,使电路产生误动作;而且悬空时也极易使栅极感应静电,造成栅击穿。

集成组合逻辑器件功能和引脚图介绍

集成组合逻辑器件功能和引脚图介绍

D0
D1 D2
D3 D2 D1 D0 Y
0
0
1
0
1
0
7 4 L S 1 W(Y) 5 1 G
VCC D4 D5 D6 D7 A B C
GND
0
1
1
D3
D4
1
0
0
1
0
1
D5 D6 D7
1
1
0
1
1
1
2
二、集成时序逻辑器件功能和引脚图介绍: 集成时序逻辑器件功能和引脚图介绍: 时序逻辑器件功能和引脚图介绍
A1 B1 C1
Vcc D2 C2 NC
A1 B1 Y1 A2 B2 Y2 GND
Vcc
7 4 L S 8 6
B4 A4 Y4 B3 A3 Y3
4、74LS138:3—8 线译码器 、 : —
功能表: பைடு நூலகம்入
S1 × × 0 1 1 1 1 1 1 1 1 S2A S2B 1 × × 0 0 0 0 0 0 0 0 × 1 × 0 0 0 0 0 0 0 0
输出 C BA
××× ××× ××× 000 001 010 011 100 101 110 111
Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0
0 1
1
4

谈集成电路的管脚排列

谈集成电路的管脚排列

谈集成电路的管脚排列在电子技术高速发展的今天,集成电路的使用已经相当普遍。

我们在使用集成块时,首先遇到的一个问题就是如何正确识别集成电路的各管脚,使之与电路图中所标的管脚相对应,这是使用者必须熟练掌握的一项基本技能。

半导体集成电路的品种、规格繁多,但就其管脚的排列情况常见的有以下 3 种形式:一是按圆周分布,即所有管脚分布在同一个圆周上;二是双列分布,即管脚分两行排列;三是单列分布,即管脚单行排列。

为了便于使用者识别集成电路的管脚排列顺序,各种集成电路一般都标有一定的标记,现把常见的几种标记及管脚顺序的识别方法分述如下:1 .管键标记:使用这种识别标记的集成电路,用圆柱形金属外壳封装,其管脚按圆周分布,外形如图①所示。

它的管脚排列顺序是:从管顶往下看,自管键开始沿逆时针方向依次是第 1 、2 、3…… 脚(见图①)。

5G1555 、AN374 等的管脚就是这样排列的。

2 .弧形凹口标记:这种识别标记多用在双列直插型集成电路上。

弧形凹口位于集成电路的一个端部,其外形如图②所示。

管脚排列顺序的识别方法是,正视集成块外壳上所标的型号,弧形凹口下方左起第1 脚为该集成电路的第1 脚,以这个管脚开始沿逆时针方向依次是第2 、3 、4…… 脚(见图②)。

TA7614AP 、μPC1353C 等就是使用这种识别标记的。

3 .圆形凹坑、小圆圈、色条标记:双列直插型和单列直插型的集成电路多采用这种识别标记,其外形如图③所示。

这种集成电路的管脚识别标记和型号都标在外壳的同一平面上。

它的管脚排列顺序是,正视集成块的型号,圆形凹坑(或小圆圈、色条)的下方左起第一脚为集成电路的第 1 脚。

对于双列直插型的集成块,从第 1 脚开始沿逆时针方向,依次是第 2 、 3 、4…… 脚;对于单列直插型的集成块,从第 1 脚开始其后依次是第 2 、 3 、4…… 脚(见图③)。

LA4422 、NE555P 、CD4017BCN 等都是使用这种识别标记。

常用电子器件管脚排列图

常用电子器件管脚排列图

常用电子器件管脚排列图附录1 逻辑符号对照示例附录表1.1 逻辑非、逻辑极性符号对照示例(以反相器为例)附录表1.2 几种常用逻辑门的逻辑符号比较示例附录表1.3 逻辑符号、框图、管脚排列比较示列(以74HC390为例)附录2 集成电路1. 集成电路命名方法集成电路命名方法见附录表2.1附录表2.1 国产半导体集成电路型号命名法(GB3430-82)2.集成电路介绍集成电路IC 是封在单个封装件中的一组互连电路。

装在陶瓷衬底上的分立元件或电路有时还和单个集成电路连在一起,称为混合集成电路。

把全部元件和电路成型在单片晶体硅材料上称单片集成电路。

单片集成电路现在已成为最普及的集成电路形式,它可以封装成各种类型的固态器件,也可以封装成特殊的集成电路。

通用集成电路分为模拟(线性)和数字两大类。

模拟电路根据输入的各种电平,在输出端产生各种相应的电平;而数字电路是开关器件,以规定的电平响应导通和截止。

有时候集成电路标有LM (线性类型) 或DM(数字类型)符号。

集成电路都有二或三个电源接线端:用CC V 、DD V 、SS V 、V +、V -或GND 来表示。

这是一般应用所需要的。

双列直插式是集成电路最通用的封装形式。

其引脚标记有半圆形豁口、标志线、标志圆点 等,一般由半圆形豁口就可以确定各引脚的位置。

双列直插式的引脚排列图如附录图2.1所示。

3.使用TFL 集成电路与CMOS 集成电路的注意事项(1) 使用TYL 集成电路注意事项① TYL 集成电路的电源电压不能高于V 5.5+。

使用时,不能将电源与地颠倒错接,否则将会因为过大电流而造成器件损坏。

附录图 2.1双列直插式集成电路的引脚排列②电路的各输入端不能直接与高于V 5.5+和低于V 5.0-的低内阻电源连接,因为低内阻电源能提供较大的电流,导致器件过热而烧坏。

③除三态和集电极开路的电路外,输出端不允许并联使用。

如果将集电极开路的门电路输出端并联使用而使电路具有线与功能时,应在其输出端加一个预先计算好的上拉负载电阻到CC V 端。

常用集成电路型号及引脚图

常用集成电路型号及引脚图

常用集成电路型号及引脚图
电路名称及符号 引脚图 注释
六反向器
TTL 74LS04 CMOS MC14069 A:输入 Y:输出
四两输入与非门
TTL 74LS00 CMOS MC14069 7401(OC) A、B:输入 Y:输出
双四输入与非门 TTL 74LS20 CMOS MC14012 NC 为空脚
A、B、C、D 输入 Y 输出
双进位保留全加器
74LS183
NC 为空脚
四两输入异或门 74LS86 A、B:输入 Y 输出
与门输入主­从
单 J­K 触发器
74H72
上升沿触发
二—五—十进制
异步计数器
74LS290
双 D 型触发器
74LS74
上升沿触发
错误!文档中没有指定样式的文字。

221
556
双 JK 触发器 74LS112
负沿触发
四总线缓冲器 74125(三态低有效) 74126(三态高有效)
555
四线—十线译码器 74LS42
十线—四线优先 编码器 74LS147
双四选一数据 选择器 74LS153
同步可逆十进制 计数器 74LS192
CP+=1 CP­ =↑减法 CP+=↓CP­ =1 加法
ADC 0809。

常用逻辑门电路逻辑符号与功能

常用逻辑门电路逻辑符号与功能

常用逻辑门电路逻辑符号与功能最常用的集成门电路有TTL系列集成规律门和CMOS系列集成规律门两大类。

就其功能而言,常用的有与门、或门、非门、与非门、或非门、与或非门、异或门以及集电极开路(OC)门、三态(TS)门等。

表1给出了常用规律门的规律符号与功能。

表1 常用规律门的规律符号与功能名称符号表达式名称符号表达式与门F=A·B与或非门或门F=A+B 异或门非门同或门与非门OC与非门输出端可以对接或非门三态与非门EN为使能掌握1.外部特性参数集成规律门的主要外部特性参数有输出高、低规律电平,开门电平,关门电平,扇入系数,扇出系数,输入短路电流,输入漏电流,平均传输时延和空载功耗等。

2.集成门电路的应用特点(1)在进行规律设计时,各类规律门可实现与其对应的规律运算功能。

(2)OC门的输出端可以直接连接,实现“线与”,此外可实现电平转换和直接驱动发光二极管等。

(3)TS门主要用于总线传送,多个TS门的输出端可以直接与总线连接,实现数据分时传送。

(4)用规律门组成实际电路时,对集成门的多余输入端必需恰当处理。

例如,TTL与门和与非门的多余输入端可以通过电阻接电源,或门和或非门的多余输入端可以通过电阻接“地”。

CMOS与门和与非门的多余输入端可以直接与电源相接;CMOS或非门的多余输入端可接“地”等。

总之,既要避开多余输入端悬空造成信号干扰,又要保证对多余输入端的处置不影响正常的规律功能。

3.常用TTL集成门电路芯片(1)集成与非门电路芯片常用的TTL与非门集成电路芯片有7400、7410和7420等。

7400是一种内部有四个两输入与非门的芯片,其引脚安排图如图1(a)所示;7410是一种内部有三个三输入与非门的芯片,其引脚安排图如图1(b)所示;7420是一种内部有两个四输入与非门的芯片,其引脚安排图如图1(c)所示。

图中,VCC为电源引脚,GND为接地脚,NC为空脚。

图1 与非门7400、7410和7420的引脚安排图。

集成电路IC脚位顺序排列

集成电路IC脚位顺序排列

集成电路通常有扁平、双列直插、单列直插等几种封装形式。

不论是哪种集成电路的外壳上都有供识别管脚排序定位(或称第一脚)的标记。

对于扁平封装者,一般在器件正面的一端标上小圆点(或小圆圈、色点)作标记。

塑封双列直插式集成电路的定位标记通常是弧形凹口、圆形凹坑或小圆圈。

进口IC的标记花样更多,有色线、黑点、方形色环、双色环等等。

图1(a)、(b)示出了数字集成电路采用扁平封装与双列直插式塑料封装常见的管脚定位标记。

图1(c)是采用陶瓷封装的双列直插式数字集成电路,它采用金属片与色点双重标记。

识别数字IC管脚的方法是:将IC正面的字母、代号对着自己,使定位标记朝左下方,则处于最左下方的管脚是第1脚,再按逆时针方向依次数管脚,便是第2脚、第3脚等等。

图2(a)、(b)是模拟IC的定位标记及管脚排序,情况与数字IC相似。

模拟IC有少
部分管脚排序较特殊,如图2(c)、(d)所示。

图3、图4是各种单列直插IC的管脚排序。

数管脚时把IC的管脚向下,这时定位标记在左面(与双列直插一样),从左向右数,就得到管脚的排列序号。

有些进口IC电路的管脚排序是反向的。

这类IC的型号后面带有后缀字母“R”。

型号后面无“R”的是正向型管脚,有“R”的是反向型管脚,如图5所示。

例如:M5115和M5115RP,HA1339A和HA1339AR,HA1366W和HA1366AR,前者是正向管脚型,而后者是反向管脚型。

识别这类IC的管脚数应加以注意。

最新数字电路图符号大全

最新数字电路图符号大全

最新数字电路图符号大全数字电路是现代电子技术的重要组成部分,它是计算机、通信设备以及各种电子设备的核心。

而数字电路图符号则是表示数字电路元件和信号传输的图形符号,在设计、分析和实现数字电路时起到了关键的作用。

本文将为大家介绍最新的数字电路图符号大全,帮助读者更好地理解和运用数字电路。

第一部分:基本图形符号1. 电源符号:电源符号通常用二个平行的竖线表示,上面标有正负符号,表示电路中的电源。

2. 地线符号:地线符号是一个横杠,表示接地点。

3. 开关符号:开关符号用一个可控制的竖线表示,可以表示开、关、中断等状态。

4. 电阻符号:电阻符号用一个波浪线表示,表示电路中的电阻元件。

5. 电容符号:电容符号用两个平行的线表示,之间带有一个空心的曲线,表示电路中的电容元件。

6. 电感符号:电感符号用两个平行的线表示,之间加一个弯曲的弓形箭头,表示电路中的电感元件。

7. 滤波器符号:滤波器符号用一个平行四边形表示,一般分为低通、高通、带通和带阻。

第二部分:组合逻辑元件的图形符号1. 与门符号:与门符号用一个圆圈表示,并在圆圈中间写上“与”字样。

2. 或门符号:或门符号用一个圆圈表示,并在圆圈中间写上“或”字样。

3. 非门符号:非门符号用一个圆圈表示,并在圆圈中间写上“非”字样。

4. 异或门符号:异或门符号用一个圆圈表示,并在圆圈中间写上“异或”字样。

5. 与非门符号:与非门符号用一个圆圈表示,并在圆圈中间写上“与非”字样。

第三部分:时序逻辑元件的图形符号1. 触发器符号:触发器符号用一个矩形表示,并在矩形中写上FF、D等表示触发器种类的字样。

2. 计数器符号:计数器符号用一个矩形表示,并在矩形中写上计数器的大小。

3. 显示器符号:显示器符号通常用一个矩形表示,矩形中写上“数码管”或“LCD”等字样。

4. 时钟符号:时钟符号通常用一个小圆圈加一个竖线表示。

第四部分:通信、存储元件的图形符号1. 键盘符号:键盘符号通常用一个矩形表示,矩形中写上“K1”、“K2”等表示按键的字样。

常用集成电路管脚和功能表

常用集成电路管脚和功能表

74LS190的外引线图
74LS190的逻辑符号
31
主菜单 开 始 回 退 前 进 最 后 返 退 回2020作/6/1?5 业 出
74LS190功能表
32
2020/6/15
集成二进制同步可逆计数器74LS191
74LS191的外引线图
33
74LS191的逻辑符号
2020/6/15
74LS191功能 FA>BFA<BFA = B
100 010 100 010 100 010 100 010 100 010 001 001
2020/6/15
集成JK触发器74LS112
集成JK触发器74LS112 (a) 外引脚图 (b) 逻辑符号
15
2020/6/15
34
2020/6/15
双时钟集成十进制同步可逆计数器74LS192
74LS192的外引线图
35
74LS192的逻辑符号
2020/6/15
74LS192功能表
36
2020/6/15
双时钟4位二进制同步可逆计数器74LS193
74LS193的外引线图
37
74LS193的逻辑符号
2020/6/15
74LS193功能表
74LS112的功能表
16
2020/6/15
集成双D触发器74LS74
1. 双D触发器74LS74外引脚图和逻辑符号
图4-27 双D触发器74LS74
(a) 外引脚图 (b)逻辑符号
17
2020/6/15
双D触发器74LS74的功能表
18
2020/6/15
集成数码锁存器74LS373
8D型锁存器74LS373

常用电子器件管脚排列图

常用电子器件管脚排列图

常用电子器‎件管脚排列‎图附录1 逻辑符号对‎照示例附录表1.1 逻辑非、逻辑极性符‎号对照示例‎(以反相器为‎例)附录表1.2 几种常用逻‎辑门的逻辑‎符号比较示‎例附录表1.3 逻辑符号、框图、管脚排列比‎较示列(以74HC ‎390为例‎)附录2 集成电路1. 集成电路命‎名方法 集成电路命‎名方法见附‎录表2.1附录表2.1 国产半导体‎集成电路型‎号命名法(GB343‎0-82)2.集成电路介‎绍 集成电路I ‎C 是封在单‎个封装件中‎的一组互连‎电路。

装在陶瓷衬‎底上的分立‎元件或电路‎有时还和单‎个集成电路‎连在一起,称为混合集‎成电路。

把全部元件‎和电路成型‎在单片晶体‎硅材料上称‎单片集成电‎路。

单片集成电‎路现在已成‎为最普及的‎集成电路形‎式,它可以封装‎成各种类型‎的固态器件‎,也可以封装‎成特殊的集‎成电路。

通用集成电‎路分为模拟‎(线性)和数字两大‎类。

模拟电路根‎据输入的各‎种电平,在输出端产‎生各种相应‎的电平;而数字电路‎是开关器件‎,以规定的电‎平响应导通‎和截止。

有时候集成‎电路标有L ‎M (线性类型) 或DM(数字类型)符号。

集成电路都‎有二或三个‎电源接线端‎:用CC V 、DD V 、SS V 、V +、V -或GND 来表示。

这是一般应‎用所需要的‎。

双列直插式‎是集成电路‎最通用的封‎装形式。

其引脚标记‎有半圆形豁‎口、标志线、标志圆点 等,一般由半圆‎形豁口就可‎以确定各引‎脚的位置。

双列直插式‎的引脚排列‎图如附录图‎2.1所示。

3.使用TFL ‎集成电路与‎C M OS 集‎成电路的注‎意事项 (1) 使用TYL ‎集成电路注‎意事项① TYL 集成‎电路的电源‎电压不能高‎于V 5.5+。

附录图 2.1双列直插‎式集成电路‎的引脚排使用时,不能将电源‎与地颠倒错‎接,否则将会因‎为过大电流‎而造成器件‎损坏。

②电路的各输‎入端不能直‎接与高于和‎V 5.5+低于的低内‎V 5.0-阻电源连接‎,因为低内阻‎电源能提供‎较大的电流‎,导致器件过‎热而烧坏。

常用集成组合逻辑电路芯片( 一体化 ).

常用集成组合逻辑电路芯片( 一体化 ).
二任务实施引脚排列图vccy0y1y2y3y4y5y6原理图符号y0y1y2y3y4y5y6y71查集成电路手册了解集成电路74ls138的管脚及排列情况的管脚及排列情况p102图76地1324567816151413121110974ls138a0a1a2e2be2ae1y774ls138a0a1a2e2ae2be1y0y1y2y3y4y5y6y7a0a1a2stbstcsta2测试74ls138的功能vcc16151413121110974ls138y0y1y2y3y4y5y65v状态显示ooooooo1照图联接电路2用逻辑开关控制输入状态用逻辑显示灯1照图联接电路2用逻辑开关控制输入状态用逻辑显示灯显示输出端的状态按地13245678a0a1a2e2be2ae1y7逻辑开关k1k2k3k4k5k6状态显示状态显示显示输出端的状态按下表测试

Ym-1
2.集成组合电路使用方法举例(1)查询集成电路手册 1)*3 线 - 8 线译码器逻辑图
— 输出低电平有效 0 1 0 1 1 0 0 1 0 1 0 1 0 1 0 1
Y7
& A2 A2 A1 A1 A0 A0
Y6
&
Y5
&
Y4
&
Y3
&
Y2
&
Y1
&
Y0
&
1 1
1
1
1
1
A2 0 1 0 1
BI / RBO

出 a b c d e f g 0 0 0 0 0 0 0 1 1 1 1 1 1 1 0 0 0 0 0 0 0 1 1 1 1 1 1 0 0 1 1 0 0 0 0 1 1 0 1 1 0 1 1 1 1 1 0 0 1 0 1 1 0 0 1 1 1 0 1 1 0 1 1 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 1 1 1 0 0 1 1 0 0 0 1 1 0 1 0 0 1 1 0 0 1 0 1 0 0 0 1 1 1 0 0 1 0 1 1 0 0 0 1 1 1 1 0 0 0 0 0 0 0

集成电路引脚图

集成电路引脚图

附录三常用集成电路芯片引脚排列图印刷电路板贴片封装芯片双列直插式封装74LS00 74LS03Y=AB四2输入正与非门Y=AB集电极开路输出的四2输入正与非门74LS0474LS08Y=A六反相器Y=AB 四2输入正与门74LS10 74LS11Y=ABC三3输入正与非门Y=ABC 三3输入正与门74LS2074LS21Y=ABCD双4输入正与非门Y=ABCD双4输入正与门74LS32 74LS48测试Y=A+B 四2输入正或门BCD-七段译码器74LS48是具有内部上拉电阻的BCD-七段译码器/驱动器。

输出高电平有效,其中,A、B、C、D是输入端,a、b、c、d、e、f是输出。

74LS51 74LS74Y=CDAB+与或非门双D型正边沿触发器74LS8674LS90CP2Y=A⊕B 四2输入异或门十进制计数器(2、5分频)74LS90是四位十进制计数器。

各有两个置“0”(R01、R02)和置“9”(R91、R92)输入端,有两个计数输入端A和B,Q A-Q D为输出。

若从A端输入计数脉冲,将Q A与B短接,则组成十进制计数器(分频器);若从B端输入计数脉冲,把Q D与A短接,则组成二~五混合进制计数器(或五分频器)74LS112 74LS125双J -K 负边沿触发器(带预置和清除端) Y=A 三态输出的四总线缓冲门 EN 为高时禁止74LS13874LS153输出选择允许输出数据输入选通选择输出3-8线译码器/分配器 双4-1线数据选择器/多路开关 74LS138为3-8线译码器,包含三个允许输入端S 1、2S 、3S ,可对8条线中任意一条进行译码,这取决于三个二进制选择输入端A 0、A 1、A 2和三个允许输入端S 1、2S 、3S 的状态。

74LS160 74LS180数据输入输出4位同步计数器(十进制,直接清除) 9位奇/偶校验器/发生器74LS175 74LS183输入输入输出四D 型触发器(互补输出,共直接清除) 双保留进位全加器74LS183全加器每一位有一个单独的进位输出,它可在多输入保留进位方法中使用,能在不大于两级门的延时内产生真和、真进位输出。

常用数字集成电路管脚排列及逻辑符号。

常用数字集成电路管脚排列及逻辑符号。

常用数字集成电路管脚排列及逻辑符号V 4A 4B 4Y 3A 3B3Y1A 1B 1Y 2A 2B 2Y GND74LS00四2输入与非门1A 1B 1Y 2A 2B 2Y 4A4B4Y3A3B3YGNDV CC74LS01四2输入与非门(OC )4A4B4Y3A3B3YV CC74LS02四2输入或非门89101112121331445674YGND4A5Y6A6Y5AV CC1A 1Y 2A 2Y 3A 3Y 。

1。

1。

1。

1。

1。

174LS04 六反相器8910111212133144567GND&&&&1A 1B 1Y 2A 2B 2Y 4A4B4Y3A3B3YV CC74LS08四2输入与门89101112121331445671C 1Y3C3B3A3Y1A1B 2A2B2C 2Y GNDVcc 。

&&&。

74LS10 三3输入与非门8910111111223344567Vcc 2D 2C 2B 2A2Y1A 1B 1C 1D 1YGND 。

&。

&74LS20双4输入与非门1A 1B 2Y 2A 2B 3Y3A3B4Y4A4BGNDV CC89101111112233445671Y ≥1≥1≥1≥174LS32四2输入或门8910111212133144567≥1。

A C D E F N GNDNNBHGYV CC74LS54 4路2-2-2-2输入与非门D R S D Q2D R 1 1D 1CP 1 1Q 1 S D QGND D QCP 8910111111223344567QOOD QCP Q OOD R D S D D R S Vcc 2 2D 2CP 2 2Q74LS74双上升沿D 型触发器GND1Y 2B 2Y74LS86 四2输入异或门91011111122334456781156VccD2R D22K21J22Q1R CPCP1K 1JS D11Q 1Q 2QGNDK J CPDD QQ K J CPQQR S S D R D S D。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

常用数字集成电路管脚排列及逻辑符号
图 D-1 74LS00 四 2 输入与非门
图 D-2 74LS01 四 2 输入与非门(OC)
图 D-3 74LS02 四 2 输入或非门
图 D-4 74LS04 六反相器
图 D-5 74LS08 四 2 输入与门
图 D-6 74LS10 三 3 输入与非门
图 D-7 74LS20 双 4 输入与非门
图 D-8
R
74LS32 四 2 输入或门
S
Q
S R Q
R Q S
R
S
Q
图 D-9 74LS54 4 路 2-2-2-2 输入与或非门
图 D-10 74LS74 双上升沿 D 型触发器
图 D-11 74LS86 四 2 输入异或门
图 D-12
74LS112 双下降沿 J-K 触发器


图 D-13 74LS126 四总线缓冲器
图 D-14
74LS138 3 线-8 线译码器
图 D-15 74LS148 8 线-3 线优先编码器
图 D-16 74LS151 8 选 1 数据选择器
图 D-17 74LS153 双 4 选 1 数据选择器
图 D-18 74LS161 4 位二进制同步计数器
图 D-19 74LS194 4 位双向移位寄存器
图 D-20 74LS196 二-五-十进制计数器
图 D-21 74LS283 4 位二进制超前进位全加器
图 D-22
74LS290 二-五-十进制计数器
图 D-23
CD4011B 四 2 输入与非门
图 D-24 CD4081 四 2 输入与门


图 D-25
555 定时器
图 D-26
DAC0832 8 位数模转换器
图 D-27
ADC0809 8 位模数转换器















相关文档
最新文档