数字电子技术基础1答案
数字电子技术基础习题及答案
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。
三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)二.填空(16)1.十进制数的二进制数是;十六进制数是。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。
4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。
5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。
数字电子技术基础试题及答案一
数字电子技术基础试题及答案一TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】数字电子技术基础期末考试试卷1. 时序逻辑电路一般由 和 两分组成。
2. 十进制数(56)10转换为二进制数为 和十六进制数为 。
3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。
4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。
5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。
1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。
2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1KΩ,R2=Ω,C=μF 。
试求脉冲宽度T ,振荡频率f 和占空比q 。
图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。
………………………密……………………封…………………………装…………………订………………………线……………………… 学院 专业(班级) 姓名 学号……………………6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。
图D= Q n+1=Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。
图41.设计一个三变量偶检验逻辑电路。
当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。
选用8选1数选器或门电路实现该逻辑电路。
要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。
A B C F2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。
《数字电子技术基础》试题及参考答案_shijuan1
试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。
A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。
A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。
8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
(×)2、对于MOS门电路多余端可以悬空。
(×)3、计数器的模是指对输入的计数脉冲的个数。
(×)4、JK触发器的输入端J 悬空,则相当于J = 0。
(×)5、时序电路的输出状态仅与此刻输入变量有关。
数字电子技术课后习题答案(全部)
第一章数制与编码1.1自测练习1.1.1、模拟量数字量1.1.2、(b)1.1.3、(c)1.1.4、(a)是数字量,(b)(c)(d)是模拟量1.2 自测练习1.2.1. 21.2.2.比特bit1.2.3.101.2.4.二进制1.2.5.十进制1.2.6.(a)1.2.7.(b)1.2.8.(c)1.2.9.(b)1.2.10.(b)1.2.11.(b)1.2.12.(a)1.2.13.(c)1.2.14.(c)1.2.15.(c)1.2.16.1.2.17.111.2.18.1.2.19.11011.2.20.8进制1.2.21.(a)1.2.22.0,1,2,3,4,5,6,71.2.23.十六进制1.2.24.0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F 1.2.25.(b)1.3自测练习1.3.1.1221.3.2.675.521.3.3..011.3.4.521.3.5.1BD.A81.3.6..11101.3.7.38551.3.8.28.3751.3.9..111.3.10.135.6251.3.11.570.11.3.12.120.51.3.13.2659.A1.4自测练习1.4.1.BCD Binary coded decimal 二—十进制码1.4.2.(a)1.4.3.(b)1.4.4.8421BCD码,4221BCD码,5421BCD1.4.5.(a)1.4.6. 1.10001.4.7.1.4.8.1.4.9.1.4.10.61.051.4.11..1.4.12.余3码1.4.13.XS31.4.14.XS31.4.15.1000.10111.4.16. 11.4.17.521.4.18.110101.4.19.1.4.20.(b)1.4.21.ASCII1.4.22.(a)1.4.23.ASCII American Standard Code for Information Interchange美国信息交换标准码EBCDIC Extended Binary Coded Decimal Interchange Code 扩展二-十进制交换吗1.4.24.1.4.25.ASCII1.4.26.(b)1.4.27.(b)1.4.28.1.4.29.-1131.4.30.+231.4.31.-231.4.32.-861.5 自测练习 1.5.1 略 1.5.2 1.5.31.5.4 补码形式 1.5.51.5.6 补码形式 1.5.7 补码形式 习题1.1 (a )(d )是数字量,(b )(c )是模拟量,用数字表时(e )是数字量,用模拟表时(e )是模拟量1.2 (a )7, (b )31, (c )127, (d )511, (e )40951.3 (a )22104108⨯+⨯+, (b )26108108⨯+⨯+,(c )321102105100⨯+⨯+⨯+(d )322104109105⨯+⨯+⨯+1.4 (a )212121⨯+⨯+, (b )4311212121⨯+⨯+⨯+, (c )64212+12+12+12+1⨯⨯⨯⨯(d )9843212+12+12+12+12⨯⨯⨯⨯⨯ 1.5 2201210327.15310210710110510--=⨯+⨯+⨯+⨯+⨯,3210-1-221011.0112+02+12+12+02+12=⨯⨯⨯⨯⨯⨯, 210-18437.448+38+78+48=⨯⨯⨯⨯, 10-1-2163A.1C 316+A 16+116+C 16=⨯⨯⨯⨯1.6 (a )11110, (b ),(c ), (d )1011 1.7 (a )00, (b )1.8 = 2610, 1011.0112 = 11.37510, 57.6438 = 71., 76.EB 16 = 118. 1.9 12 = 65118 = D4916,0. = 0.468 = 0.9816,. = 137.328 = 5F.6816 1.10 168 = 1410,1728 = 12210,61.538 = 49., 126.748 = 86.1.11 2A 16 = 4210 = = 528, B2F 16 = = 12 = 54578, D3.E 16 = 211.87510 = .11102 =323.78, 1C3.F916 = 451. = . = 703.7628 1.12 (a )E, (b )2E, (c )1B3, (d )349 1.13 (a )22, (b )110, (c )1053, (d )2063 1.14 (a )4094, (b )1386, (c )49282 1.15 (a )23, (b )440, (c )27771.16 = 2 = BCD , 67.31110 = . = .18421BCD , 1. = 1. = 0001.BCD , 0. = 0. =0000.BCD1.17 1310 = 1BCD = XS3 = 1011Gray , 6.2510 = 0110.1BCD = 1001. XS3 = 0101.01Gray ,0.12510 = 0000.18421BCD = 0011.0XS3 = 0.001 Gray 1.18 = 11101 Gray , = Gray1.19 = 18421BCD , 45610 = 08421BCD , 1748 =08421BCD , 2DA 16 = 08421BCD , 1BCD=,XS3 = 1BCD1BCD1.20 0.0000原= 0.0000反= 0.0000补,0.1001原= 0.1001反= 0.1001补,11001原= 10110反= 10111补1.21 原= 补,原= 补,原= 补,原= 补1.22 1310 = 补,11010 = 补,-2510 = 补,-90 = 补1.23 补= 11210,补= 3110,补= -3910,补= -56101.241.251.26 BEN SMITH1.271.28第二章逻辑门1.1 自测练习2.1.1. (b)2.1.2. 162.1.3. 32, 62.1.4. 与2.1.5. (b)2.1.6. 162.1.7. 32, 62.1.8. 或2.1.9. 非2.1.10. 12.2 自测练习2.2.1. F A B=⋅2.2.2. (b)2.2.3. 高2.2.4. 322.2.5. 16,52.2.6. 12.2.7. 串联2.2.8. (b)2.2.9. 不相同2.2.10. 高2.2.11. 相同2.2.12. (a)2.2.13. (c)2.2.14. 奇2.3 自测练习2.3.1. OC,上拉电阻2.3.2. 0,1,高阻2.3.3. (b)2.3.4. (c)2.3.5. F A B=⋅, 高阻2.3.6. 不能2.4 自测练习1.29 TTL,CMOS1.30 Transisitor Transistor Logic1.31 Complementary Metal Oxide Semicoductor1.32 高级肖特基TTL,低功耗和高级低功耗肖特基TTL1.33 高,强,小1.34 (c)1.35 (b)1.36 (c)1.37 大1.38 强1.39 (a)1.40 (a)1.41 (b)1.42 高级肖特基TTL1.43 (c)习题2.1 与,或,与2.2 与门,或门,与门2.3 (a)F=A+B, F=AB (b)F=A+B+C, F=ABC (c)F=A+B+C+D, F=ABCD 2.4 (a)0 (b)1 (c)0 (d)02.5 (a)0 (b)0 (c)1 (d)02.6 (a)1 (b)1 (c)1 (d)12.7 (a)4 (b)8 (c)16 (d)322.8 (a)3 (b)4 (c)5 (d)6A B C F0 0 0 00 0 1 10 1 0 10 1 1 01 0 0 12.9 (a )(b ) A B C D F 0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 1 0 1 1 0 1 0 1 1 1 0 1 0 0 0 0 1 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 0 0 1 11112.10 Y AB AC =+2.11A B C Y 0 0 0 0 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 0 11111 0 1 0 1 1 0 0 11 1 12.122.13F1 = A(B+C), F2=A+BCA B C F1F20 0 0 0 00 0 1 0 00 1 0 0 00 1 1 0 11 0 1 1 11 0 0 0 11 1 0 1 11 1 1 1 12.142.15 (a)0 (b)1 (c)1 (d)02.16 (a)1 (b)0 (c)0 (d)12.17 (a)0 (b)02.182.19 Y AB BC DE F=⋅⋅⋅2.20 Y AB CD EF=⋅⋅2.21 102.22 402.23 当TTL反相器的输出为3V,输出是高电平,红灯亮。
数字电子技术基础题库及答案
试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )5.PLA 的与阵列和或阵列均可编程。
( )6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
东大14秋学期《数字电子技术基础Ⅰ》在线作业1答案
一,单选题
1.下列触发器中,没有克服空翻现象的是( )
A.边沿D触发器
B.主从RS触发器
C.同步RS触发器
D.主从JK触发器
正确答案:C
2.如下CMOS电路能正常工作的电路是( )
A.
B.
C.
D.
正确答案:C
3.对于输出“0”有效的2—4线译码器来说要实现,Y=的功能,应外加( )
D. <=2
正确答案:C
19.下列数中最大数是。
A.(100101110)2
B.(12F)16
C.(301)10
D.
(10010111)8421BCD
正确答案:B
20.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用()个触发器。
A. 2
B. 3
C. 4
D. 10
正确答案:C
二,判断题
1. D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序:A
2.环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。
A.错误
B.正确
正确答案:A
3.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定
A.错误
B.正确
正确答案:A
A.低电平
B.高电平
C.负向脉冲
D.正向脉冲
正确答案:A
15.以下能正确得到TTL噪声容限的等式是( )。
A. UNH=UOHmin-UIHmax
B.
UNH=UOHmax-UIHmin
C. UNL=UILmin-UOLmin
D. UNL=UILmax-UOLmax
数字电子技术基础第一章练习题及参考答案
第一章 数字电路基础第一部分 基础知识一、选择题一、选择题1.以下代码中为无权码的为.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码余三码D . 格雷码格雷码2.以下代码中为恒权码的为.以下代码中为恒权码的为 。
A 8421BCD 码B 5421BCD 码C 余三码余三码D 格雷码格雷码 3.一位十六进制数可以用.一位十六进制数可以用 位二进制数来表示。
位二进制数来表示。
A . 1B . 2C . 4D . 16 4.十进制数25用8421BCD 码表示为码表示为 。
A .10 101 B .0010 0101 C .100101 D .10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是位的存储单元中,能够存储的最大无符号整数是 。
A .(256)10 B .(127)10 C .(FF )16 D .(255)106.与十进制数(53.5)10等值的数或代码为等值的数或代码为 。
A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.1)2D .(65.4)8 7.矩形脉冲信号的参数有.矩形脉冲信号的参数有 。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (1 (1000111.011)2B.(27.6)16C.(27.3 )1616D. (1 (1000111.11)29. 常用的B C D 码有 。
A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有 。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
( )2. 8421码1001比0001大。
( )3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
大学课程《数字电子技术基础》试题及答案(一)
大学课程《数字电子技术基础》试题及答案一、填空题数制与码制1.(10010001.11)2=()10=()8421BCD。
答:145.75 ,000101000101.011101012.(10110010.1011)2=( )8=( )16。
答:(262.54)8 ,(B2.B)23.( 1111000)8421BCD =( )10=( )16。
答:78, 4E4.(30.25) 10 = ( ) 2 = ( ) 16。
答:11110.01; 1E.45.(B4)16,(178)10, (10110000)2中最大数为__________,最小数为_____________。
答:(B4)16 (10110000)26.(100101010001)8421BCD表示十进制数为。
答:9517.有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD 码时,它相当于十进制数()。
答:147 , 938.如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。
答:79.8421BCD码又称码,是一组代码表示一位十进制数字。
答:二——十进制;四位二进制二、选择题数制与码制1.若要对50个编码对象进行编码,则至少需要位二进制代码编码。
A.5B.6C.10D.50答:B2.用8421码表示的十进制数65,可以写成。
A.65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2答:C3.如果一个二进制编码器有6位输出代码,则该编码器最多可以对()个输入信号进行编码。
①8 ②16 ③32 ④64答:④4.与二进制数00100011相应的十进制数是( )。
(a) 35 (b) 19 (c) 23 (d) 67答:A三、判断题数制与码制1.因为BCD码是一组四位二进制数,所以BCD码能表示十六进制以内的任何一个数码。
( ×) 2.逻辑变量的取值,1比0大。
数字电子技术基础_第四版_阎石_课后答案[1-6章]
R L (min)
=
Vcc − VOL I LM − m′I IL
= 5 − 0.4 8 − 3× 0.4
≈ 0.68K
∴ 0.68K < RL < 5K
2.8 解:
当VI = VIH时,T必须满足截止条件:I B=0
同时要满足 Vcc − 0.1 − VOL −VBE
R1
R2 + R3
≤ I LM
(1)Y=A+B
(3)Y=1
(2)Y = ABC + A + B +C 解:Y = BC + A + B +C =C + A + B +C =(1 A+A=1)
(5)Y=0
(4)Y = ABCD + ABD + ACD 解:Y = AD(BC + B + C ) = AD(B + C + C) = AD
(4)Y = ABCD+ ABCD+ ABCD+ ABC D+ ABCD + ABCD + ABCD + ABCD (5)Y = LM N + LMN + LMN + LMN + L M N + LMN
1.12 将下列各函数式化为最大项之积的形式 (1)Y = ( A + B + C )( A + B + C)( A + B + C )
=
− 10 5.1 + 20
× 5.1 =
−2V
∴T截止 vo ≈ 10V
当
v
i=5V时,
I
=
数字电子技术基础试题及答案(1)
数字电子技术基础期末考试试卷一、填空题1. 时序逻辑电路一般由 和 两分组成。
2. 十进制数(56)10转换为二进制数为 和十六进制数为 。
3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。
4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。
5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。
二、化简、证明、分析综合题:1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。
2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=Ω,C=μF 。
试求脉冲宽度T ,振荡频率f 和占空比q 。
图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。
………………………密……………………封…………………………装…………………订………………………线………………………系别 专业(班级) 姓名 学号………线………………………图26.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。
图3D= Q n+1= Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。
图4三、设计题:(每10分,共20分)1.设计一个三变量偶检验逻辑电路。
当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。
选用8选1数选器或门电路实现该逻辑电路。
要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。
2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP 为输入波形。
全版《数字电子技术基础》课后习题答案.docx
00
01
11
10
0
0
1
0
1
1
1
0
1
0
另有开关S,只有S=1时,Y才有效,所以
4.14、解:根据题意,画卡诺图如下:
BC
A
00
01
11
10
0
0
0
0
0
1
0
1
1
1
所以逻辑表达式为:Y=AC+AB
(1)使用与非门设计:
逻辑电路如下:
(2)使用或非门设计:
4.15、
(2)解:
1、写出逻辑函数的最小项表达式
2、将逻辑函数Y和CT74LS138的输出表达式进行比较
(45.36)10=(0100 0101.0011 0110)8421BCD=(0111 1000.0110 1001)余3BCD
(136.45)10=(0001 0011 0110.0100 0101)8421BCD=(0100 0110 1001.0111 1000)余3BCD
(374.51)10=(0011 0111 0100.0101 0001)8421BCD=(0110 1010 0111.1000 0100)余3BCD
二、
3、√
4、√
三、
5、A
7、C
练习题:
4.1;解:(a) ,所以电路为与门。
(b) ,所以电路为同或门
4.5、解:当M=0时, ,同理可推:
,
所以此时电路输出反码。
当M=1时, ,同理可推:
,
所以此时电路输出原码。
4.7、
4.9、解:设三个开关分别对应变量A、B、C,输出Y’,列出卡诺图如下:
《数字电子技术基础》习题与答案-1
答案:
J1
K1
Q3
J2 K2 Q1
J
3
Q1Q2; K3
Q3
Y Q3
电路能自启动。状态转换图如图 A5.1。
[题 5.8] 分析图 P5.8 的计数器电路,说明这是多少进制的计数器。十进制计数器 74160 的功能表见表 5.3.4。
答案: 图 P5.8 电路为七进制计数器。 [题 5.9] 分析图 P5.9 的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。十六进制
[题 1.13] 用卡诺图化简法将下列函数化为最简与或形式。
(1)Y ABC ABD CD ABC ACD ACD
(2)Y AB AC BC CD
(3)Y AB BC A B ABC
(4)Y AB AC BC
(5)Y ABC AB AD C BD
(6)Y(A, B,C) (m0, m1, m2, m3, m5, m6, m7)
《数字电子技术基础》习题与答案
[题 1.1] 将下列二进制数转换为等值的十六进制数和等值的十进制数。
(1)()2 (3)(0.)2 答案:
(2)()2 (4)(11.001)2
(1)()2=(97)16=(151)10 (2)()2 =(6D)16=(109)10 (3)(0.)2=(0.5F)16=(0.)10 (4)(11.001)2=(3.2)16=(3.125)10
即得图 A3.17。
4.9] 已知主从结构 JK 触发器 J、K 和 CP 的电压波形如图 P4.9 所示,试画出 Q、 Q 端对应的电
压波形。设触发器的初始状态为 Q=0。 答案:
见图 A4.9。
5
[题 4.11] 已知维持阻塞结构 D 触发器各输入端的电压波形如图 P4.11 所示,试画出 Q、Q 端对应的电
《数字电子技术基础》课后习题及参考答案
第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177(2)10101010=170(3)11110001=241(4)10001000=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。
(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101解:(1)(1110.01)2=14.25(2)(1010.11)2=10.75(3)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。
(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
(完整版)数字电子技术基础试题及答案(1)
数字电子技术基础期末考试试卷一、填空题1. 时序逻辑电路一般由 和 两分组成。
2. 十进制数(56)10转换为二进制数为 和十六进制数为 。
3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。
4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。
5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。
二、化简、证明、分析综合题:1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。
2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。
试求脉冲宽度T ,振荡频率f 和占空比q 。
图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。
图2………………………密……………………封…………………………装…………………订………………………线………………………系别 专业(班级) 姓名 学号……线………………………6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。
图3D= Q n+1= Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。
图4三、设计题:(每10分,共20分)1.设计一个三变量偶检验逻辑电路。
当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。
选用8选1数选器或门电路实现该逻辑电路。
要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。
2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。
数字电子技术基础试卷1
数字电子技术基础试卷(本科)及参考答案试卷一及其参考答案试卷一一、(20分)选择填空。
从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。
1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.011000100101C.11.01 和11.011000100101 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。
B.逻辑函数的卡诺图是唯一的。
C.同一个卡诺图化简结果可能不是唯一的。
D.卡诺图中1的个数和0的个数相同。
3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3VI+5V 8 41 562 3555(1)+4V 图1-8二、(12分)已知输入信号A 、B 、C 的波形,试画出图2所示各电路输出(L 1、L 2、L3)的波形。
设触发器的初态为0。
A +5VAB C L 1B C&&=11J 1K1AB C QL 2C1 S 0 Y W S 1 S 2 G D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7A B C1L 374HC151图2三、(10分)如图3所示,为检测水箱的液位,在A 、B 、C 、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。
东北大学20春学期《数字电子技术基础Ⅰ》在线平时作业1答案41067
5.对于T触发器,若原态 Qn=0,欲使新态Qn+1=1 ,应使输入T= ()。 A.1或/Q B.1 C.Q D.以上都不对 答案:A
11.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端不正确的是()。 A.J=K=0 B.J=Q, C.
K=Q D.J=0, 答案:C
12.N个触发器可以构成能寄存()位二进制数码的寄存器 A.N B.N-1 C.N+1 D.2N 答案:A
13.把一个五进制计数器与一个四进制计数器串联可得到()进制计数器 A.4 B.5 C.9 D.20 答案:D
14.TTL参数由大到小排列正确的是()
A.UOHmin、 B.UIHmin、 C.UOHmin、 答案:A
UIHmin、 UOHmin、 UIHmin、
UILmax、 UOLmax、 UOLmax、
UOLmax UILmax UILmax
15.()称为三极管的饱和深度 A.iB / IBS B. iC / ICS C.IBS / iB D.ICS / iC 答案:A
16.为使采样输出信号不失真地代表输入模拟信号,采样频率和输入模拟信号的最高频率的关系是 ()。 A..>= B.<= C.>=2 D.<=2 答案:C
17.图示电路完成的逻辑功能是()
(设该电路是CMOS电路) A.0 B.1 C. D. 答案:B
18.下列电路中,不属于组合逻辑电路的是() A.译码器 B.全加器 C.寄存器 D.编码器 答案:C
数字电子技术基础试卷及答案
数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
FM2M1 F0 00 1111三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A(A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1图5-2七.八.(10分)电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C、V01、A、B、C的波形。
并计算出V01波形的周期T=?。
数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术基础 模拟卷1
一、单项选择题
1、将十进制数56转换成8421BCD 码应是: (D ) A 、(56)10= (0011 1000)8421BCD B 、(56)10= (0011 1001)8421BCD C 、(56)10= (0101 1000)8421BCD D 、(56)10= (0101 0110)8421BCD
2、使晶体三极管工作于饱和区的电压条件是: (C ) A 、发射结正偏,集电结反偏 B 、发射结反偏,集电结反偏 C 、发射结正偏,集电结正偏 D 、发射结反偏,集电结正偏
3、只有当两个输入变量的取值相同时,输出才为1,否则输出为0,这种逻辑关系叫做: (A )
A 、同或
B 、与非
C 、异或
D 、或非
4、在功能表中×的含义是: ( D )
A 、表示高电平
B 、表示低电平
C 、高低电平都不可以
D 、高低电平都可以
5、下列4个电路中能实现AB L 逻辑关系的是: ( C )
A A
≥1
&
B
B
B
A L
1
L
=1
B
A =1
A B C D
6、TTL 门电路理论上的逻辑低电平为: ( B ) A 、0V B 、0.3V C 、1.4V D 、1.8V
7、下列电路中不属于时序逻辑电路的是: (B ) A 、移位寄存器 B 、译码器 C 、随机存取存储器 D 、计数器
8、下列电路中无需外加触发信号就能自动产生方波信号的电路是: ( A ) A 、多谐振荡器 B 、单稳态触发器 C 、施密特触发器 D 、RS 触发器 9、下面对时序逻辑电路的描述不正确的是: (A )
A 、时序电路中任一时刻的输出信号仅取决于该时刻的输入信号。
B 、时序电路包含组合电路和存储电路两部分。
C 、时序电路中的存储电路是要记忆以前的状态,存储电路可由触发器组成。
D 、时序电路一般分为两大类:同步时序电路和异步时序电路
10、已知静态RAM2114的存储容量为1K×4位,若要扩展存储容量为4K×8位,需要几片2114 (C )
A 、4片
B 、2片
C 、8片
D 、16片
11、已知逻辑函数D C B A L ++⋅=,则其反函数F 为: (D )
A 、D C
B A ⋅⋅+ B 、D
C B A ⋅⋅+ C 、
D C B A ⋅⋅+ D 、D C B A ⋅⋅+
12、5G7520为10位集成数模转换器,设参考电压V REF =10V ,R F =R ,当输入全1时,输出电压的绝对值为: ( C ) A 、
25525610V ⨯ B 、1102410V ⨯ C 、1023102410V ⨯ D 、1256
10V
⨯ 二、多项选择题(在每小题的四个备选答案中,选出至少两个正确答案,并将其号码分别填在题干的括号内。
多选、少选、错选均无分。
)
1、逻辑函数C B A B A L )(+=中,变量A 、B 、C 取哪些值时,L 的值为1。
( A ) ( B ) ( ) ( )
A 、ABC 取011
B 、AB
C 取101 C 、ABC 取000
D 、ABC 取111 2、描述触发器逻辑功能的方法有:
( A ) ( B ) ( ) ( )
A 、功能表
B 、特征方程
C 、状态转换图
D 、驱动表 3、比较下列几个数的大小,正确的结果是:
( B ) ( C ) ( ) ( )
A 、(46)8>(39)10
B 、(2A )16>(39)10
C 、(101101)2>(39)10
D 、(2A )16>(101101)2
4、在下式中选出正确的逻辑代数公式:
( A ) ( B ) (C ) ( )
A 、A A A =+
B 、0=⊕A A
C 、B A B A ⋅=+
D 、A A =+1
三、门电路分析题。
图三中所有的门电路都为TTL 门,写出电路的输出逻辑表达式L 1、L 2、L 3,并适当化简。
已知输入波形A 、B 、C ,试画出各输出的波形图。
B
A =1
L 1
≥1
A 2
L B
C &
≥1
A B C
1、
C
B A 3
1
L 1L 2
L 3
2、
3、
四、求解下列三题。
1.触发器电路如图四(a )所示,已知CP 波形,试画出Q 1和Q 2的波形。
设触发器的初始状态均为0。
∧1D
C1CP
∧1J
C11K CP 1
Q
Q Q Q (1)
(2)
CP
1
2
1
2
图四(a )
CP 1
Q Q 2
2.触发器电路如图四(b )所示,已知CP 和A 的波形,试画出Q 的波形。
设触发器的初始状态为0。
∧
1D C1
&
A CP
Q
CP
A
图四(b )
A CP Q
答案
3.用8选1数据选择器实现逻辑函数:AC BC AB L ++=
要求:画出卡诺图,在图四(C )所示的8选1数据选择器的逻辑符号上直接连线。
0D D D 4D D D A Y
231A 60
Y 1774151
52D D G A
图四(C )
3.作出函数的卡诺图:
C AB B
010C 0
1
0A 1
10111L 1
00
01
画出连线图:
L 0
1
五、设计题。
在举重比赛中,有A 、B 、C 三名裁判,其中A 为主裁判,B 、C 为副裁判,当主裁判和一名以上(包括一名)副裁判认为运动员上举合格后,才可发出合格信号。
试设计该逻辑电路。
要求:(1)列出真值表,(2)用卡诺图化简,(3)用与非门画出逻辑图。
参考答案:
(1) 列出真值表:
真值表
(2)用卡诺图化简:
C 1
000
0B
10A L
1
AB C
0001111001
得简化的逻辑表达式:AC AB L +=
(3)将表达式转换为与非—与非表达式:AC AB AC AB L +=+=
画出逻辑图:(4分)
L
六、时序电路分析题。
计数器电路如图六所示。
写出电路的输出方程、各触发器的驱动方程、次态方程(状态方程),画出电路的状态转换表和时序图(不需分析自启动),说明电路是几进制计数器。
Q Q CP Y
图六
参考答案:
(1) 驱动方程: 20Q J = 10=K
01Q J = 01Q K =
102Q Q J = 12=K
(2) 状态方程:
n n
n n n Q Q Q K Q J Q 0200001
=+=+
n n
n n n n n n
n Q Q Q Q Q Q Q J Q 10101011111
1
⊕=+=+=+
n n n n n n Q Q Q Q K Q J Q 21022221
2
=+=+
输出方程:
2Q Y =
(3) 状态转换表:
(4) 状态转换图
Q 0
Q Q 1/Y
2
(5) 该电路是5进制计数器。