山东大学数电试卷c
其它课程-山东大学数字电路校内题试题
其它课程-山东高校数字电路校内题试题山东高校数字电路校内题试题山东高校数字电路校内题试题试卷A一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1.将十进制数(18)10转换成八进制数是[ ] ① 20 ② 22 ③ 21 ④ 232. 三变量函数( )BC A C B A F +=,,的最小项表示中不含下列哪项[ ] ①m2 ② m5③ m3 ④ m73.一片64k ×8存储容量的只读存储器(ROM ),有[ ] ①64条地址线和8条数据线②64条地址线和16条数据线③16条地址线和8条数据线④16条地址线和16条数据线4.下列关于TTL 与非门的输出电阻描述中,正确的是[ ]①门开态时输出电阻比关态时大②两种状态都是无穷大输出电阻③门关态时输出电阻比开态时大④两种状态都没有输出电阻 5.以下各种ADC 中,转换速度最慢的是[ ]①并联比较型②逐次逼进型③双积分型④以上各型速度相同 6. 关于PAL 器件与或阵列说法正确的是[ ] ①只有与阵列可编程②都是可编程的③只有或阵列可编程④都是不行编程的7. 当三态门输出高阻状态时,输出电阻为[ ]①无穷大②约100欧姆③无穷小④约10欧姆8.通常DAC 中的输出端运算放大器作用是[ ] ①倒相②放大③积分④求和9. 16个触发器构成计数器,该计数器可能的最大计数模值是[ ] ① 16 ②32 ③ 162 ④ 21610.一个64选1的数据选择器有()个选择把握信号输入端。
[ ] ① 6 ②16 ③32 ④ 64二、填空题(把正确的内容填在题后的括号内。
每空1分,共15分。
)1.已知一个四变量的规律函数的标准最小项表示为( )( )13,11,9,8,6,4,3,2,0,,,m d c b a F ∑=,那么用最小项标准表示=*F ,以及=F ,用法最大项标准表示=F ,以及=F 。
期末考试数字电子技术试题及答案(DOC)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
山东师范大学数字电路期末考试试卷
第1页(共8页) 第2页(共8页)《数字电路》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二三 四(1) 四(2) 四(3) 四(4) 总 分得 分一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL 与非门多余的输入端应接( )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
数字电路试题五套(含答案)汇总
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、化简(每小题5分,共20分)1、公式法化简++++(1)Y=ABC ABC BC BC A=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPA B C D CrQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;C :位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
山东大学发电厂变电所控制课程试题ABC卷与答案汇编
学年学期得分阅卷人一、6~10kV线路过电流保护的原理接线图如下图所示。
1.试说明图中的主要元件及其功能。
2.根据原理接线图,简要说明6~10kV线路过电流保护装置的动作过程。
得分阅卷人二、电压互感器二次侧b相接地的接线图如下图所示。
1、试说明B相接地点设置在m点的理由,以及击穿保险器FA的作用。
2、试说明开口三角形辅助二次绕组不装设熔断器的原因。
3、试说明隔离开关QS1的作用。
4、试说明绝缘监察继电器KVI的动作原理。
山东大学发电厂变电所控制课程试卷(A)学年学期得分阅卷人三、灯光监视的断路器控制回路如图所示,M100(+)为闪光小母线,M708为事故音响小母线。
1.试说明断路器手动及自动合、跳闸时灯光信号是如何发出的。
2. 进行手动合闸操作时,将控制开关SA从“跳闸后”位置切换至“预备合闸”(PC)位置,试分析说明此时绿灯HG和红灯HR的状态(平光、闪光、不亮)。
3.若发生事故断路器跳闸,事故音响信号怎样启动?得分阅卷人四、电动操作隔离开关控制回路如下图所示,试分析跳、合闸操作时控制回路的工作过程。
山东大学发电厂变电所控制课程试卷(A)学年学期得分阅卷人五、下图为ZC-23型冲击继电器构成的中央事故信号电路。
试说明事故信号的启动、复归及重复动作的原理。
得分阅卷人六、发电机出口断路器和母联断路器同步电压引入电路如下图所示。
试分析系统侧和待并侧电压是如何引入到同步电压小母线上的。
山东大学发电厂变电所控制课程试卷(A)学年学期得分阅卷人七、利用两只单相有功功率表可以测量三相三线制电路的有功功率,试画出其接线图并说明测量原理。
(两只功率表的电流线圈分别接到A、C两相)得分阅卷人八、储能电容器检查装置如下图所示。
试说明电容器电压和电容量的检查方法。
山东大学发电厂变电所控制课程试卷(A)学年学期得分阅卷人一、6~10kV线路过电流保护展开接线图如下图所示。
1.试说明图中的主要元件及其功能。
2.根据展开接线图,简要说明6~10kV线路过电流保护装置的动作过程。
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术基础试卷及答案8套
数字电子技术基础试卷及答案8套(共29页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
FM2M1 F0 00 1111三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
23123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-14BCCPAEpE T LDDQ0Q1 Q3Q2 74LS163 Rd1M&1计数脉冲1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C、V01、A、B、C的波形。
并计算出V01波形的周期T=。
56数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
(C卷)山东大学发电厂变电所控制课程试卷含答案(A4版)
山东大学发电厂变电所控制课程试卷(C)一、简述电流互感器常见的接线方式及适用场合。
1.单相接线方式只在一相中接入电流互感器,反映被测相电流。
适用于测量三相对称负载的一相电流、变压器的中性点零序电流。
2.三相星形接线方式在三相电路中各接入一只电流互感器,二次绕组按星形连接,可用于负荷平衡和不平衡的电路中测量三相电流、有功功率、无功功率、电能等。
3.两相星形(不完全星形)接线又称V形接线。
两个电流互感器分别接在A相和C相。
这种接线方式广泛应用于中性点不直接接地系统中的测量和保护回路,可测量三相电流、有功功率、无功功率、电能等,能反应相间故障电流,不能完全反应接地故障。
4.零序接线三个同型号的电流互感器并联接入仪表或继电器,流入仪表的电流等于三相电流之和,它反映的是零序电流之和,因此专用于零序保护。
二、音响监视的单灯制断路器控制回路如下图所示,试简述其断路器位置状态的判断方法。
单灯制控制回路,需由灯光(平光或闪光)及控制开关SA手柄的位置来共同确定断路器QF的位置状态。
断路器位置状态的判断方法为:1)手动合闸。
SA在“合闸后”位,其触点20-17通,2-4通,合闸位置继电器KCC的常开触点闭合,灯发平光,则表明QF手动合闸;2)自动跳闸。
SA在“合闸后”位,其触点13-14通;如有事故发生,则保护使QF自动跳闸,合闸位置继电器KCC的常开触点断开,跳闸位置继电器的KCT常开触点闭合,信号灯发闪光,表明QF自动跳闸;3)手动跳闸。
SA在“跳闸后”位,其触点1-3通,14-15通,经KCT常开触点,信号灯发平光,表明QF手动跳闸;4)自动合闸。
SA在“跳闸后”位,其触点18-19、1-3通,若自动装置动作,K1触点闭合,断路器合闸,则合闸位置继电器KCC的常开触点闭合,信号灯发闪光,表明QF自动合闸。
三、MK-9T型隔离开关位置指示器的接线图和位置模拟图如下图所示,试简述其工作原理。
每个隔离开关都有一对常开、常闭触点和一对位置线圈,以QS1为例来说明位置指示器的动作原理。
数字电子技术试卷3套含答案(大学期末复习资料).docx
200 X〜200 X学年考试试题一、填空题(每空1分,共20分)1、数字电路中并驾齐驱的两大分支是___________ 电路和 __________ 电路。
2、主从型JK触发器的特征方程°n+i= __________________ ;主从型JK触发器的功能有_______ 、________ 、 _______ 和________ 四种。
3、已知电路结构求解功能的过程称为_________ ;已知功能求解电路结构的过程称为_______ o4、只能存入固定数据,不能写入数据的半导体器件是_________________ , 这种器件中存储的数据可以长期 _____________ ,即使断电也不会 ________ 数据。
5、为使采样后的信号能够不失真的恢复原样,釆样频率沧至少应满足是被采样信号最高频率九ax的两倍。
这一结论称为______ 定理。
6、在一个CP=1期间,电路中的输出信号随着输入信号发生多次翻转的现象称为_______ o具有这种现象的触发器是___________ 触发器。
7、(64.5)!()=()2=()16=()88、施密特触发器具有______ 特性;555定时器是一种_______ 混合电路。
二、判断下列说法的正确与错误(每小题1分,共8分)1、数字电路最大的特点就是具有记忆性。
()2、竞争冒险中凡电压毛刺为高电平时,均称为1冒险。
()3、数值译码器的输入量是十进制,输出量是二进制。
()4、仅具有翻转功能的触发器是T触发器。
()5、74LS90和74LS163都是具有自启动能力的集成计数器。
()6、集成电路74LS138是一个4线-10线的译码器。
()7、多谐振荡器输入三角波,输出可转换成方波。
()8、模5计数器至少需用两位触发器构成。
()三、选择题(每小题2分,共20分)1、由与非门组成的基本RS触发器不允许输入的变量组合g•斥是()A、00B、01C、10D、112、仅具有保持和翻转功能的触发器是()A、JK触发器B、D触发器C、T触发器D、同步触发器3、八输入端的编码器按二进制编码时,其输出端的个数是()A、2个B、3个C、4个D、6个4、用8421 BCD码作为代码的计数器,至少需要的触发器个数是()A、2个B、3个C、4个D、5个5、按触发方式的不同,双稳态触发器可分为()A、高电平触发和低电平触发B、电平触发或边沿触发C、上升沿触发和下降沿触发D、输入触发和时钟触发6、四位移位寄存器构成扭环形计数器时,可构成()计数器。
数电期末考试题及答案
数电期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的输出为高电平的条件是:A. 所有输入都为高电平B. 至少一个输入为高电平C. 所有输入都为低电平D. 至少一个输入为低电平答案:A2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 运算速度快C. 体积小D. 功耗大答案:D3. 在数字电路中,一个触发器的输出状态由以下哪个因素决定?A. 当前输入B. 过去的输入C. 外部控制信号D. 以上都是答案:D4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有反馈回路D. 输出状态随输入状态变化而变化答案:B5. 一个D触发器的输出Q与输入D的关系是:A. Q始终等于DB. Q始终等于D的反相C. Q在时钟上升沿等于DD. Q在时钟下降沿等于D答案:C6. 在数字电路中,一个计数器的输出在每个时钟脉冲后:A. 增加1B. 减少1C. 保持不变D. 随机变化答案:A7. 一个7段显示器可以显示多少个不同的数字?A. 7B. 10C. 16D. 64答案:B8. 以下哪个逻辑门不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D9. 在数字电路中,一个寄存器的主要用途是:A. 存储数据B. 放大信号C. 产生时钟信号D. 进行算术运算答案:A10. 以下哪种类型的存储器是易失性的?A. ROMB. RAMC. EPROMD. EEPROM答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“或”运算的输出为低电平的条件是_______。
答案:所有输入都为低电平2. 一个完整的数字系统通常包括_______和_______两个部分。
答案:输入/输出系统、中央处理单元3. 在数字电路中,一个D触发器的输出Q在时钟信号的_______沿更新。
答案:上升4. 一个4位的二进制计数器能够表示的最大数值是_______。
山东大学网络教育数字电子技术基础期末考试复习题
7 数字电子技术基础 模拟卷1
一、单项选择题
1、将十进制数56转换成8421BCD 码应是: ( )
A 、(56)10= (0011 1000)8421BCD
B 、(56)10= (0011 1001)8421BCD
C 、(56)10= (0101 1000)8421BC
D D 、(56)10= (0101 0110)8421BCD
2、使晶体三极管工作于饱和区的电压条件是: ( )
A 、发射结正偏,集电结反偏
B 、发射结反偏,集电结反偏
C 、发射结正偏,集电结正偏
D 、发射结反偏,集电结正偏
3、只有当两个输入变量的取值相同时,输出才为1,否则输出为0,这种逻辑关系叫做: ( )
A 、同或
B 、与非
C 、异或
D 、或非
4、在功能表中×的含义是: ( )
A 、表示高电平
B 、表示低电平
C 、高低电平都不可以
D 、高低电平都可以
5、下列4个电路中能实现AB L 逻辑关系的是: ( )
L A
A ≥1&
B B B A L
1
L =1B A =1
A B C D
6、TTL 门电路理论上的逻辑低电平为: ( )
A 、0V
B 、0.3V
C 、1.4V
D 、1.8V
7、下列电路中不属于时序逻辑电路的是: ( )。
潍坊学院成人教育数字电子技术C试卷试题及参考答案
第 1 页 共 2 页
四选一B
C A0
A1
MUX F1D0 D1 D2 D3S
1A
A TG
VDD
=1F2
B
潍坊学院成人教育《数字电子技术》试卷C 卷试题及参考答案
一、填空题:(每小题4分,共20分)
1、把十六进制数(3BE5.97D )16转换成二进制数为____________。
2、逻辑代数的三个重要规则是_______,_________,_________.
3、当TTL 门直接作CMOS 门电路的负载时,TTL 门输出逻辑有可能出错,原因是 ________________.
4、单稳态触发器可将输入的触发脉冲变换为宽度和幅度都符合要求的____脉冲。
5、等式F (ABCD )=A B ⊕D C 的对偶式是 F=____________. 二、分析图1所示逻辑电路的功能,写出逻辑表达式和真值表。
(10分)
三、写出图示电路的输出表达式。
(每题7分,共14分) 1、 2、
四、计算题(共56分) 1、在图2示的施密特触发器中,已知R 1=10K Ω,R 2=30K Ω,G 1、G 2为CMOS 反相器,V DD =15V ,(设反相器的V TH =1/2V DD ,V OH =V DD ,V OL =0)(16分) ①、计算施密特触发器的V T+,V T-,ΔV T ②、根据输入信号画输出信号波形。
图2
2、使用一片3线-8线译码器和少量门设计一个可控半加/半减器,设K 为控制端,K=0
t
R1R21
1vo
51015。
山东大学网络教育期末考试试题及答案-数字电路基础(C)
共 2 页 (第 1 页)
数字电路基础C
一、
1、数制转换(其中B 表示二进制,D 表示十进制,H 表示十六进制)
1)(1011.101)B= ( )D
2)(3F)H = ( )D
3)(0.8125)D = ( )B
4)(173)D = ( )H
2、利用逻辑代数的基本公式和常用公式化简下列各式:
5)=
+)(B A B A
6)=++C B C A AB
7)=++)(B A AB
8)C AB C B BC A AC +++=
二、双互补对和反相器引出端如图所示,试连接成3输入端或非门。
三、试分析如图所示逻辑电路的功能,写出逻辑表达式和真值表。
四、试用三个3输入端与门,一个或门和数个非门实现语句“A>B ”,A 和B 均为两位
二进制数。
五、电路如图所示,写出输出方程,驱动方程,状态方程,列出状态表,画出状态图,
并确定逻辑功能。
共 2 页(第2 页)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
试题C
一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,
每小题2分,共20分)
1.将十进制数(18)10转换成八进制数是[ ]
①20 ②22
③21 ④23
2. 三变量函数
()BC
A
C
B
A
F+
=
,
,的最小项表示中不含下列哪项[ ]
①m2 ②m5
③m3 ④m7
3.一片64k×8存储容量的只读存储器(ROM),有[ ]
①64条地址线和8条数据线②64条地址线和16条数据线
③16条地址线和8条数据线④16条地址线和16条数据线
4.下列关于TTL与非门的输出电阻描述中,正确的是[ ]
①门开态时输出电阻比关态时大②两种状态都是无穷大输出电阻
③门关态时输出电阻比开态时大④两种状态都没有输出电阻
5.以下各种ADC中,转换速度最慢的是[ ]
①并联比较型②逐次逼进型
③双积分型④以上各型速度相同
6. 关于PAL器件与或阵列说法正确的是[ ]
①只有与阵列可编程②都是可编程的
③只有或阵列可编程④都是不可编程的
7. 当三态门输出高阻状态时,输出电阻为[ ]
①无穷大②约100欧姆
③无穷小④约10欧姆
8.通常DAC中的输出端运算放大器作用是[ ]
①倒相②放大
③积分④求和
9. 16个触发器构成计数器,该计数器可能的最大计数模值是[ ]
①16 ②32
③162④216
10.一个64选1的数据选择器有()个选择控制信号输入端。
[ ]
① 6 ② 16 ③ 32 ④ 64
二、填空题(把正确的内容填在题后的括号内。
每空1分,共15分。
)
1.已知一个四变量的逻辑函数的标准最小项表示为
()()13,11,9,8,6,4,3,2,0,,,m d c b a F ∑=,那么用最小项标
准表示=*
F ,以及=F ,使用最大项
标准表示=F ,以及
=F 。
2.具有典型实用意义的可编程逻辑器件包括 , , , 。
3.为了构成4K ×16bit 的RAM ,需要 块1K ×8bit 的RAM ,地址线的 高 位作为地址译码的输入,地址译码使用的是 译码器。
4.在AD 的量化中,最小量化单位为Δ,如果使用四舍五入法,最大量化误差为 Δ,如果使用舍去小数法,最大量化误差为 Δ。
5.如果用J-K 触发器来实现T 触发器功能,则T,J,K 三者关系为 ;如果要用J-K 触发器来实现D 触发器功能,则D,J,K 三者关系为 。
三、 简答题(每小题5分,共10分)
1.用基本公式和定理证明下列等式: ()ABC BC A C AB B C AB ++=+
2.给出J-K 触发器的特征方程,状态转移真值表,状态转移图。
四、
分析题(25分)
1.8选1数据选择器CC4512的逻辑功能如表4.1所示。
试写出图4.1所示电路输出端
F 的最简与或形式的表达式。
(9分)
表4.1 CC4512功能表
2. 如图4.2电路由CMOS 传输门构成。
试写出输出端的逻辑表达式。
(8分)
图4.2
3. 试分析图4.3所示时序电路。
(8分) (1) 该电路是同步的还是异步的?
(2) 列出状态转移表和画出状态转移图,并说明电路的逻辑功能。
五、设计题(30分)
1. 设计一个PLA 形式的全减器。
设A 为被减数,B 为减数,C 为低位借位,差为D ,向
高位的借位为CO 。
完成对PLA 逻辑阵列图的编程。
(10分)
图5.1 PLA 逻辑阵列图
2. 试用555定时器设计一个多谐振荡器,要求输出脉冲的振荡频率为500 Hz ,占空比等
于60%,积分电容等于1000 pF 。
(10分) (1)画出电路连接图; (2)画出工作波形图; (3)计算R 1、R 2的取值。
3. 用中规模集成十六进制同步计数器74161设计一个13进制的计数器。
要求计数器必须
包括状态0000和1111,并且利用CO 端作13进制计数器的进位输出。
74161的功能表如下,可以附加必要的门电路(10分)
图5.2。