数字电子技术试题库

合集下载

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有()根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术试题(1-5章)

数字电子技术试题(1-5章)

第1章 数制和码制一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。

2.数制转换:(35)10 =( )2 =( )8 =( )16。

3.数制转换:(251)8 =( )2 =( )16 =( )10。

4.数制转换:(4B )16 =( )2 =( )8 =( )10。

5.数制转换:(69)10 =( )2 =( )16 =( )8。

6.将二进制数转换为等值的八进制和十六进制数(10011011001)2 =( )8 =( )16。

7.将二进制数转换为等值的八进制和十六进制数(1001010.011001)2 =( )8 =( )16。

一、填空题答案:1.26、32、1A ;2.100011、43、 23;3.10101001、A9、169;4.1001011、113、75;5.1000101、45、105;6.2331、4D9;7.112.31、4A.64。

第2章 逻辑代数基础一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。

2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。

3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。

4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。

5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。

6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。

7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。

一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=;3. ()()()()Y AB BC AC ''''=; 4. Y A '=;5.1Y =; 6.1Y =; 7.Y A B =+。

数字电子技术试题库和答案解析

数字电子技术试题库和答案解析

数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。

A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。

A .15B .8C .7D .17. 随机存取存储器具有( )功能。

A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。

数字电子技术试题库及答案

数字电子技术试题库及答案

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

数字电子技术基础自制题库

数字电子技术基础自制题库

数字电子技术基础试卷试题1一、单项选择题(每小题1分,共15分)1.一位十六进制数可以用多少位二进制数来表示?( C )A. 1B. 2C. 4D. 16 2.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。

9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )A.4B.10C.1024D.10013.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.3214.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ; 二、多项选择题(每小题1分,共5分)16.以下代码中,为无权码的是( C )( D )A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码 17.当三态门输出高阻状态时,以下说法正确的是( A )( B )A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动18.已知F=A B +BD+CDE+A D ,下列结果正确的是哪几个?( A )( C )A.F =D B A +B.F =D B A )(+C.F =))((D B D A ++D.F =))((D B D A ++19.欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入端为以下哪几种情况?( A )( B )( D )A.J =K =0B.J =Q ,K =QC.J =Q ,K =QD.J =Q ,K =0 20.关于PROM 和PAL 的结构,以下叙述正确的是( A )( D )A.P R O M 的与阵列固定,不可编程B.P R O M 与阵列、或阵列均不可编程C.P A L 与阵列、或阵列均可编程D.P A L 的与阵列可编程 三、判断改错题(每小题2分,共10分)21. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

数字电子技术题库及答案

数字电子技术题库及答案

数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。

A .15B .8C .7D .17. 随机存取存储器具有( )功能。

A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。

数字电路试题五套(含答案)

数字电路试题五套(含答案)

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。

3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。

试用74LS138和与非门实现此功能的逻辑电路。

(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。

数字电子技术试题和答案

数字电子技术试题和答案

一、填空题 (16分)1.( 1分) 一个10位地址码、8位输出的ROM ,其存储容量为 。

2.( 1分) 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y应为 。

3.( 1分) 如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。

4.( 1分) 在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是 。

5.( 1分) 集成十进制计数器74160,初态为1001,经过6个CP 脉冲作用后的状态为 。

6.(1分) 4位D/A 转换器当输入数字量1000时,输出电压为5V 。

若输入数字量0100时,则输出电压为 V 。

7.( 1分) C A AB Y +=,Y 的最简与或式为 。

8.( 1分) 74LS148是驱动共阴数码管的显示译码器,当输入A 3A 2A 1A 0为0010时,输出abcdefg 的逻辑状态为 。

9.( 1分) 电路如图1,电路的逻辑表达式F 。

图1 图210.(1分) 由555定时器组成的电路如图2,回差电压是 V 。

11.(1分) 四输入TTL 或非门,在逻辑电路中使用时,有2个输入端是多余的,应将多余端接 。

图3 图412.(1分) 图3电路中,F 的与或式是 。

13.(1分) 图4电路中,复位端是 端。

14.(1分) 表达式C B C B A F+=能否产生竞争冒险 。

15.(1分) 表达式C AB F +=,用与非门实现的表达式是 。

16.(1分) 高电平的噪声容限越大,表明与非门输入高电平时抗干扰能力越 。

二.( 10分) 化简题用卡诺图法化简函数,写出它们的最简与或表达式。

1.()()∑=10,8,5,2,0,,,m D C B A Y ,约束条件0=+CD AB 2.C B A D A B A D C AB CD B A F ++++=三.作图题(6分) 电路如图所示,请画出在输入信号A 、B 作用下,输出Q 的波形。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”门的输出为高电平的条件是:A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有存储功能D. 电路结构简单答案:B3. 在数字电路中,一个D触发器的初始状态为Q=0,当输入D=1时,触发器的输出Q变为:A. 0B. 1C. 保持不变D. 无法确定答案:B4. 以下哪个不是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,一个JK触发器的J=0,K=1时,触发器的状态会发生:A. 保持不变B. 翻转C. 置0D. 置1答案:B6. 下列哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码C. 十进制编码D. 奇偶校验码答案:C7. 在数字电路中,一个计数器的计数范围是2^n,那么该计数器的位数是:A. nB. n-1C. n+1D. 2n答案:A8. 一个4位的二进制计数器,从0000开始计数,当计数到1111时,下一个状态是:A. 0000B. 1000C. 0001答案:A9. 在数字电路中,一个移位寄存器的移位方向是:A. 左移B. 右移C. 双向移位D. 随机移位答案:C10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. 与非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3输入的或门,当输入为100时,输出为________。

答案:12. 如果一个触发器的Q输出为0,那么它的非Q输出为________。

答案:13. 在数字电路中,一个T触发器的T输入为1时,触发器的状态会________。

答案:翻转4. 在数字电路中,一个同步计数器的计数速度比异步计数器的计数速度________。

(完整版)数字电子技术试题及答案(题库)

(完整版)数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术试题库和答案解析汇总

数字电子技术试题库和答案解析汇总

数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。

A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。

A .15B .8C .7D .17. 随机存取存储器具有( )功能。

A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。

数字电子技术基础题库及答案

数字电子技术基础题库及答案

试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。

2.在逻辑电路中,三极管通常工作在和状态。

3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。

5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。

6.单稳态触发器有两个工作状态和,其中是暂时的。

7.一般ADC的转换过程由、、和4个步骤来完成。

8.存储器的存储容量是指。

某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。

(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。

()2.寄存器属于组合逻辑电路。

()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。

()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。

( )5.PLA 的与阵列和或阵列均可编程。

( )6.八路数据分配器的地址输入(选择控制)端有8个。

( )7.关门电平U OFF 是允许的最大输入高电平。

( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。

( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。

A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。

A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。

A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。

A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。

《数字电子技术》试题库1

《数字电子技术》试题库1

数字电子技术一.选择题(每小题1.5分) 第一章:1.正逻辑是指( )A.高电平用“1”表示,低电平用“0”表示B.高电平用“0”表示,低电平用“1”表示C.高电平、低电平均用“1”或“0”表示2.8421BCD 码01100010表示十进制数为( ) A.15 B.98 C.62 D.423. 若1101是2421码的一组代码,则它对应的十进制数是( )A.9B.8C.7D.6第二章:1. 下列各式中哪个是四变量A 、B 、C 、D 的最小项?( ) A.A′+B′+C B.AB′C C.ABC′DD.ACD2. AB+A 'C+( )=AB+A 'CA.A C 'B.B 'CC.ACD.BC3. F=A (A '+B )+B (B+C+D )=( )A.BB.A+BC.1D.C 4.AB C '+A D '在四变量卡诺图中有( )个小格是“1”。

A. 13 B. 12 C. 6 D. 5 5. A ⊕1⊕0⊕1⊕1⊕0⊕1=( )。

A. AB.A 'C. 0D. 1 6. F(A ,B ,C)的任意两个最小项之积=( )A. 0B. 1C. ()ABC 'D. ABC7.已知函数F 1=(A ⊕B)C+AB,F 2=AB+AC+BC ;试问F 1与F 2的关系是( ) A.相等 B.反演 C.对偶 D.不相关 8. 下列逻辑等式中不成立的是( ) A .()A B '+=A B ''B.()AB '=A B ''+C.A '+AB=A+BD.A+AB=A9. 某函数卡诺图中有4个“1”几何相邻,合并成一项可消去( )个变量。

A. 1 B. 2 C. 3 D. 4 第三章:1.当TTL 与非门的输入端悬空时相当于输入为( ) A.逻辑0B.逻辑1C.不确定D.0.5V2.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有( )结构,否则会产生数据冲突。

数字电子技术试题及答案

数字电子技术试题及答案
四、分析如图 16所示电路,写出其真值表和最简表达式。(10分)
五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图) (10分)
六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路 (10分)
一、填空题 :

AB
两 , 一
多谐振荡器
同或 , 与非门 , 或门
二、选择题:
1. D 2. B 3. D 4. B 5. A
6. C 7. C 8. C 9. C 10. B
三、 1. 2.
四、 1.
2. , , ,
五、
六、同步六进制计数器,状态转换图见图 20。
图 20
七、 , , ,波形如图 21 所示
7. 当时序逻辑电路存在无效循环时该电路不能自启动()
8. RS触发器、JK触发器均具有状态翻转功能( )
9.D/A的含义是模数转换( )
10.构成一个7进制计数器需要3个触发器( )
三.计算题(5分)
如图所示电路在Vi=和Vi=5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。
74LS138的逻辑功能表
输 入
输 出
S1
A2A1A0
0
X
XX X
1 1 1 1 1 1 1 1
X
1
XX X
1 1 1 1 1 1 1 1
1
0
0 0 0
0 1 1 1 1 1 1 1
1
0
0 0 1
1 0 1 1 1 1 1 1
1
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电了技术一、请对下列函数化简1、F i=AC+AB+BC+ACD解:由A+AB=A+B得出2、F, AB BC BC ABA AB AC C C ilCD BCE A BC A)AB3、F,ABC ABC BC ABC ABC AB解:_(ABC△B)_(ABC_ BC)_(ABC ABC)4. F2A A R AC B^D A C CD BCE BCG BCF 解:5、F4(AB,C,D) AB AC ABD ACD CD解:6、F2=AB+C+ACD+BCD解:F3=ABD+ABC+BCD+ABCD+ABCD (用卡诺图化简)解:所以:10则,最后:F 3=AB C +ABC +BCD +BCD & F 3(AB,C,D) m (1,5,6,7,11,12,13,15)解:9、F 3(A,B,C,D)m(0,3,4,6,7,9,12,14,15)(用卡诺图化简)解:(AB BC AC) (CD DA CA) BC CD12、5AB B m(0,6D1115)B C^(1CD,9,10,12,1314)(用卡诺图化简)AB BC CD DA BC(D D )CD(B B)AB BC CD DA BCDBCD CDB CD BF 3BC BD ACD ACD ABCD10、F 4(A 、B 、C 、D )=M (2、4、 5、6、7、11、12、14、 15) (用卡诺图化简)所以, 卡诺图为:01 11 1001 1110111 1 1 1111所以F 4=AB+BD+ACD+ACD11、F 2AB BC CD DA CA AC BC CD 则最后结果:CD 00 AB00、请把下列真值表转换成逻辑图解:由真值表可以得出函数表示为: 对其化简得: 画出逻辑图:三、选择题:1、 下列表达式中不存在竞争冒险的有CD 。

2、 若在编码器中有50个编码对象,则要求输出二进制代码位数为B 位.6C3、逻辑函数中F=AB+CD 的真值表中,F = 1的个数有(D )CDAB 00 01 11 10最后结果:F 4 A BD CA、2B、4C、16D、74、一个16选一的数据选择器,其地址输入(选择控制输入)端有C 个.2 C5、下列各函数等式中无冒险现象的函数式有DA. F BC AC ABB. F AC BC ABC. F AC BC AB ABD.F B C AC A B BC AB ACE.F BC AC AB AB6、一个16选1的数据选择器,其地址输入端有(: A)A、4B、3C、2D、17、函数F AC AB BC,当变量的取值为ACD时,将出现冒险现象。

=C=1=C=0CA=1,C=0=0 ,B=0&四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y= A 。

A A1A0X0 A1A0X1 A1A0X2 A1A0X3B A l A0 X0C A1A0X1D A1A0X39、一个8选一数据选择器的数据输入端有 E 个。

.2 C10、触发器是一种(B)A、单稳态电路B、双稳态电路C、三态电路D、无稳态电路11、在下列逻辑电路中,不是组合逻辑电路的有—D_。

A.译码器B.编码器C.全加器D.寄存器12、八路数据分配器,其地址输入端有C个。

.2 C13、摩尔型时序电路的输出(B)A、仅与当前外输入有关B、仅与内部状态有关C、与外部输入和内部状态均有关D、与外部输入和内部状态无关14、组合逻辑电路消除竞争冒险的方法有AB 。

A. ?修改逻辑设计B.在输出端接入滤波电容C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰15、101键盘的编码器输出 C 位二进制代码。

.6 C16、用三线-八线译码器74LS138实现原码输出的8路数据分配器,应ABC 。

A. ST A=1,ST B=D,ST C =0B. ST A=1,ST B=D,ST C =DC.ST A=1,ST B=0,ST C =DD. ST A=D,ST B=0,ST C=017、钟控RS触发器的触发时刻为(A )A、CP= 1期间B、CP = 0期间C、CP上升沿D、CP下降沿18、以下电路中,加以适当辅助门电路,AB 适于实现单输出组合逻辑电路。

A.二进制译码器B.数据选择器C.数值比较器D.七段显示译码器19、用四选一数据选择器实现函数Y=A1A°AIA O,应使 A 。

=D 2=0,D 1=D 3=1 =D 2=1,D1=D 3=0=D 1=0,D2=D 3 = 1 =D 1 =1,D2=D 3=020、四位二进制减法计数器的初始状态为1001,经过100个CP时钟脉冲后的状态是(D )A、1100B、0100C、1101D、010121、用三线-八线译码器74LS138和辅助门电路实现逻辑函数 丫= 应 A 。

A.用与非门,丫= 丫0丫1丫4丫5丫6丫7B.用与门,丫二丫2丫3C.用或门,丫二丫2丫3D.用或门,丫=丫° 丫| 丫4丫5丫6丫722、脉冲整形电路有BC 。

A.多谐振荡器B.单稳态触发器C.施密特触发器定时器 23、多谐振荡器可产生 BA.速度高B.电路简单C.振荡频率稳定 D.输出波形边沿陡峭26、 TTL 单定时器型号的最后几位数字为A 。

.556C27、 连续异或1985个1的结果是(B ) A 、0B 、1C 、不唯一D 、逻辑概念错误28、 555定时器可以组成 ABC 。

A.多谐振荡器B.单稳态触发器C.施密特触发器触发器29、用555定时器组成施密特触发器,当输入控制端 CO 外接10V 电压时,回差电压 为B 。

A 2 A 2AA.正弦波B.矩形脉冲C.三角波D.锯齿波24、组合电路的特点是(D ) A 、含有记忆性元器件 C 、电路输出与以前状态有关 25、石英晶体多谐振荡器的突出优点是B 、输出、输入间有反馈通路 D 、全部由门电路构成C 。

29、逻辑函数F A (A B) ( A)A、BB、A c、A B D、AB AB30、以下各电路中, B 可以产生脉冲定时。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器31、在下列(D )输入情况下,与运算的结构等于逻辑0A、全部输入为0B、任意输入为0C、仅有一个输入为0D、全部输入为1四、名词解释1、最小项------在N个变量的逻辑函数中,M是包含了N个因子的乘积项,而且这N 个变量均以原变量或反变量的形式只在M中出现一次,则M是该组变量的最小项。

2、逻辑图------用常用和基本的逻辑符号,表示函数变量之间的运算关系,这样的图叫作逻辑图3、反演规则------把原函数中的“与”换成“或”;把“或”换成“与”;把“ 0”换成“ 1 ”;把“ 1”换成“ 0 ”;把“原变量”换成“反变量”;把“反变量”换成“原变量。

这样的规则称为反演规则。

4、约束项——不会出现的变量取值所对应的最小项,叫做约束项5、时序电路--- 电路在任何时刻的稳定输出,不仅与电路的当前输入量有关,还与电路原来的状态有关,这样的电路叫做逻辑时序电路,简称:时序电路6、与逻辑关系------当决定一件事件是否发生的各个条件都具备时,事件才发生,这样的因果关系叫做与逻辑关系。

7、组合电路电路在任何时刻的稳定输出,只与电路的当前输入量有关,这样的电路叫做组合电路。

8逻辑代数------逻辑关系是指反映事物之间的因果关系,把这种关系用数学工具表示出来,就叫做逻辑代数。

9、对偶规则------把原函数中的“与”换成“或”;把“或”换成“与”;把 成“ 1 ”;把“1”换成“ 0 ”这样的规则称为对偶规则。

10、 真值表------把所有变量的各种取值和所对应的函数值以表格的形式全部列举出来 以表示变量与函数之间的关系,这样的表格叫做真值表。

11、 代入规则 ——可以用同一个表示式去代替原来等式两边的同一个变量后,式子仍 然是成立的。

CP序电路分析)解: 1、写方程式 1)、时钟万程: 2)、输出万程:Q 〔n将驱动方程组分别代入相应触发器的特性方程)Q 20 ”换五、分析题:请分析些图所示的电路功能: G2 解: ------------------------------------------------------------------ &1)按照从输入到输出逐渐分析得出表达式: 2)对表达式进行化简 3)根据已化简的表达式B.A 列出真值表Z1G 3A E AB©E 0 0 A 0 E0 1A B1 A B 1 0A 1 E 0 11 0 0 &功能说明以看出空、B 可以看成是两个加数,S 是相加后本位 ABB 4)电路的 (由真值表可 的和,C 是两个卅数相加后向高位的进位。

所以该电路完成的是 “半加器”的功能— 二、请分析如下时序电路的功能,画出状态图和时序图(同步时 Z 33)、驱动万程组 J 2 Q i n2、求状态万程式J oo ------------ o SG42Q 2&c YQ n 1 JQ n KQ n 已知JK 触发器的特性方程为:Q JQKQ6、画有效循环的时序图;(由状态图可以画出 排列顺序:7、电路功能说明有效循环的6个状态分别是0〜5这6个十进制数字的格雷码,并且在时钟 脉冲CP 的作用下,这6个状态是按递增规律变化的,即:000 T 001 T 011 T 111 T 110 T 100 T 000 T …所以这是一个用格雷码表示的六进制同步加法计数器。

当对第6个脉冲计数时,计数器又重新从000开始计数,并产生输出丫二1。

三、请对下列电路图进行分 析,得出它功能:解:由计算列出真值表:Q n 1 RS RQ n 且在CP = 1期间有效六、设计题:1、请用JK 触发器设计一个能产生如下图所示波形的同步时序电路•••有——Q21 1J 2Q 2nK 2Q213、计算Q (;由2Q 的计算结果知道: 4、状态表(如下图所示)5、画出状态图: Q 5Q U「0&”1 Q alQVQ 1n 1 Q ; 1Q 1n 07 Q 1n Q 2n Q 1n 和输(出方程进Q 行计算) Q7Q 01Q72nQo排列顺序:Q i n Q ;Q 2?Q 1nQ (n/Y000 /1 f/0T 001 /0 T 011J /0010/0101100 J 110 /0 J 111/0/1 (a)有效循环(b)无效循环解:由波形图可以看出,每三个 U i 周期等于一个u o 周期,所以应该设计一个三进计数器,可以把作为CP 信号,则可以得出激励表:由驱动方程画出逻辑图:把 00状态带入驱动方程等到的次态是 00,所以没有无效循环,故电路能自启动1 ”;相同时,输出为“ 0”1 —1、所用门电路不限CP 3—2、请用4个两输入端的与非们实现上述电路 解:1.由题意列出真值表:A 、BY 0 0 0 0 1 1 1 0 1 11所以 Y=AB+AB A B 电路为由激励表写出驱动方程:K o 1 2、试设计一个“监测两位输入信号不同” J o Q iKi 12. Y=AB+AB3、请求出下列电路的函数表达式,并画出在给定输入信号所对应的输出信号波形。

相关文档
最新文档