计算机组织与结构复习参考题.(DOC)

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

计算机组织与结构复习参考题1

一、选择题

1.中央处理器(CPU)是指___。

A.运算器B.控制器

C.运算器和控制器D.运算器、控制器和主存储器

2.假定对字符码ll00101做偶校验,没有数据错误,来用做偶校验的字符码是

___。

A.ll001011 B.1ll00101 C.0ll00101 D.ll00l0l0

3.补码运算的特点是符号位___。

A.与数值位分别进行运算B.与数值位一起参与运算

C.要舍去D.表示溢出

4.EPROM是指______。

A.只读存储器

B.读写存储器

C.闪速存储器

D.光擦除可编程只读存储器

5.常用的虚拟存储系统由______两级存储器组成,其中辅存是大容量的磁表面

存储器。

A.cache—主存

B.主存—辅存

C.cache—辅存

D.通用寄存器—主存

6.关于浮点数加、减法,以下论述正确的是___。

A.对阶时较小的数进行左移

B.对阶时较小的数进行右移

C.对阶时大阶向小阶对齐左移

D.对阶时小阶向大阶对齐右移

7.假设寄存器R中的数值为200,主存地址为200和300的地址单元中存放的

内容分别是300和400,则什么方式下访问到的操作数为200 。

A. 直接寻址200

B. 寄存器间接寻址(R)

C. 存储器间接寻址(200)

D. 寄存器寻址R

8.有关逻辑左移中,说法正确的是___ 。

A.数据左移1位,最低位用0补充

B.数据左移1位,最低位用1补充

C.数据左移1位,最高位用原最低位补充

D.数据左移1位,最高位用原最高位补充

9.某计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范

围是______

A. 0~64K

B. 0~64KB

C. 0~32K

D. 0~32kB

10.为确定下一条微指令的地址,通常采用断定方式,其基本思想是______。

A.用程序计数器PC来产生后继微指令地址

B.用微程序计数器μPC来产生后继微指令地址

C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控

制产生后继微指令地址

D.通过指令中指定一个专门字段来控制产生后继微指令地址

11.在流水机器中,控制相关是指___。

A.由转移指令引起的相关 B.先写后读

C.资源使用冲突 D.先读后写

12.若存储周期250ns,每次读出32位,则该存储器的数据传送率为。

A. 8×106字节/秒

B. 8M字节/秒

C.16×106字节/秒

D. 16M字节/秒

13.在一个串行传输系统中,每秒钟可传输80个数据帧,每个数据帧包含1个

起始位、8个数据位和2个结束位,其波特率为 ________,

A. 880B/S

B. 640B/S

C. 880b/S

D. 1640b/S

14.阵列并行处理机主要实现的是。

A.取指级并行 B.译码级并行

C.执行级并行 D.指令内操作步骤并行

15.总线是构成计算机系统的互联机构,是多个系统功能部件之间进行数据传送

的______通道。

A.高速 B.专有 C.特殊 D.公共

二、判断题(正确的在题后括号内划“√”,错误的划“Χ”。)

1.在机器数中,零的原码表示形式是唯一的()。

2.Cache存储器是为解决主存速度满足不了要求发展出来的()。

3.高位多体交叉编址方式:连续地址公布在相同的模块内,而同一模块内的地

址都是连续的()。

4.使编码具有检错和纠错能力的代价是增加了冗余位,比如CRC码()。

5.双符号位补码运算的结果符号位为01,则运算结果负溢出()。

6.微程序存放在主存储器中,微地址存放在程序寄存器PC中()。

7.水平型微指令的直接表示法比编码表示法执行速度快()。

8.利用流水技术容易有效减少每一条指令的执行时间()。

9.Tomasulo算法能解决数据相关性和控制相关性()。

10.标量流水线方式计算机不能对向量数组进行运算()。

三、已知X=(—1101)

2 , Y=(+0011)

2

, 用补码一位乘法(Booth算法)

计算[X*Y]补。

2.若操作码采用固定长度编码,需要多少位?其后继产品需要增加10条指

令,并与原来指令保持兼容,操作码应该扩展到多少位?后10条指令应

怎样编码?

六、设一个具有26位地址和16位字长的主存储器,用8M×8位的存储芯片构成。地址线A,数据线D,读写控制信号端WE,CE为片选控制端,MREQ为CPU 的访存请求信号端。

1.该主存储器能存储多少字节信息?

2.该主存储器需要由多少个8 M×8位存储器芯片构成?

3.需要多少位地址作为芯片选择?

4.完整画出用8 M×8位存储器芯片构成主存储器的逻辑示意图。

用存储器芯片构成主存储器的逻辑示意图

七、(9分)某单总线结构计算机的数据通路如图下所示,读存储器数据到寄存器的指令为 LOAD R1 ,mem (其中mem为内存地址),1.请写出该指令操作在各个机器周期所需的控制信号。2.写出微指令的格式,说明每段代表的含义。

单总线结构计算机的数据通路示意图

八、在一个无序执行按序写回的超标量指令流水线中,如下图所示。将指令的执行过程分为取指、译码、执行、写回四个阶段。取指、译码、写回只需1个机器周期完成。加法器完成执行需要2个机器周期,乘法器完成执行需要3个机器周期,给定地址mem1和mem2的访存操作需要1个机器周期。具有相关专用通路。现有如下6条指令序列:

LOAD R1,mem1 ;I1 M(mem1)存储单元的内容送入R1

ADD R2,R2,R1 ;I2

ADD R3,R3,R4 ;I3

相关文档
最新文档