计算机组成原理单元测试参考答案

合集下载

计算机组成原理第四章单元测试(二)(含答案)

计算机组成原理第四章单元测试(二)(含答案)

计算机组成原理第四章单元测试(二)(含答案)第四章存储系统(二)测试1、32位处理器的最大虚拟地址空间为A、2GB、4GC、8GD、16G2、在虚存、内存之间进行地址变换时,功能部件()将地址从虚拟(逻辑)地址空间映射到物理地址空间A、TLBB、MMUC、CacheD、DMA3、在程序执行过程中,Cache与主存的地址映象是由A、用户编写程序完成B、操作系统完成C、编译系统完成D、硬件自动完成4、某计算机的存储系统由cache和主存组成。

某程序执行过程共访存2000次,其中访问cache缺失(未命中)100次,则该程序执行过程中Cache的命中率为A、80%B、85%C、90%D、95%5、在Cache的地址映射中,若主存中的任意一块均可映射到Cache内任意一行的位置上,则这种映射方法称为A、全相联映射B、直接映射C、2-路组相联映射D、混合映射6、采用虚拟存储器的主要目的是A、提高主存储器的存取速度B、扩大主存储器的存储空间,且能进行自动管理和调度C、提高外存储器的存取速度D、扩大外存储器的存储空间7、虚拟存储器中,程序执行过程中实现虚拟地址到物理地址映射部件(系统)是A、应用程序完成B、操作系统和MMU配合完成C、编译器完成D、MMU完成8、相联存储器是按( )进行寻址访问的存储器A、地址B、内容C、堆栈D、队列9、以下哪种情况能更好地发挥Cache的作用A、程序中存在较多的函数调用B、程序的大小不超过内存容量C、程序具有较好的时间和空间局部性D、递归子程序10、以下关于虚拟存储管理地址转换的叙述中错误的是()A、地址转换是指把逻辑地址转换为物理地址B、一般来说,逻辑地址比物理地址的位数少C、地址转换过程中可能会发生“缺页”D、MMU在地址转换过程中要访问页表项11、假定主存按字节编址,cache共有64行,采用4路组相联映射方式,主存块大小为32字节,所有编号都从0开始。

问主存第3000号单元所在主存块对应的cache组号是A、1B、5C、13D、2912、下列关于MMU的叙述中,错误的是()A、MMU是存储管理部件B、MMU负责主存地址到Cache地址的映射C、MMU参与虚拟地址到物理地址的转换D、MMU配合使用TLB 地址转换速度更快13、下列关于主存与cache地址映射方式的叙述中正确的是()A、全相联映射方式比较适用于大容量CacheB、直接映射是一对一的映射关系,组相联映射是多对一的映射关系C、在Cache容量相等条件下,直接映射方式的命中率比组相联方式有更高的命中率D、在Cache容量相等条件下,组相联方式的命中率比直接映射方式有更高的命中率14、下列关于CaChe的说法中,错误的是()A、CaChe对程序员透明B、CaChe行大小与主存块大小一致C、分离CaChe(也称哈佛结构)是指存放指令的CaChe与存放数据CaChe分开设置D、读操作也要考虑CaChe与主存的一致性问题15、下列关于CaChe的论述中,正确的是A、采用直接映射时,CaChe无需使用替换算法B、采用最优替换算法,CaChe的命中率可达到100%C、加快CaChe本身速度,比提高CaChe命中率更能提升存储系统的等效访问速度D、CaChe的容量与主存的容量差距越大越能提升存储系统的等效访问速度16、某计算机系统中,CaChe容量为512 KB,主存容量为256 MB,则CaChe 一主存层次的等效容量为A、512 KBB、256 MBC、256 MB+512 KBD、256 MB - 512 KB17、下列关于Cache的描述中正确的是( )A、Cache存储器是内存中的一个特定区域B、Cache存储器的存取速度介于内存和磁盘之间C、Cache存储器中存放的内容是内存的副本D、Cache中存放正在处理的部分指令和数据18、关于TLB和Cache,下面哪些说法中正确的是( )A、TLB和Cache中存的数据不同B、TLB 访问缺失(miss)后,可能在Cache中直接找到页表内容C、TLB miss会造成程序执行出错,但是Cache miss不会D、TLB和Cache都采用虚拟地址访问19、在下列因素中,与Cache的命中率有关的是( )A、Cache块大小B、Cache的总容量C、主存的存取时间D、替换算法20、下面有关Cache的说法中正确的是( )A、设置Cache的目的,是解决CPU和主存之间的速度匹配问题B、设置Cache的理论基础,是程序访问的局部性原理C、Cache与主存统一编址,Cache地址空间是主存的一部分D、Cache功能均由硬件实现,对程序员透明21、下列关于存储系统的描述中正确的是( )A、每个程序的虚地址空间可以远大于实地址空间,也可以远小于实地址空间B、多级存储体系由cache、主存和虚拟存储器构成C、Cache和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理D、当Cache未命中时,CPU以直接访问主存,而外存与CPU之间则没有直接通路22、下列关于TLB、cache和虚存页(Page)命中组合情况中,一次访存过程中可能发生的是( )A、TLB命中、cache命中、Page命中B、TLB未命中、cache命中、Page命中C、TLB未命中、cache未命中、Page命中D、TLB未命中、cache命中、Page未命中23、下列RAID组中需要的最小硬盘数为3个的是()A、RAID 1B、RAID 3C、RAID 5D、RAID 1024、下列RAID技术中采用奇偶校验方式来提供数据保护的是()A、RAID 1B、RAID 3C、RAID 5D、RAID 1025、在请求分页存储管理方案中,若某用户空间为16个页面,页长1 K B,虚页号0、1、2、3、4对应的物理页号分别为1、5、3、7、2。

计算机组成原理试题及答案

计算机组成原理试题及答案

计算机组成原理试题及答案一、选择题。

1. 下列哪个是计算机组成原理的基本概念?A. 数据结构。

B. 操作系统。

C. 计算机体系结构。

D. 算法。

答案,C。

2. 计算机组成原理的核心是什么?A. 中央处理器。

B. 内存。

C. 输入输出设备。

D. 总线。

答案,A。

3. 下列哪个不是计算机组成原理中的主要部件?A. 控制单元。

B. 运算器。

C. 存储器。

D. 输入设备。

答案,D。

4. 计算机组成原理中,数据和指令在内存中是以什么形式存储的?B. 十进制。

C. 八进制。

D. 十六进制。

答案,A。

5. 计算机组成原理中,控制单元的主要功能是什么?A. 控制数据传输。

B. 进行运算。

C. 存储数据。

D. 输入输出。

答案,A。

1. 计算机组成原理中,CPU的作用是进行数据处理和______。

答案,控制。

2. 内存是计算机中的______存储器。

答案,临时。

3. 计算机组成原理中,总线是连接各个部件的______。

答案,通信线路。

4. 控制单元的主要功能是______。

答案,控制数据传输和处理。

5. 计算机组成原理中,运算器负责进行______运算。

答案,算术和逻辑。

1. 简述计算机组成原理中的冯·诺依曼结构。

答,冯·诺依曼结构是一种计算机体系结构,主要包括存储器、运算器、控制器、输入设备和输出设备等五大部分。

其中存储器用于存储数据和指令,运算器用于进行算术和逻辑运算,控制器用于控制数据传输和处理,输入设备用于接收数据输入,输出设备用于显示处理结果。

2. 什么是指令周期?它与时钟周期有什么关系?答,指令周期是指计算机执行一条指令所需的时间,它包括取指令周期、执行周期和访存周期。

时钟周期是CPU中时钟脉冲的时间间隔,它决定了CPU的工作速度。

指令周期与时钟周期的关系在于,时钟周期是指令周期的基本单位,指令周期是由若干个时钟周期组成的。

四、综合题。

1. 简述计算机组成原理中的存储器层次结构。

答,计算机存储器层次结构包括寄存器、高速缓存、内存和外存等多个层次。

计算机组成原理第七章单元测试(含答案)

计算机组成原理第七章单元测试(含答案)

第七章、系统总线
系统总线测试
1、从信息流的传送效率来看,()工作效率最低。

A、三总线系统
B、单总线系统
C、双总线系统
D、多总线系统
2、系统总线地址的功能是()。

A、选择主存单元地址
B、选择进行信息传输的设备
C、选择外存地址
D、指定主存和I / O设备接口电路的地址
3、计算机使用总线结构的主要优点是便于实现积木化,同时()。

A、减少了信息传输量
B、提高了信息传输的速度
C、减少了信息传输线的条数
D、加重了CPU的工作量
4、IEEE1394的高速特性适合于新型高速硬盘和多媒体数据传送,它的数据传输率最高可以达到()。

A、100 Mb/秒
B、200 Mb/秒
C、400 Mb/秒
D、300 Mb/秒
5、异步控制常用于()作为其主要控制方式。

A、在单总线结构计算机中访问主存与外围设备时
B、微型机的CPU中
C、硬布线控制器中
D、微程序控制器中
6、当采用()对设备进行编址情况下,不需要专门的I/O指令。

A、统一编址法
B、单独编址法
C、两者都是
D、两者都不是
参考答案如下:
1。

计算机组成原理 单元测试 参考答案

计算机组成原理 单元测试 参考答案

《计算机组成原理》单元测试3 试题参考答案一、单项选择题(每题1分,共45分)1、CPU响应中断的时间是______。

A.中断源提出请求 B.取指周期结束C.执行周期结束 D.间址周期结束。

2、下列说法中______是正确的。

A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。

3、DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作______。

A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA4、总线通信中的同步控制是______。

A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存5、以下______是错误的。

A.中断服务程序可以是操作系统模块;B.中断向量就是中断服务程序的入口地址;C.中断向量法可以提高识别中断源的速度;D.软件查询法和硬件法都能找到中断服务程序的入口地址。

6、在中断周期中,将允许中断触发器置“0”的操作由______完成。

A.硬件;B.关中断指令;C.开中断指令;D.软件。

7、水平型微指令的特点是______。

A.一次可以完成多个操作;B.微指令的操作控制字段不进行编码;C.微指令的格式简短;D.微指令的格式较长。

8、以下叙述______是正确的。

A.外部设备一旦发出中断请求,便立即得到CPU的响应;B.外部设备一旦发出中断请求,CPU应立即响应;C.中断方式一般用于处理随机出现的服务请求;D.程序查询用于键盘中断9、DMA接口电路中有程序中断部件,其作用是______。

A.实现数据传送;B.向CPU提出总线使用权;C.向CPU提出传输结束;D.发中断请求。

10、CPU中的译码器主要用于______ 。

A.地址译码;B.指令译码;C.选择多路数据至ALU;D.数据译码。

2020智慧树,知到 计算机组成原理与结构设计 章节测试题完整答案

2020智慧树,知到 计算机组成原理与结构设计 章节测试题完整答案

2020智慧树,知到计算机组成原理与结构设计章节测试题完整答案第一章单元测试1、单选题:运算器的核心部件是______。

选项:A:数据总线B:算术逻辑运算部件C:数据选择器D:累加寄存器答案: 【算术逻辑运算部件】2、单选题:存储器主要用来______。

选项:A:存放程序B:存放微程序C:存放程序和数据D:存放数据答案: 【存放程序和数据】3、单选题:电子计算机的算术/逻辑单元、控制单元及主存储器合称为______。

选项:A:UPB:主机C:ALUD:CPU答案: 【主机】4、单选题:输入、输出装置以及外接的辅助存储器称为______。

选项:A:主机B:外围设备C:存储器D:操作系统答案: 【外围设备】5、单选题:用户与计算机通信的界面是______。

选项:A:应用程序B:外围设备C:文本处理D:CPU答案: 【外围设备】6、单选题:下列______不是输入设备。

选项:A:打印机B:画笔及图形板C:鼠标器D:键盘答案: 【打印机】7、单选题:一片1MB的磁盘能存储______的数据。

选项:A:109字节B:106字节C:220字节D:210字节答案: 【220字节】8、单选题:计算机硬件能直接执行的只能是_____。

选项:A:机器语言B:汇编语言C:机器语言和汇编语言D:符号语言答案: 【机器语言】9、单选题:一个节拍信号的宽度是指_____。

选项:A:时钟周期B:存储周期C:机器周期D:指令周期答案: 【时钟周期】10、单选题:32位的个人计算机,一个字节由______位组成。

选项:A:4B:16C:8D:32答案: 【8】11、判断题:微处理器可以用来做微型计算机的CPU。

选项:A:错B:对答案: 【错】12、判断题:决定计算机运算精度的主要技术指标是计算机的字长。

选项:A:错B:对答案: 【对】13、判断题:计算机总线用于传输控制信息、数据信息和地址信息的设施。

选项:A:错B:对答案: 【对】14、判断题:计算机系统软件是计算机系统的核心软件。

计算机组成原理第五章单元测试(含答案)

计算机组成原理第五章单元测试(含答案)

第五章指令系统测试1、以下四种类型指令中,执行时间最长的是()(单选)A、RR型指令B、RS型指令C、SS型指令D、程序控制类指令2、程序控制类指令的功能是()(单选)A、进行算术运算和逻辑运算B、进行主存与CPU之间的数据传送C、进行CPU和I/O设备之间的数据传送D、改变程序执行的顺序3、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用的寻址方式是( )(单选)A、立即数寻址B、寄存器寻址C、隐含寻址D、直接寻址4、下列属于指令系统中采用不同寻址方式的目的主要是()(单选)A、为了实现软件的兼容和移植B、缩短指令长度,扩大寻址空间,提高编程灵活性C、为程序设计者提供更多、更灵活、更强大的指令D、丰富指令功能并降低指令译码难度5、寄存器间接寻址方式中,操作数存放在()中(单选)A、通用寄存器B、主存C、数据缓冲寄存器MDRD、指令寄存器6、指令采用跳跃寻址方式的主要作用是() (单选)A、访问更大主存空间B、实现程序的有条件、无条件转移C、实现程序浮动D、实现程序调用7、下列寻址方式中,有利于缩短指令地址码长度的是()(单选)A、寄存器寻址B、隐含寻址C、直接寻址D、间接寻址8、假设某条指令的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄存器编号为8,8号寄存器的内容为1200H,地址1200H中的内容为12FCH,地址12FCH中的内容为3888H,地址3888H中的内容为88F9H.则该操作数的有效地址为( ) (单选)A、1200HB、12FCHC、3888HD、88F9H9、假设某条指令的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄存器编号为8,8号寄存器的内容为1200H,地址1200H中的内容为12FCH,地址12FCH中的内容为3888H,地址3888H中的内容为88F9H.则该操作数为( ) (单选)A、1200HB、12FCHC、3888HD、88F9H10、某计算机按字节编址,采用大端方式存储信息。

计算机组成原理:信息表示单元测试与答案

计算机组成原理:信息表示单元测试与答案

1、针对8位二进制数,下列说法中正确的是()。

A.+1的移码等于-127的反码B.0的补码等于-1的反码C.-127的反码等于0的移码D.-127的补码为10000000正确答案:C2、若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法为()码。

A.反B.移C.补D.原正确答案:C3、已知定点整数x的原码为1x n−1x n−2x n−3⋯x0,且,则x>−2n−1,必有()。

A.x n−1=0B. x n−1=1,且x0~x n−2不全为0C. x n−1=1D. x n−1=0,且x0~x n−2不全为0正确答案:A4、已知定点小数x的反码为1.x1x2x3,且x<−0.75,则必有()。

A. x1=0,x2=0,x3=1B. x1=0,x2,x3不全为0C. x1=0,x2=0,x3=0D. x1=15、在整数定点机中,下述第()种说法是正确的。

A.三种机器数均可表示 -1;B.三种机器数均可表示 -1,且三种机器数的表示范围相同;C.三种机器数均不可表示 -1。

D.原码和反码不能表示 -1,补码可以表示 -1;正确答案:A6、在下列机器数()中,零的表示形式是唯一的。

A.原码B.原码和反码C.补码D.反码正确答案:C7、下列数中最小的数是()。

A.(1101001)2B.(52)8C.(30)16D.(133)8正确答案:B8、设X=-0.1011,则X的补为()。

A.1.1001B.1.0101C.1.1011D.1.0100正确答案:B9、若十进制数为37.25,则相应的二进制数是()。

A.100110.01B.100101.1C.100101.01D.110101.01正确答案:C10、下列数中最大的数是()。

A.(96)16B.(227)8C.(10010101)2D.(143)10正确答案:B11、若x的反码=1.1011,则x= ()A.-0.1011B.-0.0100C.0.1011D.-0.0101正确答案:B12、若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。

计算机组成原理第二章单元测试(含答案)

计算机组成原理第二章单元测试(含答案)

第二章单元测试
1、计算机中表示地址时使用
A、无符号数
B、原码
C、反码
D、补码
2、当-1 < x < 0时,[x]补=
A、2+x
B、2-x
C、1-x
D、2-2^-n+x
3、浮点数的表示范围和表示精确度分别取决于
A、阶码的位数和尾数的位数
B、尾数的位数和阶码的位数
C、阶码的编码和尾数的编码
D、机器字长和阶码的位数
4、设G(x) = 1011,某(7,4)码为K1K2K3K4K5K6K7,仅K7出错时进行CRC校验得到的余数为001,当仅K5出错时,进行CRC校验得到的余数为
A、100
B、010
C、011
D、110
5、假设寄存器为8位,用补码形式存储机器数,包括一位符号位,那么十进制数一25在寄存器中的十六进制形式表示为
A、E7H
B、67H
C、99H
D、E6H
6、如果某系统15*4=112成立,则系统采用的进制是
A、6
B、7
C、8
D、9
1。

计算机组成原理:计算机系统概述单元测试与答案

计算机组成原理:计算机系统概述单元测试与答案

一、单选题1、对于第一台电子数字计算机ENIAC,下列描述正确的是()。

A.存储器采用的是磁芯存储器B.中央处理器把运算器和控制器做在同一个芯片中C.基本元器件为体积很大的真空电子管D.采用的是冯若依曼体系结构正确答案:C解析:提出冯若依曼体系结构后,美国军方催促项目尽管结束,所以没有来得及按冯若依曼体系来实现。

2、冯诺依曼关于现代计算机体系的理论贡献中,最重要的一点是( )。

A.采用二进制代码来表示各类信息B.首次提出了存储程序的思想;C.他首次提出了把计算机划分为5个主要部件的结构方案D.提出了指令的并行执行思路;正确答案:B解析: ---这项最重要,因为之前的计算机不能存储程序,这是一个理论突破。

3、下列关于计算机的描述,错误的是( )。

A.第一台微型计算机MCS-4,由intel公司1971年研制成功B.天河系列超级计算机,属于松散偶合型大型多机系统;C.第一台严格意义上的电子计算机,是1946年在宾西法尼亚大学研制成功.D.现代计算机的体系架构,已经彻底不采用冯诺依曼体系正确答案:D解析:现代计算机,特别是微机,仍然还是采用了冯诺依曼体系。

4、我国的计算机起步较晚,为国防科技作出了重大贡献并被誉为“功勋计算机”是( )。

A.大型晶体管计算机109乙B.大型晶体管计算机109丙C.银河系列巨型计算机D.天河系列的超级计算机正确答案:B5、下列关于计算机软硬件系统描述,其中错误的是( )。

A.操作系统是计算机软硬件层次的分界面。

B.计算机系统主要由软件和硬件构成,两者互为依托和补充。

C.指令系统是计算机软硬件层次的分界面。

D.计算机的软硬件功能是逻辑等价的,因此某些软硬件模块可以固化或者软化。

正确答案:A6、通常,计算机的机器字长是由下列因素来确定( )。

A.指令字的长度B.数据字的长度C.内部寄存器的位宽度D.总线的位宽度正确答案:C7、下列关于计算机中“频率”的几个概念描述,其中正确的是( )。

计算机组成原理:CPU子系统单元测试与答案

计算机组成原理:CPU子系统单元测试与答案

一、单选题1、下列对PC寄存器描述,错误的是()A.PC也称为程序指针计数器B.机器指令在存储器中对应的地址码,就是存储在PC之中;C.取指令结束以后,需要修改PC保存的内容,修改量取决于指令字长和存储器的编址方式D.在机器指令中,不能够显式使用PC寄存器正确答案:D2、下列不属于程序状态字PSW中保存的信息是()A.I/O请求标志B.0标志位C. 允许中断标志D.运行模式标志正确答案:A3、下列各项对CPU时序控制信号的表述中,错误的是()A.系统时钟信号是由低频振荡器产生的,它是计算机系统各种时钟信号的基础B.CPU的主频信号由系统时钟信号经过频率放大以后产生C.多周期CPU的指令周期可以只包括1个时钟周期,因此CPI>=1;D.单周期CPU的指令周期只包含1个时钟周期,因此CPI=1;正确答案:C4、下列对CPU控制模式的各种描述,错误的是()A.同步控制方式的特点是各功能部件需要向统一的时序信号对齐,部件之间不需要相互通信,CPU的内部控制通常采用同步控制方式B.异步控制方式没有统一的时序信号,因此CPU各部件之间需要交互应答才能协调一致执行指令C.异步控制方式的硬件结构比同步控制方式更简单。

D.CPU的主频信号,就是同步控制方式时各步操作的时序信号。

正确答案:C5、下列对CPU的发展历程描述,错误的是()A.早期的CPU是由电子管器件组成,体积庞大、功耗高,属于非微处理器B.CPU的发展历程经历了单核时代到多核时代,采用的半导体工艺制程也越来越小C.目前的CPU, 以多核、多线程处理器为主流D.指令流水线技术首次是在INTEL酷睿系列处理器中才开始采用;正确答案:D6、下列关于CISC和RISC的表述,错误的是()A.CISC也称为复杂指令集,特点是指令架构复杂、指令数量庞大、涉及的寻址方式多种多样。

B.RISC也称为精简指令集,特点是指令架构简单、指令数相对较少,寻址方式也较少。

计算机组成原理:存储子系统单元测试与答案

计算机组成原理:存储子系统单元测试与答案

一、单选题1、下列不属于计算机存储体系的是( )A.内存B.CacheC.外存D.寄存器堆正确答案:D2、下列关于主存的描述,错误的是()A.用来存储CPU需要执行的指令和数据B.永久性存放用户的程序和数据C.主存属于半导体动态存储器,需要刷新操作。

D.主存与CPU一起构成主机的主要部件。

正确答案:B3、下列关于虚拟存储器,描述错误的是( )A.指令可以显式地在指令中使用虚拟存储器的地址B.虚拟存储器也是一种存储器,它与主存之间存在对应的地址映射关系。

C.虚拟存储器仅仅是一个逻辑模型,物理形态上不存在。

D.访问内存的速度比访问虚拟存储器快。

正确答案:A4、下列关于存储器的各项叙述,正确的是( )A.静态存储器依靠电容来存储信息,不需要刷新,需要电源供电才能保存信息。

B.动态存储器依靠双稳态电路来存储信息,需要定时刷新C.硬盘属于磁表面存储器,能长期保存数据,读数据的操作是非破坏性读出。

D.移动硬盘是一种半导体存储器,能保存大量的数据。

正确答案:C5、下列对于RAM和ROM,描述错误的是()A.两者都属于半导体存储器类型。

B.两者都采用随机访问方式,访问时间和存储单元的地址码无关。

C.主存属于是一种RAM型的存储器D.可以从ROM存储器读数据,但任何条件下都不能对ROM存储器写入数据。

正确答案:D6、对硬盘的读写操作,采用的存储器存取方式是( )A.随机访问方式;B.顺序存取方式;C.直接存取方式;D.突发存取方式;正确答案:C7、下列关于数据传输率,表述错误的是()A.数据传输率等价于带宽,指的是单位时间内数据的传输量。

B.数据传输率等于数据传输的位宽除以传输周期。

C.数据传输率等于数据传输的位宽乘以传输频率D.数据传输率的单位可以表示为IPS,bPS和MBPS。

正确答案:D8、下列适合用做Cache的存储器是( )A.静态存储器B.动态存储器C.磁存储器D.光存储器正确答案:A9、下列各种存储单元的电路中,读数据时属于破坏性读出的存储是( )A.双极型存储单元B.静态MOS型六管存储单元C.动态MOS四管存储单元D.动态MOS型单管单元正确答案:D10、对下列几种ROM芯片,描述正确的是( )A.PROM型存储芯片支持数据的写入操作,可对其多次写入数据B.FLASH芯片,可以实现芯片级、也可以实现比特级的数据擦除。

计算机组成原理:运算方法和运算器单元测试与答案

计算机组成原理:运算方法和运算器单元测试与答案

一、单选题1、补码加/减法是指()。

A.操作数用补码表示,由数符决定两尾数的操作,符号位单独处理。

B.操作数用补码表示,两尾数相加/减,符号位单独处理;C.操作数用补码表示,连同符号位直接相加,减某数用加某数的机器负数代替,结果的符号在运算中形成;D.操作数用补码表示,符号位和尾数一起参加运算,结果的符号与加/减数相同;正确答案:C2、8位补码10010011等值扩展为16位后,其机器数为()。

A.1000000010010011B.0000000010010011C.1111111110010011D.1111111101101101正确答案:C3、在定点二进制运算器中,减法运算一般通过()来实现。

A.补码运算的二进制减法器B.补码运算的二进制加法器C.补码运算的十进制加法器D.原码运算的二进制减法器正确答案:B4、在双符号位判别溢出的方案中,出现正溢出时,双符号位应当为()。

A.11B.01C.00D.10正确答案:B5、当定点运算发生溢出时,应进行()。

A.向左规格化B.发出出错信息C.舍入处理D.向右规格化正确答案:B6、四片74181 ALU和一片74182 CLA器件相配合,具有如下进位传递功能:()。

A.行波进位B.组内行波进位,组间先行进位C.组内先行进位,组间行波进位D.组内先行进位,组间先行进位正确答案:D7、在串行进位的并行加法器中,影响加法器运算速度的关键因素是()。

A.元器件速度B.门电路的级延迟C.各位加法器速度的不同D.进位传递延迟正确答案:D8、当定点运算发生溢出时,应进行()。

A.向右规格化B.向左规格化C.舍入处理D.发出出错信息正确答案:D9、原码加减交替除法又称为不恢复余数法,因此()。

A.不存在恢复余数的操作B.当某一步运算不够减时,做恢复余数的操作C.当某一步余数为负时,做恢复余数的操作D.仅当最后一步余数为负时,做恢复余数的操作正确答案:D10、4片74181ALU和1片74182CLA相配合,具有()传递功能。

计算机组成原理:中央处理器单元测试与答案

计算机组成原理:中央处理器单元测试与答案

1、中央处理器是指()。

A.运算器、控制器、主存B.运算器C.运算器、控制器D.控制器正确答案:C你错选为A2、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中, CPU区分它们的依据是()。

A.指令和数据所在的存储单元B.指令周期的不同阶段C.指令操作码的译码结果D.指令和数据的寻址方式正确答案:B3、在CPU中跟踪指令后继地址的寄存器是()。

A.主存地址寄存器B.指令寄存器C.程序计数器D.状态标志寄存器正确答案:C4、指令寄存器的位数取决于()。

A.存储字长B.指令字长C.存储器容量正确答案:B5、通用寄存器是()。

A.可存放程序状态字的寄存器B.可存放指令的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.可编程制定多种功能的寄存器正确答案:D6、在计算机系统中,表征系统运行状态的部件是()。

A.中断寄存器B.程序状态字C.程序计数器D.累加寄存器正确答案:B7、指令译码器是对()进行译码。

A.整条指令B.指令的地址C.指令的操作数字段D.指令的操作码字段正确答案:D8、微操作控制信号发生器的作用是()。

A.产生控制时序B.完成指令操作码的分析功能C.从主存中取出指令D.产生各种微操作控制信号正确答案:D9、下列选项()不属于微操作控制信号发生器的输入特性A.指令部件提供的译码信号B.被控制功能部件所反馈的状态及条件C.指令的地址码字段D.时序部件提供的时序信号正确答案:C10、三级时序系统提供的三级时序信号是()。

A.指令周期、机器周期、时钟周期B.机器周期、节拍、脉冲C.指令周期、微指令周期、时钟周期D.指令周期、机器周期、节拍正确答案:B11、下列说法中()是正确的。

A.指令周期是机器周期的两倍B.指令周期等于机器周期C.指令周期大于机器周期D.指令周期小于机器周期正确答案:C12、采用同步控制的目的是()。

A.满足不同操作对时间安排的需要B.简化控制时序C.提高执行速度D.满足不同设备对时间安排的需要正确答案:B13、异步控制常用于()。

计算机组成原理:输入输出系统单元测试与答案

计算机组成原理:输入输出系统单元测试与答案

1、周期挪用方式常用于——方式的输入/输出中。

A.中断B.程序传送C.DMAD.通道正确答案:C2、发生中断请求的条件是()A.一次I/O操作结束B.一条指令执行结束C.一次DMA操作结束D.机器内部发生故障正确答案:D3、CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了()。

A.能进入中断处理程序,并能正确返回源程序B.易于编制中断处理程序C.节省主存空间D.提高处理机速度正确答案:A4、通道对CPU的请求形式是()。

A.自陷B.通道命令C.中断D.跳转指令正确答案:C5、主机与设备传送数据时,采用( ),CPU的效率最高.A.DMA方式B.通道方式C.中断方式D.程序查询方式正确答案:A6、主机与设备传送数据时,采用( ),主机与设备是串行工作的。

A.程序查询方式B.中断方式C.DMA方式D.通道方式正确答案:A7、中断发生时,程序计数器内容的保护和更新,是由()完成的。

A.硬件自动B.转移指令C.进栈指令和转移指令D.进栈指令正确答案:A8、在中断响应周期,置“0”允许中断触发器是由( )完成的.A.关中断指令B.转移指令C.程序员在编制中断服务程序时设置的D.硬件自动正确答案:D9、中断向量地址是()。

A.子程序入口地址B.例行程序入口地址C.中断服务程序入口地址D.中断服务程序入口地址的地址正确答案:D。

计算机组成原理第五章单元测试(含答案)

计算机组成原理第五章单元测试(含答案)

计算机组成原理第五章单元测试(含答案) 第五章指令系统测试1.在以下四种类型指令中,哪种指令的执行时间最长?(单选)A。

RR型指令B。

RS型指令C。

SS型指令D。

程序控制类指令2.程序控制类指令的功能是什么?(单选)A。

进行算术运算和逻辑运算B。

进行主存与CPU之间的数据传送C。

进行CPU和I/O设备之间的数据传送D。

改变程序执行的顺序3.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用的寻址方式是什么?(单选)A。

立即数寻址B。

寄存器寻址C。

隐含寻址D。

直接寻址4.以下哪个选项属于指令系统中采用不同寻址方式的目的?(单选)A。

为了实现软件的兼容和移植B。

缩短指令长度,扩大寻址空间,提高编程灵活性C。

为程序设计者提供更多、更灵活、更强大的指令D。

丰富指令功能并降低指令译码难度5.在寄存器间接寻址方式中,操作数存放在哪里?(单选)A。

通用寄存器B。

主存C。

数据缓冲寄存器MDRD。

指令寄存器6.指令采用跳跃寻址方式的主要作用是什么?(单选)A。

访问更大主存空间B。

实现程序的有条件、无条件转移C。

实现程序浮动D。

实现程序调用7.以下哪种寻址方式有利于缩短指令地址码长度?(单选)A。

寄存器寻址B。

隐含寻址C。

直接寻址D。

间接寻址8.假设某条指令的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄存器编号为8,8号寄存器的内容为1200H,地址1200H中的内容为12FCH,地址12FCH中的内容为3888H,地址3888H中的内容为88F9H,则该操作数的有效地址是什么?(单选)A。

1200HB。

12FCHC。

3888HD。

88F9H9.假设某条指令的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄存器编号为8,8号寄存器的内容为1200H,地址1200H中的内容为12FCH,地址12FCH中的内容为3888H,地址3888H中的内容为88F9H,则该操作数的值是什么?(单选)A。

计算机组成原理第四章单元测试(一)(含答案)

计算机组成原理第四章单元测试(一)(含答案)

计算机组成原理第四章单元测试(一)(含答案)存储系统(一)单元测验1、CPU可直接访问的存储器是A、磁盘B、主存C、光盘D、磁带2、主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是A、提高存储系统访问速度B、简化存储管理C、扩大主存容量D、支持虚拟存储技术3、存储字长是指A、存储器地址线的二进制位数B、存放在一个存储单元中的二进制位数C、存储单元总数D、寄存器的数据位数4、计算机字长32位,主存容量为128MB,按字编址,其寻址范围为A、0 ~ 32M-1B、0 ~ 128M-1C、0 ~ 64M-1D、0 ~ 16M-15、字位结构为256Kx4位SRAM存储芯片,其地址引脚与数据引脚之和为A、18B、22C、24D、306、某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目分别为A、64,16B、16,64C、16,16D、64,647、假定用若干块4K *4位的存储芯片组成一个8K*8位的存储器,则地址0B1F所在芯片的最小地址是A、0000HB、0600HC、0700HD、0B00H8、计算机系统中的存贮器系统是指A、RAM和ROM存贮器B、CacheC、磁盘存储器D、Cache、主存贮器和外存贮器9、用若干片2K′4位的存储芯片组成一个8K′8位的存储器,则地址0B1FH所在的芯片在全局的最大地址是A、0CFFHB、0BFFHC、1BFFHD、0FFFH10、动态存储器刷新以()为单位进行A、存储单元B、行C、列D、字节11、下列存储器类型中,速度最快的是A、DRAMB、Flash MemoryC、SRAMD、EPROM12、某计算机字长32位,下列地址属性中属于按双字长边界对齐的是A、存储器地址线低三位全部为0B、存储器地址线低二位全部为0C、存储器地址线最低为0D、存储器地址线低三位取值随意13、在32位的机器上存放0X12345678,假定该存储单元的最低字节地址为0X4000,则在小端存储模式下存在在0X4002单元的内容是A、0X12B、0X34C、0X56D、0X7814、关于内存的下列说法中,错误的是A、内存的存取速度不能低于CPU速度,否则会造成数据丢失B、程序只有在数据和代码等被调入内存后才能运行C、采用虚拟内存技术后程序可以在硬盘上直接运行D、某计算机内存容量为8GB,按字节编址,那么它的地址总线为33位15、下列关于RAM和ROM的叙述中,正确的是A、RAM是易失性存储器,ROM是非失性存储器B、RAM和ROM都采用随机存取的方式进行访问C、Cache可选RAM、ROM做数据存储体D、ROM和RAM都不需要刷新16、下列属于衡量存储器技术指标的是A、存储容量B、存取时间C、存储周期D、存储器带宽17、不需要定时刷新的半导体存储器芯片是A、SRAMB、DRAMC、EPROMD、Flash Memory18、DRAM比SRAM慢,可能的原因包括A、DRAM需要刷新B、DRAM存储体行列地址线复用C、DRAM读之前需要预充电D、DRAM存储单元采用了双译码结构19、全部使用4片32K*8位的SRAM存储芯片,可设计的存储器有A、128K* 8位B、32K* 32位C、64K* 16位D、128K* 16位20、符合存储体系构建思想的是A、时间局部性B、空间局部性C、编程采用顺序结构D、编程采用分支结构21、某计算机主存容量为64K*16,其中ROM区为4K,其余为RAM区,按字节编址。

计算机组成原理第四章单元测试(一)(含答案)

计算机组成原理第四章单元测试(一)(含答案)

存储系统(一)单元测验1、CPU可直接访问的存储器是A、磁盘B、主存C、光盘D、磁带2、主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是A、提高存储系统访问速度B、简化存储管理C、扩大主存容量D、支持虚拟存储技术3、存储字长是指A、存储器地址线的二进制位数B、存放在一个存储单元中的二进制位数C、存储单元总数D、寄存器的数据位数4、计算机字长32位,主存容量为128MB,按字编址,其寻址范围为A、0 ~ 32M-1B、0 ~ 128M-1C、0 ~ 64M-1D、0 ~ 16M-15、字位结构为256Kx4位SRAM存储芯片,其地址引脚与数据引脚之和为A、18B、22C、24D、306、某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目分别为A、64,16B、16,64C、16,16D、64,647、假定用若干块4K *4位的存储芯片组成一个8K*8位的存储器,则地址0B1F所在芯片的最小地址是A、0000HB、0600HC、0700HD、0B00H8、计算机系统中的存贮器系统是指A、RAM和ROM存贮器B、CacheC、磁盘存储器D、Cache、主存贮器和外存贮器9、用若干片2K´4位的存储芯片组成一个8K´8位的存储器,则地址0B1FH所在的芯片在全局的最大地址是A、0CFFHB、0BFFHC、1BFFHD、0FFFH10、动态存储器刷新以()为单位进行A、存储单元B、行C、列D、字节11、下列存储器类型中,速度最快的是A、DRAMB、Flash MemoryC、SRAMD、EPROM12、某计算机字长32位,下列地址属性中属于按双字长边界对齐的是A、存储器地址线低三位全部为0B、存储器地址线低二位全部为0C、存储器地址线最低为0D、存储器地址线低三位取值随意13、在32位的机器上存放0X12345678,假定该存储单元的最低字节地址为0X4000,则在小端存储模式下存在在0X4002单元的内容是A、0X12B、0X34C、0X56D、0X7814、关于内存的下列说法中,错误的是A、内存的存取速度不能低于CPU速度,否则会造成数据丢失B、程序只有在数据和代码等被调入内存后才能运行C、采用虚拟内存技术后程序可以在硬盘上直接运行D、某计算机内存容量为8GB,按字节编址,那么它的地址总线为33位15、下列关于RAM和ROM的叙述中,正确的是A、RAM是易失性存储器,ROM是非失性存储器B、RAM和ROM都采用随机存取的方式进行访问C、Cache可选RAM、ROM做数据存储体D、ROM和RAM都不需要刷新16、下列属于衡量存储器技术指标的是A、存储容量B、存取时间C、存储周期D、存储器带宽17、不需要定时刷新的半导体存储器芯片是A、SRAMB、DRAMC、EPROMD、Flash Memory18、DRAM比SRAM慢,可能的原因包括A、DRAM需要刷新B、DRAM存储体行列地址线复用C、DRAM读之前需要预充电D、DRAM存储单元采用了双译码结构19、全部使用4片32K*8位的SRAM存储芯片,可设计的存储器有A、128K* 8位B、32K* 32位C、64K* 16位D、128K* 16位20、符合存储体系构建思想的是A、时间局部性B、空间局部性C、编程采用顺序结构D、编程采用分支结构21、某计算机主存容量为64K*16,其中ROM区为4K,其余为RAM区,按字节编址。

计算机组成原理习题(附参考答案)

计算机组成原理习题(附参考答案)

计算机组成原理习题(附参考答案)一、单选题(共90题,每题1分,共90分)1、在统一编址方式下,下面的说法( )是正确的。

A、一个具体地址只能对应内存单元B、一个具体地址既可对应输入/输出设备,又可对应内存单元C、一个具体地址只能对应输入/输出设备D、只对应输入/输出设备或者只对应内存单元正确答案:D2、堆栈指针SP的内容是()。

A、栈顶地址B、栈顶内容C、栈底内容D、栈底地址正确答案:A3、下列不属于程序控制指令的是()。

A、循环指令B、无条件转移指令C、条件转移指令D、中断隐指令正确答案:D4、计算机的存储系统是指()。

A、cache,主存储器和外存储器B、主存储器C、ROMD、RAM正确答案:A5、指令是指()。

A、计算机中一个部件B、发给计算机的一个操作命令C、完成操作功能的硬件D、通常用于构成主存的集成电路正确答案:B6、相对于微程序控制器,组合逻辑控制器的特点是()。

A、指令执行速度慢,指令功能的修改和扩展容易B、指令执行速度慢,指令功能的修改和扩展难C、指令执行速度快,指令功能的修改和扩展容易D、指令执行速度快,指令功能的修改和扩展难正确答案:D7、中断向量可提供()。

A、主程序的断点地址B、传送数据的起始地址C、被选中设备的地址D、中断服务程序入口地址正确答案:D8、迄今为止,计算机中的所有信息仍以二进制方式表示的理由是()。

A、信息处理方便B、物理器件性能所致C、运算速度快D、节约元件正确答案:B9、相联存储器是按()进行寻址的存储器。

A、内容指定方式B、地址指定与堆栈存取方式结合C、堆栈存取方式D、地址指定方式正确答案:A10、若SRAM芯片的容量是2M×8位,则该芯片引脚中地址线和数据线的数目之和是()。

A、29B、21C、18D、不可估计正确答案:A11、若x=103,y=-25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是()。

A、x+yB、-x+yC、-x-yD、x-y正确答案:D12、系统总线是指()。

计算机组成原理第八章单元测试(含答案)

计算机组成原理第八章单元测试(含答案)

第八章、输入输出系统输入输出系统测试1、8086 CPU对I/O接口的编址采用了()。

A、I/O端口和存储器统一编址B、I/O端口和寄存器统一编址C、I/O端口独立编址D、输入/输出端口分别编址2、采用DMA方式传送数据时,每传送一个数据就要用一个()时间。

A、指令周期B、机器周期C、存储周期D、总线周期3、某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。

该中断处理需要X秒。

另一方面,缓冲区内每存储N个数据,主程序就将其取出进行处理,这种处理需要Y秒,因此该系统可以跟踪到每秒()次中断请求。

A、N /(NX + Y)B、N /(X + Y)NC、min[1 / X ,1 / Y]D、max[1 / X ,1 / Y]4、中断向量地址是()。

A、子程序入口地址B、中断服务例行程序入口地址C、中断服务例行程序入口地址的指示器D、中断返回地址5、为了便于实现多级中断,保存现场信息最有效的办法是采用()。

A、通用寄存器B、堆栈C、存储器D、外存6、在单级中断系统中,CPU一旦响应中断,则立即关闭()标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。

A、中断允许B、中断请求C、中断屏蔽D、中断保护7、周期挪用方式常用于()方式的输入/输出中。

A、DMAB、中断C、程序传送D、通道8、一台计算机对n个数据源进行分时采集,送入主存,然后分时处理。

采集数据时,最好的方案是使用()。

A、堆栈缓冲区B、一个指针的缓冲区C、两个指针的单缓冲区D、n个指针的n个缓冲区9、通道对CPU的请求形式是()。

A、自陷B、中断C、通道命令D、跳转指令10、描述PCI总线中基本概念正确的句子是()。

A、HOST 总线不仅连接主存,还可以连接多个CPUB、PCI 总线体系中有三种桥,它们都是PCI 设备C、以桥连接实现的PCI总线结构不允许许多条总线并行工作D、桥的作用可使所有的存取都按CPU 的需要出现在总线上11、如果机器采用中断方式进行输入和输出,发生中断请求条件的是()。

计算机组成原理单元测试参考答案

计算机组成原理单元测试参考答案

计算机组成原理单元测试3 试题参考答案一、单项选择题每题1分;共45分1、 CPU响应中断的时间是______..A.中断源提出请求 B.取指周期结束C.执行周期结束 D.间址周期结束..2、下列说法中______是正确的..A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令;在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令;在执行周期不一定访存..3、DMA访问主存时;让CPU处于等待状态;等DMA的一批数据访问结束后;CPU 再恢复工作;这种情况称作______..A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA4、总线通信中的同步控制是______..A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存5、以下______是错误的..A.中断服务程序可以是操作系统模块;B.中断向量就是中断服务程序的入口地址;C.中断向量法可以提高识别中断源的速度;D.软件查询法和硬件法都能找到中断服务程序的入口地址..6、在中断周期中;将允许中断触发器置“0”的操作由______完成..A.硬件;B.关中断指令;C.开中断指令;D.软件..7、水平型微指令的特点是______..A.一次可以完成多个操作;B.微指令的操作控制字段不进行编码;C.微指令的格式简短;D.微指令的格式较长..8、以下叙述______是正确的..A.外部设备一旦发出中断请求;便立即得到CPU的响应;B.外部设备一旦发出中断请求;CPU应立即响应;C.中断方式一般用于处理随机出现的服务请求;D.程序查询用于键盘中断9、DMA接口电路中有程序中断部件;其作用是______..A.实现数据传送; B.向CPU提出总线使用权;C.向CPU提出传输结束;D.发中断请求..10、CPU中的译码器主要用于______ ..A.地址译码;B.指令译码; C.选择多路数据至ALU; D.数据译码..11、CPU不包括______..A.地址寄存器; B.指令寄存器IR;C.地址译码器; D.通用寄存器12、存放当前欲执行指令的寄存器是______..A.MAR; B.PC; C.MDR; D.IR..13、在独立请求方式下;若有N个设备;则______..A.有一个总线请求信号和一个总线响应信号;B.有N个总线请求信号和N个总线响应信号;C.有一个总线请求信号和N个总线响应信号;D.有N个总线请求信号和一个总线响应信号..14、DMA访问主存时;向CPU发出请求;获得总线使用权时再进行访存;这种情况称作______..A.停止CPU访问主存;B.周期挪用; C.DMA与CPU交替访问; D.DMA..15、在CPU的寄存器中;______对用户是完全透明的..A.程序计数器;B.指令寄存器; C.状态寄存器; D.通用寄存器..16、三种集中式总线控制中;______方式对电路故障最敏感..A.链式查询; B.计数器定时查询; C.独立请求; D.以上都不对..17、以下叙述______是错误的..A.一个更高级的中断请求一定可以中断另一个中断处理程序的执行;B.DMA和CPU必须分时使用总线;C.DMA的数据传送不需CPU控制;D.DMA中有中断机制..18、I/O与主主机交换信息的方式中;DMA方式的特点是______..A.CPU与设备串行工作;传送与主程序串行工作;B.CPU与设备并行工作;传送与主程序串行工作;C.CPU与设备并行工作;传送与主程序并行工作;D.CPU与设备串行工作;传送与主程序并行工作..19、在计数器定时查询方式下;若计数从0开始;则______..A.设备号小的优先级高;B.每个设备使用总线的机会相等;C.设备号大的优先级高..D.每个设备的优先级是随机设置的20、I/O采用不统一编址时;进行输入输出操作的指令是______..A.控制指令; B.访存指令;C.输入输出指令 D. 转移指令21、在中断接口电路中;向量地址可通过送至CPU..A.地址线; B.数据线; C.控制线; D.状态线22、由于CPU内部操作的速度较快;而CPU访问一次存储器的时间较长;因此机器周期通常由______来确定..A.指令周期;B.存取周期; C.间址周期; D.执行周期..23、I/O采用统一编址时;进行输入输出操作的指令是______..A.控制指令;B.访存指令; C.输入输出指令; D.程序指令..24、总线的异步通信方式______..A.不采用时钟信号;只采用握手信号;B.既采用时钟信号;又采用握手信号;C.既不采用时钟信号;又不采用握手信号;D.采用时钟信号;不采用握手信号..25、在三种集中式总线控制中;______方式响应时间最快..A.链式查询; B.计数器定时查询; C.独立请求; D.以上都不是..26、计算机操作的最小单位时间是______..A.时钟周期;B.指令周期; C.CPU周期; D.执行周期..27、程序计数器PC属于______..A.运算器;B.控制器; C.存储器; D.I/O设备28、______可区分存储单元中存放的是指令还是数据..A.存储器; B.运算器;C.控制器; D.用户..29、某机有四级中断.优先级从高到低为1---2---3---4..若将优先级顺序修改.改后1级中断的屏蔽字为1011;2级中断的屏蔽宇为1111;3级中断的屏蔽字为0011;4级中断的屏蔽字为0001;则修改后的优先顺序从高到低为 ..A 3-2-1-4B 1-3-4-2C 2-1-3-4D 2-3-1-430、下述I/O控制方式中;主要由程序实现的是___B___..A. I/O处理机方式B. 中断方式C. DMA方式D. 通道方式31、CRT的分辨率为1024ⅹ1024像素;像素的颜色数为256;则刷新存储器的容量是___C___..A.256KB B.512KB C. 1MB D. 8MB32、下列不是影响流水线效率的是:A.时间相关 B. 结构相关 C.数据相关 D.控制相关33、下列不会引起指令流水阻塞的是 ..A.数据旁路B.数据相关C.条件转移D.资源冲突34、同步控制是______..A 只适用于CPU控制的方式B 只适用于外围设备控制的方式C 由统一时序信号控制的方式D 所有指令执行时间都相同的方式35、为了便于实现多级中断;保存现场信息最有效的办法是采用______..A 通用寄存器B 堆栈C 存储器D 外存36、中断向量地址是A.子程序入口地址B.中断服务程序入口地址C.中断服务程序入口地址的地址D.例行程序入口地址37、以下论述正确的是A.CPU响应中断期间仍执行原程序B.在中断响应中;保护断点和现场由用户编程完成C.在中断过程中;若又有中断源提出中断;CPU立即响应D.在中断响应中;保护断点是由中断响应自动完成的38、中断系统是A.仅用硬件B.仅用软件C.软;硬件结合D.以上都不对39、DMA方式是在B 之间建立直接的数据通路A.CPU与外围设备B.主存与外围设备C.外设与外设D.CPU与主存40、DMA数据的传送是以 B 为单位进行的A.字节B. 字C. 数据块D.位41、主机、外设不能并行工作的方式是 ..AA. 程序查询方式B. 中断方式C. 通道方式D. DMA方式42、设置中断排队判优逻辑的目的是B ..A.产生中断源编码B.使同时提出的请求中的优先级别最高者;得到及时响应C.使CPU能方便地转入中断服务子程序D.提高中断响应速度43、CRT 图形显示器的分辨率表示 B ..A.一个图像点像素的物理尺寸B.显示器一行能显示的最大图像点数与一列能显示的最大图像点数C.显示器屏幕可视区域的大小D.显示器能显示的字符个数44、系统总线中地址线的功能是 ..A.用于选择主存单元地址 B.用于选择进行信息传输的设备C.用于选择外存地址 D.用于指定主存和I/O设备接口电路的地址45、下面所列的不属于系统总线接口的功能..A.数据缓冲 B.数据转换 C.状态设置D.完成算术和逻辑运算二、填空题每题1分;共20分1、在DMA方式中;CPU和DMA接口通常采用停止CPU访问主存周期挪用交替访问主存三种方法来分时使用主存..2、总线控制包括判优控制和通信控制 ..3、常见的CU控制方式有同步控制、异步控制、联合控制和人工控制四种..4、微指令的编码方式又叫微指令的控制方式..5、集中式总线仲裁有:独立请求链式查询计数器查询三种..6、中断优先级分为响应优先级和处理优先级..7、总线判优控制分为:集中式和分布式..8、微指令格式分两个字段:操作控制字段和顺序控制字段9、微指令的编码控制方式有:直接编码、字段直接编码字段间接编码混合编码三种..10、微指令格式有水平型和垂直型 ..11、主机和外设信息传送控制方式:程序查询方式、中断方式、DMA方式、通道方式和I/O处理机方式12、接口通常应具有以下几个功能:选址功能、传送命令的功能、传送数据的功能和反映I/O设备工作状态的功能 ..13、程序查询方式接口电路主要由下列组成:数据缓冲寄存器DBR、完成触发器D、工作触发器B、设备选择电路、命令译码部件..14、程序中断方式接口电路的基本组成:数据缓冲寄存器DBR、完成触发器D、工作触发器B、设备选择电路、命令译码部件、中断请求触发器、中断屏蔽触发器、排队器和设备编码器..15、中断处理过程分为:中断请求、中断判优、中断响应、中断服务和中断返回五个阶段..16、一般中断服务程序的流程分四大部分:保护现场、中断服务、恢复现场和中断返回..17、DMA 接口基本组成:主存地址寄存器AR、字计数器WC、数据缓冲寄存器BR、DMA控制逻辑、中断机构、设备地址寄存器DAR;18、DMA 传送过程:预处理、数据传送、后处理三个阶段19、总线特性:机械特性、电器特性、功能特性、时间特性..20、中断隐指令完成的工作:保护程序断点寻找服务程序入口地址关中断三、判断题每题1分;共20分1、所有的数据传送方式都必须由CPU控制实现. ×2、外部设备一旦申请中断;便能立刻得到CPU的响应. ×3、一个更高优先级的中断请求可以中断另一个中断处理程序的执行. √4、外部设备就是位于主机箱外面的设备.. F5、为了保证中断服务程序执行完毕以后能正确返回到被中断的断点继续执行程序;必须进行现场保护操作.√6、双总线结构的总线是指主存总线和I/O总线.. √7、中断级别最高的是不可屏蔽中断. √8、输入设备功能就是将程序输入到计算机中.. F9、程序中断方式一般适用于随机出现的服务. √10、采用软件判断键是否按下的方法叫作编码键盘法.. F11、流水线中的相关问题是指在一段程序的相邻指令之间存在某种信赖关系;这种关系影响指令的执行..√12、控制存储器是用来存放微程序的存储器;它比主存储器速度快..√13、中断处理优先级一定和响应优先级相同..F14、中断屏蔽字与中断源的优先级是一一对应的..√15、端口是指接口电路中的一些寄存器..√16、接口不具备选址功能..F17、每种接口电路中;都包含命令寄存器以及命令译码器..√18、关中断是在中断服务程序中用指令实现的..F19、开中断必须在中断服务程序中恢复现场以后设置..F20、三总线结构是指数据总线、地址总线和控制总线..F四、综合题共15分1、在一个32位的总线系统中;总线的时钟频率为66MHZ;假设总线最短传输周期为4个时钟周期;试计算总线的最大数据传输率..5分解:总线传输周期=41/66M秒总线的最大数据传输率=32/4/66M=528Mbps=66MBps2、某计算机的CPU主频为500MHz;CPI为5即执行每条指令平均需5个时钟周期..假定某外设的数据传输率为0.5MB/s;采用中断方式与主机进行数据传送;以32位为传输单位;对应的中断服务程序包含18条指令;中断服务的其他开销相当于2条指令的执行时间..请回答下列问题;要求给出计算过程.. 10分1在中断方式下;CPU用于该外设I/O的时间占整个CPU时间的百分比是多少2当该外设的数据传输率达到5MB/s时;改用DMA方式传送数据..假设每次DMA 传送大小为5000B;且DMA预处理和后处理的总开销为500个时钟周期;则CPU用于该外设I/O的时间占整个CPU时间的百分比是多少假设DMA与CPU之间没有访存冲突1在中断方式下;每32位4B被中断一次;故每秒中断次数:0.5MB/4B=0.5×106/4=0.125×106次因为中断服务程序包含18条指令;中断服务的其他开销相当于2条指令的执行时间;且执行每条指令平均需5个时钟周期;所以;1秒内用于中断的时钟周期数为 18+2×5×0.125×106=0.125×108所以CPU用于该外设I/O的时间占整个CPU时间的百分比是:0.125108/500106=2.5%2在DMA方式下;每秒进行DMA操作5MB/5000B=5×106/5000=1×103 次因为DMA预处理和后处理的总开销为500个时钟周期;所以1秒钟之内用于DMA操作的时钟周期数为500×1×103=5×105故在DMA方式下;占整个CPU时间的百分比是5×105/500×106×100%=0.1%。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《计算机组成原理》单元测试3试题参考答案一、单项选择题(每题1分,共45分)1、CPU响应中断的时间是______。

A.中断源提出请求B.取指周期结束C.执行周期结束D.间址周期结束。

2、下列说法中______是正确的。

A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。

3、DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作______。

A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA4、总线通信中的同步控制是______。

A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存5、以下______是错误的。

A.中断服务程序可以是操作系统模块;B.中断向量就是中断服务程序的入口地址;C.中断向量法可以提高识别中断源的速度;D.软件查询法和硬件法都能找到中断服务程序的入口地址。

6、在中断周期中,将允许中断触发器置“0”的操作由______完成。

A.硬件;B.关中断指令;C.开中断指令;D.软件。

7、水平型微指令的特点是______。

A.一次可以完成多个操作;B.微指令的操作控制字段不进行编码;C.微指令的格式简短;D.微指令的格式较长。

8、以下叙述______是正确的。

A.外部设备一旦发出中断请求,便立即得到CPU的响应;B.外部设备一旦发出中断请求,CPU应立即响应;C.中断方式一般用于处理随机出现的服务请求;D.程序查询用于键盘中断9、DMA接口电路中有程序中断部件,其作用是______。

A.实现数据传送;B.向CPU提出总线使用权;C.向CPU提出传输结束;D.发中断请求。

10、CPU中的译码器主要用于______ 。

A.地址译码;B.指令译码;C.选择多路数据至ALU;D.数据译码。

11、CPU不包括______。

A.地址寄存器;B.指令寄存器IR;C.地址译码器;D.通用寄存器12、存放当前欲执行指令的寄存器是______。

A.MAR;B.PC;C.MDR;D.IR。

13、在独立请求方式下,若有N个设备,则______。

A.有一个总线请求信号和一个总线响应信号;B.有N个总线请求信号和N个总线响应信号;C.有一个总线请求信号和N个总线响应信号;D.有N个总线请求信号和一个总线响应信号。

14、DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作______。

A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。

15、在CPU的寄存器中,______对用户是完全透明的。

A.程序计数器;B.指令寄存器;C.状态寄存器;D.通用寄存器。

16、三种集中式总线控制中,______方式对电路故障最敏感。

A.链式查询;B.计数器定时查询;C.独立请求;D.以上都不对。

17、以下叙述______是错误的。

A.一个更高级的中断请求一定可以中断另一个中断处理程序的执行;B.DMA和CPU必须分时使用总线;C.DMA的数据传送不需CPU控制;D.DMA中有中断机制。

18、I/O与主主机交换信息的方式中,DMA方式的特点是______。

A.CPU与设备串行工作,传送与主程序串行工作;B.CPU与设备并行工作,传送与主程序串行工作;C.CPU与设备并行工作,传送与主程序并行工作;D.CPU与设备串行工作,传送与主程序并行工作。

19、在计数器定时查询方式下,若计数从0开始,则______。

A.设备号小的优先级高;B.每个设备使用总线的机会相等;C.设备号大的优先级高。

D.每个设备的优先级是随机设置的20、I/O采用不统一编址时,进行输入输出操作的指令是______。

A.控制指令;B.访存指令;C.输入输出指令 D. 转移指令21、在中断接口电路中,向量地址可通过()送至CPU。

A.地址线;B.数据线;C.控制线;D.状态线22、由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。

A.指令周期;B.存取周期;C.间址周期;D.执行周期。

23、I/O采用统一编址时,进行输入输出操作的指令是______。

A.控制指令;B.访存指令;C.输入输出指令;D.程序指令。

24、总线的异步通信方式______。

A.不采用时钟信号,只采用握手信号;B.既采用时钟信号,又采用握手信号;C.既不采用时钟信号,又不采用握手信号;D.采用时钟信号,不采用握手信号。

25、在三种集中式总线控制中,______方式响应时间最快。

A.链式查询;B.计数器定时查询;C.独立请求;D.以上都不是。

26、计算机操作的最小单位时间是______。

A.时钟周期;B.指令周期;C.CPU周期;D.执行周期。

27、程序计数器PC属于______。

A.运算器;B.控制器;C.存储器;D.I/O设备28、______可区分存储单元中存放的是指令还是数据。

A.存储器;B.运算器;C.控制器;D.用户。

29、某机有四级中断.优先级从高到低为1---2---3---4。

若将优先级顺序修改.改后1级中断的屏蔽字为1011,2级中断的屏蔽宇为1111,3级中断的屏蔽字为0011,4级中断的屏蔽字为0001,则修改后的优先顺序从高到低为。

A 3-2-1-4B 1-3-4-2C 2-1-3-4D 2-3-1-430、下述I/O控制方式中,主要由程序实现的是___B___。

A. I/O处理机方式B. 中断方式C. DMA方式D. 通道方式31、CRT的分辨率为1024ⅹ1024像素,像素的颜色数为256,则刷新存储器的容量是___C___。

A.256KB B.512KB C. 1MB D. 8MB32、下列不是影响流水线效率的是:A.时间相关B. 结构相关C.数据相关D.控制相关33、下列不会引起指令流水阻塞的是( )。

A.数据旁路B.数据相关C.条件转移D.资源冲突34、同步控制是______。

A 只适用于CPU控制的方式B 只适用于外围设备控制的方式C 由统一时序信号控制的方式D 所有指令执行时间都相同的方式35、为了便于实现多级中断,保存现场信息最有效的办法是采用______。

A 通用寄存器B 堆栈C 存储器D 外存36、中断向量地址是( )A.子程序入口地址B.中断服务程序入口地址C.中断服务程序入口地址的地址D.例行程序入口地址37、以下论述正确的是( )A.CPU响应中断期间仍执行原程序B.在中断响应中,保护断点和现场由用户编程完成C.在中断过程中,若又有中断源提出中断,CPU立即响应D.在中断响应中,保护断点是由中断响应自动完成的38、中断系统是( )A.仅用硬件B.仅用软件C.软,硬件结合D.以上都不对39、DMA方式是在(B )之间建立直接的数据通路A.CPU与外围设备B.主存与外围设备C.外设与外设D.CPU与主存40、DMA数据的传送是以(B )为单位进行的A.字节B. 字C. 数据块D.位41、主机、外设不能并行工作的方式是()。

AA. 程序查询方式B. 中断方式C. 通道方式D. DMA方式42、设置中断排队判优逻辑的目的是(B)。

A.产生中断源编码B.使同时提出的请求中的优先级别最高者,得到及时响应C.使CPU能方便地转入中断服务子程序D.提高中断响应速度43、CRT 图形显示器的分辨率表示( B )。

A.一个图像点(像素)的物理尺寸B.显示器一行能显示的最大图像点数与一列能显示的最大图像点数C.显示器屏幕可视区域的大小D.显示器能显示的字符个数44、系统总线中地址线的功能是。

A.用于选择主存单元地址B.用于选择进行信息传输的设备C.用于选择外存地址D.用于指定主存和I/O设备接口电路的地址45、下面所列的不属于系统总线接口的功能。

A.数据缓冲B.数据转换C.状态设置D.完成算术和逻辑运算二、填空题(每题1分,共20分)1、在DMA方式中,CPU和DMA接口通常采用(停止CPU访问主存周期挪用交替访问主存)三种方法来分时使用主存。

2、总线控制包括判优控制和通信控制。

3、常见的CU控制方式有(同步控制)、(异步控制)、(联合控制)和(人工控制)四种。

4、微指令的编码方式又叫(微指令的控制方式)。

5、集中式总线仲裁有:独立请求链式查询计数器查询三种。

6、中断优先级分为响应优先级和处理优先级。

7、总线判优控制分为:集中式和分布式。

8、微指令格式分两个字段:操作控制字段和顺序控制字段9、微指令的编码(控制)方式有:直接编码、字段直接编码字段间接编码混合编码三种。

10、微指令格式有水平型和垂直型。

11、主机和外设信息传送控制方式:程序查询方式、中断方式、DMA方式、通道方式和I/O处理机方式12、接口通常应具有以下几个功能:选址功能、传送命令的功能、传送数据的功能和反映I/O设备工作状态的功能。

13、程序查询方式接口电路主要由下列组成:数据缓冲寄存器DBR、完成触发器D、工作触发器B、设备选择电路、命令译码部件。

14、程序中断方式接口电路的基本组成:数据缓冲寄存器DBR、完成触发器D、工作触发器B、设备选择电路、命令译码部件、中断请求触发器、中断屏蔽触发器、排队器和设备编码器。

15、中断处理过程分为:中断请求、中断判优、中断响应、中断服务和中断返回五个阶段。

16、一般中断服务程序的流程分四大部分:保护现场、中断服务、恢复现场和中断返回。

17、DMA 接口基本组成:主存地址寄存器AR、字计数器WC、数据缓冲寄存器BR、DMA控制逻辑、中断机构、设备地址寄存器DAR;18、DMA 传送过程:预处理、数据传送、后处理三个阶段19、总线特性:机械特性、电器特性、功能特性、时间特性。

20、中断隐指令完成的工作:保护程序断点寻找服务程序入口地址关中断三、判断题(每题1分,共20分)1、所有的数据传送方式都必须由CPU控制实现.(× )2、外部设备一旦申请中断,便能立刻得到CPU的响应.( ×)3、一个更高优先级的中断请求可以中断另一个中断处理程序的执行.(√ )4、外部设备就是位于主机箱外面的设备。

F5、为了保证中断服务程序执行完毕以后能正确返回到被中断的断点继续执行程序,必须进行现场保护操作.(√)6、双总线结构的总线是指主存总线和I/O总线。

√7、中断级别最高的是不可屏蔽中断.(√ )8、输入设备功能就是将程序输入到计算机中。

F9、程序中断方式一般适用于随机出现的服务.( √ )10、采用软件判断键是否按下的方法叫作编码键盘法。

F11、流水线中的相关问题是指在一段程序的相邻指令之间存在某种信赖关系,这种关系影响指令的执行。

相关文档
最新文档