数字电子技术试题1

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术基础试题1

一、填空题(请将答案填在相应的答题线上。每空1分,共26分)

1.将十进制数()1043.375用二进制数表示为 ,用十六进制数表示为 。 2.二进制数()21101-的原码为 ,反码为 ,补码为 。 3.格雷码的特点为 ,()1049用8421BCD 码表示为 。 4.按触发信号触发方式的不同,可把触发器分为 、 、

三种类型。

5.PROM 是指 ,SRAM 是指 ,

CPLD 是指 ,GAL 是指 ,DAC 是指 。

6.有一逻辑表达式Y A BC =+,则其反演式为 ,对偶式为 。 7.图1-1所示的门电路的名称是 ,该门电路在

的情况下导通,导

通时输出Y =

图1-1V I

v o

v 图1-2

EN'

()

a ()

b I

v o

v

8.试指出图1-2所示各电路符号或电路的名称:(a ) ,(b ) 。 9.JK 触发器的特性方程为 。

10.

通过不同的外围连接555定时器可以组成 、 、 等电路。

二、单项选择题(从下列各小题的四个备选答案中,选出一个正确答案,并将其代号填在答题线上。每小题3分,共24分)

1.下列逻辑等式,不正确的是 。

A .A A

B A += B .A A'B B +=

C .AB AB'A +=

D .()A A B A += 2.把逻辑函数式Y AB'C A'B C'=+++化成最简形式,可得 。

A .Y A'

B =+ B .Y B C'=+

C .Y A'C'=+

D .1Y = 3.下列函数式中,是最小项之和形式的为 。

A .(),,Y A

B

C A B'C =+ B .(),,Y A B C A'B'C'AB'C A'BC'=++ C .()(),,Y A B C ABC A'BC''=+

D .(),,,Y A B C D ACD A'C'D ABD'=++ 4.可以将输出端直接并联实现“线与”逻辑功能的门电路是 。

A .三态输出的门电路

B .推拉式输出结构的TTL 门电路

C .互补输出结构的CMOS 门电路

D .集电极开路输出的TTL 门电路 5.在下列电路中,属于时序逻辑电路的是 。

A .编码器

B .译码器

C . 计数器

D .数据选择器

6.对于输入输出均为低电平有效的8线-3线优先编码器74HC148,已知''

07

~I I 优先级别依次增大,当它的输出端'''210010Y Y Y =时,它的输入端''''''''

01234567I I I I I I I I 可能是 。

A .10011111

B . 10011011

C .11011001

D . 11111001 7.为了把串行输入的数据转换为并行输出的数据,可以使用 。

A .移位寄存器

B .寄存器

C .计数器

D .存储器 8.对图2-1所示的电路,下列陈述错误的是 。

A .当A =0,

B =1时,Y =1 B .当A =1,B =0时,Y =1

C .当A = B =0时,Y =0

D .当A = B =1时,Y =1

三、化简题(应用卡诺图化简法把下列逻辑函数化为最简与或形式,共5分)

()()(),,,3,5,6,7,100,1,2,4,8Y A B C D m d =+∑

图2-1

A B

Y

四、作图题(共5分)

在边沿SR 触发器中,已知S 、R 、CLK 端 的电压波形如图4-1所示,试画出Q 、Q'端对 应的电压波形。设触发器的初始状态为0Q 。

五、综合应用题(第1、3小题各15分,第2小题10分,共40分)

1.分析图5-1所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,

并说明电路能否自启动。

图5-1

Y

S

t

t

t

图4-1

Q'Q

2.试用同步十进制计数器74160接成同步七进制计数器。74160的逻辑图见图5-2,功能表如表5-1所示。

要求:采用置数方式(置成0000),画出状态转换图和电路连接图(直接在图5-2上画出连接图)。

表5-1 74160的功能表

图5-2

3.设计举重裁判电路,其比赛规则规定:在一名主裁判和两名副裁判中,必须有两人以上(而且必须包括主裁

判)认定运动员动作合格,试举才算成功。试采用4选1数据选择器

1

2

74HC153来实现,已知74HC153的逻辑图如图5-3所示,其输出表达式为:()()()()''''

010

110210310Y D A A D A A D A A D A A S ⎡⎤=+++⎣⎦ 。(要求写出必要的解题过程,并直接在图5-3上画出逻辑电路连接图)。

图5-3

相关文档
最新文档