(完整版)数字电子技术基础模拟试题及答案完整
《数字电子技术》模拟试题及答案6页word

《数字电子技术》模拟试题一、填空题(每题2分,共20分)1、十六进制数97,对应的十进制数为 151。
2、“至少有一个输入为0时,输出为 0 ”描述的是与运算的规则。
3、 4 变量逻辑函数有16个最小项。
4、基本逻辑运算有: 与 、 或 和 非 运算。
5、两二进制数相加时,不考虑低位的进位信号是 半 加器。
6、TTL 器件输入脚悬空相当于输入 高 电平。
7、RAM 的三组信号线包括: 数据 线、地址线和控制线。
8、采用四位比较器对两个四位数比较时,先比较 最高 位。
二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 B 是异或门。
图12、下列逻辑函数表达式中可能存在竞争冒险的是 C 。
A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++=3、下面逻辑式中,不正确的是_ A___。
A.C B A ABC ⋅⋅=B. A AB A +=C. ()A A B A +=D. AB BA =4、时序逻辑电路中必须有___B___。
A. 输入逻辑变量 B. 时钟信号C. 计数器D. 编码器5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。
A. 输出相同B. 输出不同C. 次态相同D. 次态不同三、简答题(共10分)1、证明:B A B A A +=+(4分)解:B A B A B A A A +=+⋅=+⋅+)()()左边=(1 2、某逻辑函数的真值表如表1所示,画出卡诺图。
(6分) 表1 某逻辑函数的真值表A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 111X四、分析题(20分)图2分析图2所示电路的逻辑功能。
1)列出其时钟方程:(2分) CP1=CP ↑;CP0=CP ↑。
2)列出其驱动方程:(4分)ZJ1=Q0;K1= 1 ;J0=1Q ;K0=11Q X Q X +⋅或。
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,下列哪个器件不是基本逻辑门?A. 与门B. 或门C. 非门D. 三极管答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 9C. 11D. 13答案:C3. 触发器的输出状态由什么决定?A. 输入信号B. 时钟信号C. 触发器的当前状态D. 以上都是答案:D4. 下列哪个不是数字电路的优点?A. 高抗干扰性B. 易于集成C. 功耗大D. 逻辑功能明确答案:C5. 在数字电路中,一个D触发器有几个输入端?A. 1B. 2C. 3D. 4答案:B6. 异步计数器和同步计数器的主要区别是什么?A. 异步计数器的输出端数量不同B. 异步计数器的触发器时钟信号不同C. 异步计数器的触发器时钟信号相同D. 异步计数器的触发器时钟信号不同答案:D7. 下列哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D8. 在数字电路中,一个四位二进制计数器可以产生多少个不同的状态?A. 8B. 16C. 32D. 64答案:B9. 逻辑门电路中的输入信号和输出信号之间的关系是什么?A. 线性关系B. 非线性关系C. 指数关系D. 逻辑关系答案:D10. 一个简单的RS触发器由几个基本逻辑门构成?A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为电压______,逻辑“1”通常表示为电压______。
答案:低电平,高电平2. 一个完整的触发器由两个______门和一个______门构成。
答案:与非,或非3. 在数字电路中,一个______触发器可以存储1位二进制信息。
答案:D4. 一个8位二进制寄存器可以存储的最大十进制数是______。
答案:2555. 在数字电路中,一个计数器的进位输出通常是由______触发器的输出端提供的。
答案:最高位6. 一个简单的二进制计数器,其计数过程是从0开始,计数到______后回到0。
(完整版)数字电路基础考试题(附参考答案)

数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。
(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。
(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。
(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。
(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。
(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。
(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。
(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。
(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。
(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
完整word版数字电子技术基础练习题及参考答案word文档良心出品

第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C. 余三码D. 格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.一位十六进制数可以用位二进制数来表示。
A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)B.(127)C.(FF)D.(255)1016 10 106.与十进制数(53.5)等值的数或代码为。
10 A.(0101 0011.0101) B.(35.8) C.(110101.1) D.(65.4)8 8421BCD1627.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期:数为)等值的7.与八进制数(438.8 B.(27.6) C.(27.011)3 ) D. (100111.11).A. (1001112162169. 常用的BCD码有。
码三 D.余421码格 B.雷码 C.8偶A.奇校验码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)比十进制数(18)小。
()108)(。
1为应值上位验校的码验校奇1248在,时5数制进十送传当.6.7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t / T,则周期T越大占空比q越小。
()w9.十进制数(9)比十六进制数(9)小。
数字电子技术测试试卷与答案精选全文完整版

可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
《数字电子技术基础》试题及参考答案

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A 、Y=A+B ;B 、Y=AB ;C 、Y=B A +;D 、Y=AB4、十二进制加法计数器需要( )个触发器构成。
A 、8;B 、16;C 、4;D 、35、逻辑电路如右图,函数式为( )。
A 、F=AB +C ; B 、F=AB +C ;C 、F=C AB +;D 、F=A+BC6、逻辑函数F=AB+BC 的最小项表达式为( )A 、F=m 2+m 3+m 6B 、F=m 2+m 3+m 7C 、F=m 3+m 6+m 7D 、F=m 3+m 4+m 77、74LS138译码器有( ),74LS148编码器有( )A 、三个输入端,三个输出端;B 、八个输入端,八个输出端;C 、三个输入端,八个输出端;D 、八个输入端,三个输出端。
8、单稳态触发器的输出状态有( )A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
( )2、对于MOS 门电路多余端可以悬空。
( )3、计数器的模是指对输入的计数脉冲的个数。
( )4、JK 触发器 的输入端 J 悬空,则相当于 J = 0。
(完整word版)【数字电子技术基础】试题和答案

《数字电子技术基础》一、填空题(每空1分,共5分)1.十进制9用余3码表示为 1100 。
2. 逻辑函数Y=A (B+C ),其反函数Y =C B A +。
对偶函数Y ’= A + BC 。
3. OC 门在实际使用时必须在输出端外接 负载电阻和电源 。
4. 设计模值为30的计数器至少需要 5 级触发器。
二、选择题(每题2分,共10分)1. 逻辑函数的描述有多种,下面 B 描述是唯一的。
A.逻辑函数表达式B.卡诺图C.逻辑图D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。
A.15B.8C.7D.1 3. 可用来暂时存放数据的器件是 B 。
A.译码器B.寄存器C.全加器D.编码器 4. D 可用来自动产生矩形脉冲信号。
A.施密特触发器B.单稳态触发器C.T 触发器D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。
A.整形、延时、鉴幅B. 整形、鉴幅、定时C.延时、定时、整形D.延时、定时、存储三、化简题(每题5分、共10分)用卡诺图化简下列逻辑函数,要求用与或式。
⒈ D C A D C A C B A D C ABD ABC Y +++++= 解:D A D C A D C A C B A D C ABD ABC Y +=+++++=得分 评卷人 复查人得分 评卷人 复查人得分 评卷人 复查人⒉ ∑∑+=)15,14,13,12,11,10()9,8,7,6,5(d m Y解:BD BC A d m Y ++=+=∑∑)15,14,13,12,11,10()9,8,7,6,5(四、分析题(共30分)1.(本题10分)分析电路,要求给出最简的与或逻辑表达式。
解:⒈逐级写表达式并化简:(6分)C B A B A C B B A B A BC B A BC B A Y +=+⋅+=⋅⊕=+⊕=)()()(⒉列真值表:(2分)A B C Y 0 0 00 0 1 0 1 00 0 1得分 评卷人 复查人0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0⒊逻辑功能:(2分)当C 为0时,输出Y 为两输入A 、B 异或,当C 为1时,输出Y 为A ·B 。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
9. DRAM 需要定期刷新,因此,在微型计算机中不如 SRAM 应用广泛( )
线
c.异步时序电路的响应速度要比同步时序电路的响应速度慢 d.主从 JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿 Jk 触发器),触发器当前状态 Q3 Q2 Q1 为“100”,请问在时钟作 用下,触发器下一状态(Q3 Q2 Q1)为( )
a. Y=A
b.Y=B
c.Y B A
d.Y=1
2.已知 A=(10.44)10(下标表示进制),下列结果正确的是( )
a. A=(1010.1)2
b.A=(0A.8)16
LD CT U / D CP D0 D1 D2 D3 Q0 Q1 Q2 Q3
0× ×
×
d0d1
a.“1100” b.“1011”
AB AC BC 仿真波形如下
2.Y B AD AC
3.(1)0111→1111→1111
(2)电路如右 4. 电路如右,参考参数如下:
R=230k C=4uF
系名
555 定时器的功能表
专业
线
UI1
UI2
RD
输出 UO TD 状态
××
0
2 > 3 U CC
>
1 3
U
CC
1
>
2 3
U
CC
<
1 3
U
CC
1
2 < 3 U CC
>
1 3
U
CC
1
2 < 3 U CC
<
1 3
U
CC
1
0
导通
0
导通
1 保持
截止 保持
1
截止
系名
答题纸
(3)结论(3 分) 由真值表及仿真波形可看出,当电路输入端 A、B、C 不完全相同时,电路输出 Y 为“1”;
d2 d3
c.“1101” d.“0000”
10
0
↑
×
8.下列描述不正确的是( )
×××
a.EEPROM 具有数据长期保存的功能且比1 E0PROM 在1数据改写↑上更方×便
b.DAC 的含义是数-模转换、ADC 的含义×是×模×数转换
c.积分型单稳触发器电路只有一个状态 1 1
× × ××
d.上面描述至少有一个不正确
Q0 Q1 Q2 Q3 0000
1 0 × × ↑ d0d1 d2 d3 d0 d1 d2 d3 1 1 1 1 ↑ ×××× 正常计数
封
1 1 × 0 × ×××× 保持(但 C=0)
1 1 0 1 × ×××× 保持
(1)若 161 当前状态 Q3 Q2 Q1Q0 为 0111,D0 D1 D2 D3 为“全
A1=B、A0=C,则
1101 1111
Y m3 m5 m6 m7 m3 m5 m6 m7
(3)画出电路如下
年级、 班
专业
(2)真值表见右表,利用摩根定理变换过程如下(5 分):
Y AABC• BABC• C ABC
AABC BABC C ABC
线
ABC BAC C AB
A(B C ) B( A C ) C( A B )
74LS138 译码器真值表
S T S1 S 2 A2A1A0 输 出
1.分析下面的电路并回答问题
0× ×1
××× 全 1 ××× 全 1
10
000
Y0 0 ,其
余为 1
密
(1)写出 Y1、Y3、Y 的输出表达式 (2)列出输出 Y 的真值表 (3)说明电路的逻辑功能
10
mi
Yi mi ,其
余为 1
入最大时输出近似为 16V,请求当 8 位二进制输入数码用 16 进制表示为 30H 时的模拟信号输出 电压 UO
四.分析题(24 分)
五.应用题(43 分)
1.请用 74LS138 设计一个三变量的多数表决电路。具体要求如下: (1)输入变量 A、B、C 为高电平时表示赞同提案 (2)当有多数赞同票时提案通过,输出高电平 74LS138 的逻辑功能及引脚图如下:
××
d0 d1 d2 d3 加法计数 减法计数 保持
审 题 人
:
c. A=(12.4)8 3.下列说法不正确的是( )
d.A=(20.21)5
二.判断题(9 分)
a.当高电平表示逻辑 0、低电平表示逻辑 1 时称为正逻辑
b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)
封
c.OC 门输出端直接连接可以实现正逻辑的线与运算
三.计算题(8 分) 1、在如图所示电路中,Ucc=5V,UBB=9V,R1=5.1kΩ, R2=15kΩ,Rc=1kΩ,β=40,请计算 UI
分别为 5V,0.3V 时输出 UO 的大小?。
学号
年级、 班
专业
系名
a.“101” b.“100” c.“011” d.“000”
姓名
2.已知一个 8 位权电阻 DAC 系统的参考电源 UREF= -16V,转换比例系数 2RF 为 1。当输 R
姓名
7.电路如下图,已知电路的当前状态 Q3 Q2 Q1 Q0 为“1100”,74LS191 具有异步置数的逻辑功 命
A
能,请问在时钟作用下,电路的下一状态(Q3 Q2 Q1 Q0)为( )
题 人
B
:
74LS191 功能表
题号 一
二 三四五六 七
八九
十 总分
得分
密 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16 分) 1.已知Y AB B AB A ,下列结果正确的是( )
2.请用卡诺图化简下面的逻辑函数
Y (A B)C D ABC A CD 给定约束条件为:AB+CD=0
3. 74LS161 逻辑符号及功能表如下 74LS161 功能表
2.分析下面的电路并回答问题(触发器为 TTL 系列)(分析时请考虑异步复位信号的作用)
CR LD CTP CTT CP D0 D1 D2 D3 0 × × × × ××××
Q K1=1; J 2
n 1
Q J Q Q K2
n;
1
3
nn 12
K
3
Qn 1
Qn 2
Y
Q3n ;Q1n1
Qn 1
Q Q Q Q Q Q Q n1
2
nn
nn
n
n
12
12
1
2
Q Q Q Q Q Q Q n1
nnn
nnn
3
1 23
1 23
(2)(4 分)
复位:
RD
Qn Qn 32
(5 分)
密
5. × 6. √ 7. × 8. √ 9. ×
真值表
ABCY
封
0000
0011
0101
0111
1001
1011
1101
1110
(3)可以自启动的六进制加法计数器(3 分)
真值表
ABCY
0000
五.应用题(43 分)
0010
1.(1)逻辑抽象,求出真值表,有: (2)变换
0100 0111 1000
令 74LS1383 线-8 线译码器的地址端分别为 A2=A、 1 0 1 1
姓名
学号
三(本大题 2 小题每小题 4 分共 8 分) 1 结果正确 1 分,步骤正确 3 分,参考结果如下:
UI=5V,UO≈0.3V UI=0.3V,UO≈5V
2 结果正确 1 分,步骤正确 3 分,参考结果如下:UO=3V 四(本大题 2 小题每小题 12 分共 24 分)
1.(1)Y Y2Y3Y4 AABC • B ABC • C ABC(4 分)
d.集电极开路的门称为 OC 门
4.以下错误的是( )
a.数字比较器可以比较数字大小
b. 半加器可实现两个一位二进制数相加
c.编码器可分为普通全加器和优先编码器
d.上面描述至少有一个不正确
5.下列描述不正确的是( )
a.触发器具有两种状态,当 Q=1 时触发器处于 1 态
b.时序电路必然存在状态循环
题号 一
二 三四五六 七
八九
十 总分 否则,输出 Y 为“0”。该电路又称为三变量不一致电路。
得分
一. (本大题 8 小题每小题 2 分共 16 分) 1D 2D 3A 4C 5A 6C 7D 8C
二.(本大题 9 小题每小题 1 分共 9 分) 1. × 2. × 3. × 4. √
2.(1) J1=1
1.TTL 输出端为低电平时带拉电流的能力为 5mA( )
命
2.TTL、CMOS 门中未使用的输入端均可悬空( )
题
3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果 时
关系称为与运算。()
间
4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() :
5.设计一个 3 进制计数器可用 2 个触发器实现( )
6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模
值 n 的计数器。所以又称为移存型计数器( )
7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( )
8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( )
1”,LD =0 并保持,请画出在两个 CP↑作用下的状态转换关系? (2)请用清零法设计一个八进制记数器(可附加必要的门电
路)
学号