数电部分复习考试题2011.4

合集下载

2011数字电子技术试题及答案(题库)

2011数字电子技术试题及答案(题库)

2011数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接VCC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电路复习题及参考答案

数字电路复习题及参考答案

11级数字电路复习题及参考答案一、单选题1. 同或逻辑对应的逻辑图是( )。

A.≥1≥1&答案:A2. 在下列逻辑电路中,不是组合逻辑电路的是( ) 。

A. 译码器B. 编码器C. 全加器D. 寄存器答案:D3. 用触发器设计一个同步十七进制计数器所需要的触发器数目是( ) 。

A. 2B. 3C. 4D. 5答案:D4. 在下列各图中,或非逻辑对应的逻辑图是 ( ) 。

.C. D.答案:B5. 在何种输入情况下,“或非”运算的结果是逻辑“1” 。

A. 全部输入是“0”B. 任意输入是“1”C. 仅一输入是“1”D. 全部输入是“1”答案:A6. 一个班级中有四个班委委员,如果要开班委会,必须这四个班委委员全部同意才能召开,其逻辑关系属于()逻辑。

a.与;b. 或;c.非;d.与非 答案:a7. 在一个四变量逻辑函数中,( )为最小项。

a.AACD ;b.ABC ;c.ABCD ;d.()AB C D +答案:c8. 一个4路数据选择器,其地址输入(选择控制输入)端有( )个。

A. 2个 B. 3个 C. 4个 D. 5个 答案:A9. 由与非门构成的基本RS 触发器的输入端为R 、S ,则其约束条件为( )。

A. RS=0 B. R+S=1 C. RS=1 D. R+S=0 答案:A10. 在下列各图中,异或逻辑对应的逻辑图是( )。

答案:D11. JK 触发器在CP 脉冲作用下,欲使 n+1nQ =Q , 则对输入信号描述不正确的是( )。

J =K =1.J =Q ,K =QC.J =Q , K =QD.J =Q ,K =1 答案:B12. 当异步置数端I R S D D ==时,输出状态是在CP 由1变0时刻发生变化,且与CP=1期间输入状态变化无关,只取决于CP 由1变0前瞬间输入状态而定的触发器是( )。

A. 基本RS 触发器B. D 锁存器C. 同步JK 触发器D. 负边沿JK 触发器 答案:D13. 时序逻辑电路中一定包含( )。

《数字电子技术》复习题(含答案)

《数字电子技术》复习题(含答案)

《数字电子技术》复习题一.单项选择题1.以下逻辑函数等式不成立的是( C )。

A .B A B A A +=+ B. A AB A =+ C. B A B A +=+ D. C A AB C A BC AB +=++2.逻辑电路如下图所示,电路输出端的表达式为( A )。

A .AB Y = B. 0=Y C. 1=Y D. AB Y =3. 能够实现线与功能的门电路是( C )。

A .传输门 B. 三态门 C. OC 门 D. 与非门 4. 下列器件属于组合逻辑电路的是:( D )A :74LS160B :74LS191C :74LS290D :74LS475. 优先编码器74LS148工作时,如果输入是1011101101234567=I I I I I I I I ,则输出012Y Y Y 是( D )。

A :110B :000C :010D :001 6.实现逻辑函数C A C B B A Y ++=的电路:( B )A. 不存在竞争也不存在冒险B. 存在竞争,但不存在冒险C. 存在竞争也存在冒险D. 不存在竞争,存在冒险 7. 只具有“置0”、“置1”功能的触发器是( B ) A :JK B :D C :T D :RS 8.构成十三进制计数器至少需要( C )个触发器。

A :2 B :3 C :4 D :59.集成双向移位寄存器74LS194当( C )实现左移功能。

A :0001=S SB :0101=S SC :1001=S SD :1101=S S10.使逻辑函数Y A BC =+为1的变量取值是( B )。

A. 010 B.011 C.101 D.110 11.输出有高阻状态的是( B )A.与非门B.三态门C.计数器D.555定时器 12.在下列电路中,不属于组合逻辑电路的是( B )。

A .编码器B .JK 触发器C .译码器D .数据选择器 13.下面逻辑等式中,正确的是( C )。

(完整版)数字电路基础考试题(附参考答案)

(完整版)数字电路基础考试题(附参考答案)

数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。

(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。

(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。

(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。

(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。

(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。

(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。

(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。

(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。

(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。

数电期末试卷2011A及答案

数电期末试卷2011A及答案

一.单选题(每题2分,共10分)1、时序电路输出状态的改变( )。

A 、仅与该时刻输入信号的状态有关B 、仅与时序电路的原状态有关C 、与前两项皆有关2、符合如右表所示真值表的逻辑运算是F 等于A 和B( )。

A)或非 B)异或 C) 与非3、为了保证计数的最大值为100个,则所需的最少触发器为( )个。

A 、 6 B 、7 C 、84、二进制加法运算中: 1+1=( )。

A 、 2B 、 10C 、 15、T 触发器的功能是( )。

A 、翻转、置“0”B 、保持、置“1”C 、置“1”、置“0”D、翻转、保持二.化简题(5分)用代数法将下面的函数化为最简与或式:F=C ·[ABD BC BD A +++(B+C)D]三.作图题(15分)画出图中各触发器在时钟脉冲作用下的输出波形。

(初态为“0”)四.综合题(共70分)1、分析:如图所示组合逻辑电路的逻辑功能。

(写出输出逻辑表达式、列出真值表并作出逻辑说明。

)(10分)-i C B Ai i2、设计:用一片4位并行加法器74LS283将余3码转换成8421BCD码。

若输入的余3码为D3D2D1D0,输出的8421码为Y3Y2Y1Y0应当如何连线?(提示:从余3码中减去3(0011)即可能得到8421码。

减3可通过加它的补码实现。

)(10分)3、设计:用两片74194构成8位移位寄存器,控制方式不变。

应当如何连线?(10分)4、分析:如图所示同步时序电路的逻辑功能。

(1)写出各触发器状态方程;(2)列出状态转移表;(3)画出状态转移图。

(4)说明电路功能。

(5)能否自启动。

(20分)5、分析:求出图中各计数器的模值,画出各计数器的状态转换图。

(20分)一.单选题(每题2分,共10分)1、C ;2、C ;3、B ;4、B ;5、D 。

二.化简题(5分) 三.作图题(15分)解:F=C ·[ABD BC BD A +++(B+C)D]()()()()()C BD BC BD CD C BDBC BD CD C BD CD C BD CD B C C B C D BC CD =∙+++=∙++=∙++=∙+++=∙++=+四.综合题(共70分,1、2、3题各10分,4、5题各20分。

数电试题及答案(共11套)

数电试题及答案(共11套)

《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A A , =⊕1A 。

2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。

3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。

6、一个四选一数据选择器,其地址输入端有 2 个。

二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。

(完整版)数电各章复习题及答案

(完整版)数电各章复习题及答案

第1章 逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为 。

A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.一位十六进制数可以用 位二进制数来表示。

A. 1B. 2C. 4D. 163.十进制数25用8421BCD 码表示为 。

A.10 101B.0010 0101C.100101D.101014.与十进制数(53.5)10等值的数或代码为 。

A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)26.常用的B C D 码有 。

A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有 。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强8. 逻辑变量的取值1和0可以表示: 。

A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F 的对偶式,可将F 中的 。

A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10. A+BC= 。

A .A +B B.A +C C.(A +B )(A +C ) D.B +C11.在何种输入情况下,“与非”运算的结果是逻辑0。

A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。

A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为113.以下表达式中符合逻辑运算法则的是 。

A. C ·C =C 2B.1+1=10C.0<1D.A +1=114. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n15. 逻辑函数的表示方法中具有唯一性的是 。

数字电路考试题目及答案

数字电路考试题目及答案

数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。

2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。

3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。

4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。

5. 一个3线到8线解码器可以产生__8__个输出。

(完整版)数字电路期末复习题及答案

(完整版)数字电路期末复习题及答案

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数字电路期末复习题.docx

数字电路期末复习题.docx

数字电子电路复习练习题一、填空题1.半导体具有三种特性,即:热敏性、光敏性和_________ 性。

2.集电极反向饱和电流/CBO是指发射极_________ 时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较__________ O3.逻辑函数的反演规则指出,対于任意一个函数F,如果将式中所有的__________ 互换, ________ 互换,_________ 互换,就得到F的反函数尸。

4.格雷码乂称______ 码,其特点是任意两个相邻的代码屮有________ 位二进制数位不同。

5.从TTL反相器的输入伏安特性可以知道两个重要参数,它们是__________________ 和6.输出n位代码的二进制编码器,一般有___________ 个输入信号端。

7.全加器是指能实现两个加数和____________ 三数相加的算术运算逻辑电路。

8.时序电路除了包含纟fl合电路外,还必须包禽具有记忆功能的________ 电路。

因此, 仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进___________ 变量。

9.要使触发器实现井步复位功能(0n+1o),应使界步控制信号(低电平有效)R D= _________ , s D=__________ o10.JK触发器当丿__________ 时,触发器Q n+l= Q\11.n位二进制加法计数器有_________ 个状态,最人计数值为__________ o12.用555定时器构成的单稳态触发器,若充放电回路中的电阻、电容分别用R、C表示,则该单稳态触发器形成的脉冲宽度g ______________ 。

施密特触发器具冇两个状态,当输出发生正跳变和负跳变时所对应的电压是不同的。

13.组成ROM电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的控制,二是提高带负载能力。

14.当RAM的字数够用、位数不够用时,应扩展位数。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数电期末考试题库及答案

数电期末考试题库及答案

数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 8答案:A3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 电路中没有存储元件D. 输出状态不随时间变化答案:B4. 一个4位二进制计数器可以计数的最大值是()。

A. 15B. 16C. 8D. 7答案:B5. 在数字电路中,使用最广泛的逻辑门是()。

A. 与非门B. 或非门C. 异或门D. 非门答案:A6. 一个D触发器的输出状态取决于()。

A. 时钟信号B. 数据输入C. 复位信号D. 时钟信号和数据输入答案:D7. 在数字电路中,一个3线-8线译码器的输入线数是()。

A. 3B. 4C. 5D. 8答案:A8. 一个4位二进制计数器的计数周期是()。

A. 8B. 16C. 32D. 64答案:B9. 一个JK触发器在J=0,K=1时的输出状态是()。

A. 保持不变B. 置0C. 置1D. 翻转答案:D10. 在数字电路中,一个同步计数器与异步计数器的主要区别是()。

A. 计数速度B. 电路复杂度C. 计数方式D. 时钟信号的使用答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3线-8线译码器可以产生________种不同的输出状态。

答案:82. 一个D触发器在时钟信号的上升沿到来时,其输出状态将________输入端的数据。

答案:复制3. 一个4位二进制计数器的计数范围是从________到________。

答案:0000到11114. 在数字电路中,一个与非门的输出状态与输入状态之间的关系是________。

答案:反相5. 一个JK触发器在J=1,K=0时的输出状态是________。

答案:置16. 在数字电路中,一个3线-8线译码器的输出线数是________。

数字电路复习题(含答案)-数电复习题

数字电路复习题(含答案)-数电复习题

一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为1 、0两个;写出从(000)2依次加1的所有3位二进制数:000、001、010、011、100、101、110、111 。

2.13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。

完成二进制加法(1011)2+1=(1100)23.写出下列公式:= 1 ;= B ;= A+B ;=BA 。

4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。

TTL、CMOS电路中,工作电压为5V的是TTL ;要特别注意防静电的是CMOS 。

5.要对256个存贮单元进行编址,则所需的地址线是8 条。

6.输出端一定连接上拉电阻的是OC 门;三态门的输出状态有1 、0 、高阻态三种状态。

7.施密特触发器有 2 个稳定状态.,多谐振荡器有0 个稳定状态。

8.下图是由触发器构成的时序逻辑电路。

试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当R D=1时,Q0Q1Q2Q3= 0000 ,当R D=0,D I=1,当第二个CP脉冲到来后,Q0Q1Q2Q3= 0100 。

(图一)1.和二进制数(111100111.001)等值的十六进制数是( B )A.(747.2)16B.(1E7.2)16C.(3D7.1)16D.(F31.2)161D C1FF01DC1FF01DC1FF01DC1FF0R D R D R D R D Q3Q2Q1Q0D IRCP2.和逻辑式B A C B AC ++相等的式子是( A )A .AC+BB . BCC .BD .BC A +3.32位输入的二进制编码器,其输出端有( D )位。

A. 256B. 128C. 4D. 5 4.n 位触发器构成的扭环形计数器,其无关状态数为个( B )A .2n -nB .2n -2nC .2nD .2n -15.4个边沿JK 触发器,可以存储( A )位二进制数A . 4B .8C .166.三极管作为开关时工作区域是( D )A .饱和区+放大区B .击穿区+截止区C .放大区+击穿区D .饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C ) A .基本RS 触发器B .同步RS 触发器C .主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A .定时B .计数C .整形1.八进制数 (34.2 ) 8 的等值二进制数为 11100.01 ;十进制数 98 的 8421BCD 码为 10011000 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

注:以下为部分复习题,“分析设计题”请认真做课后的习题及实验。

个别复习题有重复,望谅解。

个别题可能还会有争议,请同学们讨论。

没讲的不用复习.一、填空题 ● 在数字电路中,常用的计数制除十进制外,还有( )、( )、( )。

● ( 5E .C)16=( )2=( )8=( )10= ( )8421BCD ● 若1100是2421BCD 码的一组代码,则它对应的十进制数是_______ ● 逻辑代数又称为 ( )代数。

最基本的逻辑关系有( )、( ) 、( )三种。

常用的几种导出的逻辑运算为( )、( ) 、( )、( ) 、( )。

● 逻辑代数的三个重要规则是( ) 、( ) 、( ) 。

● 格雷码的特点是相邻两个码组之间有( )位码元不同。

● 逻辑函数F=A +B+C D 的反函数F = ( ) 。

● 逻辑函数F=A (B+C )·1的对偶函数是( )。

● 用五级D 触发器组成的扭环计数器有( )个有效状态。

● 要使JK 触发器异步置1,则应使( )为高电平,( )为低电平。

● J-K 触发器在CP 脉冲作用下,欲使Q n+1=0,则必须使____________ A. J=0 K=0 B. J=0 K=1 C. J=1 K=0 D. J=1 K=1 ● 按正逻辑体制,与下列真值表相对应的逻辑门应是____________ ● 若1101是2421BCD 码的一组代码,则它对应的十进制数是( )。

● 在组合逻辑电路中,若其输出函数表达式满足F=A+/A 或F=( )就可能出现冒险现象。

● 欲将二进制代完全没看过码翻译成输出信号选用( ),欲将输入信号编成二进制代码选用( ),欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用( ),欲实现两个相同位二进制数和低位进位数的相加运算选用( )。

a .编码器; b .译码器; c .多路选择器; d .数值比较器; e .加法器; f .触发器; g.计数器; h .寄存器 ● TTL 与非门存在拉电流负载特性和灌电流负载特性,输出高电平时的负载特性 为( )电流负载特性。

● 集电极开路门英文缩写为( )门,工作时必须外加( )和( ) ● 、O C 门称为 门,多个OC 门输出端并联到一起可实现 功能。

●、T T L 与非门电压传输特性曲线分为 区、 区、 区、 区。

● 一个基本R S 触发器在正常工作时,不允许输入R =S =1的信号,因此它的约束条件是 。

●在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的,触发方式为式或式的触发器不会出现这种现象。

触发器有个稳态,存储8位二进制信息要个触发器。

●、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=且R=的信号。

●、触发器有两个互补的输出端Q、Q,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。

●、半导体数码显示器的内部接法有两种形式:共接法和共接法。

●、消除竟争冒险的方法有、、等。

●、由四位移位寄存器构成的顺序脉冲发生器可产生个顺序脉冲。

●、时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。

●1三态与非门的三种状态是指()态、()态、()态。

●欲设计一个二十四进制计数器,至少需要()个触发器。

●国产TT L电路()相当于国际S N54/74L S系列,其中L S表示()。

●在函数F =AB +C的真值表中,F =1的状态有()个?●如图所示电路中,若脉冲C的频率为f,则F2输出端Q2波形的频率为()。

●如上图所示电路中,若脉冲C的频率为f,则F1输出端Q1波形的频率为_____。

二、判断题●当8421奇校验码在传送十进制数10时,在校验位上出现了1时,表明在传送过程中出现了错误。

()●传送十进制数5时,在8421奇校验码的校验位上值应为1。

(●数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()●在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()●逻辑变量的取值,1比0大。

()。

●异或函数与同或函数在逻辑上互为反函数。

()。

●若两个函数具有相同的真值表,则两个逻辑函数必然相等。

()。

●若两个函数具有不同的真值表,则两个逻辑函数必然不相等。

()●若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

()●逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。

()●TTL与非门的多余输入端可以接固定高电平。

()●当TTL与非门的输入端悬空时相当于输入为逻辑1。

()●TTL与非门的多余输入端可以接固定高电平。

()●普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。

()●CMOS或非门与TTL或非门的逻辑功能完全相同。

()●三态门的三种状态分别为:高电平、低电平、不高不低的电压。

()●TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。

()●一般TTL门电路的输出端可以直接相连,实现线与。

()●D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。

()●S触发器的约束条件R S=0表示不允许出现R=S=1的输入。

()●同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。

()●主从J K触发器、边沿J K触发器和同步J K触发器的逻辑功能完全相同。

()●两个TT L或非门构成的基本R S触发器,当R=S=0时,触发器的状态为不定。

●边沿J K触发器,在C P为高电平期间,当J=K=1时,状态会翻转一次。

()●优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。

()●编码与译码是互逆的过程。

()●数据选择器和数据分配器的功能正好相反,互为逆过程。

()●数据选择器可实现时序逻辑电路。

()●组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。

()●时序电路由组合电路和存储器两部分组成。

()●时序电路不含有记忆功能的器件。

()●组合电路不含有记忆功能的器件。

()●同步时序电路具有统一的时钟CP控制。

()●异步时序电路的各级触发器类型不同。

()●计数器的模是指构成计数器的触发器的个数。

()●D触发器的特征方程Q n+1=D,而与Q n无关,所以,D触发器不是时序电路。

()●在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。

()三、单选题●在下列一组数中,数值相等的数是。

a.(88)10; b.(1010111)2; c.(130)8; d.(59)16●一位十六进制数可以用位二进制数来表示。

a.1b.2c.4d. 16●以下表达式中符合逻辑运算法则的是。

a.C·C=C2b. 1+1=10c. 0<1d.A+1=1●当逻辑函数有n个变量时,共有个变量取值组合?a. nb. 2nc. n2d. 2n● 逻辑函数F=)(B A A ⊕⊕ = 。

a. B b. A c. B A ⊕ d. B A ⊕ ● A+BC= 。

a .A +B b.A +C c.(A+B )(A +C ) d.B +C ● 在何种输入情况下,“与非”运算的结果是逻辑0。

a .全部输入是0 b.任一输入是0 c.仅一输入是0 d.全部输入是1 ● 在何种输入情况下,“或非”运算的结果是逻辑0。

A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1 ● 与晶体三极管相比,MOS 管具有的特点是 。

a .输入电阻高; b .受温度影响大; c .便于集成;d .极间电容影响小 ● T T L 电路在正逻辑系统中,以下各种输入中 相当于输入逻辑“1”。

A 、悬空 B 、通过电阻2.7k Ω接电源 C 、通过电阻2.7k Ω接地 D 、通过电阻510Ω接地 ● 对于TT L 与非门闲置输入端的处理,不可以 。

A.接电源 B.通过电阻3k Ω接电源 C.接地 D.与有用输入端并联 ● 以下电路中可以实现“线与”功能的有 。

A.与非门 B.三态输出门 C.集电极开路门 D.TT L 非门 ● C M OS 数字集成电路与T TL 数字集成电路相比突出的优点,不正确的是 。

微功耗 B.高速度 C.高抗干扰能力 D.电源范围宽 ● 要使TT L 与非门工作在转折区,可使输入端对地外接电阻R I 。

A.>R O N B.<R O F F C.R O F F <R I <R O N D.>R O F F ● 如图所示时序逻辑电路完成的功能为 。

移位寄存器 同步二进制减法计数器 异步二进制减法计数器 同步二进制加法计数器 ● 若在编码器中有50个编码对象,则要求输出二进制代码的位数为( )。

a 、5 b 、6 c 、50 d 、10 ● 一个16选1的数据选择器,其地址输入端有( )个。

a 、1 b 、2 c 、4 d 、16 ● 一个译码器若有100个译码器输出端,则译码器输入端有( )个。

a 、5 b 、6 c 、7 d 、8 ● 一个触发器可以记录一位二进制代码,它有( )个稳态。

a、0b、1c、2d、3●对于JK触发器,若J=K,则可以完成()触发器的逻辑功能。

a、Db、RSc、Td、T`●JK触发器在就J、K端同时输入高电平,处于()a、置0b、置1c、保持d、翻转●下列触发器中没有约束条件的触发器有()a、基本RS触发器b、主从触发器c、同步RS触发器d、边沿D触发器●将2片同步4位二进制加法计数器芯片用进位输出置数法构成N进制计数器,起最大计数值是()a、15b、256c、255d、257●N个触发器可以构成能寄存位二进制数码的寄存器。

A.N-1B.NC.N+1D.2N●在下列触发器中,有约束条件的是。

A.主从JK F/FB.主从D F/FC.同步RS F/FD.边沿D●一个触发器可记录一位二进制代码,它有个稳态。

A.0B.1C.2D.3E.4●存储8位二进制信息要个触发器。

A.2B.3C.4D.8●对于D触发器,欲使Q n+1=Q n,应使输入D= 。

A.0B.1C.QD.Q●对于J K触发器,若J=K,则可完成触发器的逻辑功能。

A.RSB.DC.TD.Tˊ●欲使D触发器按Q n+1=Q n工作,应使输入D=。

A.0B.1C.QD.Q●下列触发器中,没有约束条件的是。

●基本R S触发器 B.主从R S触发器 C.同步R S触发器 D.边沿D触发器●为实现将J K触发器转换为D触发器,应使。

A.J=D,K=DB. K=D,J=DC.J=K=DD.J=K=D●边沿式D触发器是一种稳态电路。

A.无B.单C.双D.多●若在编码器中有50个编码对象,则要求输出二进制代码位数为位。

相关文档
最新文档